SU1003355A2 - Делитель частоты следовани импульсов с переменным коэффициентом делени - Google Patents
Делитель частоты следовани импульсов с переменным коэффициентом делени Download PDFInfo
- Publication number
- SU1003355A2 SU1003355A2 SU813347264A SU3347264A SU1003355A2 SU 1003355 A2 SU1003355 A2 SU 1003355A2 SU 813347264 A SU813347264 A SU 813347264A SU 3347264 A SU3347264 A SU 3347264A SU 1003355 A2 SU1003355 A2 SU 1003355A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- divider
- input
- zero
- output
- decoder
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано в даскретных системах автоматического регулировани и в схемах селекции импульсов. Но основному авт. св. № 725238 известен делитель частоты следовани импульсов с дробным переменным коэффициентом делени , содержащий делитель целой части, элементы ИЛИ, триггер и делитель дробной части, инвертор, дешифратор нул и формирователь импульсов, выход которого соединен с входом установки нул делител цело{гчасти и входом делител дро&1ой части, а входы - с выходами элементов ИЛИ, первый вход первого из которых соединен с выходом делител целой части и первым входом второго элемента ИЛИ, второй через инвертор - с входом устройства и входом делител целой части, третий - с пр мым выходом триггера, инверсный выход которого соединен с вторым входом второго элемента ИЛИ, а единичный и нулевой входы - соответственно с выходом дешифратора нул и первым выходом делител 1робной части, вторюй выход которого соединен с входом дешифратора нул Ц. Недостаток известного устройства - недостаточно высока точность работы, так как из-за сост зани сигналов делител дробной части возможно преждевременное опрокидывание триггера, что приводит к несоблюдению установленного коэффициента делени . При целочисленных значени х установленного коэффициента делени происходит самопроизвольное опрокидывание триггера, что может создать нежелательные помехи дл формировател . Цель изобретени - повышение точности работы устройства. Указанна цель достигаетс тем, что в делитель частоты следовани импульсов с переменным коэффициентом делени , содержащий делитель целой части, элементы ИЛИ, триггер, делитель дробной части, дешифратор нул , инвертор и формирователь импульсов, выход которого соединен с входом установки нул делител целой и входом делител дробной части, а входы - с выходами элемен310033554
тов или, первый вход первого из которыхимпульса. Следонательпо, остальные п ть циксоедипен с выходом делител целой части и первым входом второго элемента ИЛИ, второй через инвертор - с входом устройства и входом делител целой части, третий - с пр - 5 ного состо ни сигналом с дешифратора 5 мым выходом триггера, инверсный выход ко- через RC-цепь 9 триггер 3 переводитс в ис торого соединен с вторым входом второго эл элемента ИЛИ, а единичный и нулевой входы- соответственно с выходом дешифратора нул и первым в| 1ходом делител дробной части, второй выход которого соединен с входом дешифратора нул , введена RC-цепь, включен на между выходом дешифратора нул и единичным входом триггера, нулевой вход которого подключен к стробируюшему входу дешифратора нул . На чертеже изображена структурна электрическа рхема делител частоты следовани импульсов. Устройство содержит делитель 1 целой части, инвертор 2, триггер 3, делитель 4 дробной части, дешифратор 5 нул , первый элемент ИЛИ 6, второй элемент ИЛИ 7, формирователь 8 импульсов, RC-цепь 9. Рассмотрим работу делител частоты следо-25 измен ть вани импульсов с коэффициентом делени 24,5. Установим переключатель делител 1 дл получени коэффициента 24, переключатель делител 4 - в положение п ть. Пусть исходное состо ние делителей 1 и 4 - нулевое. При этом элемент 7 будет закрыт запрещающи сигналом с триггера 3, а на элемент 6с триггера 3 будет поступать сигнал разрешени . После поступлени 24-х импульсов на вход делител 1 с его выхода на вход элемента 6 поступит сигнал разрешени . Но с выхода элемента 6 импульс не Проходит, так как иет разрешени с инвертора 2. С поступлением на вход делкгел 1 и инвертора 2 25-го импульса с выхода элемента 6 на фор мирователь 8 поступит импульс, который пере ведет в исходное ссосто иие делитель 1, а в делитель 4 запишет один импульс. В этом . случае коэффициент делител будет равен 25, После того, как делитель 4 запишет п ть импульсов (после п ти актов делени ), сигналом с выхода этого делител мен ет свое состо ни триггер 3, элемент 6 закрываетс , а на элемен 7 с инверсиого выхода триггера 3 поступит сигаал разрешени . При этом на вход формировател 8 через элемент 7 импульс поступает после поступлени на вход делител 1 24-го
лов делени из дес ти происход т с коэффициентом делени 24.
Claims (1)
- После досчитывани делителем 4 до исходходное состо ние, и цикл делени начинаетс сначала. Эти процессы повтор ютс . При этом средний коэффициент делени составл ет 24,5. Применение RC-цепи устран ет сигнал помехи на выходе дешифратора нул , возникающий из-за сост зани сигналов элементов схемы делител дробной части. Дополнительное соединение первого выхода делител дробной части со стробируюшим входом дешифратора нул исключает ненужное опрокидывание .триггера при целочисленных значени х коэффициента делени . Предлагаемое устройство отличаетс простотой схемного построени , обладает повышенной точностью работы, так как точно соблюдаютс все возможные численные значени коэффициента делени . Способность устройства автоматически коэффициент делени расшир ет его функциональные возможности. Предлагаемый делитель может быть применен дл селекции импульсов по длительности. Это достоинство реализуетс следующим образом. При длительности входных импульсов больше длительности импульсов формировател 8 делитель 1 успевает дополнительно записать один импульс после установки его в исходное состо ние сигналом с формировател 8. В этом случае коэффициент делени автоматически устанавливаетс равным только целой части коэффициента делени . Формула изоб-ретени Делитель частоть следовани импульсов с переменным коэффициентом делени по авт. св. № 725238,. отличающийс тем, что, с целью повышени точности работы, в него введена RC-депь, включенна между выходом дешифратора нул и единичным входом триггера, нулевой вход которого подключен к стробируюшему входу дешифратора нул . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 725238, кл. Н 03 К 23/00, 1978..JУ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813347264A SU1003355A2 (ru) | 1981-10-14 | 1981-10-14 | Делитель частоты следовани импульсов с переменным коэффициентом делени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813347264A SU1003355A2 (ru) | 1981-10-14 | 1981-10-14 | Делитель частоты следовани импульсов с переменным коэффициентом делени |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU725238A Addition SU148758A1 (ru) | 1961-04-05 | 1961-04-05 | Способ стандартизации сердечных средств |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1003355A2 true SU1003355A2 (ru) | 1983-03-07 |
Family
ID=20980139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813347264A SU1003355A2 (ru) | 1981-10-14 | 1981-10-14 | Делитель частоты следовани импульсов с переменным коэффициентом делени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1003355A2 (ru) |
-
1981
- 1981-10-14 SU SU813347264A patent/SU1003355A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4119910A (en) | Method and apparatus for detecting whether phase difference between two signals is constant | |
SU1003355A2 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
GB1082975A (en) | Apparatus for frequency and phase comparison of two periodic signals | |
JPS5850396B2 (ja) | 信号選択回路 | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU917329A1 (ru) | Селектор пар импульсов | |
SU725238A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU530467A1 (ru) | Делитель частоты на 2,5 | |
SU1401458A1 (ru) | Генератор случайной последовательности импульсов | |
SU1279046A1 (ru) | Умножитель частоты следовани импульсов | |
SU497708A1 (ru) | Фазовый дискиминатор | |
SU720680A1 (ru) | Фазовый дискриминатор | |
SU410550A1 (ru) | ||
SU1238194A1 (ru) | Умножитель частоты | |
SU537381A1 (ru) | Устройство дл магнитной записи цифровой информации | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU411651A1 (ru) | ||
SU600727A1 (ru) | Преобразователь частоты сигнала в цифровой код | |
SU1338063A2 (ru) | Делитель частоты следовани импульсов | |
SU928610A1 (ru) | Умножитель частоты | |
SU834880A1 (ru) | Селектор импульсов по длительности | |
SU485392A1 (ru) | Цифровой временной дискриминатор | |
SU1226394A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU687588A1 (ru) | Преобразователь частота-код | |
SU544115A1 (ru) | Устройство тактовой синхронизации |