SU473304A1 - Логический интегратор - Google Patents

Логический интегратор

Info

Publication number
SU473304A1
SU473304A1 SU1896545A SU1896545A SU473304A1 SU 473304 A1 SU473304 A1 SU 473304A1 SU 1896545 A SU1896545 A SU 1896545A SU 1896545 A SU1896545 A SU 1896545A SU 473304 A1 SU473304 A1 SU 473304A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
integrator
clock
bus
Prior art date
Application number
SU1896545A
Other languages
English (en)
Inventor
Вячеслав Иванович Дениско
Светлана Эдуардовна Якубайтис
Роман Шнеерович Бик
Original Assignee
Предприятие П/Я А-1736
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1736 filed Critical Предприятие П/Я А-1736
Priority to SU1896545A priority Critical patent/SU473304A1/ru
Application granted granted Critical
Publication of SU473304A1 publication Critical patent/SU473304A1/ru

Links

Description

Изобретение ОТНОСИБСЯ к автоматической телефон1 М, может найти применение в квазиэлектронных АТС и ком1мутатора., а также в устройствах автоматического регулировани .
Известен логический интегратор, содержащ .ий входную шину, три триггера, элементы «НЕ, «ИЛИ-НЕ и две тактовые шины.
Цель изобретени  - уиронденне схемы - достигаетс  тем, что входна  шина предлагаемого интегратора соединена с одним входом первого триггера и через элемент «НЕ - с одли .м входом второго триггера, перва  тактова  шина подключена к другим входам первого и /второго триггеров, выходы которых соединены со входами элемента «ИЛИ-НЕ, выход которого соединен с одним входом третьего триггера , другой вход которого подключен ко второй та кто/вой шине.
На фиг. 1 изображена схема логического интегратора: на фиг. 2 - временна  диаграмма его работы.
Интегратор содержит элемент «НЕ 1, триггеры 2-4, элемент «ИЛИ - НЕ 5.
Схема раюотает следуюпцим образом. На вход логического интегратора поступает сигнал логической единицы, триггер 2 перебра;ываотс  с риходо.м тактозого импульса по Ji;iHe 6. Нулевой сигнал с триггера 2 поступает на элемент «ИЛИ-НЕ 5. Если нулевой с:1гнал со входа устройства поступает через элс:-,ент «НЕ / на триггер 3, этот триггер с :1р ходом тактового импл-льсл на iiiiiny 6 псреб-расываетс . Нулевой ситнал с триггера 3 посту .lacT на элемент «ИЛИ-НЕ.
При по влепип нулевого сигнала на о.дном входов элемента «ИЛИ-НЕ на его выхоле по вл етс  едпнпч |ый сигнал, моетупаю:ц:1Й на триггер 4. С ириходом по штк 7 тактового импульса, сдвинутого относительно такTQiBoro .Са, поступаюп1его по ппше 6, триггер 4 перебрасываетс , :i на выходе 1нтегратора по вл етс  нулевой с 1Г11ал.
При поступленпп на вход переменного снгнала с частотой /i х;/2, где /9 - частота слеловап   тактовых )мпульсов, па входах элемента «ИЛИ-НЕ 5 на врем  следовани  тактового импульса, поступаюпаего по нлнне 6, по.чвл ютс  проинверт)1рованные оллн относительно другого входные импульсы; эти же п-мпульсы выдаютс  на выходе элемента «ИЛИ-НЕ 5 и поступают на триггер 4. Но так как импзльсы па входе триггера 4 по вл ютс  на врем  следовани  тактового импульса по шине 6, то к приходу импульса по шине 7
па гзыходе элемента «ИЛИ-НЕ 5 вновь устанэвлнваетс  нуль, а на выходе интегратора - единица.
И р е д м е т и з о б р е т е FI и s;
Логический интегратор, содержащий входную шниу, три триггера, элементы «ЫЕ. «ИЛИ--НЕ и две тактовые шины, отличающийс  тем, что, с целью его упрощени , входна  и.гина сэединена с одним входом ;ге;)вого триггера i через элемент «НЕ - с оди.им гзходом второго триггера, та кто;ва  игина подключена к другнм входам иервого и второго триггеров, выходы которых соединены со входами элемента «ИЛИ-НЕ, выход котоj )oro соединен с одним входом третьего триггера , другой вход которого подключен ко зторой тактовой шине.
a.tfnoSufi и:ина 7
nporijOjin
ihili I ;
SU1896545A 1973-03-19 1973-03-19 Логический интегратор SU473304A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1896545A SU473304A1 (ru) 1973-03-19 1973-03-19 Логический интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1896545A SU473304A1 (ru) 1973-03-19 1973-03-19 Логический интегратор

Publications (1)

Publication Number Publication Date
SU473304A1 true SU473304A1 (ru) 1975-06-05

Family

ID=20546332

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1896545A SU473304A1 (ru) 1973-03-19 1973-03-19 Логический интегратор

Country Status (1)

Country Link
SU (1) SU473304A1 (ru)

Similar Documents

Publication Publication Date Title
SU473304A1 (ru) Логический интегратор
SU411609A1 (ru)
SU497733A1 (ru) Счетчик импульсов в телеграфном коде
SU438103A1 (ru) Временной дискриминатор
SU1076950A1 (ru) Регистр сдвига
SU921094A1 (ru) Дес тичный счетчик
SU483792A1 (ru) Распредитель импульсов
SU410555A1 (ru)
SU439943A1 (ru) Устройство дл выделени одиночного импульса
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU617846A1 (ru) Делитель частоты на шесть
SU671034A1 (ru) Делитель частоты импульсов на семь
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1070692A1 (ru) Сенсорна клавиатура
SU966907A1 (ru) Сенсорный переключатель
SU944095A1 (ru) Устройство дл выделени одиночного импульса
SU436341A1 (ru) Устройство для синхронизации двух команд
SU667966A1 (ru) Устройство дл сравнени чисел
SU684710A1 (ru) Фазоимпульсный преобразователь
SU470922A1 (ru) Устройство дл счета импульсов
SU680172A1 (ru) Распределитель импульсов
SU748883A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU478429A1 (ru) Устройство синхронизации
SU616710A1 (ru) Преобразователь последовательности импульсов в одиночный пр моугольный импульс
SU1104464A1 (ru) Устройство управлени