SU436341A1 - Устройство для синхронизации двух команд - Google Patents

Устройство для синхронизации двух команд

Info

Publication number
SU436341A1
SU436341A1 SU1814773A SU1814773A SU436341A1 SU 436341 A1 SU436341 A1 SU 436341A1 SU 1814773 A SU1814773 A SU 1814773A SU 1814773 A SU1814773 A SU 1814773A SU 436341 A1 SU436341 A1 SU 436341A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
input
zero
synchronization
state
Prior art date
Application number
SU1814773A
Other languages
English (en)
Original Assignee
А. И. Недашковский
Ленинградский ордена Ленина политехнический институт М. И. Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. И. Недашковский, Ленинградский ордена Ленина политехнический институт М. И. Калинина filed Critical А. И. Недашковский
Priority to SU1814773A priority Critical patent/SU436341A1/ru
Application granted granted Critical
Publication of SU436341A1 publication Critical patent/SU436341A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к области электроизмерительной и вычислительной техники и может найти применение при построении частотно-цифровых приборов.
Известно устройство дл  синхронизации двух команд, которое содержит два входных триггера, триггер синхронизации, два формировател , схему сравнени , схему задержки, собирательную схему и четыре вентил .
Устройство имеет следующий недостаток.
В случае, если с приходом каждой из команд необходимо сформировать последовательность импульсов, служащих дл  выполнени  р да операций, формирователи должны вырабатывать не отдельные импульсы, а серию импульсов. Дл  этой цели, в частности, могут быть использованы два сдвигающих регистра с дешифраторами на выходах. Это ведет к усложнению устройства в целом и снижению его надежности.
Целью предлагаемого изобретени   вл етс  повышение надежности.
Поставленна  цель достигаетс  тем, что в устройство дополнительно введены два триггера , первые входы которых соединены с выходами соответствующих входных триггеров, вторые входы соединены соответственно с единичным и нулевым выходами триггера синхронизации , а выход каждого из дополнительных триггеров соединен с управл ющим входом
одного из дешифраторов, информационные входы которых соединены с выходами сдвигающего регистра.
На чертеже показана структурна  схе.ма устройства дл  синхронизации двух команд.
Она состоит из триггеров , сдвигающего регистра 6 и двух дешифраторов 7 и 8.
Входные команды Л и S подаютс  соответственно на вход «Установка нул  триггера 1
и на вход «Установка единицы триггера 2. Вход «Установка нул  триггера 2 соединен с нулевым выходом триггера синхронизации 3 и входом «Установка единицы триггера 4. Единичный выход триггера 3 соединен со входом «Установка единицы триггера 1 и «Установка нул  триггера 5. На счетный вход триггера синхронизации 3 подаютс  сигналы с выхода сдвигающего регистра 6, на вход которого поступают импульсы тактовой часто гы
/т. Выходы сдвигающего регистра 6 св заны с одноименными информационными входами дещифраторов 7 и 8, управл ющие входы которых подключены соответственно к нулевому выходу триггера 4 и единичному выходу триггера 5.
В исходном положении импульсы тактовой частоты /т поступают через сдвигающий регистр 6 на счетный вход триггера синхронизации 3. Импульсами с выходов триггера 3 триггеры 1 и 4 устанавливаютс  в состо ние «1, и триггеры 2 и 5 - в состо ние «О. Нулевыми потенциалами с нулевого выхода триггера 4 и единичного выхода триггера 5 блокируетс  формирование импульсных последовательностей Ait и Вгт соответственно на выходах 5 дешифраторов 7 и 8. Устройство находитс  в состо нии ожидани  поступлени  команд А и В на соответствуюп1ие входы входных триггеров 1 и 2. С приходом входного сигнала «единица - ю нуль команды А триггер 1 устанавливаетс  в состо ние «О. В исходное состо ние триггер 1 возвращаетс  при опрокидывании триггера 3 из «1 в «О. В результате единичный потенциал на входе «Установка нул  триггера 4 is мен етс  на нулевой и триггер 4 устанавливаетс  в состо ние «О, разреша  тем самым начать формирование импульсной последовательности A-iT- Очередной импульс, пришедший на счетный вход триггера 3, опрокидывает его в 20 состо ние «1. При этом триггер 4 также устанавливаетс  в состо ние «1, блокиру  дальнейшее формирование сигналов Air. Устройство , таким образом, возвращаетс  в исходное положение.25 Если команда В поступает на вход устройства в момент выполнени  последовательности AIT, то триггер 5 находитс  при этом в состо нии , соответствующем блокировке формировани  сигналов Вгт. Поступивша  команда 30 В опрокидывает триггер 2 и, таким образом, запоминаетс  ее поступление. Последовательность импульсов Бгт формируетс  по окончании формировани  сигналов в период нахождени  триггера 3 в состо нии «1.35 Однако, если команда В приходит на вход устройства позж;е команды А, но при этом триггер 3 находитс  в состо нии «О, вначале формируютс  сигналы Bif, а затем сигналы Лгт.40 в случае, если команды Л и 5 поступают на входы устройства одновременно, очередность их выполнени  также зависитот состо ни  триггера 3. Поступление одной из команд в этом случае запоминаетс  и выполнение ее 45 производитс  ло окончании формировани  выходных сигналов, обусловленных приходом другой команды. Предмет изобретений Устройство дл  синхронизации двух команд, содержащее два входных триггера, первые входы которых соединены соответственно с нулевым и единичным выходами триггера .синхронизации , счетный вход которого подключен через сдвигающий регистр к шине тактовой частоты, и два дешифратора, обличающеес   тем, что, с целью повышени  надежности, в него дополнительно введены два тригггера, первые входы которых соединены с выходами соответствующих входных триггеров, вторые входы соединены соответственно с единичным и нулевым выходами триггера синхронизации, а выход каждого из дополнительных триггеров соединен с управл ющим входом одного из дешифраторов, информационные входы которых соединены с выходами сдвигающего регистра.
SU1814773A 1972-07-12 1972-07-12 Устройство для синхронизации двух команд SU436341A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1814773A SU436341A1 (ru) 1972-07-12 1972-07-12 Устройство для синхронизации двух команд

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1814773A SU436341A1 (ru) 1972-07-12 1972-07-12 Устройство для синхронизации двух команд

Publications (1)

Publication Number Publication Date
SU436341A1 true SU436341A1 (ru) 1974-07-15

Family

ID=20523146

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1814773A SU436341A1 (ru) 1972-07-12 1972-07-12 Устройство для синхронизации двух команд

Country Status (1)

Country Link
SU (1) SU436341A1 (ru)

Similar Documents

Publication Publication Date Title
SU436341A1 (ru) Устройство для синхронизации двух команд
GB1366472A (en) Phasesynchronising device
GB1509960A (en) Device for synchronising clock pulses of a receiver with those of a transmitter in transmitting-receiving equipment
SU798814A1 (ru) Устройство дл сравнени чисел
SU1193672A1 (ru) Числоимпульсный квадратор
SU860317A1 (ru) Резервированный счетчик импульсов
SU368594A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЛОГИЧЕСКИХ
SU485450A1 (ru) Устройство дл управлени передачей информации в цвм
SU738177A1 (ru) Счетчик на кольцевом регистре
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU411451A1 (ru)
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU790231A1 (ru) Устройство контрол импульсных последовательностей
SU1640695A1 (ru) Анализатор логических сигналов
SU402154A1 (ru) Ан ссср
SU382088A1 (ru) Устройство для возведения в квадрат
SU1713093A1 (ru) Устройство дл задержки импульсов
SU523518A1 (ru) Устройство дл формировани импульсов разностной частоты
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU532965A1 (ru) Делитель частоты повторени импульсов на п тнадцать
SU855973A1 (ru) Формирователь одиночного импульса
SU443398A1 (ru) Устройство дл преобразовани троичных кодов, записываемых на магнитный носитель
SU372667A1 (ru) УСТРОЙСТВО дл ИЗМЕНЕНИЯ ПЕРИОДОВ СЛЕДОВАНИЯ
SU511722A1 (ru) Распределитель импульсов
SU780202A1 (ru) Пересчетное устройство