CS238519B1 - Zapojenie digitálneho komparátora s pamatou - Google Patents

Zapojenie digitálneho komparátora s pamatou Download PDF

Info

Publication number
CS238519B1
CS238519B1 CS837804A CS780483A CS238519B1 CS 238519 B1 CS238519 B1 CS 238519B1 CS 837804 A CS837804 A CS 837804A CS 780483 A CS780483 A CS 780483A CS 238519 B1 CS238519 B1 CS 238519B1
Authority
CS
Czechoslovakia
Prior art keywords
inputs
outputs
binary
digital data
adder
Prior art date
Application number
CS837804A
Other languages
Czech (cs)
English (en)
Other versions
CS780483A1 (en
Inventor
Ladislav Lichtenberg
Stanislav Halmo
Original Assignee
Ladislav Lichtenberg
Stanislav Halmo
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ladislav Lichtenberg, Stanislav Halmo filed Critical Ladislav Lichtenberg
Priority to CS837804A priority Critical patent/CS238519B1/sk
Publication of CS780483A1 publication Critical patent/CS780483A1/cs
Publication of CS238519B1 publication Critical patent/CS238519B1/sk

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Vynález sa týká odboru elektronických regulačných obvodov. Predmet vynálezu rieši technický problém vyhodnotenia velkosti dvoch n-bitových digitálnych údajov. Podstatou zapojenia je, že na vstupy prvého strádača je připojený prvý digitálny údaj, výstupy sú připojené na prvé vstupy prvého binárneho sumátora, negované výstupy sú připojené na druhé vstupy druhého binárného sumátora. Druhý digitálny údaj je připojený na vstupy druhého strádača a jeho výstupy sú připojené na vstupy binárnych sumátorov opačné ako v prvom případe. Výstupy, ktoré dávajú informáciu o velkosti údajov sú vyvedené z výstupov rádu η + 1 binárnych sumátorov. Zapojenie je možné použit všade, kde je potřebné porovnat dva digitálně údaje, predovšetkým v automatizačných a regulačných obvodoch pracujúcich s digitálnymi údajmi.

Description

Vynález sa týká zapojenia digitálneho komparátora s pamafou, ktoré slúži k vyhodnoteniu dvoch digitálnych čísiel, sta— noveniu váčšieho a menšieho čísla alebo ich rovnosti.
Doteraz používané zapojenia sú zložitéjáie, realizované viacerými digitélnymi integrovanými obvodmi alebo zložitými integrovanými obvodmi.
Uvedené nedostatky odstraňuje zapojenie podl’a vynálezu, ktorého podstatou je, že na vstupy prvého strádača je připojený prvý digitálny údaj, výstupy sú připojené na prvé vstupy prvého binárneho sumátora, negované výstupy sú připojené na druhé vstupy druhého binárneho sumátora, na vstupy druhého strádača je připojený druhý digitálny údaj, výstupy sú připojené na prvé vstupy druhého binárneho sumátora, negované výstupy sú připojené na druhé vstupy prvého binárneho sumátora, výstupy sú vyvedené z prvého a druhého binárneho sumátora.
Výhodou tohto zapojenia je, že velmi je jednoduché, nevyžadu je si žiadne oživenie a nastavenie, nie je problém so stabilitou systému.
Ba priloženom výkrese sa znázorňuje zapojenie digitálního komparátora s pamáťou podlá vynálezu.
Zapojenie je realizované digitálnymi integrovanými obvodmi, ktoré sú umiestnené na doske plošného spoja malého formátu pre konštrukčný stavebnicový systém.
Z výstupov prvého strádača ΐ , kde je spracovaný prvý digitálny údaj, sa vedie signál na prvé vstupy prvého binárneho sumátora 3 a negované výstupy na druhé vstupy druhého binárneho sumátora 4 »
- 2 238 519
Druhý, digitálny údaj je spracovaný druhým strádačom 2 a obdobné vedený na binárně sumátory 3 a 4 * Ak je prvý digitélny údaj váčší ako druhý objaví sa na výstupe 3n+t prvého binárneho sumátora 3 vysoká úroveň, ak platí opačná nerovnost je vysoká úroveň na výstupe 4n+t druhého binárneho sumátora 4 .
V případe rovnosti údajov je na oboch výstupoch nízká úroveň·
Vynález je možné použit všade, kde je potřebné vyhodnotit, porovnat dva digitálně údaje, hlavně v automatizačných a regulaČ ných obvodoch, ktoré pracujú s digitálnymi údajmi. '

Claims (1)

  1. PREDMET VYNÁLEZU
    238 519
    Zapojenie digitálného komparátora s pamáťou, vyznačené tým, že na vstupy prvého střádača (1) je připojený prvý digitálny údaj, výstupy (011), (012) až (01 n) sú připojené na prvé vstupy (031), (032) až (03n) prvého binárneho sumátora (3) , negované výstupy (111), (112) až (11 n) sú připojené na druhé vstupy (141), (142) až (14n) druhého binárneho sumátora (4), na vstupy druhého střádača (2) je připojený druhý di gitálny údaj, výstupy (021), (022) až (02n) sú připojené na prvé vstupy (041), (042) až (04n) druhého binárneho sumátora (4) , negované výstupy (121), (122) až (12n) sú připojené na druhé vstupy (131), (132) až (13n) prvého binárneho.sumátora (3), výstup z prvého binárneho sumátora (3) je vyvedený z vý vodu (3n+1) a výstup z druhého binárneho sumátora (4) je vyvedený z vývodu (4n+1)·
CS837804A 1983-10-24 1983-10-24 Zapojenie digitálneho komparátora s pamatou CS238519B1 (sk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS837804A CS238519B1 (sk) 1983-10-24 1983-10-24 Zapojenie digitálneho komparátora s pamatou

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS837804A CS238519B1 (sk) 1983-10-24 1983-10-24 Zapojenie digitálneho komparátora s pamatou

Publications (2)

Publication Number Publication Date
CS780483A1 CS780483A1 (en) 1985-04-16
CS238519B1 true CS238519B1 (sk) 1985-11-13

Family

ID=5427820

Family Applications (1)

Application Number Title Priority Date Filing Date
CS837804A CS238519B1 (sk) 1983-10-24 1983-10-24 Zapojenie digitálneho komparátora s pamatou

Country Status (1)

Country Link
CS (1) CS238519B1 (sk)

Also Published As

Publication number Publication date
CS780483A1 (en) 1985-04-16

Similar Documents

Publication Publication Date Title
KR890013904A (ko) 비트 직렬 장치
CA1303231C (en) Programmable input/output circuit
CS238519B1 (sk) Zapojenie digitálneho komparátora s pamatou
AU565350B2 (en) Device for an array of photo diodes arranged in a matrix
US3538443A (en) General purpose logic package
GB1375992A (sk)
US4745581A (en) LSI system of a structure requiring no additional address signals to incorporate additional status registers into the system
CN217156718U (zh) 一种带状态检测功能的串行输入电路
CN100419734C (zh) 一种面向计算的通用型可重构计算阵列装置
CN2854697Y (zh) 面向计算的通用型可重构计算阵列
CN114217857B (zh) 一种数据处理电路、系统及数据处理方法
RU2709653C1 (ru) Двоичный вычитатель
CN111854808A (zh) 一种单点双测式探测器行星坐标阵列方法
SU436350A1 (ru) Двоичный сумматор
SU1756882A2 (ru) Последовательный сумматор
JPS61161457A (ja) 信号比較回路
JPH0234040A (ja) パラレルシリアル変換回路
SU1453436A1 (ru) Устройство дл сбора информации
JPS62224823A (ja) ランキング装置
SU1665372A1 (ru) Парафазный одноразр дный комбинационный сумматор
JP2564881B2 (ja) ビット列比較方式
SU1564730A1 (ru) Преобразователь бипол рного кода
SU1587640A1 (ru) Устройство дл свертки двоичного кода в код по модулю
SU974587A1 (ru) Многоуровневый сумматор
JPS6154713A (ja) ゲ−トアレイ装置