CS238519B1 - Connecting a digital comparator with memory - Google Patents
Connecting a digital comparator with memory Download PDFInfo
- Publication number
- CS238519B1 CS238519B1 CS837804A CS780483A CS238519B1 CS 238519 B1 CS238519 B1 CS 238519B1 CS 837804 A CS837804 A CS 837804A CS 780483 A CS780483 A CS 780483A CS 238519 B1 CS238519 B1 CS 238519B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- inputs
- outputs
- binary
- digital data
- adder
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Abstract
Vynález sa týká odboru elektronických regulačných obvodov. Predmet vynálezu rieši technický problém vyhodnotenia velkosti dvoch n-bitových digitálnych údajov. Podstatou zapojenia je, že na vstupy prvého strádača je připojený prvý digitálny údaj, výstupy sú připojené na prvé vstupy prvého binárneho sumátora, negované výstupy sú připojené na druhé vstupy druhého binárného sumátora. Druhý digitálny údaj je připojený na vstupy druhého strádača a jeho výstupy sú připojené na vstupy binárnych sumátorov opačné ako v prvom případe. Výstupy, ktoré dávajú informáciu o velkosti údajov sú vyvedené z výstupov rádu η + 1 binárnych sumátorov. Zapojenie je možné použit všade, kde je potřebné porovnat dva digitálně údaje, predovšetkým v automatizačných a regulačných obvodoch pracujúcich s digitálnymi údajmi.The invention relates to the field of electronic control circuits. The subject of the invention solves the technical problem of evaluating the magnitude of two n-bit digital data. The essence of the connection is that the first digital data is connected to the inputs of the first adder, the outputs are connected to the first inputs of the first binary adder, the negated outputs are connected to the second inputs of the second binary adder. The second digital data is connected to the inputs of the second adder and its outputs are connected to the inputs of the binary adders opposite to the first case. The outputs that give information about the magnitude of the data are derived from the outputs of the order η + 1 binary adders. The connection can be used wherever it is necessary to compare two digital data, especially in automation and control circuits working with digital data.
Description
238 519238 519
Vynález sa týká zapojenia digitálneho komparátora s pama-fou, ktoré slúži k vyhodnoteniu dvoch digitálnych čísiel, sta—noveniu váčšieho a menšieho čísla alebo ich rovnosti·BACKGROUND OF THE INVENTION The present invention relates to the connection of a digital comparator with a puma which serves to evaluate two digital numbers, to determine a larger and smaller number, or to equate them.
Doteraz používané zapojenia sú zložitejáie, realizovanéviacerými digitélnymi integrovanými obvodmi alebo zložitými in-tegrovanými obvodmi®Wiring used so far is more complex, implemented by multiple digital integrated circuits or complex integrated circuits.
Uvedené nedostatky odstraňuje zapojenie podl’a vynálezu,ktorého podstatou je, že na vstupy prvého strádača je připoje-ný prvý digitálny údaj, výstupy sú připojené na prvé vstupy prvé-ho binárneho sumátora, negované výstupy sú připojené na druhévstupy druhého binárneho sumátora, na vstupy druhého strádačaje připojený druhý digitálny údaj, výstupy sú připojené na prvévstupy druhého binárneho sumátora, negované výstupy sú připoje-né na druhé vstupy prvého binárneho sumátora, výstupy sú vyve-dené z prvého a druhého binárneho sumátora· Výhodou tohto zapojenia je, že velmi je jednoduché, nevyžaduje si žiadne oživenie a nastavenie, nie je problém so stabilitousystému®The above mentioned drawbacks are eliminated by the connection according to the invention, the essence of which is that the first digital data is connected to the inputs of the first terminal, the outputs are connected to the first inputs of the first binary summary, the negative outputs are connected to the second inputs of the second binary summary, to inputs the second digital data is connected, the outputs are connected to the first inputs of the second binary summary, the negative outputs are connected to the second inputs of the first binary summary, the outputs are output from the first and second binary summary · The advantage of this connection is that it is very simple , does not require any recovery and setup, there is no problem with the stability system®
Ba priloženom výkrese sa znázorňuje zapojenie digitálníhokomparátora s památou podl’a vynálezu®The accompanying drawing illustrates the connection of a digital comparator with a monument according to the invention
Zapojenie je realizované digitálnymi integrovanými obvodmi,ktoré sú umiestnené na doske plošného spoja malého formátu prekonštrukčný stavebnicový systém® Z výstupov prvého strádača 1 , kde je spracovaný prvý di-gitálny údaj, sa vedie signál na prvé vstupy prvého binárnehosumátora 3 a negované výstupy na druhé vstupy druhého binár-neho sumátora 4 » - 2 - 238 519The wiring is realized by digital integrated circuits that are placed on the small-format PCB. a second binary summary 4 »- 2 - 238 519
Druhý, digitálny údaj je spracovaný druhým strádačom 2 a ob-dobné vedený na binárně sumátory 3 a 4 * Ak je prvý digitél-ny údaj vádáí ako druhý objaví sa na výstupe 3n+t prvého binár-neho sumátora 3 vysoká úroveň, ak platí opačná nerovnost je vy-soká úroveň na výstupe 4n+t druhého binárneho suaátora 4 · V případe rovnosti údajov je na oboch výstupoch nízká úroveň·The second, digital data is processed by the second sufferer 2 and similarly conducted by the binary summers 3 and 4 * If the first digital data is written as the second one, a high level will appear on the 3n + t output if the opposite is true inequality is a high level at the output of 4n + t of the second binary controller 4 · In the case of data equality, both outputs are low ·
Vynález je možné použit váade, kde je potřebné vyhodnotit,porovnat dva digitálně údaje, hlavně v automatizačných a regulaČných obvodoch, ktoré pracujú s digitálnymi údajmi. <The invention can be used where it is necessary to evaluate, compare two digital data, especially in automation and control circuits that work with digital data. <
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS837804A CS238519B1 (en) | 1983-10-24 | 1983-10-24 | Connecting a digital comparator with memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS837804A CS238519B1 (en) | 1983-10-24 | 1983-10-24 | Connecting a digital comparator with memory |
Publications (2)
Publication Number | Publication Date |
---|---|
CS780483A1 CS780483A1 (en) | 1985-04-16 |
CS238519B1 true CS238519B1 (en) | 1985-11-13 |
Family
ID=5427820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CS837804A CS238519B1 (en) | 1983-10-24 | 1983-10-24 | Connecting a digital comparator with memory |
Country Status (1)
Country | Link |
---|---|
CS (1) | CS238519B1 (en) |
-
1983
- 1983-10-24 CS CS837804A patent/CS238519B1/en unknown
Also Published As
Publication number | Publication date |
---|---|
CS780483A1 (en) | 1985-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890013904A (en) | Bit serial device | |
DE69432416D1 (en) | ARCHITECTURE AND CIRCUIT SCHEME FOR PROGRAMMABLE LOGICAL CIRCUITS | |
CA1303231C (en) | Programmable input/output circuit | |
CS238519B1 (en) | Connecting a digital comparator with memory | |
AU565350B2 (en) | Device for an array of photo diodes arranged in a matrix | |
US3538443A (en) | General purpose logic package | |
US4745581A (en) | LSI system of a structure requiring no additional address signals to incorporate additional status registers into the system | |
CN217156718U (en) | Serial input circuit with state detection function | |
CN100419734C (en) | A Computation-Oriented Universal Reconfigurable Computing Array Device | |
CN2854697Y (en) | Universal reconfiguration computing array faced to computer | |
CN114217857B (en) | A data processing circuit, system and data processing method | |
RU2709653C1 (en) | Binary subtractor | |
CN111854808A (en) | Single-point double-measurement type detector planetary coordinate array method | |
SU436350A1 (en) | BINARY SUMMATOR | |
SU983711A1 (en) | Device for checking five-bit code | |
KR900007098B1 (en) | Artbus configuration method of personal computer process control system | |
JPS61161457A (en) | Signal comparator | |
JPH0234040A (en) | Parallel/serial conversion circuit | |
SU1453436A1 (en) | Information capturing arrangement | |
JPS62224823A (en) | Ranking device | |
SU1665372A1 (en) | Paraphase single-digit combinational adder | |
JP2564881B2 (en) | Bit string comparison method | |
SU1564730A1 (en) | Bipolar code converter | |
Dailey | Manufacturing systems development. The I. E./D. P. department. | |
SU1587640A1 (en) | Device for convolution of binary code to module code |