SU1564730A1 - Bipolar code converter - Google Patents

Bipolar code converter Download PDF

Info

Publication number
SU1564730A1
SU1564730A1 SU884462259A SU4462259A SU1564730A1 SU 1564730 A1 SU1564730 A1 SU 1564730A1 SU 884462259 A SU884462259 A SU 884462259A SU 4462259 A SU4462259 A SU 4462259A SU 1564730 A1 SU1564730 A1 SU 1564730A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
converter
inputs
trigger
code converter
Prior art date
Application number
SU884462259A
Other languages
Russian (ru)
Inventor
Евгений Семенович Левкович
Original Assignee
Предприятие П/Я А-1173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1173 filed Critical Предприятие П/Я А-1173
Priority to SU884462259A priority Critical patent/SU1564730A1/en
Application granted granted Critical
Publication of SU1564730A1 publication Critical patent/SU1564730A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике. Цель изобретени  - упрощение и повышение быстродействи  преобразовател . Преобразователь бипол рного кода содержит первый и второй дифференциальные блоки 1, 2, элемент ИЛИ 3, первый и второй элементы НЕ 4, 5 триггер 6 и регистр 7 сдвига. 2 ил.This invention relates to automation and computing. The purpose of the invention is to simplify and increase the speed of the converter. The bipolar code converter contains the first and second differential blocks 1, 2, the element OR 3, the first and second elements NOT 4, 5, trigger 6, and shift register 7. 2 Il.

Description

8eight

1 I1 I

Редактор М.ТовтинEditor M.Tovtin

Составитель С.БерестевичCompiled by S. Berestevich

Техред М.Моргентап Корректор О.Кравцова ,Tehred M. Morgentap Corrector O. Kravtsova,

Заказ 1166Order 1166

Тираж 653Circulation 653

ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035,, Москва, Ж-35, Раушска  наб., д. t/5VNIIPI State Committee for Inventions and Discoveries at the State Committee on Science and Technology of the USSR 113035, Moscow, Zh-35, Raushsk nab., T / 5

Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101Production and Publishing Combine Patent, Uzhgorod, st. Gagarin, 101

Фиг. 2FIG. 2

ПодписноеSubscription

Claims (1)

Формула изобретенияClaim Преобразователь биполярного кода, содержащий первый дифференциальный блок, первый и второй входы которого являются одноименными входами преобразователя, элемент ИЛИ, триггер, отличающийся тем, что, с целью упрощения и повышения быстродействия преобразователя, в него введены регистр сдвига, первый и второй дифференциальные блоки, первый и второй входы которого объединены с одноименными входами первого дифференциального блока, инверсный и .прямой выходы которого соединены соответственно с первым входом элемента ИЛИ и через первый элемент НЕ с R-входом триггера, инверсный выход которого соединен с D-входом регистра сдвига, выходы разрядов которого являются выходами преобразователя, инверсный выход второго дифференциального блока соединен с вторым входом элемента ИЛИ, выход которого соединен с С-входом регистра сдвига и через второй элемент НЕ - с С-входом триггера.A bipolar code converter containing a first differential block, the first and second inputs of which are the same inputs of the converter, an OR element, a trigger, characterized in that, in order to simplify and improve the speed of the converter, a shift register, the first and second differential blocks, the first and the second inputs of which are combined with the inputs of the same differential block of the same name, whose inverse and direct outputs are connected respectively to the first input of the OR element and through the first element nt NOT with the R-input of the trigger, the inverse output of which is connected to the D-input of the shift register, the discharge outputs of which are the outputs of the converter, the inverse output of the second differential block is connected to the second input of the OR element, the output of which is connected to the C-input of the shift register and through the second the element is NOT - with a trigger C-input.
SU884462259A 1988-07-18 1988-07-18 Bipolar code converter SU1564730A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884462259A SU1564730A1 (en) 1988-07-18 1988-07-18 Bipolar code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884462259A SU1564730A1 (en) 1988-07-18 1988-07-18 Bipolar code converter

Publications (1)

Publication Number Publication Date
SU1564730A1 true SU1564730A1 (en) 1990-05-15

Family

ID=21390491

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884462259A SU1564730A1 (en) 1988-07-18 1988-07-18 Bipolar code converter

Country Status (1)

Country Link
SU (1) SU1564730A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1051708, кл. Н 03 М 5/12, 1982. Авторское свидетельство СССР № 1302436, кл. Н О М 5/18, 1985. *

Similar Documents

Publication Publication Date Title
SU1564730A1 (en) Bipolar code converter
SU1621180A1 (en) Converter of binary balanced code to full binary code
SU1228099A1 (en) Four-input single-digit adder
SU1252770A1 (en) Universal logic module
SU656054A1 (en) Homogeneous computing medium element
SU682907A2 (en) Frequency-pulse multiplying and dividing device
SU922734A1 (en) Device for computing sine and cosine functions
SU686146A1 (en) Multifunction logic element
SU1223229A1 (en) Device for generating effective addresses
SU955029A1 (en) Logic module
SU1488787A1 (en) Four-input one-bit adder
SU1259329A1 (en) Device for rotation of coordinate system
SU1559413A1 (en) Combination converter of code forms
SU678484A1 (en) Device for selecting coordinate information
SU1208549A1 (en) Universal logic register
SU800991A1 (en) Device for subtracting from binary number of permanent code,equal to two
SU1413623A1 (en) Device for adding in binary redundant code
SU543958A1 (en) Simulator for digital differential analyzer
SU1401452A1 (en) Modulo three adder
SU1397898A1 (en) Arithmetic/logical module
SU960768A1 (en) Device for number comparison
SU1702371A1 (en) Controlled adder
SU1649670A1 (en) Converter of seven-segment indicator code to binary-decimal code
SU1734090A1 (en) Device for modulo two adding
SU556500A1 (en) Memory register for shift register