CS230632B1 - Zapojení obvodu pro separaci dat ze signálu dvojité frekvence - Google Patents

Zapojení obvodu pro separaci dat ze signálu dvojité frekvence Download PDF

Info

Publication number
CS230632B1
CS230632B1 CS287983A CS287983A CS230632B1 CS 230632 B1 CS230632 B1 CS 230632B1 CS 287983 A CS287983 A CS 287983A CS 287983 A CS287983 A CS 287983A CS 230632 B1 CS230632 B1 CS 230632B1
Authority
CS
Czechoslovakia
Prior art keywords
input
flop
flip
circuit
output
Prior art date
Application number
CS287983A
Other languages
English (en)
Inventor
Dusan Loutocky
Pavel Kubin
Original Assignee
Dusan Loutocky
Pavel Kubin
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dusan Loutocky, Pavel Kubin filed Critical Dusan Loutocky
Priority to CS287983A priority Critical patent/CS230632B1/cs
Publication of CS230632B1 publication Critical patent/CS230632B1/cs

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Vynález se týká zapojení obvodu pro separaci dat ze signálu dvojité frekvence přijímaného v sériovém tvaru po jednom vodiči ze zařízení číslicové techniky.
Při zpracování číslicového signálu, v němí je informace zakódována dvojitou frekvencí je často nutné vybavit zařízení výpočetní techniky jednoduchým obvodem pro vydělení dat a hodinové frekvence z takovéhoto signálu.
Takovéto obvody je možné řešit bu3 s pomocí fázově vázaného oscilátoru nebo soustavou monostabilních klopných obvodů. Obvody fázového oscilátoru jsou většinou značně složité, náročné na objem a mají vysoké nároky na počet napájecích napětí používaných pro jejich napájení. Kromě toho je třeba při jejich konstrukci používat mnoho diskrétních součástek mnohdy s vysokými požadavky na přesnost jejich parametrů, to všechno zvyšuje náklady na realizaci takovýchto obvodů. Doposud známé obvody pro separaci dat tvořené soustavou monostabilních klopných obvodů používají dva monostabilní obvody pro určení vzdálenosti datového pulsu od pulsu hodinového a vzdálenosti následujícího hodinového pulsu od pulsu datového. Nevýhodou takovéhoto řešení je větší počet součástek, potřeba odděleného nastavování obou klopných obvodů a z toho vyplývající menší přesnost a spolehlivost takovéhoto obvodu.
Uvedené nevýhody řeší jednoduché zapojení obvodu pro separaci dat ze signálu dvojité frekvence podle vynálezu, jehož podstata spočívá v tom, že vstupní vodič zapisované informace je připojen na první vstup prvního součinového obvodu a déle vstupní vodič režimu zápisu je připojen na druhý vstup prvního součinového obvodu a dále vstupní vodič čtené informace je připojen na první vstup druhého součinového obvodu a dále vstupní vodič režiau čtení je připojen na druhý vstup druhého součinového obvodu a dále výstup prvního souěiaového obvodu je spojen vodičem s prvním vstupem součtového obvodu a dále výstup druhého sou230632
Sinového obvodu je spojen vodiSem s druhým vstupe· souStového obvodu a déle výstup souSinového obvodu je spojen vodiSem s druhýa vstupe· souStového obvodu a déle výstup souStového obvodu je spojen vodiSea směsi dat se vstupem restartovatelného monostabilního klopného obvodu a se vstupem zpožďovacího obvodu a s prvým hodinovým vstupem klopného obvodu typu J-K a s prvním hodinovým vstupem prvního klopného obvodu a déle výstup restartovatelného monostabilního klopného obvodu je spojen vodiSea s druhým, J vstupem klopného obvodu typu J-K a s druhým datovým vstupem prvního klopného obvodu a dále výstup zpožďovacího obvodu je spojen vodiSem s prvním vstupem třetího souSinového obvodu a dále výstup generátoru logické jedniSky je spojen vodiSem s třetím, K vstupem klopného obvodu typu J-K a dále výstup klopného obvodu typu J-K je spojen vodiSem s druhým vstupem třetího souSinového obvodu a s prvním, nastavovacím vstupem druhého klopného obvodu a dále výstup generátoru logická nuly je spojen vodiSem s druhýa, datovým vstupem druhého klopného obvodu a dále výstupní vodiS signálu separovaných hodin je připojen na výstup třetího souSinového obvodu a na třetí, hodinový vstup druhého klopného obvodu a dále výstupní vodiS signálu chybějících hodin je připojen na výstup prvního klepnáho obvodu-a dále výstupní vodiS signálu separovaných dat je připojen na výstup druhého klopného obvodu a na třetí, nastavovací vstup prvního klopného obvodu.
Hlavní výhodou zapojení podle vynálezu je, že umožňuje jednoduchými prostředky vytvořit separátor dat ze signálu a dvojitou frekvencí. Jednoduchost zapojení je způsobena tím, že je použit pouze jeden standardní restartovatelný monostabilní.klopný obvod.
Na připojeném výkrese je schematicky znázorněno zapojení obvodu pro separaci dat ze signálu dvojité frekvence, sestávající z prvního souSinového obvodu 1, druhého souSinového obvodu souStového obvodu £, restartovatelného monostabilního obvodu £, zpožďovacího obvodu 2» třetího souSinového obvodu &, generátoru 2 logická jedniSky a generátoru g logická nuly, klopného obvodu 2 typu J-K, prvního klopného obvodu 10 a druhého klopného obvodu 11.
Na tomto obrázku je znázorněno zapojení vstupních vodiSů, výstupních vodiSů i vodiSů propojujících vstupy a výstupy těchto obvodů a to tak, že vstupní vodiS 100 zapisovaná informace je připojen na první vstup prvního souSinového obvodu 1 a dále vstupní vodiS 101 režimu zápisu je připojen na druhý vstup prvního souSinového obvodu 1 a dále vstupní vodiS 1Q2 Stená informace je připojen na první vstup druhého souSinového obvodu 2 a déle vstupní vodiS 103 režimu Stení je připojen na druhý vstup druhého souSinového obvodu 2 8 dále výstup prvního souSinového obvodu J. je spojen vodiSea 104 s prvním vstupem souStového obvodu 2 a dále výstup druhého souSinového obvodu 2 je spojen vodiSem 105 s druhým vstupem souStového obvodu £ a dále výstup souStového obvodu £ je spojen vodiSem 106 směsi dat se vstupem restartovatelného monostabilního klopného obvodu £ a se vstupem zpožďovacího obvodu 2 a s prvým, hodinovým vstupem klopného obvodu 2 typu J-K a s prvním, hodinovým vstupem prvního klopného obvodu 1,0, a dále výstup restartovatelného monostabilního klopného obvodu £ je spojen vodiSem 107 s druhýa, J vstupem klopného obvodu 2 typu J-K a s druhýa, datovým vstupem prvního klopného obvodu 10 a dále výstup zpožďovacího obvodu 2 je spojen vodiSem 111 s prvním vstupem třetího souSinového obvodu g a dále výstup generátoru 2 logické jedniSky je spojen vodiSem 106 s třetím, K vstupem klopného obvodu 2 typu J-K a déle výstup klopného obvodu 2 typu J-K je spojen vodiSem 109 s druhým vstupem třetího souSinového obvodu g a s prvním, nastavovacím vstupem druhého klopného obvodu 11 a dále výstup generátoru 8 logické nuly je spojen vodiSem 110 s druhým datovým vstupem druhého klopného obvodu 11 a dále výstupní vodiS 112 signálu separovaných hodin je připojen na výstup třetího souSinového obvodu 6 a na třetí, hodinový vstup druhého klopného obvodu 11 a dále výstupní vodiS 114 signálu chybějících hodin je připojen na výstup prvního klopného obvodu 10 a dále výstupní vodiS 113 signálu separovaných dat je připojen na výstup druhého klopného obvodu 11 a na třetí, nastavovací vstup prvního klopného obvodu 10.
Obvod pro separaci dat ze signálu dvojité frekvence pracuje takto:
Při režimu Stení je signál Stená informace hradlován signálem režimu Stení druhým součinovým obvodem 2 p pomocí souStového obvodu £ je přiveden nn vstup restartovatelného klopného monostabilního obvodu £. Restartovatelný monostabilní klopný obvod £ se nahodí náběžnou hranou pulsu signálu přivedeného na jeho vstup a zůstává nahozen po dobu danou jeho nastavením. Tato doba je volena tak, aby byla větší než maximální možná délka intervalu mezi hodinovým a datovým pulsem, ale přitom kratší, než minimální možná vzdálenost mezi dvěma hodinovými pulsy signálu dvojité frekvence.
Současně s nahozením tohoto restartovatelného monostabilního klopného obvodu 4 se úroveň signálu na výstupu restartovatelného monostabilního klopného obvodu 4 zpracuje klopným obvodem % typu J-K tak, že je-li v době náběžné hrany signálu přivedeného na první, hodinový vstup tohoto klopného obvodu 2 iyPu Ί-Κ úroveň signálu na výstupu restartovatelného monostabilního klopného obvodu 4 rovna log. 1 změní se stav klopného obvodu 2 typu J-K.
Je-li,v době náběžné hrany signálu přivedeného na první, hodinový vstup klopného obvodu 2 typu J-K úroveň signálu na výstupu restartovatelného monostabilního klopného obvodu 4 rovna log. 0 přechází klopný obvodu 2 typu J-K do stavu log. 0.
Zpožďovací obvod 2 zpozdí signál přivedený na první, hodinový vstup klopného obvodu 2 typu J-K do doby, kdy je stav klopného obvodu 2 typu J-K již ustálen. Výstupní signál klopného obvodu 2 typu J-K je vynásoben třetím součinovým obvodem 2 s výstupním signálem zpožďovacího obvodu 2 tak, že na výstupu třetího součinového obvodu 2 je generován signál separovaných hodin.
Signál separovaných hodin je souěasně veden na třetí, hodinový vstup druhého klopného obvodu 11, Čímž způsobí, že tento druhý klopný, obvod H je v době závěrné hrany signálu separovaných hodin nulován. Druhý klopný obvod 11 se nahazuje v tom případě, že se nahodí klopný obvod 2 typu J-K. Tím jsou na výstupu druhého klopného obvodu 11 generována separovaná data synchronní s náběžnou hranou signálu separovaných hodin. Vyhodnocení chybějícího hodinového pulsu po datovém pulsu provádí první klopný obvod 10.
Nahození prvního klopného obvodu 10 je podmíněno tím, že je generován jedničkový signál separovaných dat na výstupu druhého klopného obvodu ] 1. Jenom v takovémto případě se v době náběžné hrany signálu přivedeného na vstup restartovatelného monostabilního klopného obvodu 4 zapamatuje na prvním klopném obvodu 10 současný stav výstupu restartovatelného monostabilního klopného obvodu 4* v tom případě, že nebyl v této době restartovatelný monostabilní klopný obvod 4 nahozen, nastaví se signál na výstupu prvního klopného obvodu £0 na úroveň interpretovanou jako signál chybějících hodin.
Při režimu zápisu je na vstup restartovatelného monostabilního klopného obvodu 4 přiveden pomocí součtového obvodu 2 signál zapisované informace vyhradlovaný signálem režimu zápisu prvním součinovým obvodém. Tento signál je stejný jako signál čtené informace tvořený samými nulami a bez chybějících hodinových pulsů. Protože ostatní obvody zapojení pracují zcela stejně jako při režimu čtení je obvodem generován pouze signál separovaných hodin, signál separovaných dat a signál chybějících hodin nemůže být v tomto režimu generován.
Cthvod pro separaci dat sa signálu dvojité frekvence je použit v řídicí jednotce pro připojení diskových paměti s kapaci-tou 29 Úbyte a 7,25 Ubyta k minipočítači ADT.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení obvodu pro separaci dat sa signálu dvojitá frekvence vyznačené tím, že vstupní vodlS (100) sepisovaná Informace je připojen na první vstup prvního souSinováho obvodu (1) dále vstupní vodič (101) reálnu sápisu je připojen na druhý vstup prvního součinového obvodu (1) a dála vstupní vodič (102) Stená infornace ja připojen na první vatup druháho součinového obvodu (2) a déle vstupní vodlS (103) režimu Stení je připojen na druhý vatup druhého součinového obvodu (2) a dálo výstup prvního součinového obvodu (1) jo apojon vodičoa (104) s prvním vstupem součtového obvodu (3) a déle výstup druhého součinového obvodu (2) je spojoa vodičoa (105) s druhým vstupem součtového obvodu (3) a dále výstup součtového obvodu (3) jo spojon vodičem (106) smési dat so vstupem rostartovatelného nenostabilaího klopného obvodu (4) a se vstupem spožžovacího obvodu (5) a a prvým, hodinovým vstupoa klopného obvodu (9) typu J-K a s prvnín, hodinovým vstupem prvního klopného obvodu (10) o dálo výstup rostartovatolného aonostabilního klopného obvodu (4) je spojon vodičoa (107) s druhým, J vstupon klopného obvodu (9) typu J-K a a druhým, datovým vstupem prvního klopného obvodu (10) a dálo výstup spožňovacího obvodu (5) jo spojon vodičon (111) s prvnín vstupon třetího součinového obvodu (6) a dálo výstup generátoru (7) logické jedničky jo spojon vodlčon (108) s třetin, K vstupon klopného obvodu (9) typu J-K a dálo výstup klopného obvodu (9) typu J-K je spojen vodičem (109) s druhým vstupem třetího součinového obvodu (6) a s prvním, nastavovacím vstupem druhého klopného obvodu (11) a dálo výstup generátoru (8) logické nuly je spojen vodičem (110) s druhým, datovým vstupem druhého klopného obvodu (11) a dálo výstupní vodič (112) signálu separovaných hodin je při pojen na výstup třetího součinového obvodu (6) a na třetí, hodinový vstup druhého klopného obvodu (11) a dálo výstupní vodič (114) signálu chybějících hodin jo připojen na výstup prvního klopného obvodu (10) a dálo výstupní vodič (113) signálu separovaných dat je připojen no výstup druhého klopného obvodu (11) a na třetí, nastavovací vstup prvního klopného obvodu (10).
CS287983A 1983-04-22 1983-04-22 Zapojení obvodu pro separaci dat ze signálu dvojité frekvence CS230632B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS287983A CS230632B1 (cs) 1983-04-22 1983-04-22 Zapojení obvodu pro separaci dat ze signálu dvojité frekvence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS287983A CS230632B1 (cs) 1983-04-22 1983-04-22 Zapojení obvodu pro separaci dat ze signálu dvojité frekvence

Publications (1)

Publication Number Publication Date
CS230632B1 true CS230632B1 (cs) 1984-08-13

Family

ID=5367188

Family Applications (1)

Application Number Title Priority Date Filing Date
CS287983A CS230632B1 (cs) 1983-04-22 1983-04-22 Zapojení obvodu pro separaci dat ze signálu dvojité frekvence

Country Status (1)

Country Link
CS (1) CS230632B1 (cs)

Similar Documents

Publication Publication Date Title
CS230632B1 (cs) Zapojení obvodu pro separaci dat ze signálu dvojité frekvence
JPS59161915A (ja) 同期式デコ−ド回路
JPH0616277B2 (ja) 事象配分・結合装置
CA1087695A (en) Multi-mode control logic circuit for solid state relays
JPS605492A (ja) 半導体メモリ装置のアドレスバツフア回路
SU1524069A1 (ru) Устройство дл контрол и измерени допустимого разброса параметров
SU1552305A1 (ru) Программируемый задающий генератор дл тиристорного инвертора с ограничением диапазона частот
SU1322205A1 (ru) Устройство автоматического контрол правильности чередовани и отсутстви обрыва фаз многофазных сетей переменного тока
JPH0677050B2 (ja) 電子回路
SU1688200A1 (ru) Устройство дл контрол чередовани фаз
SU1102026A2 (ru) Цифровой фазовращатель
SU1226626A1 (ru) Устройство дл синхронизации импульсов
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
JPS60216653A (ja) 半導体集積回路
SU1626214A1 (ru) Устройство дл контрол монтажа электрических соединений
SU1291905A1 (ru) Устройство дл функционального контрол больших интегральных схем
EP0520675A2 (en) Flushable delay line
SU1285393A1 (ru) Устройство контрол соотношени частот импульсов
JPH0445306Y2 (cs)
JPS641063A (en) Restoring method for logic circuit diagram
JPS5558634A (en) Vfo circuit
SU1358087A1 (ru) Стандартизируемый блок пам ти с N состо ни ми и полным автоматным графом
SU1287291A1 (ru) Нониусный преобразователь кода во временной интервал
RU2224323C1 (ru) Дифференциально-фазное реле
CS199921B1 (cs) Zapojení vyhodnocovacího obvodu zpětné signalizace stavu elektrických přístrojů