SU1285393A1 - Устройство контрол соотношени частот импульсов - Google Patents
Устройство контрол соотношени частот импульсов Download PDFInfo
- Publication number
- SU1285393A1 SU1285393A1 SU833649425A SU3649425A SU1285393A1 SU 1285393 A1 SU1285393 A1 SU 1285393A1 SU 833649425 A SU833649425 A SU 833649425A SU 3649425 A SU3649425 A SU 3649425A SU 1285393 A1 SU1285393 A1 SU 1285393A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- input
- trigger
- shift register
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Изобретение относитс к электроизмерительной технике и может быть использовано в системах непрерывного контрол соотношени двух частот и в след щих системах. Цель изобретени - расширение функциональных возможностей измерени отношени средних частот сигналов. В устройство , содержащее схему антисовпадений 1, сдвиговый регистр 16, реверсивный счетчик 17, цифровой индикатор 18, дл достижени цели введены схемы задержки 6, 7, 14, триггеры 2, 5, 15, ключи 3, 4, элементы И 8-11, злементы ИЛИ 12, 13. Кроме того , на чертеже представлены шины: 19 и 20 знака сравнени частот f и f2 и 21 установки нул . При подключении к одному из входов устройства источника образцовой частоты возможно измерение абсолютного значени частоты электрического сигнала на другом его входе. 2 ил.
Description
Н ю
00
ел
Од
со
CQ
1
Изобретение относитс измерительной технике и может быть использовано в системах непрерывного контрол соотношени двух частот и в след щих системах.
Цель изобретени - расширение функциональных возможностей измерени отношени средних частот сигналов .
На фиг.1 изображена структурна схема устройства; на фиг.2 - временные диаграммы.
Устройство содержит схему 2 антисовпадений , триггер 2, ключи 3 и 4, триггер 5, схемы 6 и 7 задержки, элементы И 8-11, элементы ИЛИ 12 и 13, схему 14 задержки, триггер 15, сдвиговый регистр 16, реверсивный счетчик 17 и цифровой индикатор 18, шины 19 и 20 знака сравнени частот f и 2 и шину 21 установки нул .
Устройство состоит из схемы 1 антисовпадений на два входа, выходы которой подключены к установочным входам триггера 2, через ключи 3 и 4 к установочным входам триггера 5 и через схемы 6 и 7 задержки к первым входам элементов И 8, 9 и 10, 1 соответственно , Инверсный и пр мой
12853932
к электро- . ние сдвигового регистра 1б и реверсивного счетчика 17. При этом, состо ние триггеров 2, 5 и 15 произвольное . Импульсы частот f и f поступают на измерительную схему, предварительно пройд схему 1 антисовпадений . Задача этой схемы - исключить поступление на вход измерительной схемы совпадающих по фазе импульfO
сов частот
f, и f
г
что может вызвать сбой в работе всего устройства .
Дл определенности будем считать, что все триггеры наход тс в нуле- вом (по пр мому выходу) состо нии и первый импульс поступил по входу f. Этот импульс, пройд схему I антисовпадений, схему 6 задежки, элемент И 8, элемент ИЛИ 12, по- ступит на шину сдвига сдвигового регистра 16. В первьш разр д регистра 16 и реверсивного счетчика 17 запишетс О (т.е. их состо ни не
20
измен ютс ). Ьсли ив дальнейшем на схему аитисовпадений будут поступать только импульсы частоты f, то все эти действи повтор ютс , не измен состо ни сдвигового регистра 16 и реверсивного счетчика 17. выходы триггера 2 подключены соответ- На шине 20 присутствует сигнал 1, ственно к управл ющему входу ключей 3 и 4, а инверсный и пр мой выходы триггера 5 покдлючены к вторым вхо- . дам элементов И 8, 10 и 9, 11 соответственно . Выходы элементов И 8, П и 9, 10 объединены соответственно элементами ИЛИ 12 и 13. Выход элемента ИЛИ 12 через схему 14 задержки
сигнализиру о том, что f f.
чеПервый же импульс частоты f рез схему 1 антисовпадений, схему 7 задержки, элемент И 10, элем ент
35 ИЛИ 13 установи триггер 15 в состо ние 1. В состо ние 1 установитс триггер 2, а триггер 5 останетс в состо нии О, так как в св зи с запаздыванием в срабатываподсоединен к одному, а выход элемента ИЛИ 13 к другому установочным входам триггера 15. Выход триггера 15 подключен к входу сдвигового регистра 16 и к шине сложени реверсивного счетчика 17, разр ды котороГО: подключены к цифровому индикато-. 45 разр де сдвигового регистра 16 и ре- ру 18. Выход сдвигового регистра подключен к шине вычитани реверсивного счетчика 17, а шина сдвига ре- гистра 16 подключена к выходу элеверсивного счетчика 17 1. При этом произойдет установка в О триггеров 2 и 15. Таким образом на шину сдвига сдвиговог о регистра 16 будут помента ИЛИ 12. Выходы триггера 5 под- 50 ступать импульсы большей частоты fj , ключены к шинам I9 и 20 знака сравнени частот f j И fg, а входы установки нул сдвигового регистра 16 и реверсивного счетчика 17 - к шине 21.
а на его информационный вход и вход сложени реверсивного,счетчика 17 - импульсы меньшей частоты f Врем переходного процесса измерени опре-сивного счетчика 17. При этом, состо ние триггеров 2, 5 и 15 произвольное . Импульсы частот f и f поступают на измерительную схему, предварительно пройд схему 1 антисовпадений . Задача этой схемы - исключить поступление на вход измерительной схемы совпадающих по фазе импуль
сов частот
f, и f
г
что может вызвать сбой в работе всего устройства .
Дл определенности будем считать, что все триггеры наход тс в нуле- вом (по пр мому выходу) состо нии и первый импульс поступил по входу f. Этот импульс, пройд схему I антисовпадений, схему 6 задежки, элемент И 8, элемент ИЛИ 12, по- ступит на шину сдвига сдвигового регистра 16. В первьш разр д регистра 16 и реверсивного счетчика 17 запишетс О (т.е. их состо ни не
измен ютс ). Ьсли ив дальнейшем на схему аитисовпадений будут поступать только импульсы частоты f, то все эти действи повтор ютс , не измен состо ни сдвигового регистра 16 и реверсивного счетчика 17. На шине 20 присутствует сигнал 1,
сигнализиру о том, что f f.
чеПервый же импульс частоты f рез схему 1 антисовпадений, схему 7 задержки, элемент И 10, элем ент
5 ИЛИ 13 установи триггер 15 в состо ние 1. В состо ние 1 установитс триггер 2, а триггер 5 останетс в состо нии О, так как в св зи с запаздыванием в срабатыва0 НИИ двух схем (триггера 2 и ключа 4) импульс fg не поступит на его вход. Следующим поступит импульс частоты f (так как f ), который, пройд элемент ИЛИ 12, запишет в первом
разр де сдвигового регистра 16 и ре-
версивного счетчика 17 1. При этом произойдет установка в О триггеров 2 и 15. Таким образом на шину сдвига сдвиговог о регистра 16 будут поступать импульсы большей частоты fj ,
а на его информационный вход и вход сложени реверсивного,счетчика 17 - импульсы меньшей частоты f Врем переходного процесса измерени опре-
Устройство работает следующим об- 55 дел етс периодом работы сдвигового
разом.
Перед началом измерени по шине 21 осуществл етс подача команды (.импульсом или от кнопки) на обнулерегистра , т..е. временем прохождени импульса через все его разр ды. Через этот период времени информаци , поступивша в сдвиговый регистр 16,
начнет выходить из него и поступать на шину вычитани реверсивного счетчика 17.
Рассмотрим пример, когда , , В этом случае триггер 5 изменит свое состо ние на обратное и импульсы большей частоты f- поступ т на шину сдвига сдвигового регистра 16, а импульсы меньшей частоты - на вход . сдвигового регистра 16 и вход реверсивного счетчика 17. Далее все будет происходить аналогично описанному. При этом на шине 19 будет присутствовать сигнал 1 (f,fj), а в реверсивном счетчике 17 будет записан числитель отношени . Коррекци показаний счетчика 17 осуществл етс каждым импульсом меньшей частоты, что обусловлено след щим режимом работы устройства. При подключении к одному из входов устройства источ-t- ника образцовой частоты возможно измерение абсолютного значени частоты электрического сигнала на другом его входе.
Claims (1)
- Формула изобретениУстройство контрол соотношени частот импульсов, содержащее схему антисовпадений и поспедовательно соединенные сдвиговый регистр., реверсивный счетчик и цифровой индикатор, причем шина вычитани реверсивного счетчика подключена к выходу сдвигового регистра, а шина сложени - к входу сдвигового регистра, отличающеес тем, что, с целью расширени ф нкциональных воз- можностей,.в него введены три схемы задержки, три триггера, два ключа, четыре элемента И, выходы которых попарно объединены двум элементами ИЛИ, причем входы двух схем задержек подключены к соответствующим выходам схемы антисовпадений, к установочным входам первого триггера и через ключи - к установочным входам второго триггера, а другие входыключей подключены соответственно к пр мому и инверсному выходам первого триггера, выход первой схемы задержки подсоединен с первому входу первого и третьего элементов И, авыход второй схемы задержки подключен к первому входу второго и четвертого элементов И, вторые входы первого и четвертого, второго и третьего элементов И попарно объединены и подключенысоответственно к инверсному и пр мот му выходам второго триггера, выход первого элемента ИЛИ подключен к шине сдвига сдвигового регистра и через третью схему задержки к установочному входу третьего триггера, другой установочный вход которого подключен к выходу второго элемента ИЛИ, выход триггера пам ти соединен с шиной сложени реверсивного счет-чика, а оба входа схеьы антисовпадений вл ютс входами устройства.Фиг, 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833649425A SU1285393A1 (ru) | 1983-09-30 | 1983-09-30 | Устройство контрол соотношени частот импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833649425A SU1285393A1 (ru) | 1983-09-30 | 1983-09-30 | Устройство контрол соотношени частот импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1285393A1 true SU1285393A1 (ru) | 1987-01-23 |
Family
ID=21084388
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833649425A SU1285393A1 (ru) | 1983-09-30 | 1983-09-30 | Устройство контрол соотношени частот импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1285393A1 (ru) |
-
1983
- 1983-09-30 SU SU833649425A patent/SU1285393A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 161417, кл. G 01 R 23/10, 1964. Кирианаки И.В., Гайдучок P.M. Цифровые измерени частотно-временных параметров сигналов. - Львов: Бища школа, 1978, с. 93-95. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3843893A (en) | Logical synchronization of test instruments | |
SU1285393A1 (ru) | Устройство контрол соотношени частот импульсов | |
SU1354194A1 (ru) | Сигнатурный анализатор | |
SU1554000A1 (ru) | Устройство дл контрол состо ни датчиков | |
SU930685A1 (ru) | Счетное устройство | |
SU1578714A1 (ru) | Генератор тестов | |
SU725072A1 (ru) | Устройство дл определени максимального числа из р да чисел | |
SU1425714A1 (ru) | Анализатор электрических сигналов | |
SU1751685A1 (ru) | Устройство дл измерени мощности | |
SU881720A1 (ru) | Устройство дл ввода информации | |
SU1041947A1 (ru) | Электронно-счетный частотомер | |
SU739526A1 (ru) | Устройство дл сравнени двух чисел | |
SU1218393A1 (ru) | Устройство дл исследовани графов | |
SU983566A1 (ru) | Частотно-цифровое измерительное устройство | |
SU1524069A1 (ru) | Устройство дл контрол и измерени допустимого разброса параметров | |
SU1315905A1 (ru) | Цифровой измеритель скорости перемещени | |
SU1171730A1 (ru) | Устройство дл контрол длительности импульсов | |
SU382023A1 (ru) | Устройство для измерения искажений импульсов | |
SU1008667A1 (ru) | Устройство дл измерени отношени частот двух импульсных последовательностей | |
SU1179545A1 (ru) | Преобразователь частоты в код | |
SU966919A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU739654A1 (ru) | Парафазный сдвигающий регистр | |
SU1226417A1 (ru) | Измерительное устройство с самоконтролем | |
SU1193679A1 (ru) | Устройство дл контрол логических блоков | |
SU1689953A1 (ru) | Устройство дл резервировани генератора |