SU1287291A1 - Нониусный преобразователь кода во временной интервал - Google Patents

Нониусный преобразователь кода во временной интервал Download PDF

Info

Publication number
SU1287291A1
SU1287291A1 SU853957782A SU3957782A SU1287291A1 SU 1287291 A1 SU1287291 A1 SU 1287291A1 SU 853957782 A SU853957782 A SU 853957782A SU 3957782 A SU3957782 A SU 3957782A SU 1287291 A1 SU1287291 A1 SU 1287291A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
trigger
code
Prior art date
Application number
SU853957782A
Other languages
English (en)
Inventor
Сергей Леонидович Сироткин
Александр Николаевич Коньков
Валентин Валентинович Клименко
Ольга Андреевна Сироткина
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU853957782A priority Critical patent/SU1287291A1/ru
Application granted granted Critical
Publication of SU1287291A1 publication Critical patent/SU1287291A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано дл  св зи вычислительных машин с объектами управлени , моделировани  радиолокационных сигналов, построени  управл емых линий задержки. Цель изобретени  - расширение функциональных возможностей за счет дополнительного преобразовани  кода в частоту с регулируемой длительностью импульсов. Преобразователь работает в режимах преобразовани  кода в интервал .и кода в частоту, установка которых производитс  с помощью шин 13, 18 режима и триггера 14 режима. В случае . преобразовани  кода во временной интервал элементы И 4, 15, 16, 17 от- крываютс , на шину 24 Сброс подает- Q с  сигнал установки триггеров 6, 7, 9 и D-триггера 25, после чего обратный код старших разр дов и пр мой код (Л

Description

0 X)
4J
tv5
2
младших разр дов по сигналу на шине 31 Запись записываютс  соответственно в опорный и нониусный счетчики импульсов 1 и 10. По сигналу на шине 8 Пуск через элементы И 15, 16 и ИЛИ 22, 27 запускаютс  опорный и нониусный генераторы 3, 32 импуль- .сов. По импульсу переполнени  нони- усного счетчика выходной шине 12 формируетс  начало выходного временного интервала, в результате чего начинаетс  подсчет импульсов опорного генератора 3 в опорном счетчике 1, по импульсу переполнени  которого формируетс  конец выходного временного интервала. В случае преобразовани  кода в. частоту открываютс  элементы И 19, 20, 21, сигналом на ршне 24 соответственно устанавливаютс  триггеры 6, 7, 9 и D-триггер 25, в опорньй счетчик 1 и нониусный счетчик 10 записываютс  соответственно обратный код частоты и код длительности импульсов. Перезапись входных кодов осуществл етс  по сигналу обнулени  счетчика 1, через элемент 29 задержки, по окончании которого с шины 26 в D-триггер 25 записываетс  .сигнал логической едини1да. Формирова ние длительности выходных импульсов на выходной шине 28 осуществл етс  путем вычитани  импульсов с нонинус- ного генератора 32 в нониусном счетчике 10. 3 ил.
1
Изобретение относитс  к импульсной технике и может быть использовано , например, дл  св зи вычислительных машин с объектами управлени , моделировани  радиолокационных сигналов , построени  управл емых линий задержки.
Цель изобретени  - расширение функциональных возможностей преобразовател  за счет введени  режима преобразовани  кода в частоту с регулируемой длительностью импульсов.
На фиг.1 представлена структурна  схема преобразовател ; на фиг,2 - временные диаграммы работы в режиме нониусного преобразовани  кода во временной интервал; на фиг.З - временные диаграммы работы в режиме преобразовани  кода в частоту с регулируемой длительностью импульсов.
Преобразователь содержит опорный счетчик 1 импульсов, инверсные уста- новочные входы которого соединены с шиной 2 старших разр дов входного кода, опорный генератор 3 импульсов элемент И А, элемент ИЛИ 5,-триггеры 6, 7, шину Пуск 8, триггер 9, нониусный счетчик 10 импульсов, шину 11 младших разр дов входного кода , выходную шину 12 интервала, первую шину 13 режима, триггер 14 режима , элементы И fS, 16, 17, вторую пшну 18 режима, элементы И 19, 20,
5
21, элементы ИЛИ 22, 23, шину 24 Сброс D-триггер 25, шину 26 установки логической единицы, элемент ИЛИ 27, выходную шину 28 частоты,эле- мент 29 задержки, элемент ШШ 30, шину 31 записи и нониусный генератор 32 импульсов.
Преобразователь работает следую щим образом.
В режиме преобразовани  кода в интервал на первую шину 13 режима Интервал подаетс  сигнал, устанавливающий триггер 14 режима,в единичное состо ние При этом открываютс  элементы И 4, 15, 16, 17. Одновременно с этим на шину Сброс 24 подаетс  сигнал, устанавливающий третий триггер 9 в единичное состо ние и через элементы И1Ш 5 и 23 - D-триггер 25 в нулевое состо ние, а также первый 6 и второй 7 триггеры - в единичное состо ние. Затем на шину Запись 31
подаетс  сигнал, осуществл ющий через элемент ИЛИ 30 запись обратного кода старших разр дов с шины 2 в опорный счетчик 1 и кода.младших разр дов входного кода с шины 11 в нониусный счетчик .10. Затем на шину Пуск 8 подаетс  сигнал, устанавливающий триггеры 7 и 9 в нулевое состо ние Сигнал с нулевого выхода триггера 7, пройд  элемент И 15 и элемент ИЛИ 22
0
запускает опорный генератор 3 и,пройд  еще элемент И 16 и элемент ИЛИ.27, запускает нониусный генератор 32. Импульсы нониусного генератора 32 .с
периодом Т(фиг.2), проход  через от- нератора 3 через открытый элемент
крытый элемент И 17, начинают суммироватьс  на нониусном счетчике 10. Импульс переполнени  нониусного счетчика 10 устанавливает триггер 6 в нуИ 20 поступают на вычитающий вход опорного счетчика 1. Так как в опо ный счетчик 1 предварительно запис инверсный код, то он будет обнул т
И 20 поступают на вычитающий вход опорного счетчика 1. Так как в опорный счетчик 1 предварительно записан инверсный код, то он будет обнул тьлевое состо ние и образует начало вы- Ю с  через врем  Т (фиг.З) тем чаще,
ходного временного интервала на шине выходного интервала 12., После переполнени  нониусного счетчика 10 сигнал с нулевого выхода триггера 6 открывает элемент И 4 и импульсы от опорного генератора с периодом Т (фиг.2) через врем  At начинают суммироватьс  на опорном счетчике 1. Через интервал времени t, импульс переполнени  опорного счетчика 1 через элемент ИЛИ 5 переводит триггеры 6 и 7 в единичное состо ние, закрываетс  элемент И 15 и прекращаетс  формирование импульсов генераторами 3 и 32.
чем больше входной код, т.е. часто обнулений счетчика 1 пр мо пропорц нальна входному коду на шине 2-. Че рез врем  задержки Ti в элементе 2
задержки (фиг.З) импульс обнулени  опорного счетчика 1 через элемент ИЛИ 30 осуществл ет перезапись вхо ных кодов в счетчики 1 и 10. При эт дл  устранени  сбоев в работе прео
0 разовател  задержка в элементе 29 задержки не должна превышать перио опорной частоты. По окончанию кажд го импульса на выходе элемента 29 держки осуществл етс  запись сигна
Импульс переполнени  Опорного счетчи- логической единицы с шины 26 в D-ч
ка, перевод  триггер 6 в единичное состо ние, образует конец выходного временного интервала tx на выходной шине 12.
Таким образом, в режиме преобразовани  кода во временной интервал осуществл етс  преобразование старших и младших разр дов входного кода во временной интервал нониусным способом.
В режиме преобразовани  кода fe частоту на вторую шину 18 режима (Частота ) подаетс  сигнал, который устанавливает триггер 1А режима в ну35 начинают вычитатьс  нониусныМ счетчиком 10. Через врем , пропорциональное коду на щине II, счетчик 10 обнул етс  и его сигнал обнулени  через элемент ИЛИ 23 устанавливает D
левое состо ние, и при этом открыва- 40 -триггер 25 в нулевое состо ние, в ютс  элементы И 19, 20, 2. Сигналом результате чего генератор 32 прекра Сброс на шине 24 устанавливаетс  в единичное состо ние триггер 9, через элемент ИЛИ 5 - в единичное состо ние триггеры 6 и 7 и через элемент ИЛИ 23 - в нулевое состо ние D-триг- гер 25. Сигналом Запись на шине 31 осуществл етс  запись на шине 31 кода , Соответствующего выходной частоте , с щины 2 в опорный счетчик 1 в инверсном виде и кода, соответствующего длительности импульсов выходной частоте, с шины 11 в нониусный i счетчик 10. По сигналу Пуск на шине 8 начинаетс  преобразование кода с шины 2 в частоту, формируемую на выходной шине 28. Триггеры 7 и 9 устанавливаютс  в нулевое состо ние.
щает свою работу, при этом генератор 3 продолжает работать. После своего обнулени  счетчик 1 продолжает рабо45 тать, заполн  сь до следующего обнулени  и т.д. При этом после каждого обнулени  в него перезаписываетс  входной код и частота обнулений будет пр мо пропорциональна коду на шине 2.
50 Длительность импульсов выходной час- тоты (фиг.З) на выходной шине 28 задаетс  длительностью сигнала на единичном выходе D-триггера 25. Эта длительность пр мо пропорционально
55 {зависит от времени между началом поступлени  импульсов на вычитающий вход счетчика 10 и его обнулением,ко торое, в свою очередь, пр мо пропорСигнал с нулевого выхода триггера 9 проходит через открытый элемент И 19 и элемент ИЛИ 22 и запускает опорный генератор 3. Имуплъсы от опорного геИ 20 поступают на вычитающий вход опорного счетчика 1. Так как в опорный счетчик 1 предварительно записан инверсный код, то он будет обнул тьс  через врем  Т (фиг.З) тем чаще,
чем больше входной код, т.е. частота обнулений счетчика 1 пр мо пропорциональна входному коду на шине 2-. Че- i рез врем  задержки Ti в элементе 29
задержки (фиг.З) импульс обнулени  опорного счетчика 1 через элемент ИЛИ 30 осуществл ет перезапись входных кодов в счетчики 1 и 10. При этом дл  устранени  сбоев в работе преобразовател  задержка в элементе 29 задержки не должна превышать периода опорной частоты. По окончанию каждого импульса на выходе элемента 29 задержки осуществл етс  запись сигнала
логической единицы с шины 26 в D-ч
триггер 25. Запись информации в D- триггер 25 осуществл етс  по перепаду из 1 в О на его входе записи. Сигнал с единичного выхода D-триггера 25 формирует начало первого выходного импульса на выходной шине 28 и, пройд  через элемент ИЛИ 27,запускает генератор 32. Импульсы генератора 32 через открытый элемент И 21
начинают вычитатьс  нониусныМ счетчиком 10. Через врем , пропорциональное коду на щине II, счетчик 10 обнул етс  и его сигнал обнулени  через элемент ИЛИ 23 устанавливает D
-триггер 25 в нулевое состо ние, в результате чего генератор 32 прекращает свою работу, при этом генератор 3 продолжает работать. После своего обнулени  счетчик 1 продолжает рабо45 тать, заполн  сь до следующего обнулени  и т.д. При этом после каждого обнулени  в него перезаписываетс  входной код и частота обнулений будет пр мо пропорциональна коду на шине 2.
50 Длительность импульсов выходной час- тоты (фиг.З) на выходной шине 28 задаетс  длительностью сигнала на единичном выходе D-триггера 25. Эта длительность пр мо пропорционально
55 {зависит от времени между началом поступлени  импульсов на вычитающий вход счетчика 10 и его обнулением,которое , в свою очередь, пр мо пропорционально входному коду на шине 1 1. Таким образом, код на шине 2 пр мо пропорционален выходной частоте, а код на шине 11 пр мо пропорционален длительности импульсов выходной частоты . Так как длительность импульсов выходной частоты не может превышать длительности своего периода следовани , а частоты генераторов 3 и 32 близки по величине, то код на шине 11 в данном режиме не должен превышать кода на шине 2. В режиме нониус ного преобразовани  кода в интервал это условие вьтолн ть не требуетс .

Claims (1)

  1. Формула изобретени 
    Нониусный преобразователь кода во временной интервал, содержащий нони- усный генератор импульсор, опорный
    ,счетчик импульсов, первые входы которых объединены и подключены к выходу пер вого элемента ИЛИ, первый и второй триггеры, опорный генератор импульсов , выход которого соединен с первым входом первого элемента И, выход которого подключен к суммирующему входу опорного счетчика импульсов информационные входы которого  вл ютс  соответствуюш;ими входными шинами старших разр дов, а выход переполнени  подключен к первому входу первого элемента ИЛИ, второй вход которого  вл етс  шиной Сброс, и нониус- ный счетчик импульсов, информационные входы которого  вл ютс  соответствующими входными шинами младших разр дов, а выход переполнени  соединен с вторым входом первого триггера , выход которого  вл етс  первой выходной шиной и подключен к второму входу первого элемента И, а второй вход второго триггера  вл етс  шиной Пуск, отличающийс  тем что, с целью расширени  функциональных возможностей за счет дополнительного преобразовани  кода в частоту с
    .регулируемой длительностью импульсов в него введены элемент задержки, тре тий триггер, триггер режима, четыре, элемента ИЛИ, шесть элементов И и Ь- триггер, выход которого  вл етс  второй выходной шиной и подключен к первому входу четвертого элемента. Ш1И,
    2872916
    выход которого соединен с входом но- нинусного генератора импульсов, а второй вход - с выходом третьего эле
    0
    15
    20
    25
    динен с входом опорного генератора
    импульсов и подключен к выходу второго элемента ИЛИ, первый вход которого соединен с вЬгходом п того элемента И, а второй вход - с выходом второго элемента И, первый вход которого объединен с третьим входом первого элемента И, вторым входом третьего элемента И и первым входом четвертого элемента И и подключен к первому выходу триггера режима, а второй вход второго элемента И соединен с выходом второго триггера, второй вход которого объединен с первым входом третьего триггера, второй вход которого объединен с первым входом третьего элемента ИЛИ и  вл етс  шиной Сброс, а выход третьего триггера соединен с первым входом п того элемента И, второй вход которого объ- единен с первыми входами шестого и седьмого элементов И и подключен к второму выходу триггера режима,-входы которого  вл ютс  соответственно первой и второй шинами режима, при этом вход записи В триггера объединен с первым входом п того элемента ШШ и через элемент задержки подключен - к выходу обнулени  опорного счетчика . импульсов, информационньш вход D35 триггера  вл етс  шиной логической единицы, а вход установки подключен к выходу третьего элемента ИЛИ, второй вход которого соединен с выходом обнулени  нониусного счетчика импульсов , вход записи которого объединен с входом записи опорного счетчика импульсов и подключен к выходу п того элемента ИЛИ, а суммирующий и вычита- югций входы соединены соответственно с выходами четвертого и седьмого элементов И, вторые входы которых объединены и подключены к выходу нонинус- ного генератора импульсов, причем второй вход п того элемента ИЛИ  вл 50 етс  шиной Запись, а вычитающий вход опорного счетчика импульсов соединен с выходом шестого элемента И, второй вход которого подключен к выходу опорного генератора импульсов.
    30
    40
    45
    „Пуск 8
SU853957782A 1985-09-23 1985-09-23 Нониусный преобразователь кода во временной интервал SU1287291A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853957782A SU1287291A1 (ru) 1985-09-23 1985-09-23 Нониусный преобразователь кода во временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853957782A SU1287291A1 (ru) 1985-09-23 1985-09-23 Нониусный преобразователь кода во временной интервал

Publications (1)

Publication Number Publication Date
SU1287291A1 true SU1287291A1 (ru) 1987-01-30

Family

ID=21198883

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853957782A SU1287291A1 (ru) 1985-09-23 1985-09-23 Нониусный преобразователь кода во временной интервал

Country Status (1)

Country Link
SU (1) SU1287291A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Р 547969, кл. Н 03 М 1/82, 1977. Авторское свидетельство СССР № 1034174, кл. Н 03 М 1/82, 1983. *

Similar Documents

Publication Publication Date Title
SU1287291A1 (ru) Нониусный преобразователь кода во временной интервал
US4558457A (en) Counter circuit having improved output response
US4656460A (en) D/A converter
SU1374138A1 (ru) Цифровой преобразователь дл измерени частоты следовани импульсов
RU1335118C (ru) Устройство дл точного преобразовани временных интервалов в код
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU1279072A1 (ru) Преобразователь код-временной интервал
SU1451832A1 (ru) Генератор импульсов управл емой частоты
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU1495995A1 (ru) Преобразователь период-код
SU1115225A1 (ru) Преобразователь код-временной интервал
SU1285493A1 (ru) Устройство дл воспроизведени запаздывающих функций
SU1644388A1 (ru) Преобразователь кодов
SU1406794A1 (ru) Преобразователь частоты следовани импульсов в посто нный ток или напр жение
SU1522187A1 (ru) Генератор цифровых сигналов
SU1409955A1 (ru) Устройство формировани сигнала "едина метка времени" дл цифрового регистратора сейсмических волн
RU1798901C (ru) Однотактный умножитель частоты
SU1228250A1 (ru) Формирователь разностной частоты импульсных последовательностей
SU1275772A1 (ru) Программируемый формирователь периодической функции
SU1157519A1 (ru) Преобразователь временных интервалов в код
SU834848A1 (ru) Генератор серии импульсов
SU408322A1 (ru) Устройство ввода переменных коэффициентов
SU1679611A1 (ru) Устройство тактовой синхронизации
RU1793545C (ru) Преобразователь код - широтно-импульсный сигнал
SU1322223A1 (ru) Цифровой измеритель отношени временных интервалов