CS210870B1 - Zapojení generátoru univerzálního testu - Google Patents
Zapojení generátoru univerzálního testu Download PDFInfo
- Publication number
- CS210870B1 CS210870B1 CS661879A CS661879A CS210870B1 CS 210870 B1 CS210870 B1 CS 210870B1 CS 661879 A CS661879 A CS 661879A CS 661879 A CS661879 A CS 661879A CS 210870 B1 CS210870 B1 CS 210870B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- inputs
- counter
- output
- outputs
- input
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Podstata vynálezu spočívá v tom, že multivibrátor je svým výstupem připojen na sériový vstup blokovače a na hlavní vstup děliče impulsů. Výstup blokovače je spojený se sériovým vstupem přepínače, jehož kočové vstupy jsou spojeny s výstupem kodéru. Řídicí výstupy děliče impulsů jsou spojeny s řídicími vstupy blokovače a hlavní výstup děliče impulsů je spojen s hlavním vstupem prvního čítače, jehož adresové výstupy jsou spojeny s adresovými vstupy přepínače. Hlavní výstup prvního čítače je spojený s hlavním vstupem druhého čítače, jehož výstupy jsou spojeny se vstupy kodéru. Výstup pomocných obvodů je spojen s pomocnými vstupy děliče impulsů a prvního a druhého čítače.
Description
Vynález se týká zapojení generátoru iniverzálního testu pro funkční testování logických obvodů.
Dosud známé generátory univerzálních testů neumožňují dokonalé testování sekvenčních obvodů,, protože neposkytují pro sekvenční obvody úplný test.
Uvedenou nevýhodou částečně odstraňuje zapojení generátoru univerzálního testu podle vynálezu. Jeho podstatou je, že multivibrátor je svým výstupem připojený na sériový vstup blokovače a na hlavní vstup děliče impulsů. Výstup blokovače je spojený se sériovým vstupem přepínače, jehož kódové vstupy jsou spojené s výstupy kodéru. Řídicí výstupy děliče impulsů jsou spojeny s řídicími vstupy blokovače a hlavní výstup děliče impulsů je spojený s hlavním vstupem prvního čítače, jehož adresové výstupy jsou spojeny s adresovými vstupy přepínače. Hlavní výstup prvního čítače je.spojený s hlavním vstupem druhého čítače, jehož výstupy jsou spojeny se vstupy kodéru. Výstup pomocných obvodů je spojen s pomocnými vstupy děliče impulsů a prvního a druhého čítače.
Zapojení podle vynálezu umožňuje generovat úplný univerzální test pro jednoduché sekvenční obvody a částečný test pro složité sekvenční obvody a pro paměti RAM.
Na připojeném obrázku je znázorněno zapojení konkrétního generátoru testu, určeného pro generování univerzálního testu pro logické obvody s maximálně 16 vstupy.
Zapojení je tvořeno tak, že multivibrátor 1 je svým výstupem připojený na sériový vstup 2 blokovače J a na hlavní vstup 13 děliče 12 impulsů. Výstup blokovače J je spojený se sérivoým vstupem g přepínače g, jehož kodové vstupy 2 jsou spojené s výstupy kodéru 10. Řídicí výstupy 15 děliče 12 impulsů jsou spojeny s řídicími vstupy J blokovače J a hlavní výstup 16 děliče 12 impulsů je spojený s hlavním vstupem 17 prvního čítače 18, jehož adresové výstupy 20 jsou spojeny s adresovými vstupy 2 přepínače 6. Hlavní výstup 21 prvního čítače 18 je spojený s hlavním vstupem 22 druhého čítače 23. jehož výstupy jsou spojeny se vstupy kodéru 10. Výstup pomocných obvodů 11 je spojen s pomocnými vstupy 14.
a 24 děliče 12 impulsů, prvního čítače 18 a druhého čítače 23. Výstupy 8 přepínače 6 jsou určeny pro připojení na vstupy srovnávaných obvodů.
Zapojení podle obrázku generuje v Grayově kódu na ,6 dvojic vstupů srovnávaných obvodů všechny kombinace logických úrovní tak, že se nejprve vystřídá polovina všech možných kombinaci, aby se sekvenční obvody před začátkem testu nastavily do stejného výchozího stavu. Pak začíná vlastní test, ve kterém se na vstupech srovnávaných obvodů vystřídají všechny možné kombinace logických úrovni. V každé kombinaci před testem i během testu se postupně přivede série osmi impulsů na první dvojici vstupů, na druhou, atd. až na šestnáctou dvojici vstupů.
Dělič 12 impulsů dělí kmitočet hodinových impulsů z mul tivibrátoru 1 deseti. Svými řídicími výstupy 15 dává informaci o počtu proběhlých impulsů blokovací který na svém výstupu zablokuje z každých deseti impulsů vždy první a destátý impuls. To proto, aby série impulsů přiváděná na vstupy srovnávaných obvodů končila dostatečnou dobu před a začínala dostatečnou dobu po přepnutí přepínače 6 na další vstup srovanávaných obvodů. Tento okamžik přepnutí určuje první čítač 18, který čítá impulsy z děliče 12 impulsů a na svém hlavním výstupu 21 dělí jejich kmitočet šestnácti.
Svými adresovými výstupy 20 řídl přepínač 6 tak, že po každé změně stavu prvního čítače 18 se sériový vstup 2 přepínače 6 přepojí na další z šestnácti výstupů 8. Během každých deseti impulsů z multivibrátoru 1 se tak přivede série osmi impulsů na jednu z šestnácti dvojic vstupů srovrávaných obvodů. Na všech šestnácti dvojicích vstupů srovnávaných obvodů trvá určitá kcmbinacc logických úrovní daná výstupy kodéru 10, odkud se na všech 16 dvojic postupně nepřivede série impulsů, Pak se na hlavním výstupu 21 prvního čítače 18 objeví aktivní hrana, která překlopí druhý čítač 23 do dalšího z dvě na šestnáctou možných stavu.
Prostřednictvím kodéru 10 a přepínače 6 se změní kombinace logických úrovní na výstupech 8 a na vstupech srovnávaných obvodů. Kodér 10 převádí binární kód z druhého čítače 23 na Grayův kód. Pomocné obvody 11 prostřednictvím pomocných vstupů 14. 1 9. 24 nuluji dělič 12 impulsů, první čítač 18 a druhý čítač 23 jednak před začátkem měření, jednak po vystřídání poloviny kombinací před začátkem vlastního testu.
Vynález je využitelný pro testování logických entegrovaných obvodů, které nevyžadují série impulsů na více vstupech současně a pro testování jednoduchých logických systému, které nevyžadují série impulsů na více vstupech současně a zároveň neobsahují'vlastní časovači obvody.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení generátoru univerzálního testu vyznačené tím, že multivibrátor (1) je svým výstupem připojený na sériový vstup (2) blokovače (3) a zároveň na hlavní vstup (13) děliče (12) impulsů, přičemž výstup blokovače (3) je spojený se sériovým vstupem (5) přepínače (6), jehož kódové vstupy (9) jsou spojené s výstupy kodéru (10), přičemž řídicí výstupy (15) děliče (12) impulsů jsou spojeny s řídicími vstupy (4) blokovače (3) a hlavní výstup (16) děliče (12) impulsů je spojený s hlavním vstupem (17) prvního čítače (18), jehož adre sové výstupy (20) jsou spojeny s adresovými vstupy (7) přepínače (6) a hlavní výstup (21) prvního čítače (18) je spojený s hlavním vstupem (22) druhého čítače (23), jehož výstupy jsou spojeny se vstupy kodéru (10), přičemž výstup pomocných obvodů (11) je spojen s pomocnými vstupy (14, 19, 24) děliče (12) impulsů, prvního čítače (18) a druhého čítače (23)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS661879A CS210870B1 (cs) | 1979-10-01 | 1979-10-01 | Zapojení generátoru univerzálního testu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS661879A CS210870B1 (cs) | 1979-10-01 | 1979-10-01 | Zapojení generátoru univerzálního testu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS210870B1 true CS210870B1 (cs) | 1982-01-29 |
Family
ID=5413644
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS661879A CS210870B1 (cs) | 1979-10-01 | 1979-10-01 | Zapojení generátoru univerzálního testu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS210870B1 (cs) |
-
1979
- 1979-10-01 CS CS661879A patent/CS210870B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2964644B2 (ja) | 高速パターン発生器 | |
| US4506348A (en) | Variable digital delay circuit | |
| KR970704264A (ko) | 집적된 테스트 및 컨트롤을 갖는 디지탈 펄스폭 변조기 | |
| EP0343537B1 (en) | Timing generator | |
| US4424581A (en) | Logic circuit with a test capability | |
| EP0017091A1 (en) | Two-mode-shift register/counter device | |
| SU678434A1 (ru) | Устройство дл измерени одиночных и многократных ударных импульсов | |
| CS210870B1 (cs) | Zapojení generátoru univerzálního testu | |
| US5867050A (en) | Timing generator circuit | |
| SU842695A1 (ru) | Цифровой измеритель временных интер-ВАлОВ | |
| SU1758858A1 (ru) | Устройство дл формировани импульсных сигналов | |
| SU1598031A1 (ru) | Устройство дл диагностировани систем импульсно-фазового управлени тиристорным преобразователем | |
| SU1322431A1 (ru) | Генератор псевдослучайных кодов | |
| RU2022455C1 (ru) | Формирователь последовательности временных интервалов и пауз между ними | |
| SU1534461A1 (ru) | Устройство дл контрол группы цифровых узлов | |
| SU477413A1 (ru) | Устройство дл формировани тестов | |
| SU907809A1 (ru) | Устройство дл контрол работы синхронного автомата | |
| SU1429053A1 (ru) | Измеритель характеристик электрического сигнала | |
| SU1160373A1 (ru) | Устройство дл контрол цифровых объектов | |
| SU997255A1 (ru) | Управл емый делитель частоты | |
| SU544109A1 (ru) | Многоканальный генератор импульсов | |
| SU1624471A1 (ru) | Устройство дл моделировани процесса технического обслуживани сложных систем | |
| CA1199687A (en) | Bit generator having predetermined occurrence rate with predetermined bit distribution | |
| SU1260962A1 (ru) | Устройство дл тестового контрол временных соотношений | |
| SU1206779A1 (ru) | Генератор равномерно распределенных случайных чисел |