CN218450730U - 一种改善层间及层面对准度的线路板 - Google Patents

一种改善层间及层面对准度的线路板 Download PDF

Info

Publication number
CN218450730U
CN218450730U CN202222106000.2U CN202222106000U CN218450730U CN 218450730 U CN218450730 U CN 218450730U CN 202222106000 U CN202222106000 U CN 202222106000U CN 218450730 U CN218450730 U CN 218450730U
Authority
CN
China
Prior art keywords
layer
target
circuit
ray
targets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202222106000.2U
Other languages
English (en)
Inventor
梁望球
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhongshan Xincheng Semiconductor Co ltd
Original Assignee
Zhongshan Xincheng Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhongshan Xincheng Semiconductor Co ltd filed Critical Zhongshan Xincheng Semiconductor Co ltd
Priority to CN202222106000.2U priority Critical patent/CN218450730U/zh
Application granted granted Critical
Publication of CN218450730U publication Critical patent/CN218450730U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本实用新型公开了一种改善层间及层面对准度的线路板,包括起始介质层,起始介质层上下表面分别都设有起始线路层,起始线路层上都向外依次设有若干间隔分布的叠加介质层和叠加线路层,线路板中设导电埋孔、导电盲孔、导电通孔,起始线路层分别都设有若干镭射靶标和若干X‑RAY靶标,镭射靶标与X‑RAY靶标两两相邻设置,镭射靶标为叠加线路层、导电埋孔、导电盲孔和导电通孔成型时的定位基准,每层叠加介质层上都分别设有与镭射靶标位置一一对应的第一定位孔、与X‑RAY靶标位置一一对应的第二定位孔,X‑RAY靶标为制作对应第二定位孔的定位基准,第二定位孔为制作相邻第一定位孔的定位基准,第一定位孔用于使对应的镭射靶标外露出来。

Description

一种改善层间及层面对准度的线路板
技术领域
本实用新型涉及一种改善层间及层面对准度的线路板。
背景技术
目前随着电子系统小型化、高性能化、多功能化的迅速发展,市场对多层线路板的需求大大增加,多层线路板需要通过重复叠层生产,这种生产方法天然的会产生层间误差,即当层线路图形或孔位与其余层的线路图形或孔位之间的位置误差;而每层线路层自身又存在层面误差,即当层线路图形与孔位或当层孔位与孔位之间的位置误差。
针对上述两种误差,业内常见的处理方法是在制作每层线路层时都在该层制作若干靶标作为制作下一层的定位基准,这种方法可以大大提高多层线路板的层面对准度,然而随着叠加层数的增加,各层靶标之间的位置误差会逐渐积累,导致层间误差逐渐增大。
因此,如何克服上述存在的缺陷,已成为本领域技术人员亟待解决的重要课题。
实用新型内容
本实用新型克服了上述技术的不足,提供了一种改善层间及层面对准度的线路板。
为实现上述目的,本实用新型采用了下列技术方案:
一种改善层间及层面对准度的线路板,包括起始介质层1,所述起始介质层1上下表面分别都设有起始线路层2,所述起始线路层2上都向外依次设有若干间隔分布的叠加介质层3和叠加线路层4,所述线路板中设有贯穿部分内部介质层和部分内部线路层用于导通部分内部线路层的导电埋孔5、贯穿表层线路层和部分内部介质层及部分内部线路层用于导通表层线路层与部分内部线路层的导电盲孔6、贯穿所有介质层和所有线路层用于导通所有线路层的导电通孔7,所述起始线路层2分别都设有若干镭射靶标8和若干X-RAY靶标11,所述镭射靶标8与X-RAY靶标11两两相邻设置,所述镭射靶标8为叠加线路层4、导电埋孔5、导电盲孔6和导电通孔7成型时的定位基准,每层叠加介质层3上都分别设有与镭射靶标8位置一一对应的第一定位孔9、与X-RAY靶标11位置一一对应的第二定位孔10,所述X-RAY靶标11为制作对应第二定位孔10的定位基准,所述第二定位孔10为制作相邻第一定位孔9的定位基准,所述第一定位孔9用于使对应的镭射靶标8外露出来。
优选的,每层起始线路层2和每层叠加线路层4上都分别设有若干没有线路经过用于避免遮挡所述镭射靶标8、X-RAY靶标11的避空区域12。
优选的,所述镭射靶标8形状为边长为A的方形且该方形中央设有直径为B的圆形掏空区域。
优选的,所述镭射靶标8的方形边长A=3±0.1mm、圆形掏空区域的直径B=0.5±0.1mm。
优选的,所述第一定位孔9与所述镭射靶标8同心,所述第一定位孔9直径为C,并且4.5mm≤C≤5mm。
优选的,所述X-RAY靶标11形状为外径为D、内径为E的环形。
优选的,所述X-RAY靶标11的外径D=6±0.1mm、内径E=3.5±0.1mm。
优选的,所述第二定位孔10与所述X-RAY靶标11同心,所述第二定位孔10直径与所述X-RAY靶标11内径一致。
优选的,每层起始线路层2上分别设有四个镭射靶标8、四个X-RAY靶标11,镭射靶标8和X-RAY靶标11两两一组分布在线路板四角处,相应的每层叠加介质层3上都有四个第一定位孔9、四个第二定位孔10。
与现有技术相比,本实用新型的有益效果是:
本案线路板只在起始线路层设有镭射靶标,而每层叠加介质层上都设有与镭射靶标位置对应便于将镭射靶标显露出来供镭射钻机抓取镭射靶标定位的第一定位孔,这样才能保证镭射靶标不会被叠加介质层所掩盖,同时叠加介质层上设有通过X-RAY机械钻机抓取X-RAY靶标作为定位基准钻出的第二定位孔,该第二定位孔即为与之相邻的第一定位孔成型时的定位基准,如此,本案线路板的导电埋孔、导电盲孔、导电通孔和各叠加线路层成型时都能够以起始线路层的镭射靶标作为定位基准,从而避免在制作线路板时由于基准较多而导致的误差积累,这样便可以大大提高线路板的层间、层面对准度。
附图说明
图1是本案线路板俯视示意图。
图2是本案线路板截面示意图。
图3是本案图2“H”处放大示意图。
图4是本案图1“G”处放大示意图。
具体实施方式
以下通过实施例对本实用新型特征及其它相关特征作进一步详细说明,以便于同行业技术人员的理解:
如图1至图4所示,一种改善层间及层面对准度的线路板,包括起始介质层1,所述起始介质层1上下表面分别都设有起始线路层2,所述起始线路层2上都向外依次设有若干间隔分布的叠加介质层3和叠加线路层4,所述线路板中设有贯穿部分内部介质层和部分内部线路层用于导通部分内部线路层的导电埋孔5、贯穿表层线路层和部分内部介质层及部分内部线路层用于导通表层线路层与部分内部线路层的导电盲孔6、贯穿所有介质层和所有线路层用于导通所有线路层的导电通孔7,所述起始线路层2分别都设有若干镭射靶标8和若干X-RAY靶标11,所述镭射靶标8与X-RAY靶标11两两相邻设置,所述镭射靶标8为叠加线路层4、导电埋孔5、导电盲孔6和导电通孔7成型时的定位基准,每层叠加介质层3上都分别设有与镭射靶标8位置一一对应的第一定位孔9、与X-RAY靶标11位置一一对应的第二定位孔10,所述X-RAY靶标11为制作对应第二定位孔10的定位基准,所述第二定位孔10为制作相邻第一定位孔9的定位基准,所述第一定位孔9用于使对应的镭射靶标8外露出来。
如上所述,本案线路板只在起始线路层2设有镭射靶标8,而每层叠加介质层3上都设有与镭射靶标8位置对应便于将镭射靶标8显露出来供镭射钻机抓取镭射靶标8定位的第一定位孔9,这样才能保证镭射靶标8不会被叠加介质层3所掩盖,同时叠加介质层3上设有通过X-RAY机械钻机抓取X-RAY靶标11作为定位基准钻出的第二定位孔10,该第二定位孔10即为与之相邻的第一定位孔9成型时的定位基准,如此,本案线路板的导电埋孔5、导电盲孔6、导电通孔7和各叠加线路层4成型时都能够以起始线路层2的镭射靶标8作为定位基准,从而避免在制作线路板时由于基准较多而导致的误差积累,这样便可以大大提高线路板的层间、层面对准度。
如图1至图4所示,优选的,每层起始线路层2和每层叠加线路层4上都分别设有若干没有线路经过用于避免遮挡所述镭射靶标8、X-RAY靶标11的避空区域12,如此,便可以避免由于线路离镭射靶标8和X-RAY靶标11过近而影响钻机抓取靶标位置定位。
如图1至图4所示,优选的,所述镭射靶标8形状为边长为A的方形且该方形中央设有直径为B的圆形掏空区域,如此,便可以保证以镭射靶标8作为定位基准时可以快速识别镭射靶标8的位置以及中心点。
如图1至图4所示,优选的,所述镭射靶标8的方形边长A=3±0.1mm、圆形掏空区域的直径B=0.5±0.1mm。
如图1至图4所示,优选的,所述第一定位孔9与所述镭射靶标8同心,所述第一定位孔9直径为C,并且4.5mm≤C≤5mm,如此,便可以保证能够通过第一定位孔9将镭射靶标8外露出来。
如图1至图4所示,优选的,所述X-RAY靶标11形状为外径为D、内径为E的环形。
如图1至图4所示,优选的,所述X-RAY靶标11的外径D=6±0.1mm、内径E=3.5±0.1mm。
如图1至图4所示,优选的,所述第二定位孔10与所述X-RAY靶标11同心,所述第二定位孔10直径与所述X-RAY靶标11内径一致。
如图1至图4所示,优选的,每层起始线路层2上分别设有四个镭射靶标8、四个X-RAY靶标11,镭射靶标8和X-RAY靶标11两两一组分布在线路板四角处,相应的每层叠加介质层3上都有四个第一定位孔9、四个第二定位孔10,如此,便能够以四个镭射靶标8组合形成一组定位基准用于成型导电埋孔5、导电盲孔6、导电通孔7和各叠加线路层4,从而进一步提高定位精度。
如上所述,本案保护的是一种改善层间及层面对准度的线路板,一切与本案相同或相近似的技术方案都应示为落入本案的保护范围内。

Claims (9)

1.一种改善层间及层面对准度的线路板,其特征在于包括起始介质层(1),所述起始介质层(1)上下表面分别都设有起始线路层(2),所述起始线路层(2)上都向外依次设有若干间隔分布的叠加介质层(3)和叠加线路层(4),所述线路板中设有贯穿部分内部介质层和部分内部线路层用于导通部分内部线路层的导电埋孔(5)、贯穿表层线路层和部分内部介质层及部分内部线路层用于导通表层线路层与部分内部线路层的导电盲孔(6)、贯穿所有介质层和所有线路层用于导通所有线路层的导电通孔(7),所述起始线路层(2)分别都设有若干镭射靶标(8)和若干X-RAY靶标(11),所述镭射靶标(8)与X-RAY靶标(11)两两相邻设置,所述镭射靶标(8)为叠加线路层(4)、导电埋孔(5)、导电盲孔(6)和导电通孔(7)成型时的定位基准,每层叠加介质层(3)上都分别设有与镭射靶标(8)位置一一对应的第一定位孔(9)、与X-RAY靶标(11)位置一一对应的第二定位孔(10),所述X-RAY靶标(11)为制作对应第二定位孔(10)的定位基准,所述第二定位孔(10)为制作相邻第一定位孔(9)的定位基准,所述第一定位孔(9)用于使对应的镭射靶标(8)外露出来。
2.根据权利要求1所述的一种改善层间及层面对准度的线路板,其特征在于每层起始线路层(2)和每层叠加线路层(4)上都分别设有若干没有线路经过用于避免遮挡所述镭射靶标(8)、X-RAY靶标(11)的避空区域(12)。
3.根据权利要求1所述的一种改善层间及层面对准度的线路板,其特征在于所述镭射靶标(8)形状为边长为A的方形且该方形中央设有直径为B的圆形掏空区域。
4.根据权利要求3所述的一种改善层间及层面对准度的线路板,其特征在于所述镭射靶标(8)的方形边长A=3±0.1mm、圆形掏空区域的直径B=0.5±0.1mm。
5.根据权利要求4所述的一种改善层间及层面对准度的线路板,其特征在于所述第一定位孔(9)与所述镭射靶标(8)同心,所述第一定位孔(9)直径为C,并且4.5mm≤C≤5mm。
6.根据权利要求1所述的一种改善层间及层面对准度的线路板,其特征在于所述X-RAY靶标(11)形状为外径为D、内径为E的环形。
7.根据权利要求6所述的一种改善层间及层面对准度的线路板,其特征在于所述X-RAY靶标(11)的外径D=6±0.1mm、内径E=3.5±0.1mm。
8.根据权利要求6所述的一种改善层间及层面对准度的线路板,其特征在于所述第二定位孔(10)与所述X-RAY靶标(11)同心,所述第二定位孔(10)直径与所述X-RAY靶标(11)内径一致。
9.根据权利要求1-8任意一项所述的一种改善层间及层面对准度的线路板,其特征在于每层起始线路层(2)上分别设有四个镭射靶标(8)、四个X-RAY靶标(11),镭射靶标(8)和X-RAY靶标(11)两两一组分布在线路板四角处,相应的每层叠加介质层(3)上都有四个第一定位孔(9)、四个第二定位孔(10)。
CN202222106000.2U 2022-08-10 2022-08-10 一种改善层间及层面对准度的线路板 Active CN218450730U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202222106000.2U CN218450730U (zh) 2022-08-10 2022-08-10 一种改善层间及层面对准度的线路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202222106000.2U CN218450730U (zh) 2022-08-10 2022-08-10 一种改善层间及层面对准度的线路板

Publications (1)

Publication Number Publication Date
CN218450730U true CN218450730U (zh) 2023-02-03

Family

ID=85094052

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202222106000.2U Active CN218450730U (zh) 2022-08-10 2022-08-10 一种改善层间及层面对准度的线路板

Country Status (1)

Country Link
CN (1) CN218450730U (zh)

Similar Documents

Publication Publication Date Title
US4258468A (en) Forming vias through multilayer circuit boards
KR100659521B1 (ko) 내부도체의 접속구조 및 다층기판
CN102548221B (zh) 电路板的制作方法
KR900000508B1 (ko) 다층인쇄회로기판(多層印刷回路基板)
US8952269B2 (en) Wiring substrate, multi-piece wiring substrate array, and manufacturing method therefor
JP2008066544A (ja) 多層プリント配線基板及びその製造方法
CN110167289B (zh) 一种多层电路板的制作方法
JP4792673B2 (ja) 高密度多層ビルドアップ配線板の製造方法
US9769925B2 (en) Relieved component pad for 0201 use between vias
CN218450730U (zh) 一种改善层间及层面对准度的线路板
JP2008153441A (ja) 配線基板およびその製造方法
TWI678952B (zh) 線路板結構及其製作方法
JPH11297531A (ja) 積層電子部品
JP2010073961A (ja) 積層型電子部品及びその製造方法
TWI462660B (zh) 電路板及其製作方法
US20160174419A1 (en) Shielded RF Transmission Lines in Low Temperature Co-fired Ceramic Constructs and Method of Making Same
CN115397117A (zh) 一种改善层间及层面对准度的线路板制作方法
TWI399152B (zh) 電路板盲孔的製作方法
JP2009147162A (ja) 多面取り基板およびプリント配線板の製造方法
US9622348B2 (en) Multilayer circuit board
JP2013118354A (ja) 多層絶縁基板および多層絶縁基板の製造方法
CN113745187B (zh) 具有增加芯层走线面积的载板结构及其制作方法
TWI404472B (zh) 電路板之製作方法
TW201509262A (zh) 多層電路板的製作方法
JP5831984B2 (ja) 配線基板の製造方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant