CN215451419U - 显示基板和显示装置 - Google Patents

显示基板和显示装置 Download PDF

Info

Publication number
CN215451419U
CN215451419U CN202120407108.8U CN202120407108U CN215451419U CN 215451419 U CN215451419 U CN 215451419U CN 202120407108 U CN202120407108 U CN 202120407108U CN 215451419 U CN215451419 U CN 215451419U
Authority
CN
China
Prior art keywords
sub
area
display
traces
display area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202120407108.8U
Other languages
English (en)
Inventor
屈忆
廖茂颖
代俊秀
白露
周洋
张鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202120407108.8U priority Critical patent/CN215451419U/zh
Application granted granted Critical
Publication of CN215451419U publication Critical patent/CN215451419U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供一种显示基板和显示装置。显示基板包括显示区、绑定区和布线结构,显示区包括依次排列的多列像素列,布线结构位于显示区与绑定区之间,包括依次排列的多条走线,一条走线对应一列像素,走线电连接像素列以为像素列中的像素提供电信号。走线包括多端子走线,至少部分走线对应的子走线的线长和线宽至少之一不同并使得走线的总电阻基本相同。本申请实施的显示基板中,通过走线对应的子走线的线长或线宽进行调节使得走线的总电阻基本相同,从而避免了因走线电阻差异导致像素的驱动电流差异,提升了显示基板的亮度均一性。

Description

显示基板和显示装置
技术领域
本申请涉及显示领域,尤其涉及一种显示基板和显示装置。
背景技术
目前,OLED显示屏通常采用COP(Chip On Pi)或者COF(Chip On Film)两种绑定工艺。在OLED显示屏采用COP或COF的绑定工艺中,驱动芯片(IC)通过多条扇出导线(fanoutsource)与显示屏中像素电连接。
然而,越靠近屏幕两侧的扇出导线的越长,电阻越大,如果进一步压缩边框尺寸,屏幕两侧和屏幕中心的扇出导线的电阻差异会进一步加大,使得靠近屏幕中心与屏幕两侧会出现亮度不均一,影响显示效果,对屏幕的显示效果影响也会越大。
实用新型内容
有鉴于此,本申请提供一种显示基板和显示装置。
本申请实施方式的显示基板,包括显示区和位于所述显示区一侧的绑定区,所述显示区包括依次排列的多列像素列;
布线结构,位于所述显示区与所述绑定区之间,所述布线结构包括依次排列的多条走线,一条所述走线对应一列所述像素列,所述走线连接所述像素列以为所述像素列中的像素提供电信号;
所述走线包括多段子走线,至少部分所述走线对应的所述子走线的线长和线宽至少之一不同并使得所述走线的总电阻基本相同。
在某些实施方式中,所述布线结构包括依次排列的第一布线空间、第二布线空间、第三布线空间,所述第一布线空间靠近所述显示区设置,所述子走线分布于所述第一布线空间、所述第二布线空间和所述第三布线空间至少之一。
在某些实施方式中,在所述第一布线空间内,所述子走线包括单位距离线长大于预设长度的第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
在某些实施方式中,所述第二布线空间包括第一区域和第二区域,所述第一区域和所述第二区域位于所述显示屏侧边,在所述第一区域内,所述子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加,在所述第二区域内,所述子走线包括大于预设宽度的第二调节走线,所述第二调节走线沿所述显示区的侧边向所述显示区的中间的方向依次减小。
在某些实施方式中,所述第二布线空间还包括第三区域,所述第三区域包括多个子区域,在每个所述子区域内,所述子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
在某些实施方式中,多个所述子区域包括第一子区域和第二子区域,所述第一子区域与所述第二子区域相邻,在所述第一子区域内,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向从第一线长依次增加,在所述第二子区域内,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向从第二线长依次增加,所述第二线长大于所述第一线长。
在某些实施方式中,所述第三布线空间包括第四区域和第五区域,所述第四区域中的子走线包括第二调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次减小,所述第五区域中的子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
在某些实施方式中,所述布线结构包括第四布线空间,所述第四布线空间包括第六区域和第七区域,所述第六区域中的子走线包括第二调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次减小,所述第七区域中的子走线包括第一调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
在某些实施方式中,所述布线结构还包括第一连接空间,所述第一连接空间位于所述第一布线空间和所述第二布线空间之间,所述走线包括位于所述第一连接空间中的连接子线段;以及
第二连接空间,所述第二连接空间位于所述第二布线空间和所述第三布线空间之间,所述走线包括位于所述第二连接空间中的连接子线段。
在某些实施方式中,所述显示基板还还包括导线,导线用于与柔性电路板绑定,所述导线包括第一电源信号线、第二电源信号线,所述第一电源信号线被配置为向所述像素提供第一电源电压,所述第二电源信号线被配置为向所述像素提供第二电源电压。
在某些实施方式中,所述子线段包括第一调节走线,所述第一调节走线沿布线方向弯折延伸。
在某些实施方式中,所述显示基板还包括导线,导线用于与柔性电路板绑定,所述导线包括第一电源信号线、第二电源信号线,所述第一电源信号线被配置为向所述像素提供第一电源电压,所述第二电源信号线被配置为向所述像素提供第二电源电压。
在某些实施方式中,所述显示基板还包括第一导电层和第二导电层,相邻所述走线分别位于所述第一导电层和所述第二导电层。
在某些实施方式中,所述像素包括至少一个薄膜晶体管和存储电容;
所述薄膜晶体管包括位于所述衬底基板上的有源层,位于所述有源层远离所述衬底基板一侧的第一栅绝缘层,位于所述第一栅绝缘层远离所述衬底基板一侧的栅极,位于所述栅极远离所述衬底基板一侧的第二栅绝缘层,位于所述第二栅绝缘层远离所述衬底基板一侧的层间绝缘层,以及位于所述层间绝缘层远离所述衬底基板一侧的源极和漏极;
所述存储电容包括第一极板和第二极板,所述第一极板和所述栅极位于同一层,所述第二极板位于所述第二栅绝缘层和所述层间绝缘层之间。
在某些实施方式中,所述走线至少部分与所述第一极板同层,至少部分与所述第二极板同层,与所述第一极板同层的所述走线和与所述第二极板同层的所述走线交替设置。
本申请实施方式的显示装置,包括上述任意一项所述的显示基板。
本申请中的显示基板和显示装置中,通过对至少部分走线对应的子走线的线长或线宽进行调节,使得走线的总电阻基本相同,从而避免了走线的电阻出现较大的差异,使得像素的驱动电压出现差异,如此,提升了像素的亮度均一性,使得显示基板的显示效果提升。
本申请的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请的上述和/或附加的方面和优点从结合下面附图对实施方式的描述中将变得明显和容易理解,其中:
图1是相关技术中扇出导线的电阻分布示意图;
图2是本申请实施方式的显示基板的模块示意图;
图3是本申请实施方式的显示基板的平面示意图;
图4是本申请实施方式的走线的电阻分布示意图;
图5是本申请实施方式的布线结构的模块示意图;
图6是图5中VI处第一布线空间内的部分示意图;
图7是第一布线空间内子走线的电阻分布示意图;
图8是图5中VII处第二布线空间内第一区域和第二区域的部分示意图;
图9是图5中VIII处第二布线空间内第三区域的部分示意图;
图10是第二布线空间内子走线的电阻分布示意图;
图11是图5中IX处第三布线空间内部第四区域和第五区域的部分示意图;
图12是第三布线空间内子走线的电阻分布示意图;
图13是图5中X处第四布线空间内第六区域和第七区域的部分示意图;
图14是本申请实施方式的布线结构的又一模块示意图;
图15是本申请实施方式的显示基板的平面示意图;
图16是本申请实施方式的显示基板的剖视图;
图17-22是本申请实施方式的像布线方法的流程示意图。
主要元件符号说明:
显示基板100、显示区10、像素12、布线结构20、绑定区30;
走线21、子走线212、第一调节走线2122、非调节走线2124、第二调节走线2126;
第一布线空间22;
第二布线空间23、第一区域231、第二区域232,第三区域233、第一子区域2332、第二子区域2334;
第三布线空间24、第四区域242、第五区域244;
第四布线空间25、第六区域252、第七区域254;
第一连接空间26;
第二连接空间27;
第一导电层LY1、第二导电层LY2、第三导电层LY3;
导线CDL、第一电源信号线CDL1、第二电源信号线CDL2;
栅极线GL;
衬底基板BS;
薄膜晶体管T0、有源层ATL、第一栅绝缘层GI1、栅极GE、第二栅绝缘层GI2、层间绝缘层ILD、第一极ET1、第二极ET2;
存储电容Cst、第一极板Ca、第二极板Cb;
钝化层PVX、平坦化层PLN、发光单元EMU、阳极ADE、发光功能层EML、阴极CDE、第一封装层CPS1、第二封装层CPS2、第三封装层CPS3、像素定义层PDL、隔垫物PS。
具体实施方式
下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本申请,而不能理解为对本申请的限制。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
随着OLED技术不断完善优化,OLED产品展现出了巨大的市场潜力,优良的显示性能使得其有更广泛的应用空间,随着产品的日益丰富也对屏幕的显示性能提出了更高的要求。
目前,市面上大部分的OLED产品的背板按照绑定IC的方式不同大概可以分为三类,即(Chip On Pi,COP)、COF(Chip On Film)和COG(Chip on Glass)。其中,COF产品的IC芯片集成在柔性材质的FPC上,然后弯折至屏幕下方,基板的正面会有COF引脚(pin)。COG产品的IC芯片设置在背板上,即背板上有输出引脚(output pin)和输入引脚(Input pin),通过output pin和Input pin最终要和模组段的驱动IC芯片进行绑定,IC芯片不弯折到背面,所以COG产品的边框通常较大。COP与COG相比区别仅在于COP的基板是柔性的,COG的基板是玻璃的,其它部分大致相同。
请结合图1,然而,受限于绑定工艺,越靠近显示屏两侧的像素列所对应的扇出导线越长,使得越靠近显示屏两侧的扇出导线随着走线增长而电阻增加,由驱动电流公式I=K*(Vsg-|Vth|)2=K*(VDD-Vdata-|Vth|)2可知,在VDD恒定时,驱动电流随着数据信号Vdata的变化而变化,OLED显示亮度与驱动电流成正比,因此,在OLED产品中,OLED显示亮度受到数据信号Vdata的影响。而数据信号Vdata从COP端或COF端的驱动芯片传到显示屏的像素列的过程中,由于扇出导线电阻的分压,使得越靠近显示屏两侧的Vdata与靠近显示屏显示中心区域的Vdata由于Source线电阻的差异性会出现亮度不均一,影响显示效果。并且,压缩边框尺寸,沿着扇出导线延伸方向的布线空间减小,屏幕两侧和屏幕中间的扇出导线长度差加大,使得屏幕两侧和屏幕中心的扇出导线的电阻差异会进一步加大,导致靠近显示屏的显示中心与显示屏靠近两侧的显示区域会出现亮度不均一,影响显示屏的显示效果。
有鉴于此,请结合图2、3和图4,本申请实施方式提供了一种显示基板10,显示基板10包括显示区10、绑定区30和布线结构20。其中,显示区10包括依次阵列的多列像素列,像素列包括有多个像素12,布线结构20内包括依次排列的多条走线21,一条走线21对应一列像素列,走线21连接像素列以为像素列中的像素12提供电信号。
走线21包括多段子走线212,至少部分不同走线21对应的子走线212的线长和线宽至少之一不同并使得走线21的总电阻基本相同。
本申请的显示基板10中,通过对走线21对应的子走线212的线长或线宽进行设置,使得走线21的总电阻基本相同,从而避免了因走线电阻较大的差异而导致像素12的驱动电流因走线电阻分压出现差异,提升了像素的亮度均一性。如此,使得显示区10的边缘亮度和中心的亮度差异较小,显示效果提升。
需要说明的是,绑定区30可以设置有驱动芯片(IC),驱动芯片可以与走线21电性连接,并通过走线20为显示区10的像素12提供电信号,电信号可以为电流和电压,也即是,驱动芯片可以通过走线21为像素12提供电流或电压,使得显示区10的像素12发光而显示图像。
请参阅图5,布线结构20还包括依次排列的第一布线空间22、第二布线空间23、第三布线空间24以及第四布线空间25。其中,第一布线空间22靠近显示区10设置,第四布线空间25靠近绑定区30设置。
至少部分走线21包括多段依次分布在第一布线空间22、第二布线空间23、第三布线空间24和第四布线空间25内的子走线212的至少之一。第一布线空间22的子走线212连接显示区10上的像素列,第四布线空间25的子走线212接入绑定区30。
在不同的布线空间内,不同走线21的子走线212的线长或线宽可能不同,也即是,本申请是通过在第一布线空间22、第二布线空间23、第三布线空间24以及第四布线空间25内分别对对应子走线212进行设置,使得走线21的总电阻接近(如图4所示的走线电阻分布),可理解,由于子走线212的电阻与子走线212的长度呈正相关,子走线212的电阻与子走线212的宽度呈负相关,也即是,子走线212的长度越长,则子走线212的电阻越大,子走线212的宽度越宽,则子走线212的电阻越小。
下面分别对第一布线空间22、第二布线空间23、第三布线空间24以及第四布线空间25内的子走线212进行配合设置以得到如图4所示的走线21电阻分布。
请结合图6,在某些实施方式中,第一布线空间22内,子走线212包括非调节子线段2124和单位距离线长大于预设长度的第一调节走线2122,第一调节走线2122的线长沿显示区10的侧边向显示区10的中间的方向依次增加。
第一调节走线2122用于调节子走线212在第一布线空间22内的电阻。并且,在第一布线空间22内,第一调节走线2122的线长占子走线212的占比越大,则子走线212的电阻越大。
进一步地,第一调节走线2122的线宽可以与非调节子线段2124的线宽相同也可以小于非调节子走线2124的线宽,并且,第一调节走线2122沿布线方向弯折延伸,可以理解,在预设长度内,第一调节走线2122弯折延伸的设置可以使得第一调节走线2122长度更长,使得第一调节走线2122的电阻更大。可以理解地,由于第一布线空间22内,子走线长212的线长沿显示区10的侧边向显示区10的中间的方向依次变短,也即是,第一布线空间22内,子走线212的电阻沿显示区10的侧边向显示区10的中间的方向依次减小。因此,通过在第一布线空间22内,第一调节走线2122的线长沿显示区10的侧边向显示区10的中间的方向依次增加的设置,沿显示区10的侧边向显示区10的中间的方向的子走线212的电阻依次增加,使得第一布线空间22内子走线212的电阻分布如图7所示。如此,走线21之间的电阻值差距缩小,降低了显示区10中间与显示区10两侧的亮度差异。
请结合图8,在某些实施方式中,第二布线空间23包括第一区域231和第二区域232,第一区域231和第二区域232相邻,第一区域231和第二区域232靠近布线结构20的侧边设置,在第一区域231内,子走线212包括第一调节走线2122,第一调节走线2122的线长沿显示区10的侧边向显示区10的中间的方向依次增加,在第二区域232内,子走线212包括大于预设宽度的第二调节走线2126,第二调节走线2126沿显示区10的侧边向显示区10的中间的方向依次减小。
需要说明的是,在布线空间23内,第二调节走线2126占子走线212的占比越大,则子走线212的电阻越小。也即是,通过设置第二调节走线2126,可以使得子走线2122的电阻值变小。如此,在第一区域231内,第一调节走线2122的设置,使得沿显示区10的侧边向显示区10中间的方向的子走线212的电阻值依次增大。在第二区域232内,通过第二调节走线2126的设置,沿显示区10的侧边向显示区10的中间的方向的子走线212的电阻值依次变大。
请参阅图9,在某些实施方式中,第二布线空间23包括第三区域233,第三区域233包括多个子区域,且子走线212包括第一调节走线2122,第一调节走线2122的线长沿显示区10的侧边向显示区10的中间的方向依次增加。
具体地,多个子区域包括第一子区域2332和第二子区域2334,第一子区域2332与第二子区域2334相邻,在第一子区域2332内,第一调节走线2122的线长沿显示区10的侧边向显示区10中间的方向从第一线长依次增加,在第二子区域2334内,第二调节走线2126的线长沿显示区10的侧边向显示区10中间的方向从第二线长依次增加,第二线长大于第一线长。
需要说明地是,第一线长是指在第一子区域2332内最靠近布线结构20侧边的子走线212的长度,第二线长是在第二子区域2334内最靠近布线结构20侧边的子走线212的长度。
如此,在第三区域233的第一子区域2332内,子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次增加,在第三区域233的第二子区域2334内,子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次增加,使得第二布线空间23内子走线212的电阻分布如图10所示,从而使得走线21之间的总电阻进一步地缩小,降低了显示区10中间与显示区10两侧的亮度差异。
请结合图11,在某些实施方式中,第三布线空间24包括第四区域242和第五区域244,第四区域242和第五区域244相邻,第四区域242中的子走线212包括第二调节走线2126,第二调节走线2126的线长沿显示区10的侧边向显示区10中间的方向依次减小,第五区域244中的子走线212包括第一调节走线2122,第一调节走线2122的线长沿显示区10的侧边向显示区10中间的方向依次增加。
如此,在第三布线空间24的第四区域242内,通过第二调节走线2126的线长沿显示区10的侧边向显示区10中间的方向依次减小的设置,使得第四区域242内的子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次变大。在第三布线空间24的第五区域244内,通过第一调节走线2122的线长沿显示区10的侧边向显示区10中间的方向依次增加的设置,使得第五区域244内的子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次变大。从而使得第三布线空间24内的子走线212的电阻分布如图12所示,从而使得走线21之间的总电阻进一步地缩小,降低了显示区10中间与显示区10两侧的亮度差异。
请参阅图13,在某些实施方式中,第四布线空间25包括第六区域252和第七区域254,第六区域252和第七区域254相邻,第六区域252中的子走线212包括第二调节走线2126,第二调节走线2126的线长沿显示区10的侧边向显示区10中间的方向依次减小,第七区域254中的子走线212包括第一调节走线2122,第一调节走线2122的线长沿显示区10的侧边向显示区10中间的方向依次增加。
如此,在第四布线空间25的第六区域252内,通过第二调节走线2126的线长沿显示区10的侧边向显示区10中间的方向依次减小的设置,使得第六区域252内的子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次变大。在第四布线空间25的第七区域254内,通过第一调节走线2122的线长沿显示区10的侧边向显示区10中间的方向依次增加的设置,使得第五区域244内的子走线212的电阻值沿显示区10的侧边向显示区10中间的方向依次变大,使得走线21之间的总电阻进一步地缩小,降低了显示区10中间与显示区10两侧的亮度差异。
请参阅图14,在某些实施方式中,布线结构20还包括第一连接空间26和第二连接空间27,第一连接空间26位于第一布线空间22和第二布线空间23之间,第二连接空间27位于第二布线空间23和第三布线空间24之间。
需要说明的是,第一连接空间26可以是弯折区(bending),走线21还包括在第一连接空间26的连接子线段。其中,第一连接空间26的连接子线段连接分别连接第一布线空间22和第二布线空间23的子走线212。
第二连接空间27可以包括其他结构,例如信号测试单元、静电释放单元等,走线21还包括在第二连接空间27的连接子线段。其中第二连接空间27的连接子线段分别连接第三布线空间24和第四布线空间25的子走线212。
请结合图15,在某些实施方式中,显示基板100还包括导线CDL,导线CDL用于与柔性电路板绑定,导线CDL包括第一电源信号线CDL1和第二电源信号线CDL2,第一电源信号线CDL1被配置为向像素12提供第一电源电压VDD,第二电源信号线CDL2被配置为向像素12提供第二电源电压VSS。例如,第一电源信号线为VDD线,第二电源信号线为VSS线。例如,第二电源信号线CDL2与发光二极管的阴极相连。
请进一步地结合图15,在某些实施方式中,显示基板100还包括多条栅极线GL。其中,多条栅极线GL位于显示区沿走线21排列方向延伸和走线21交叉。多条栅极线GL和多个像素12电连接,与走线21共同限定多个像素12,多条栅极线GL被配置为向多个像素12提供扫描信号。
请结合图15和图16,在某些实施方式中,显示基板100包括第一导电层LY1、第二导电层LY2和第三导电层LY3。第一导电层LY1可以由同一膜层采用同一构图工艺形成,第二导电层LY2可以由同一膜层采用同一构图工艺形成,第三导电层LY3由同一膜层采用同一构图工艺形成。
第一导电层LY1、第二导电层LY2、第三导电层LY3均采用导电材料制作,例如,导电材料包括金属或合金至少之一。形成第一导电层LY1和第二导电层LY2的材料包括镍,但不限于此。例如,形成第三导电层LY3的金属包括Ti-Al-Ti,耐弯折性能好。
相邻走线21分布位于第一导电层LY1和第二导电层LY2,栅极线GL位于第一导电层LY1,第一电源信号线CDL1位于第三导电层LY3,第二电源信号线CDL2位于第三导电层。例如,第二电源信号线CDL2可以通过与发光二极管的阳极同层设置的转接元件与发光二极管的阴极相连。发光二极管的阳极与转接元件由同一膜层采用同一构图工艺形成且彼此间隔。
图16为本公开一实施例提供的显示基板10的剖视图,在某些实施方式中,显示基板100包括衬底基板BS,衬底基板BS可以采用柔性基板。多个像素12包括多个像素12中的至少一个包括薄膜晶体管T0和存储电容Cst。薄膜晶体管T0即为数据写入晶体管。薄膜晶体管T0包括位于衬底基板BS上的有源层ATL,位于有源层ATL远离衬底基板BS一侧的第一栅绝缘层GI1,位于第一栅绝缘层GI1远离衬底基板BS一侧的栅极GE,位于栅极GE远离衬底基板BS一侧的第二栅绝缘层GI2,位于第二栅绝缘层GI2远离衬底基板一侧的层间绝缘层ILD,以及位于层间绝缘层ILD远离衬底基板BS一侧的第一极ET1和第二极ET2;存储电容Cst包括第一极板Ca和第二极板Cb,第一极板Ca和栅极GE位于同一层,均位于第一导电层LY1,第二极板Cb位于第二栅绝缘层GI2和层间绝缘层ILD之间,位于第二导电层LY2。参考图15和图16,多条走线21、栅极GE以及第一极板Ca位于同一层,均位于第一导电层LY1,并且多条走线与第二极板Cb位于同一层,均位于第二导电层LY2。第一极ET1和第二极ET2之一为源极,第一极ET1和第二极ET2之另一为漏极。参考图15和图16,第一极ET1、第二极ET2位于第三导电层LY3。显示基板还包括钝化层PVX和平坦化层PLN。
如图16所示,显示基板100还包括发光单元EMU,发光单元EMU包括阳极ADE、发光功能层EML和阴极CDE,阳极ADE通过贯穿钝化层PVX和平坦化层PLN的过孔与第二极ET2相连。第一极ET1与数据线相连,例如,第一极ET1与走线一体形成。显示基板100还包括封装层CPS,封装层CPS包括第一封装层CPS1、第二封装层CPS2以及第三封装层CPS3。例如,第一封装层CPS1和第三封装层CPS3为无机材料层,第二封装层CPS2为有机材料层。
如图16所示,显示基板100还包括像素定义层PDL和隔垫物PS。像素定义层PDL被配置为限定像素的开口,隔垫物PS被配置为在形成发光功能层EML时支撑精细金属掩膜。
例如,发光单元EMU的阳极和阴极之一与驱动晶体管电连接,驱动晶体管被配置为向发光单元EMU提供驱动发光单元EMU发光的驱动电流。
在一些实施例中,显示基板100除了包括驱动晶体管和数据写入晶体管之外,还可以包括发光控制晶体管、复位晶体管等其他晶体管,例如,显示基板的像素电路可为7T1C(即七个晶体管和一个电容)的结构,还可以为包括其他数量的晶体管的结构,如7T2C结构、6T1C结构、6T2C结构或者9T2C结构,本公开实施例对此不作限定。
需要说明的是,本公开的实施例中采用的晶体管可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,薄膜晶体管可以包括氧化物半导体薄膜晶体管、非晶硅薄膜晶体管或多晶硅薄膜晶体管等。晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在物理结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管,除作为控制极的栅极,直接描述了其中一极为第一极,另一极为第二极,所以本公开的实施例中全部或部分晶体管的第一极和第二极根据需要是可以互换的。
本申请实施方式还提供了一种显示装置,包括上述任意一项实施方式的显示基板100。例如,显示装置包括OLED显示装置,但不限于此。显示装置还可包括液晶显示装置。
例如,显示装置包括OLED显示装置、液晶显示装置或包括这些显示装置的电脑、手机、手表、电子画框、导航仪等任何具有显示功能的产品或器件。
请参阅图17,另外,本申请实施方式还提供了一种布线方法,用于上述的显示装置,布线方法包括步骤:
S11:获取布线结构的走线;
S12:根据走线中每段子走线的布置线长计算每段子走线的电阻的调整范围;
S13:根据各走线中子走线的电阻的调整范围确定目标电阻;和
S14:根据布线空间中子走线的分布对对应子走线的线长或线宽进行布置以将每条走线的总电阻值调整至目标电阻值。
如此,通过布线空间中子走线的线长或线宽进行调节,使得走线的总电阻值调整至目标电阻值,从而可以使得布线结构的走线基本相同,提升了显示屏的亮度均一性。
请参阅图18,在某些实施方式中,步骤S13包括子步骤:
S132:根据走线的布置线长确定走线对应的估计电阻值;
S134:根据每条走线的估计电阻值和走线中每条子线段的电阻值的调整范围确定估计电阻值最大的走线中各段子走线增加线宽后的第一极限值,并确定估计电阻值最小的走线中各段子走线增加线长后的第二极限值;
S136:根据第一极限值和第二极限值确定目标电阻。
如此,可以根据目标电阻确定每根走线的调节范围,从而对子走线的线长或线宽行布置,使得每根走线的电阻值接近目标电阻值。
请参阅图19,在某些实施方式中,步骤S136还包括子步骤:
S1362:在第一极限值小于或等于第二极限值的情况下,确定目标电阻为第一极限值、第二极限值或第一极限值和第二极限值之间的任意值;
S1364:在第一极限值大于或等于第二极限值的情况下,根据每条走线的估计电阻值和走线中每条子线段的电阻值的调整范围分别确定每条走线的目标电阻。
需要说明的是,在第一极限值小于第二极限值时,则说明走线通过线长或线宽进行布置可以使得每根走线的总电阻相等,因此,在第一极限值小于或等于第二极限值的情况下,目标电阻可以为第一极限值、第二极限值或第一极限值和第二极限值之间的任意值。
而在第一极限值大于或等于第二极限值的情况下,总阻值最大的走线与总阻值最小的走线的线长或线宽进行布置后,两走线的总电阻无法相同。因此,在第一极限值大于或等于第二极限值的情况下,根据每条走线的估计电阻值和走线中每条子线段的电阻值的调整范围分别确定每条走线的目标电阻。
请参阅图20,在某些实施方式中,子步骤S1364包括:
S13642:根据每条走线的估计电阻值和走线中每条子线段的电阻值的调整范围确定每条走线中各段子走线增加线宽后的极小电阻值;
S13644:在走线的极小电阻值大于或等于第二极限值的情况下,确定走线的目标电阻为对应的极小电阻值;
S13646:在走线的极小电阻值小于第二极限值的情况下,确定走线的目标电阻为第二极限值。
请参阅图21,在某些实施方式中,子步骤S1364还包括:
S13641:根据每条走线的估计电阻值和走线中每条子线段的电阻值的调整范围确定每条走线中各段子走线增加线长后的极大电阻值;
S13643:在走线的极大电阻值小于或等于第一极限值的情况下,确定走线的目标电阻为对应的极大电阻值;
S13645:在走线的极小电阻值大于第一极限值的情况下,确定走线的目标电阻为第一极限值。
请参阅图22,在某些实施方式中,步骤S15包括子步骤:
S152:在走线的估计电阻值大于对应的目标电阻值的情况下,增加对应子走线的线宽以将走线的总电阻值调整至对应的目标电阻值;和
S154:在走线的估计电阻值小于对应的目标电阻值的情况下,增加对应子走线的线长以将走线的总电阻值调整至对应的目标电阻值。
可以理解地,增加走线的对应的子走线的线宽可以使得走线电阻减小,增加走线的对应的子走线的线长使得走线的总电阻值增大。在走线的估计电阻值大于对应的目标电阻值的情况下,增加对应子走线的线宽可以使得走线的总电阻值降低而与目标电阻值匹配。在走线的估计电阻值小于对应的目标电阻值的情况下,增加对应子走线的线长可以增加走线的总电阻值,而使得走线的总电阻值与目标电阻值匹配。
在本说明书的描述中,参考术语“一个实施方式”、“某些实施方式”、“示意性实施方式”、“示例”、“具体示例”、或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
尽管已经示出和描述了本申请的实施方式,本领域的普通技术人员可以理解:在不脱离本申请的原理和宗旨的情况下可以对这些实施方式进行多种变化、修改、替换和变型,本申请的范围由权利要求及其等同物限定。

Claims (15)

1.一种显示基板,其特征在于,包括显示区和位于所述显示区一侧的绑定区,所述显示区包括依次排列的多列像素列;
布线结构,位于所述显示区与所述绑定区之间,所述布线结构包括依次排列的多条走线,一条所述走线对应一列所述像素列,所述走线电连接所述像素列以为所述像素列中的像素提供电信号;
所述走线包括多段子走线,至少部分所述走线对应的所述子走线的线长和线宽至少之一不同并使得所述走线的总电阻基本相同。
2.如权利要求1所述的显示基板,其特征在于,所述布线结构包括依次排列的第一布线空间、第二布线空间和第三布线空间,所述第一布线空间靠近所述显示区设置,所述子走线分布于所述第一布线空间、所述第二布线空间和所述第三布线空间至少之一。
3.如权利要求2所述的显示基板,其特征在于,在所述第一布线空间内,所述子走线包括单位距离线长大于预设长度的第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
4.如权利要求2所述的显示基板,其特征在于,所述第二布线空间包括第一区域和第二区域,所述第一区域和所述第二区域靠近所述显示区的侧边设置且相邻,在所述第一区域内,所述子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加,在所述第二区域内,所述子走线包括大于预设宽度的第二调节走线,所述第二调节走线沿所述显示区的侧边向所述显示区的中间的方向依次减小。
5.如权利要求2所述的显示基板,其特征在于,所述第二布线空间还包括第三区域,所述第三区域包括多个子区域,在所述子区域内,所述子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
6.如权利要求5所述的显示基板,其特征在于,多个所述子区域包括第一子区域和第二子区域,所述第一子区域与所述第二子区域相邻,在所述第一子区域内,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向从第一线长依次增加,在所述第二子区域内,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向从第二线长依次增加,所述第二线长大于所述第一线长。
7.如权利要求2所述的显示基板,其特征在于,所述第三布线空间包括第四区域和第五区域,所述第四区域和所述第五区域相邻,所述第四区域中的子走线包括第二调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次减小,所述第五区域中的子走线包括第一调节走线,所述第一调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
8.如权利要求2所述的显示基板,其特征在于,所述布线结构还包括第四布线空间,所述第四布线空间包括相邻的第六区域和第七区域,所述第六区域中的子走线包括第二调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次减小,所述第七区域中的子走线包括第一调节走线,所述第二调节走线的线长沿所述显示区的侧边向所述显示区的中间的方向依次增加。
9.如权利要求2所述的显示基板,其特征在于,所述布线结构还包括第一连接空间,所述第一连接空间位于所述第一布线空间和所述第二布线空间之间,所述走线包括位于所述第一连接空间中的连接子线段;以及
第二连接空间,所述第二连接空间位于所述第二布线空间和所述第三布线空间之间,所述走线包括位于所述第二连接空间中的连接子线段。
10.如权利要求1所述的显示基板,其特征在于,所述子走线包括第一调节走线,所述第一调节走线沿布线方向弯折延伸。
11.如权利要求1所述的显示基板,其特征在于,所述显示基板还包括导线,导线用于与柔性电路板绑定,所述导线包括第一电源信号线、第二电源信号线,所述第一电源信号线被配置为向所述像素提供第一电源电压,所述第二电源信号线被配置为向所述像素提供第二电源电压。
12.如权利要求1所述的显示基板,其特征在于,所述显示基板还包括第一导电层和第二导电层,相邻所述走线分别位于所述第一导电层和所述第二导电层。
13.如权利要求1所述的显示基板,其特征在于,所述显示基板包括衬底基板,所述像素包括至少一个薄膜晶体管和存储电容;
所述薄膜晶体管包括位于所述衬底基板上的有源层,位于所述有源层远离所述衬底基板一侧的第一栅绝缘层,位于所述第一栅绝缘层远离所述衬底基板一侧的栅极,位于所述栅极远离所述衬底基板一侧的第二栅绝缘层,位于所述第二栅绝缘层远离所述衬底基板一侧的层间绝缘层,以及位于所述层间绝缘层远离所述衬底基板一侧的源极和漏极;
所述存储电容包括第一极板和第二极板,所述第一极板和所述栅极位于同一层,所述第二极板位于所述第二栅绝缘层和所述层间绝缘层之间。
14.如权利要求13所述的显示基板,其特征在于,所述走线至少部分与所述第一极板同层,至少部分与所述第二极板同层,与所述第一极板同层的所述走线和与所述第二极板同层的所述走线交替设置。
15.一种显示装置,其特征在于,包括如权利要求1-14任意一项所述的显示基板。
CN202120407108.8U 2021-02-22 2021-02-22 显示基板和显示装置 Active CN215451419U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202120407108.8U CN215451419U (zh) 2021-02-22 2021-02-22 显示基板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202120407108.8U CN215451419U (zh) 2021-02-22 2021-02-22 显示基板和显示装置

Publications (1)

Publication Number Publication Date
CN215451419U true CN215451419U (zh) 2022-01-07

Family

ID=79701965

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202120407108.8U Active CN215451419U (zh) 2021-02-22 2021-02-22 显示基板和显示装置

Country Status (1)

Country Link
CN (1) CN215451419U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114512057A (zh) * 2022-02-09 2022-05-17 武汉华星光电技术有限公司 显示面板
WO2023155140A1 (zh) * 2022-02-18 2023-08-24 京东方科技集团股份有限公司 一种显示面板及显示装置
WO2024000516A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 为目标信号线分配宽度的方法、布线基板、发光基板及显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114512057A (zh) * 2022-02-09 2022-05-17 武汉华星光电技术有限公司 显示面板
CN114512057B (zh) * 2022-02-09 2024-01-09 武汉华星光电技术有限公司 显示面板
WO2023155140A1 (zh) * 2022-02-18 2023-08-24 京东方科技集团股份有限公司 一种显示面板及显示装置
WO2024000516A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 为目标信号线分配宽度的方法、布线基板、发光基板及显示装置

Similar Documents

Publication Publication Date Title
CN215451419U (zh) 显示基板和显示装置
CN110718577B (zh) 一种显示模组及显示装置
US20230371320A1 (en) Display panel and display device
CN114975517A (zh) 显示基板、显示装置和布线方法
US20220320145A1 (en) Display device and electronic device
RU2496154C1 (ru) Подложка устройства
CN112102725B (zh) 阵列基板、显示面板及显示模组
KR20080053781A (ko) 팬아웃 배선 구조와 이를 구비한 평판표시패널 및평판표시장치
CN100369258C (zh) 有源元件阵列基板
CN108461530A (zh) 一种阵列基板和显示装置
WO2023005235A1 (zh) 阵列基板、显示模组及显示装置
CN110751922A (zh) 显示面板及显示装置
CN101582441B (zh) 显示设备
CN210805177U (zh) 一种显示基板、显示装置
CN113540193A (zh) 显示面板和显示装置
CN113450707B (zh) 驱动电路及显示面板
CN112071206B (zh) 显示面板及显示装置
JP2005099414A (ja) 画像表示装置、集積回路
CN113410149A (zh) 显示装置
CN113410278B (zh) 一种显示装置及显示设备
KR20060103652A (ko) 액정 표시 장치
CN112837618B (zh) 显示面板及显示装置
CN110111739B (zh) 显示面板及显示装置
CN114267683A (zh) 一种显示背板及其制备方法、显示装置
CN115210878A (zh) 显示基板及显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant