CN211457240U - 调谐器芯片的电源滤波电路、电视主板和电视机 - Google Patents

调谐器芯片的电源滤波电路、电视主板和电视机 Download PDF

Info

Publication number
CN211457240U
CN211457240U CN202020231818.5U CN202020231818U CN211457240U CN 211457240 U CN211457240 U CN 211457240U CN 202020231818 U CN202020231818 U CN 202020231818U CN 211457240 U CN211457240 U CN 211457240U
Authority
CN
China
Prior art keywords
filter circuit
power supply
internal power
circuit
tuner chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202020231818.5U
Other languages
English (en)
Inventor
莫小圳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Shiyuan Electronics Thecnology Co Ltd
Guangzhou Shikun Electronic Technology Co Ltd
Original Assignee
Guangzhou Shiyuan Electronics Thecnology Co Ltd
Guangzhou Shikun Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Shiyuan Electronics Thecnology Co Ltd, Guangzhou Shikun Electronic Technology Co Ltd filed Critical Guangzhou Shiyuan Electronics Thecnology Co Ltd
Priority to CN202020231818.5U priority Critical patent/CN211457240U/zh
Application granted granted Critical
Publication of CN211457240U publication Critical patent/CN211457240U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Filters And Equalizers (AREA)

Abstract

本实用新型涉及一种调谐器芯片的电源滤波电路、电视主板和电视机。本实用新型的调谐器芯片的电源滤波电路包括调谐器芯片、第一滤波电路、第二滤波电路、第一退耦电路和第二退耦电路,调谐器芯片包括内部电源输入输出端口和接地端;第一滤波电路的一端与第一内部电源输出端口连接,另一端与内部电源输入端口连接,第二滤波电路的一端与第二内部电源输出端口连接,另一端与内部电源输入端口连接;第一退耦电路的一端与第一内部电源输出端口连接,另一端与接地端连接,第二退耦电路的一端与第二内部电源输出端口连接,另一端与接地端连接。本实用新型的调谐器芯片的电源滤波电路解决了调谐器芯片的内部电源本振干扰导致ATV搜台出现异常和花屏问题。

Description

调谐器芯片的电源滤波电路、电视主板和电视机
技术领域
本实用新型涉及电子电路技术领域,特别是涉及一种调谐器芯片的电源滤波电路、电视主板和电视机。
背景技术
为了提高电视信号的传输效率,减少于扰,电视信号通常都采用射频(RF)信号传输方式,即在发送端将要传输的视频或音频信号调制(作幅度调制AM或频率调制FM)到频率较高的射频载波上;而在收信端,需要将载有图像和声音的高频信号从大量的射频信号中选择,然后还要对其进行滤波、放大、增益控制等处理。在接收端我们使用到的芯片就是调谐器芯片(Tuner)。
调谐器芯片在内部会产生其需要使用的1.8V芯片内部供电电源,但产生的1.8V芯片内部供电电源中存在有害的杂波和交流谐波成分,因此,在实际使用时,需要将1.8V电源通过外部的滤波和退耦电路处理后,再返回至调谐器芯片。在常规的调谐器芯片的PCB设计中,1.8V芯片内部供电电源的地信号直接与大面积的地信号相连,1.8V芯片内部供电电源产生的本振频率通过地信号干扰到弱小信号和ATV信号,导致本振干扰问题,从而导致ATV搜台出现异常和花屏问题。
实用新型内容
基于此,本实用新型提供了一种调谐器芯片的电源滤波电路、电视主板和电视机,让内部电源的退耦电路的地直接接回至调谐器芯片的接地端,将芯片内部本身生产的本振干扰抑制在芯片内部消耗掉,从而解决本振干扰导致ATV搜台出现异常和花屏问题。
第一方面,本实用新型提供了一种调谐器芯片的电源滤波电路,所述电路包括:
调谐器芯片、第一滤波电路、第二滤波电路、第一退耦电路和第二退耦电路,其中,所述调谐器芯片包括第一内部电源输出端口、第二内部电源输出端口、内部电源输入端口和接地端;
所述第一滤波电路的一端与所述第一内部电源输出端口连接,另一端与所述内部电源输入端口连接,所述第二滤波电路的一端与所述第二内部电源输出端口连接,另一端与所述内部电源输入端口连接;
所述第一退耦电路的一端与所述第一内部电源输出端口连接,另一端与所述接地端连接,所述第二退耦电路的一端与所述第二内部电源输出端口连接,另一端与所述接地端连接。
可选的,所述第一滤波电路包括第一电感,所述第二滤波电路包括第二电感。
可选的,所述第一退耦电路包括第一电容,所述第二退耦电路包括第二电容。
可选的,所述接地端为设置于所述调谐器芯片底面的焊盘。
可选的,所述调谐器芯片、所述第一滤波电路、所述第一退耦电路、所述第二滤波电路和所述第二退耦电路设置于PCB板的顶层;
所述PCB板的底层设有第一接地铜排和第二接地铜排,所述第一接地铜排的一端通过第一过孔与所述第一退耦电路的另一端连接,所述第一接地铜排的另一端通过第二过孔与所述焊盘连接,所述第二接地铜排的一端通过第三过孔与所述第二退耦电路的另一端连接,所述第二接地铜排的另一端通过第四过孔与所述焊盘连接。
可选的,所述第一内部电源输出端口和所述第二内部电源输出端口为1.8V电源输出端口,所述内部电源输入端口为1.8V电源输入端口。
第二方面,本实用新型提供了一种电视主板,所述电视主板包括如权利要求1至5任一项所述的调谐器芯片的电源滤波电路和TV主芯片;
所述调谐器芯片的信号输出端与所述TV主芯片的信号输入端连接;
所述调谐器芯片接收天线模块输入的射频信号,经过信号处理后,输出中频信号至所述TV主芯片,所述TV主芯片将所述中频信号转换为LVDS信号。
可选的,还包括天线模块,所述天线模块的信号输出端与所述调谐器芯片的信号输入端连接。
可选的,还包括用于连接地线的第三接地铜牌,所述调谐器芯片的所述接地端与所述第三接地铜牌连接。
第三方面,本实用新型提供了一种电视机,所述电视机包括显示屏和如本实用新型第二方面所述的电视主板,所述TV主芯片的信号输出端与所述显示屏连接,所述TV主芯片将LVDS信号发送至所述显示屏显示。
在本实用新型中,将调谐器芯片的内部电源通过外部的滤波电路和退耦电路处理后,返回至所述调谐器芯片中,同时,退耦电路的一端直接与调谐器芯片的接地端连接,将芯片内部电源本身生产的本振干扰抑制在芯片内部消耗掉,从而解决本振干扰导致的电视机ATV搜台出现异常和花屏问题。
为了更好地理解和实施,下面结合附图详细说明本实用新型的技术方案。
附图说明
图1为本实用新型一个实施例中调谐器芯片的电源滤波电路示意图;
图2为本实用新型另一个实施例中调谐器芯片的电源滤波电路示意图;
图3为本实用新型一个实施例中调谐器芯片PCB板底层布局示意图;
图4为本实用新型一个实施例中电视主板的结构示意图;
图5为本实用新型一个实施例中电视主板的结构示意图;
图6为本实用新型一个实施例中电视机的结构示意图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部内容。
在本实用新型的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶部”、“底部”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
需要说明的是,当元件被称为“固定于”另一个元件,它可以是直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。
下面给出几个具体的实施例,用于详细介绍本申请的技术方案。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
图1为本申请一个示例性的实施例中的调谐器芯片的电源滤波电路示意图,如图1所示,本实施例提供的调谐器芯片的电源滤波电路10包括调谐器芯片11、第一滤波电路12、第二滤波电路13、第一退耦电路14和第二退耦电路15,其中,所述调谐器芯片11包括第一内部电源输出端口111、第二内部电源输出端口112、内部电源输入端口113和接地端114。
所述调谐器芯片11(Tuner)用于将载有图像和声音的高频信号从大量的射频信号中选择,然后还要对选择的高频信号进行滤波、放大、增益控制等处理,得到中频信号。所述调谐器芯片11可以是应用于电视机或机顶盒的信号处理电路中,在一个具体的例子中,所述调谐器芯片11的型号可以是MxL661。
所述第一滤波电路12的一端与所述第一内部电源输出端口111连接,另一端与所述内部电源输入端口113连接,所述第二滤波电路13的一端与所述第二内部电源输出端口112连接,另一端与所述内部电源输入端口113连接。
所述第一滤波电路12和所述第二滤波电路13分别对所述第一内部电源输出端口111与所述第二内部电源输出端口112输出至所述内部电源输入端口113的内部电源进行滤波处理,用于滤除该内部电源中的有害的杂波和交流谐波成分。在一些例子中,所述第一滤波电路12和所述第二滤波电路13可以是由电抗元件单独构成或按一定方式组合构成,如由电感构成,或者由电容,电感组成而成的各种复式滤波电路。
所述第一退耦电路14的一端与所述第一内部电源输出端口111连接,另一端与所述接地端114连接,所述第二退耦电路15的一端与所述第二内部电源输出端口112连接,另一端与所述接地端114连接。
在本实用新型中,所述第一退耦电路14和所述第二退耦电路15的另一端即接地端分别与调谐器芯片11的接地端114直接连接。
所述第一退耦电路14和所述第二退耦电路15分别对所述第一内部电源输出端口111与所述第二内部电源输出端口112输出至所述内部电源输入端口113的内部电源进行去耦处理,用于去除该内部电源中的耦合干扰。在一些例子中,所述第一滤波电路12和所述第二滤波电路13可以是由电抗元件单独构成或按一定方式组合构成,如由电容构成,或者由电容、电阻组成而成的各种退耦电路。
本实用新型的工作原理为:
所述第一内部电源输出端口111通过所述第一滤波电路12和所述第一退耦电路14对所述调谐器芯片11的内部电源进行滤波和退耦处理后,输出至所述内部电源输入端口113,所述第二内部电源输出端口112通过所述第二滤波电路13和所述第二退耦电路15对所述调谐器芯片11的内部电源进行滤波和退耦处理后,输出至所述内部电源输入端口113,同时,所述第一退耦电路14和所述第二退耦电路15的接地侧与所述调谐器芯片11的接地端直接连接,将所述调谐器芯片11的内部电源中的本振干扰返回至调谐器芯片内部。
在本实用新型的技术方案中,将调谐器芯片的内部电源通过外部的滤波电路和退耦电路处理后,返回至所述调谐器芯片中,同时,退耦电路的一端直接与调谐器芯片的接地端连接,将芯片内部电源本身生产的本振干扰抑制在调谐器芯片内部消耗掉,从而解决本振干扰导致的电视机ATV搜台出现异常和花屏问题。
如图2所示,在一个具体的例子中,所述第一滤波电路12包括第一电感L1,所述第二滤波电路13包括第二电感L2,所述第一退耦电路14包括第一电容C1,所述第二退耦电路15包括第二电容C2。
在一个例子中,所述接地端114为设置于所述调谐器芯片11底面的焊盘,所述焊盘与所述调谐器芯片11的接地管脚连接。
为了使所述第一电容C1和所述第二电容C2以最短的距离连接至所述焊盘114,如图2和图3所示,所述调谐器芯片11、所述第一电感L1、所述第二电感L2、所述第一电容C1和所述第二电容C2都设置于一PCB板的顶层,且所述第一电容C1设置于所述第一内部电源输出端口111旁,所述第二电容C2设置于第二内部电源输出端口112旁。其中,所述PCB板的顶层和底层为相对概念,其任何一面为顶层时,其相对侧的一面则为底层。
所述PCB板在所述焊盘的下方设有多个过孔,所述PCB板的底层设有第一接地铜排16和第二接地铜排17,所述第一接地铜排16的一端通过第一过孔h1与所述第一电容C1的另一端连接,所述第一接地铜排16的另一端通过第二过孔h2与所述焊盘114连接,所述第二接地铜排17的一端通过第三过孔h3与所述第二电容C2的另一端连接,所述第二接地铜排17的另一端通过第四过孔h4与所述焊盘114连接。
在本实用新型中,所述第一接地铜排16和所述第二接地铜排17为独立的接地铜排,通过所述焊盘与所述PCB板底层的其他接地铜排连接,并不与所述PCB板底层的其他接地铜排连接。
由于所述调谐器芯片的内部电源中只有1.8V电源中具有本振干扰,因此,在一个例子中,所述第一内部电源输出端口111和所述第二内部电源输出端口112为1.8V电源输出端口,所述内部电源输入端口113为1.8V电源输入端口。
图4为本实用新型一个实施例中提供的电视主板的结构示意图。电视主板40包括如上述任一实施例所记载的调谐器芯片的电源滤波电路10和TV主芯片20,所述调谐器芯片11的信号输出端115与所述TV主芯片20的信号输入端21连接;所述调谐器芯片11接收天线模块输入的射频信号,经过信号处理后,输出中频信号至所述TV主芯片20,所述TV主芯片20将所述中频信号转换为LVDS信号。
在一个例子中,所述电视主板上还设有用于连接地线的第三接地铜牌,所述第三接地铜牌用于连接所述电视主板上各电子元器件的接地端,并与电视机外壳连接,所述调谐器芯片11的所述接地端即所述焊盘114与所述第三接地铜牌连接。
在一个例子中,如图5所示,所述电视主板40还包括天线模块30,所述天线模块30的信号输出端31与所述调谐器芯片11的信号输入端116连接。
图6为本实用新型一个实施例中提供的电视机的结构示意图。所述电视机60包括如上述任一实施例中所述的电视主板40和显示屏50,所述TV主芯片20的信号输出端22与所述显示屏50连接,所述TV主芯片20将LVDS信号发送至所述显示屏50显示。
以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。

Claims (10)

1.一种调谐器芯片的电源滤波电路,其特征在于,所述电路包括:
调谐器芯片、第一滤波电路、第二滤波电路、第一退耦电路和第二退耦电路,其中,所述调谐器芯片包括第一内部电源输出端口、第二内部电源输出端口、内部电源输入端口和接地端;
所述第一滤波电路的一端与所述第一内部电源输出端口连接,另一端与所述内部电源输入端口连接,所述第二滤波电路的一端与所述第二内部电源输出端口连接,另一端与所述内部电源输入端口连接;
所述第一退耦电路的一端与所述第一内部电源输出端口连接,另一端与所述接地端连接,所述第二退耦电路的一端与所述第二内部电源输出端口连接,另一端与所述接地端连接。
2.根据权利要求1所述的调谐器芯片的电源滤波电路,其特征在于:
所述第一滤波电路包括第一电感,所述第二滤波电路包括第二电感。
3.根据权利要求1所述的调谐器芯片的电源滤波电路,其特征在于:
所述第一退耦电路包括第一电容,所述第二退耦电路包括第二电容。
4.根据权利要求1至3任一项所述的调谐器芯片的电源滤波电路,其特征在于:
所述接地端为设置于所述调谐器芯片底面的焊盘。
5.根据权利要求4所述的调谐器芯片的电源滤波电路,其特征在于:
所述调谐器芯片、所述第一滤波电路、所述第一退耦电路、所述第二滤波电路和所述第二退耦电路设置于PCB板的顶层;
所述PCB板的底层设有第一接地铜排和第二接地铜排,所述第一接地铜排的一端通过第一过孔与所述第一退耦电路的另一端连接,所述第一接地铜排的另一端通过第二过孔与所述焊盘连接,所述第二接地铜排的一端通过第三过孔与所述第二退耦电路的另一端连接,所述第二接地铜排的另一端通过第四过孔与所述焊盘连接。
6.根据权利要求1所述的调谐器芯片的电源滤波电路,其特征在于:
所述第一内部电源输出端口和所述第二内部电源输出端口为1.8V电源输出端口,所述内部电源输入端口为1.8V电源输入端口。
7.一种电视主板,其特征在于,所述电视主板包括如权利要求1至5任一项所述的调谐器芯片的电源滤波电路和TV主芯片;
所述调谐器芯片的信号输出端与所述TV主芯片的信号输入端连接;
所述调谐器芯片接收天线模块输入的射频信号,经过信号处理后,输出中频信号至所述TV主芯片,所述TV主芯片将所述中频信号转换为LVDS信号。
8.根据权利要求7所述的电视主板,其特征在于:
还包括天线模块,所述天线模块的信号输出端与所述调谐器芯片的信号输入端连接。
9.根据权利要求7或8所述的电视主板,其特征在于:
还包括用于连接地线的第三接地铜牌,所述调谐器芯片的所述接地端与所述第三接地铜牌连接。
10.一种电视机,其特征在于,所述电视机包括显示屏和如权利要求7至9任一项所述的电视主板,所述TV主芯片的信号输出端与所述显示屏连接,所述TV主芯片将LVDS信号发送至所述显示屏显示。
CN202020231818.5U 2020-02-28 2020-02-28 调谐器芯片的电源滤波电路、电视主板和电视机 Active CN211457240U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202020231818.5U CN211457240U (zh) 2020-02-28 2020-02-28 调谐器芯片的电源滤波电路、电视主板和电视机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202020231818.5U CN211457240U (zh) 2020-02-28 2020-02-28 调谐器芯片的电源滤波电路、电视主板和电视机

Publications (1)

Publication Number Publication Date
CN211457240U true CN211457240U (zh) 2020-09-08

Family

ID=72317162

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202020231818.5U Active CN211457240U (zh) 2020-02-28 2020-02-28 调谐器芯片的电源滤波电路、电视主板和电视机

Country Status (1)

Country Link
CN (1) CN211457240U (zh)

Similar Documents

Publication Publication Date Title
KR100313590B1 (ko) 튜너의구조체및이를사용한케이블모뎀튜너
US7438560B2 (en) Printed wiring board and electronic equipment
KR20070049076A (ko) 수신 장치 및 수신 시스템
US20070127725A1 (en) Thin electronic circuit device
US20060268184A1 (en) Tuner and slim TV with the same
CN211457240U (zh) 调谐器芯片的电源滤波电路、电视主板和电视机
US7177548B2 (en) Optical module
EP1401253B1 (en) Television tuner
US8014161B2 (en) Communication device and electronic apparatus using the same
JP2003143024A (ja) 電子機器、チューナモジュール、およびモジュール基板
JPH11341374A (ja) 複数放送波の受信装置
US20060174283A1 (en) Integrated tuner for satellite and terrestrial broadcast reception
JPH11317687A (ja) 電子チューナ
US7194245B2 (en) High-frequency signal receiving apparatus
JP2001274720A (ja) 携帯無線端末装置
US20120314385A1 (en) Circuit board and electronic apparatus
CN220123352U (zh) 一种多媒体板卡及多媒体设备
CN216599875U (zh) 一种无线通信模块和机顶盒
JPH10290174A (ja) 双方向通信モジュール
KR19990076467A (ko) 송수신 회로 모듈
JP3612998B2 (ja) 高周波装置
JP4157835B2 (ja) ケーブルモデムモジュール装置、ケーブルモデム装置及び放送受信装置
JPH0738827A (ja) If基板一体型チューナの構造
JPH11308138A (ja) チューナ装置
JP2000058977A5 (zh)

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant