CN210805739U - 一种树脂型晶圆级扇出集成封装结构 - Google Patents

一种树脂型晶圆级扇出集成封装结构 Download PDF

Info

Publication number
CN210805739U
CN210805739U CN201922259168.5U CN201922259168U CN210805739U CN 210805739 U CN210805739 U CN 210805739U CN 201922259168 U CN201922259168 U CN 201922259168U CN 210805739 U CN210805739 U CN 210805739U
Authority
CN
China
Prior art keywords
chip
layer
groove
silicon substrate
rewiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922259168.5U
Other languages
English (en)
Inventor
王成迁
李杨
李守委
张爱兵
夏晨辉
颜炎洪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 58 Research Institute
Original Assignee
CETC 58 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 58 Research Institute filed Critical CETC 58 Research Institute
Priority to CN201922259168.5U priority Critical patent/CN210805739U/zh
Application granted granted Critical
Publication of CN210805739U publication Critical patent/CN210805739U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Dicing (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

本实用新型公开一种树脂型晶圆级扇出集成封装结构,属于集成电路封装领域。树脂型晶圆级扇出集成封装结构包括硅基,硅基背面依次制作有截止层、凸点和第一凹槽;正面刻蚀有第二凹槽、TSV通孔和切割槽,TSV通孔中制作有铜柱,第二凹槽中埋有第一芯片;第一芯片的正面填充有干膜,并制作有第一n层再布线;第一芯片通过第一n层再布线与第二芯片连接;硅基背面通过塑封料塑封,并依次制作第二n层再布线、阻焊层和焊球,第二n层再布线与凸点相连。通过在硅基正反面进行预切割,同时运用临时键合技术,完成硅基正面和背面的塑封工艺,形成三明治结构,大大降低了圆片翘曲。本实用新型提供的方法可以被大规模应用在量产中,提高生产效率,提高封装成品率。

Description

一种树脂型晶圆级扇出集成封装结构
技术领域
本实用新型涉及集成电路封装技术领域,特别涉及一种树脂型晶圆级扇出集成封装结构。
背景技术
在树脂型晶圆级扇出集成封装中,翘曲一直以来都是阻碍其发展的重要问题之一。重构圆片塑封后,由于芯片硅基与树脂材料CTE(coefficient of thermal expansion,热膨胀系数)相差较大,必然会产生一定翘曲。重构圆片翘曲的主要影响有两方面:一是对套刻精度的影响,圆片翘曲后,各I/O位置发生了事实上的偏移,这导致无法同时对准;二是圆片的翘曲导致圆片无法进行全自动机台的自动传片、上下料作业,因为翘曲的圆片非常容易被机械手臂叉碎,无法自动作业对于产业化来说是很致命的。
申请号为201910870925.4的专利将硅基扇出与塑封技术结合在一起实现了多芯片的三维晶圆级扇出,但是当再布线层数或塑封厚度较大时会产生较大的翘曲,增加流片难度。因此,如何解决树脂型圆片的翘曲问题是树脂型晶圆级扇出集成封装技术进一步向前发展的关键。
实用新型内容
本实用新型的目的在于提供一种树脂型晶圆级扇出集成封装结构,以解决目前树脂型圆片存在翘曲缺陷的问题。
为解决上述技术问题,本实用新型提供了一种树脂型晶圆级扇出集成封装结构,包括硅基,
所述硅基背面依次制作有截止层、凸点和第一凹槽;正面刻蚀有第二凹槽、TSV通孔和切割槽,所述TSV通孔中制作有铜柱,所述第二凹槽中埋有第一芯片;
所述第一芯片的正面填充有干膜,并制作有第一n层再布线;所述第一芯片通过所述第一n层再布线与第二芯片连接;
所述硅基背面通过塑封料塑封,并依次制作第二n层再布线、阻焊层和焊球,所述第二n层再布线与所述凸点相连。
可选的,所述树脂型晶圆级扇出集成封装结构正面塑封有塑封料,所述塑封料包覆所述第二芯片。
可选的,所述第二芯片和所述第一n层再布线之间填充有底填料,所述底填料和所述塑封料均为高分子材料。
可选的,所述截止层的材料为SiO2、SiC和SiN中的一种或几种,厚度在0.1μm以上;
所述凸点为铜柱或锡球,其高度在5μm以上。
可选的,所述第一凹槽通过机械切割或干法刻蚀制作,所述第一凹槽的深度和宽度均在5μm以上。
可选的,通过光刻、电镀工艺在TSV通孔中制作铜柱,所述铜柱与所述凸点相连。
可选的,所述第一芯片通过粘结胶粘结在所述第二凹槽中,其中,所述粘结胶和所述干膜均为高分子材料。
在本实用新型提供的树脂型晶圆级扇出集成封装结构中,包括硅基,所述硅基背面依次制作有截止层、凸点和第一凹槽;正面刻蚀有第二凹槽、TSV通孔和切割槽,所述TSV通孔中制作有铜柱,所述第二凹槽中埋有第一芯片;所述第一芯片的正面填充有干膜,并制作有第一n层再布线;所述第一芯片通过所述第一n层再布线与第二芯片连接;所述硅基背面通过塑封料塑封,并依次制作第二n层再布线、阻焊层和焊球,所述第二n层再布线与所述凸点相连。通过在硅基正反面进行预切割,同时运用临时键合技术,完成硅基正面和背面的塑封工艺,形成三明治结构,大大降低了圆片翘曲。本发明提供的方法可以被大规模应用在量产中,提高生产效率,提高封装成品率。
附图说明
图1是本实用新型提供的树脂型晶圆级扇出集成封装结构示意图;
图2是切割形成最后封装的示意图;
图3是在硅基背面制作截止层、凸点的示意图;
图4是在硅基背面刻蚀第一凹槽的示意图;
图5是在硅基背面键合玻璃载板的示意图;
图6是在硅基正面刻蚀第二凹槽、TSV通孔和切割槽的示意图;
图7是在TSV通孔中制作铜柱的示意图;
图8是在第二凹槽中埋入第一芯片的示意图;
图9是用干膜填充硅基正面缝隙的示意图;
图10是将第二芯片通过第一n层再布线与第一芯片连接的示意图;
图11是用塑封料包覆硅基正面的示意图;
图12是拆除玻璃载板、清洗干净键合胶的示意图;
图13是用塑封料塑封硅基背面的示意图;
图14是研磨硅基背面的塑封料至露出凸点的示意图。
具体实施方式
以下结合附图和具体实施例对本实用新型提出的一种树脂型晶圆级扇出集成封装结构作进一步详细说明。根据下面说明和权利要求书,本实用新型的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本实用新型实施例的目的。
实施例一
本实用新型提供了一种树脂型晶圆级扇出集成封装结构,其结构如图1所示,包括硅基101,所述硅基101背面依次制作有截止层102、凸点103和第一凹槽,正面刻蚀有第二凹槽、TSV通孔和切割槽;所述截止层102的材料为SiO2、SiC和SiN中的一种或几种,厚度在0.1μm以上;所述凸点103为铜柱或锡球,其高度在5μm以上;所述第一凹槽通过机械切割或干法刻蚀制作,所述第一凹槽的深度和宽度均在5μm以上。
所述TSV通孔中通过光刻、电镀工艺制作有铜柱108,所述铜柱108与所述凸点103相连;所述第二凹槽中埋有第一芯片109,所述第一芯片109通过粘结胶110与所述截止层102相连;所述第一芯片109的正面填充有干膜112,并制作有第一n层再布线113;所述第一芯片109的焊盘面111通过所述第一n层再布线113与第二芯片114的焊盘面116连接;所述硅基101背面通过塑封料117塑封,并依次制作第二n层再布线118、阻焊层119和焊球120,所述第二n层再布线118与所述凸点103相连。其中所述第一芯片109通过粘结胶粘结110在所述第二凹槽中,其中,所述粘结胶110和所述干膜112均为高分子材料。
其中,所述树脂型晶圆级扇出集成封装结构正面塑封有塑封料117,所述塑封料117包覆所述第二芯片114,所述第二芯片114和所述第一n层再布线113之间填充有底填料115,所述底填料115和所述塑封料117均为高分子材料。通过对图1所示的封装结构进行切割形成如图2所示的最终封装。
上述树脂型晶圆级扇出集成封装结构通过如下方法制备而成:
首先提供硅基101,在其背面依次制作截止层102、凸点103,如图3所示;其中,所述截止层102的材料为SiO2、SiC和SiN中的一种或几种,厚度在0.1μm以上,所述凸点103为铜柱或锡球,其高度在5μm以上;
通过机械切割或干法刻蚀制作第一凹槽104,如图4所示;所述第一凹槽104的深度和宽度都在5μm以上;
之后进行临时键合工艺,将玻璃载板106通过键合胶105键合在所述硅基101背面,如图5;
如图6所示,通过研磨或刻蚀工艺减薄所述硅基101正面至目标厚度,然后刻蚀第二凹槽107a、TSV通孔107b和切割槽107c;其中,所述第二凹槽107a和所述TSV通孔107b刻蚀至所述截止层102,所述切割槽107c刻蚀至所述键合胶105;至此,如图6中虚线框内所示,硅基的封装单元被划分开成为一颗颗的封装体;
通过光刻、电镀等工艺在所述TSV通孔107b中制作铜柱108,铜柱108与凸点103之间的截止层用激光或干法刻蚀方法打开,使所述铜柱108和所述凸点103相连,如图7所示;
接着在第二凹槽107a中埋入第一芯片109,所述第一芯片109通过粘结胶110与所述截止层102相连,其焊盘面111朝外,如图8所示;所述粘结胶110为高分子材料;
通过真空压干膜技术用干膜112填充所述硅基101正面的缝隙,并利用光刻技术在所述第一芯片109的焊盘面111和铜柱108的地方开口,如图9;所述干膜112为高分子材料;
通过光刻、电镀和化镀等技术在开口处制作第一n层再布线113,将第二芯片114倒装焊接在第一n层再布线113上,并用底填料115填充所述第二芯片114和所述第一n层再布线113之间的空隙;所述第二芯片114的焊盘面116朝内,如图10;所述底填料115为高分子材料;
用塑封料117塑封硅基101正面,塑封厚度大于所述第二芯片114的厚度,所述塑封料117包覆所述第二芯片114,如图11;所述塑封料117为高分子材料;
拆除所述玻璃载板106并清洗干净所述键合胶105,露出所述凸点103和所述第一凹槽104,如图12;
另外再用塑封料117塑封硅基101背面,塑封厚度大于所述凸点103,完全包覆所述凸点103,如图13;
研磨所述硅基101背面的塑封料至露出所述凸点103,如图14中虚线所示,截至此时基于硅基的封装体被完全分割开,这样可以释放由于硅基与塑封料CTE不匹配而产生的内应力,同时由于硅基正面和背面都通过塑封料塑封起来,形成三明治结构,减小了圆片的翘曲;
如图1所示,在所述硅基101背面依次制作第二n层再布线118、阻焊层119和焊球120,最后切割完成如图2所示的最终封装。
在硅基正、反面分别形成切割槽107c和第一凹槽104进行预切割,将整个硅基圆片划成一颗颗的单个封装体释放整体的内应力来降低圆片翘曲。同时通过在硅基正反面塑封和临时键合形成三明治结构,平衡硅基正面和背面的翘曲,再进一步降低圆片翘曲,完成硅基加树脂塑封的三维扇出型封装。
上述描述仅是对本实用新型较佳实施例的描述,并非对本实用新型范围的任何限定,本实用新型领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (7)

1.一种树脂型晶圆级扇出集成封装结构,包括硅基(101),其特征在于,
所述硅基(101)背面依次制作有截止层(102)、凸点(103)和第一凹槽;正面刻蚀有第二凹槽、TSV通孔和切割槽,所述TSV通孔中制作有铜柱(108),所述第二凹槽中埋有第一芯片(109);
所述第一芯片(109)的正面填充有干膜(112),并制作有第一n层再布线(113);所述第一芯片(109)通过所述第一n层再布线(113)与第二芯片(114)连接;
所述硅基(101)背面通过塑封料(117)塑封,并依次制作第二n层再布线(118)、阻焊层(119)和焊球(120),所述第二n层再布线(118)与所述凸点(103)相连。
2.如权利要求1所述的树脂型晶圆级扇出集成封装结构,其特征在于,所述树脂型晶圆级扇出集成封装结构正面塑封有塑封料(117),所述塑封料(117)包覆所述第二芯片(114)。
3.如权利要求2所述的树脂型晶圆级扇出集成封装结构,其特征在于,所述第二芯片(114)和所述第一n层再布线(113)之间填充有底填料(115),所述底填料(115)和所述塑封料(117)均为高分子材料。
4.如权利要求1所述的树脂型晶圆级扇出集成封装结构,其特征在于,所述截止层(102)的材料为SiO2、SiC和SiN中的一种或几种,厚度在0.1μm以上;
所述凸点(103)为铜柱或锡球,其高度在5μm以上。
5.如权利要求1所述的树脂型晶圆级扇出集成封装结构,其特征在于,所述第一凹槽通过机械切割或干法刻蚀制作,所述第一凹槽的深度和宽度均在5μm以上。
6.如权利要求1所述的树脂型晶圆级扇出集成封装结构,其特征在于,通过光刻、电镀工艺在TSV通孔中制作铜柱(108),所述铜柱(108)与所述凸点(103)相连。
7.如权利要求1所述的树脂型晶圆级扇出集成封装结构,其特征在于,所述第一芯片(109)通过粘结胶(110)粘结在所述第二凹槽中,其中,所述粘结胶(110)和所述干膜(112)均为高分子材料。
CN201922259168.5U 2019-12-17 2019-12-17 一种树脂型晶圆级扇出集成封装结构 Active CN210805739U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922259168.5U CN210805739U (zh) 2019-12-17 2019-12-17 一种树脂型晶圆级扇出集成封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922259168.5U CN210805739U (zh) 2019-12-17 2019-12-17 一种树脂型晶圆级扇出集成封装结构

Publications (1)

Publication Number Publication Date
CN210805739U true CN210805739U (zh) 2020-06-19

Family

ID=71233194

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922259168.5U Active CN210805739U (zh) 2019-12-17 2019-12-17 一种树脂型晶圆级扇出集成封装结构

Country Status (1)

Country Link
CN (1) CN210805739U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110911291A (zh) * 2019-12-17 2020-03-24 中国电子科技集团公司第五十八研究所 一种树脂型晶圆级扇出集成封装方法及结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110911291A (zh) * 2019-12-17 2020-03-24 中国电子科技集团公司第五十八研究所 一种树脂型晶圆级扇出集成封装方法及结构
CN110911291B (zh) * 2019-12-17 2024-06-25 中国电子科技集团公司第五十八研究所 一种树脂型晶圆级扇出集成封装方法及结构

Similar Documents

Publication Publication Date Title
CN110911291B (zh) 一种树脂型晶圆级扇出集成封装方法及结构
US10559525B2 (en) Embedded silicon substrate fan-out type 3D packaging structure
CN110310895B (zh) 一种埋入tsv转接芯片硅基扇出型三维集成封装方法及结构
WO2017024892A1 (zh) 埋入硅基板扇出型封装结构及其制造方法
WO2019161641A1 (zh) 一种芯片及封装方法
KR101611667B1 (ko) 버퍼 층 내의 가이딩 트렌치를 갖는 집적 팬아웃 구조
CN110379780B (zh) 一种硅基扇出型晶圆级封装方法及结构
JP4390775B2 (ja) 半導体パッケージの製造方法
US8729714B1 (en) Flip-chip wafer level package and methods thereof
US20130062760A1 (en) Packaging Methods and Structures Using a Die Attach Film
WO2010080068A1 (en) Method for manufacturing a low cost three dimensional stack package and resulting structures using through silicon vias and assemblies
CN111463137B (zh) 一种硅基三维扇出集成封装方法及其结构
TWI705507B (zh) 封裝基材的製作方法
CN109887890B (zh) 一种扇出型倒置封装结构及其制备方法
US20160351462A1 (en) Fan-out wafer level package and fabrication method thereof
CN110299294A (zh) 一种三维系统级集成硅基扇出型封装方法及结构
US20110221053A1 (en) Pre-processing to reduce wafer level warpage
TW201503298A (zh) 半導體封裝件及其製法
CN112908867A (zh) 2.5d封装结构及其制作方法
CN110610868A (zh) 一种3d扇出型封装方法及结构
CN115763281A (zh) 一种扇出式芯片封装方法及扇出式芯片封装结构
US20130056865A1 (en) Method of Three Dimensional Integrated Circuit Assembly
CN210805739U (zh) 一种树脂型晶圆级扇出集成封装结构
CN111029411A (zh) 一种光电器件晶圆级封装方法及结构
CN210223949U (zh) 一种三维系统级集成硅基扇出型封装结构

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant