CN210246719U - 一种用于短波双路同时接收系统的双通道本振源模块 - Google Patents

一种用于短波双路同时接收系统的双通道本振源模块 Download PDF

Info

Publication number
CN210246719U
CN210246719U CN201920938053.6U CN201920938053U CN210246719U CN 210246719 U CN210246719 U CN 210246719U CN 201920938053 U CN201920938053 U CN 201920938053U CN 210246719 U CN210246719 U CN 210246719U
Authority
CN
China
Prior art keywords
circuit
receiving system
local oscillator
module
short
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920938053.6U
Other languages
English (en)
Inventor
Yan Chen
陈衍
Yong Wang
王勇
Hongjun Jin
金红军
Jian He
贺健
Xiaosong Jiang
蒋小松
Xuan Yu
余煊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changzhou Guoguang Data Communication Co ltd
Original Assignee
Changzhou Guoguang Data Communication Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changzhou Guoguang Data Communication Co ltd filed Critical Changzhou Guoguang Data Communication Co ltd
Priority to CN201920938053.6U priority Critical patent/CN210246719U/zh
Application granted granted Critical
Publication of CN210246719U publication Critical patent/CN210246719U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Transceivers (AREA)

Abstract

本实用新型公开了一种用于短波双路同时接收系统的双通道本振源模块,包括高精度恒温晶振、时钟缓冲电路、DDS模块、嵌入式控制器、放大/缓冲电路和混频器;所述高精度恒温晶振的输出信号经时钟缓冲电路后作为参考时钟输入至DDS模块;所述DDS模块在嵌入式控制器的控制下将参考时钟信号四倍频作为标准时钟,并产生双路本振输出信号;所述双路本振输出信号各经过一个放大/缓冲电路后分别输出至两个混频器。本实用新型实现了全双工的双通道本振输出方式,适配于短波双路同时接收系统,实现双路短波信号同时接收解调,特别适用于宽带扫频快速建链装置。

Description

一种用于短波双路同时接收系统的双通道本振源模块
技术领域
本实用新型涉及频率信号源领域,特别涉及一种用于短波双路同时接收系统的双通道本振源模块。
背景技术
直接数字频率合成(DDS)有着极快的频率切换速度、极高的频率分辨率、较低的相位噪声等优点,这些优点特别适合诸如扫描频率通信等要求频率快速变化和捕捉的应用场合。随着半导体工艺的发展,DDS技术已经较为成熟,一片DDS芯片已经不仅仅只是包含相位累加器、ROM查找表、DA转换等核心部分,同样集成了锁相电路、倍频电路作为时钟产生单元。
在宽带扫频快速建链装置中,需要两路短波接收系统同时工作,故需要一种能够同时产生双路本振源信号的本振源模块。
实用新型内容
本实用新型的目的是提供一种用于短波双路同时接收系统的双通道本振源模块,以满足短波双路同时接收系统的工作需要。
实现本实用新型目的的技术方案是:一种用于短波双路同时接收系统的双通道本振源模块,包括高精度恒温晶振、时钟缓冲电路、DDS模块、嵌入式控制器、放大/缓冲电路和混频器;所述高精度恒温晶振的输出信号经时钟缓冲电路后作为参考时钟输入至 DDS模块;所述DDS模块在嵌入式控制器的控制下将参考时钟信号四倍频作为标准时钟,并产生双路本振输出信号;所述双路本振输出信号各经过一个放大/缓冲电路后分别输出至两个混频器。
所述高精度恒温晶振输出110.592MHz信号;所述DDS模块在嵌入式控制器的控制下将参考时钟信号四倍频至442.368MHz作为标准时钟。
所述DDS模块在嵌入式控制器的控制下通过内部倍频电路将参考时钟信号四倍频作为标准时钟。
所述DDS模块产生的双路本振输出信号的频率为72.055MHz~100.455MHz。
所述DDS模块采用AD99XX系列专用集成DDS芯片,或者由FPGA器件编程实现。
所述放大/缓冲电路包括电连接的固定增益放大器和LC带通滤波器。
所述LC带通滤波器的通带范围为70MHz~100.5MHz。
所述高精度恒温晶振、时钟缓冲电路、DDS模块、嵌入式控制器和放大/缓冲电路均单独供电。具体为:所述高精度恒温晶振、DDS模块、嵌入式控制器和放大/缓冲电路均采用独立的稳压芯片隔离供电,并且在PCB布局上对高精度恒温晶振、时钟缓冲电路、DDS模块、嵌入式控制器和放大/缓冲电路进行隔离,将数字地与模拟地分开。
采用了上述技术方案,本实用新型具有以下的有益效果:(1)本实用新型实现了全双工的双通道本振输出方式,适配于短波双路同时接收系统,实现双路短波信号同时接收解调,特别适用于宽带扫频快速建链装置。
(2)本实用新型的DDS模块在嵌入式控制器的控制下通过内部倍频电路将参考时钟信号四倍频作为标准时钟,简化了电路设计方案,对整机小型化设计有着关键作用。
(3)本实用新型的放大/缓冲电路滤的LC带通滤波器能够滤除DDS模块的输出信号中的带内杂散频率信号并平滑幅值。
(4)本实用新型的LC带通滤波器的通带范围为70MHz~100.5MHz,符合本振源的频率输出要求。
(5)本实用新型的高精度恒温晶振、DDS模块、嵌入式控制器和放大/缓冲电路均采用独立的稳压芯片隔离供电,并且在PCB布局上对高精度恒温晶振、时钟缓冲电路、 DDS模块、嵌入式控制器和放大/缓冲电路进行隔离,将数字地与模拟地分开,这种设计能够将DDS模块内部的相互干扰降到最低,同时提高本振源输出信号的相位噪声指标。
附图说明
为了使本实用新型的内容更容易被清楚地理解,下面根据具体实施例并结合附图,对本实用新型作进一步详细的说明,其中
图1为本实用新型的结构框图。
图2为本实用新型的放大/缓冲电路的电路连接图。
图3为本实用新型的DDS模块的电路连接图。
图4为本实用新型的混频器的电路连接图。
图5为本实用新型的嵌入式控制器的电路连接图。
附图中的标号为:
高精度恒温晶振1、时钟缓冲电路2、DDS模块3、嵌入式控制器4、放大/缓冲电路5、混频器6。
具体实施方式
(实施例1)
见图1,本实施例的双通道本振源模块用于短波双路同时接收系统,包括高精度恒温晶振1、时钟缓冲电路2、DDS模块3、嵌入式控制器4、放大/缓冲电路5和混频器6。
高精度恒温晶振1输出110.592MHz信号经时钟缓冲电路2后作为参考时钟输入至DDS模块3。DDS模块3在嵌入式控制器4的控制下通过内部倍频电路将参考时钟信号四倍频至442.368MHz作为标准时钟,并产生频率为72.055MHz~100.455MHz的双路本振输出信号。双路本振输出信号各经过一个放大/缓冲电路5后,作为短波接收机双通道全双通的本振信号分别输出至两个混频器6。
DDS模块3通过内部倍频电路将参考时钟信号四倍频,简化了电路设计方案,对整机小型化设计有着关键作用。本实施例中的DDS模块3采用AD9958芯片,DDS模块 3的电路连接图如图3所示。DDS模块3也可以由FPGA器件编程实现。
放大/缓冲电路5包括电连接的固定增益放大器和LC带通滤波器。LC带通滤波器能够滤除DDS模块3的输出信号中的带内杂散频率信号并平滑幅值。LC带通滤波器的通带范围为70MHz~100.5MHz,符合本振源的频率输出要求。放大/缓冲电路5的电路连接图如图2所示。
本实施例中的混频器6采用AD8342混频器,电路连接图如图4所示。
嵌入式控制器4采用ARM处理器,芯片型号为LPC1768,电路连接图如图5所示。
高精度恒温晶振1、DDS模块3、嵌入式控制器4和放大/缓冲电路5均单独供电,具体为:高精度恒温晶振1、DDS模块3、嵌入式控制器4和放大/缓冲电路5均采用独立的稳压芯片隔离供电,并且在PCB布局上对高精度恒温晶振1、时钟缓冲电路2、DDS 模块3、嵌入式控制器4和放大/缓冲电路5进行隔离,将数字地与模拟地分开。
本实施例的双通道本振源模块实现了全双工的双通道本振输出方式,适配于短波双路同时接收系统,实现双路短波信号同时接收解调,特别适用于宽带扫频快速建链装置。
以上所述的具体实施例,对本实用新型的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本实用新型的具体实施例而已,并不用于限制本实用新型,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (9)

1.一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:包括高精度恒温晶振(1)、时钟缓冲电路(2)、DDS模块(3)、嵌入式控制器(4)、放大/缓冲电路(5)和混频器(6);所述高精度恒温晶振(1)的输出信号经时钟缓冲电路(2)后作为参考时钟输入至DDS模块(3);所述DDS模块(3)在嵌入式控制器(4)的控制下将参考时钟信号四倍频作为标准时钟,并产生双路本振输出信号;所述双路本振输出信号各经过一个放大/缓冲电路(5)后分别输出至两个混频器(6)。
2.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述高精度恒温晶振(1)输出110.592MHz信号;所述DDS模块(3)在嵌入式控制器(4)的控制下将参考时钟信号四倍频至442.368MHz作为标准时钟。
3.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述DDS模块(3)在嵌入式控制器(4)的控制下通过内部倍频电路将参考时钟信号四倍频作为标准时钟。
4.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述DDS模块(3)产生的双路本振输出信号的频率为72.055MHz~100.455MHz。
5.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述DDS模块(3)采用AD99XX系列专用集成DDS芯片,或者由FPGA器件编程实现。
6.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述放大/缓冲电路(5)包括电连接的固定增益放大器和LC带通滤波器。
7.根据权利要求6所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述LC带通滤波器的通带范围为70MHz~100.5MHz。
8.根据权利要求1所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述高精度恒温晶振(1)、DDS模块(3)、嵌入式控制器(4)和放大/缓冲电路(5)均单独供电。
9.根据权利要求8所述的一种用于短波双路同时接收系统的双通道本振源模块,其特征在于:所述高精度恒温晶振(1)、DDS模块(3)、嵌入式控制器(4)和放大/缓冲电路(5)均采用独立的稳压芯片隔离供电,并且在PCB布局上对高精度恒温晶振(1)、时钟缓冲电路(2)、DDS模块(3)、嵌入式控制器(4)和放大/缓冲电路(5)进行隔离,将数字地与模拟地分开。
CN201920938053.6U 2019-06-20 2019-06-20 一种用于短波双路同时接收系统的双通道本振源模块 Active CN210246719U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920938053.6U CN210246719U (zh) 2019-06-20 2019-06-20 一种用于短波双路同时接收系统的双通道本振源模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920938053.6U CN210246719U (zh) 2019-06-20 2019-06-20 一种用于短波双路同时接收系统的双通道本振源模块

Publications (1)

Publication Number Publication Date
CN210246719U true CN210246719U (zh) 2020-04-03

Family

ID=69987044

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920938053.6U Active CN210246719U (zh) 2019-06-20 2019-06-20 一种用于短波双路同时接收系统的双通道本振源模块

Country Status (1)

Country Link
CN (1) CN210246719U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113030577A (zh) * 2021-03-19 2021-06-25 常州同惠电子股份有限公司 时钟及正弦波产生系统、产生方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113030577A (zh) * 2021-03-19 2021-06-25 常州同惠电子股份有限公司 时钟及正弦波产生系统、产生方法
CN113030577B (zh) * 2021-03-19 2022-07-15 常州同惠电子股份有限公司 时钟及正弦波产生系统、产生方法

Similar Documents

Publication Publication Date Title
KR100687146B1 (ko) Pll 회로 및 그것을 이용한 무선 통신 단말 기기
CN102386946B (zh) 一种数据传输快速跳频电台
CN101572558B (zh) 一种中频收发芯片
JP5345858B2 (ja) ノイズリダクションを持つ無線周波数信号の受信及び/又は送信用の装置
CN210246719U (zh) 一种用于短波双路同时接收系统的双通道本振源模块
CN101783701A (zh) 北斗一号卫星导航系统射频接收机
CN210405300U (zh) 一种双路同传的无线收发系统
US7495520B2 (en) Modulation device using frequency-shift keying
CN106603073B (zh) 一种实现低相噪微波宽频段频率合成的集成单环系统
CN104393912B (zh) 一种用于无人机的地空宽带通信系统及其方法
CN202652188U (zh) 跳频频率合成器
JP5015833B2 (ja) Cicフィルタ,フィルタシステム及び衛星信号受信回路
CN110429942A (zh) 数字式短波定频/跳频通信信号源模块
CN215818135U (zh) 跳频频率源及通信装置
CN203135850U (zh) 一种提高短波接收机倒易混频指标的dds本振源
CN113067599B (zh) 一种基于反熔丝fpga的半数字化usb应答机装置
CN212627862U (zh) 一种规避整数倍边界杂散的频率合成器
CN210807235U (zh) 一种双路信号同传的fm调制发射系统
CN209105151U (zh) 一种c波段频率综合器
CN206490670U (zh) 三通道Ka频段扩频信号一体化处理设备
Paulus et al. A CMOS IF transceiver with reduced analog complexity
CN210351196U (zh) 时间同步标校装置
JPH11196139A (ja) 送信機及び受信機並びに送受信機
RU215858U1 (ru) Радиомодем
CN210780727U (zh) 中频信号源电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant