CN212627862U - 一种规避整数倍边界杂散的频率合成器 - Google Patents
一种规避整数倍边界杂散的频率合成器 Download PDFInfo
- Publication number
- CN212627862U CN212627862U CN202021442725.3U CN202021442725U CN212627862U CN 212627862 U CN212627862 U CN 212627862U CN 202021442725 U CN202021442725 U CN 202021442725U CN 212627862 U CN212627862 U CN 212627862U
- Authority
- CN
- China
- Prior art keywords
- circuit
- locked loop
- phase
- loop circuit
- frequency synthesizer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本实用新型公开了一种规避整数倍边界杂散的频率合成器,包括接口处理电路、处理器电路,所述接口处理电路输出端与处理器电路输入端连接,所述处理器电路输出端分别与参考锁相环电路、主锁相环电路输入端相连接,温补晶振电路输出端与参数锁相环电路输入端相连接,所述参考锁相环电路输出端与主锁相环电路输入端相连接,所述主锁相环电路输出端与放大滤波电路输入端相连接。本技术方案实现了配置参数的接收、整数倍杂散点计算和实施规避、配置锁相环芯片。内部具有小数分频功能,集成压控振荡器的锁相环芯片性能优异,满足了频率合成器的指标要求。
Description
技术领域
本实用新型涉及一种规避整数倍边界杂散的频率合成器,属于频率合成器领域。
背景技术
频率合成器是无线电通信设备中必不可少的电路单元,可连续输出不同的频率,向通信设备提供高精度的本振频率信号,用于收发信号的上下混频等。常见的有直接模拟频率合成器、间接频率合成器、直接数字频率合成器三种实现方式。
直接模拟频率合成器是早期的频率合成技术,用一个或多个参考频率源经谐波发生器产生一系列谐波,经混频、倍频、分频、滤波等处理,产生大量的离散频率。该方式实现电路较复杂,体积大,成本高,输出频率有限,调试难度较大。
随着数字集成电路和微电子技术的发展,出现了直接数字频率合成器,该技术将数字处理与数模转换技术相结合,产生模拟频率信号。具有体积小、低成本、低功耗、频率分辨率高,转换速度快等优点,但输出频率范围有限,杂散抑制较差,不适用频段宽、杂散抑制要求高的应用场景。
目前,通信设备中大多采用小数N分频的锁相环设计的频率合成器,该设计可归类为间接频率合成器范围。具有频率分辨率高,杂散抑制较好,频率转换时间较高的优点。但是,小数N分频存在较为严重的整数倍边界杂散问题,即当整数倍边界杂散点在输出的主频附近时,由于距离主频较近,即使使用滤波器也难以抑制该杂散点,对主频造成干扰,严重影响整机性能指标。通常做法为合理选用参考频率,使整数倍边界杂散点数量减少到最低,但仍不能将工作频段内所有整数杂散点进行消除,且适用范围窄,不具有通用性。
实用新型内容
本实用新型的任务是提出一种可以规避整数倍边界杂散,提高无线通信设备的整机性能指标的频率合成器。
本实用新型的任务是这样实现的,其特征在于:规避整数倍边界杂散频率合成器包括接口处理电路、处理器电路,所述接口处理电路输出端与处理器电路输入端连接,所述处理器电路输出端分别与参考锁相环电路、主锁相环电路输入端相连接,温补晶振电路输出端与参数锁相环电路输入端相连接,所述参考锁相环电路输出端与主锁相环电路输入端相连接,所述主锁相环电路输出端与放大滤波电路输入端相连接。
所述接口处理电路,该电路主要由接口转换芯片构成,所述温补晶振电路,该电路主要由温补晶体振荡器及其外围电路构成,所述参考锁相环电路,该电路主要由锁相环芯片及其外围电路构成,所述主锁相环电路,该电路主要由锁相环芯片及其外围电路构成,所述处理器电路,该电路主要由嵌入式处理器及其外围电路构成,所述放大滤波电路,该电路主要由放大器、数控滤波器组成。
接口类型为异步串行接口、网络接口、自定义接口的任何一种。
本技术方案实现了配置参数的接收、整数倍杂散点计算和实施规避、配置锁相环芯片。内部具有小数分频功能,集成压控振荡器的锁相环芯片性能优异,满足了频率合成器的指标要求。
附图说明
图1是本实用新型的方框图;图2是处理器电路工作流程图。
图面说明:1、接口处理电路,2 、温补晶振电路,3 、参考锁相环电路, 4 、主锁相环电路, 5 、处理器电路,6、放大滤波电路。
具体实施方式
下面详细描述本实用新型的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本实用新型,而不能理解为对本实用新型的限制。
具体实施例如图1所示,规避整数倍边界杂散频率合成器包括接口处理电路1、处理器电路5,所述接口处理电路输出端与处理器电路输入端连接,所述处理器电路输出端分别与参考锁相环电路3、主锁相环电路4输入端相连接,温补晶振电路2输出端与参考锁相环电路3输入端相连接,所述参考锁相环电路输出端与主锁相环电路4输入端相连接,所述主锁相环电路输出端与放大滤波电路6输入端相连接。
所述接口处理电路,该电路主要由接口转换芯片构成,实现了外部参数配置设备与频率合成器之间的接口转换,满足处理器电路接收参数配置信息所需的接口电平、协议要求。根据需要,接口类型为异步串行接口、网络接口、自定义接口的任何一种,但不局限于上述接口。
所述温补晶振电路,该电路主要由温补晶体振荡器及其外围电路构成,实现了向参考锁相环提供高稳定度的参考频率源。
所述参考锁相环电路,该电路主要由锁相环芯片及其外围电路构成。实现了接收处理器电路的配置信息,以温补晶振电路输出的参考频率源为鉴相参考频率,向主锁相环电路输出高稳定度、可变的参考频率源。
所述主锁相环电路,该电路主要由锁相环芯片及其外围电路构成。实现了接收处理器电路的配置信息,以参考锁相环电路输出的可变参考频率源为鉴相参考频率,输出连续、纯净的本振频率。
所述处理器电路,该电路主要由嵌入式处理器及其外围电路构成。实现了接收参数配置信息,完成参考锁相环、主锁相环的控制,控制二者完成整数倍杂散频点的规避和本振频率的输出。
所述放大滤波电路,该电路主要由放大器、数控滤波器组成。实现了对输出本振信号的增益调整、杂波滤除功能。
本技术方案内部具有小数分频功能,集成压控振荡器的锁相环芯片性能优异,满足了频率合成器的指标要求。具有根据工作参数自动计算并调整输出的功能,具有主动规避整数倍杂散点的能力,降低了边界杂散辐射,提高了电磁兼容性。
以上所述,仅为本实用新型较佳的具体实施方式,本实用新型的保护范围不限于此,任何熟悉本技术领域的技术人员在本实用新型的技术范围内,可显而易见地得到的技术方案的简化或等效替换均应落入本实用新型的保护范围内。
Claims (3)
1.一种规避整数倍边界杂散的频率合成器,其特征在于:规避整数倍边界杂散频率合成器包括接口处理电路、处理器电路,所述接口处理电路输出端与处理器电路输入端连接,所述处理器电路输出端分别与参考锁相环电路、主锁相环电路输入端相连接,温补晶振电路输出端与参数锁相环电路输入端相连接,所述参考锁相环电路输出端与主锁相环电路输入端相连接,所述主锁相环电路输出端与放大滤波电路输入端相连接。
2.根据权利要求1所述的一种规避整数倍边界杂散的频率合成器,其特征在于:所述接口处理电路,该电路主要由接口转换芯片构成,所述温补晶振电路,该电路主要由温补晶体振荡器及其外围电路构成,所述参考锁相环电路,该电路主要由锁相环芯片及其外围电路构成,所述主锁相环电路,该电路主要由锁相环芯片及其外围电路构成,所述处理器电路,该电路主要由嵌入式处理器及其外围电路构成,所述放大滤波电路,该电路主要由放大器、数控滤波器组成。
3.根据权利要求2所述的一种规避整数倍边界杂散的频率合成器,其特征在于:接口类型为异步串行接口、网络接口、自定义接口的任何一种。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021442725.3U CN212627862U (zh) | 2020-07-21 | 2020-07-21 | 一种规避整数倍边界杂散的频率合成器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021442725.3U CN212627862U (zh) | 2020-07-21 | 2020-07-21 | 一种规避整数倍边界杂散的频率合成器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN212627862U true CN212627862U (zh) | 2021-02-26 |
Family
ID=74719849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202021442725.3U Active CN212627862U (zh) | 2020-07-21 | 2020-07-21 | 一种规避整数倍边界杂散的频率合成器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN212627862U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113009438A (zh) * | 2021-05-25 | 2021-06-22 | 成都雷通科技有限公司 | 一种发射型射频注入式宽带多目标模拟器 |
-
2020
- 2020-07-21 CN CN202021442725.3U patent/CN212627862U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113009438A (zh) * | 2021-05-25 | 2021-06-22 | 成都雷通科技有限公司 | 一种发射型射频注入式宽带多目标模拟器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN201328110Y (zh) | 锁相式频率跟踪装置 | |
CN212627862U (zh) | 一种规避整数倍边界杂散的频率合成器 | |
CN116318122A (zh) | 一种超宽带小型化便携式信号源 | |
CN102420608B (zh) | 一种odu频率源发生方法 | |
JP2000049646A (ja) | 無線回路装置 | |
CN207650404U (zh) | 一种北斗导航抗干扰系统的信号接收装置 | |
CN107437969B (zh) | 一种低噪放频点检测装置 | |
CN102158239B (zh) | 基于vc-tcxo阵列和频率综合芯片的宽带射频发生电路 | |
CN211127780U (zh) | 一种超宽带Ku波段小数分频锁相跳频源 | |
CN211239828U (zh) | 一种X波段10Hz步进低杂散频率源 | |
CN111740738A (zh) | 一种规避整数倍边界杂散的频率合成器及方法 | |
CN205283531U (zh) | 一种小型系列化l、s频段宽带小步进信道 | |
CN203661041U (zh) | 一种手持式超短波跳频电台频率合成器 | |
CN113992224A (zh) | 一种Sub-6G-LTCC射频前端微系统模块 | |
US9197276B2 (en) | Semiconductor device, radio communication terminal, and method for controlling semiconductor device | |
CN220511098U (zh) | 一种4-8GHz跳频源组件 | |
CN111490782A (zh) | 直接上变频发射机的上变频器及上变频方法 | |
CN220775795U (zh) | 一种宽带高频滤波装置 | |
CN219627696U (zh) | 小型化宽带小步进跳频锁相源 | |
CN213027955U (zh) | 一种将L波段变频到70/140MHz的变频设备 | |
CN213906655U (zh) | 一种x波段低杂散低相噪频率合成器 | |
CN217824930U (zh) | 一种宽带锁相环电路及锁相环模块 | |
CN217037164U (zh) | 一种超低相噪本振源 | |
CN213403010U (zh) | 一种c波段低杂散低相噪三通道收发组件 | |
CN213906656U (zh) | 一种低相噪频率综合器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |