CN205450520U - 阵列基板和显示装置 - Google Patents

阵列基板和显示装置 Download PDF

Info

Publication number
CN205450520U
CN205450520U CN201620279937.1U CN201620279937U CN205450520U CN 205450520 U CN205450520 U CN 205450520U CN 201620279937 U CN201620279937 U CN 201620279937U CN 205450520 U CN205450520 U CN 205450520U
Authority
CN
China
Prior art keywords
electrostatic protection
type tft
line
grid
grid line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620279937.1U
Other languages
English (en)
Inventor
程鸭飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201620279937.1U priority Critical patent/CN205450520U/zh
Application granted granted Critical
Publication of CN205450520U publication Critical patent/CN205450520U/zh
Priority to US15/535,457 priority patent/US10269788B2/en
Priority to PCT/CN2016/098430 priority patent/WO2017173779A1/zh
Priority to TW105142022A priority patent/TWI622973B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0266Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0292Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using a specific configuration of the conducting means connecting the protective devices, e.g. ESD buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal (AREA)

Abstract

本实用新型公开了一种阵列基板和显示装置,属于显示技术领域。所述阵列基板包括:衬底基板;衬底基板上包括像素区域和围绕像素区域的周边区域,像素区域和周边区域形成有栅线、周边区域形成有静电释放支路、第一静电保护单元和静电保护线;静电释放支路与栅线的预设段并联,栅线的预设段位于周边区域;第一静电保护单元分别与静电释放支路和静电保护线建立有连接。本实用新型通过在栅线的预设段上并联一条静电释放支路,并将第一静电保护单元连接在该静电释放支路上,解决了相关技术中在栅线正常工作时,静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响的问题。达到了栅线信号受到静电保护单元的影响减小的效果。

Description

阵列基板和显示装置
技术领域
本实用新型涉及显示技术领域,特别涉及一种阵列基板和显示装置。
背景技术
显示装置通常包括阵列基板、彩膜基板以及分布在阵列基板与彩膜基板之间的液晶。其中,阵列基板的结构复杂,是显示装置的重要组成部分。阵列基板通常包括衬底基板和形成于衬底基板上的数据线、栅线和公共电极线。阵列在制造过程或使用过程中,栅线上可能会产生电压较高的静电,该静电可能会损坏栅线。
现有技术中有一种阵列基板,该阵列基板包括衬底基板以及设置在衬底基板上的栅线、静电保护单元和静电保护线,静电保护单元分别与栅线和静电保护线连接。静电保护单元通常包括N型薄膜晶体管等元件,栅线保护单元能够在栅线上产生静电时,将静电导向静电保护线进行释放。
在实现本实用新型的过程中,发明人发现现有技术至少存在以下问题:与栅线连接的静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响。
实用新型内容
为了解决现有技术中与栅线连接的静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响的问题,本实用新型实施例提供了一种阵列基板和显示装置。所述技术方案如下:
根据本实用新型的第一方面,提供了一种阵列基板,所述阵列基板包括:
衬底基板;
所述衬底基板上包括像素区域和围绕像素区域的周边区域,所述像素区域和所述周边区域形成有栅线、所述周边区域形成有静电释放支路、第一静电保护单元和静电保护线;
所述静电释放支路与所述栅线的预设段并联,所述栅线的预设段位于所述周边区域;
所述第一静电保护单元分别与所述静电释放支路和所述静电保护线建立有连接。
可选地,所述第一静电保护单元包括:第一N型薄膜晶体管和第二N型薄膜晶体管,
所述第一N型薄膜晶体管的栅极和源极均与所述静电释放支路连接,漏极与所述静电保护线连接;
所述第二N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述静电释放支路连接。
可选地,在所述周边区域,所述衬底基板上形成有包括所述第一N型薄膜晶体管的栅极、所述第二N型薄膜晶体管的栅极、所述栅线和所述静电释放支路的第一图案;
在所述周边区域,形成有所述第一图案的所述衬底基板上形成有包括所述第一N型薄膜晶体管的源极和漏极、所述第二N型薄膜晶体管的源极和漏极以及所述静电保护线的第二图案;
在所述周边区域,形成有所述第二图案的所述衬底基板上形成有第一电极和第二电极,所述第一电极通过两个过孔分别与所述第一N型薄膜晶体管的源极和所述静电释放支路连接,所述第二电极通过两个过孔分别与所述第二N型薄膜晶体管的栅极和所述静电保护线连接。
可选地,在所述周边区域,所述第一静电保护单元还与所述栅线上除所述栅线的预设段外的部分连接,所述第一静电保护单元包括:第一N型薄膜晶体管和第二N型薄膜晶体管,
在所述周边区域,所述第一N型薄膜晶体管的栅极与所述静电释放支路连接,漏极与所述静电保护线连接,源极与所述栅线上除所述栅线的预设段外的部分连接;
在所述周边区域,所述第二N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述栅线上除所述栅线的预设段外的部分连接。
可选地,在所述周边区域,所述静电保护线与所述静电释放支路和所述栅线的预设段均垂直交叉排布。
可选地,所述周边区域还形成有公共电极线和第二静电保护单元,
所述第二静电保护单元分别与所述静电保护线和所述公共电极线连接。
可选地,在所述周边区域,所述公共电极线与所述静电释放支路和所述栅线的预设段均垂直交叉排布。
可选地,所述第二静电保护单元包括:第三N型薄膜晶体管和第四N型薄膜晶体管,
所述第三N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述公共电极线连接;
所述第四N型薄膜晶体管的栅极和源极均与所述公共电极线连接,漏极与所述静电保护线连接。
可选地,所述静电释放支路与所述栅线的预设段之间连接有导线,所述导线在所述衬底基板上的正投影位于所述静电保护线在所述衬底基板上的正投影和所述公共电极线在所述衬底基板上的正投影之间。
可选地,所述静电释放支路与所述栅线的预设段之间连接有导线。
可选地,所述静电保护线为公共电极线。
可选地,所述周边区域还形成有公共电极线,
所述公共电极线与所述静电保护线之间连接有导线。
根据本实用新型的第二方面,提供一种显示装置,所述显示装置包括第一方面提供的任一阵列基板。
本实用新型实施例提供的技术方案带来的有益效果是:
通过在栅线的预设段上并联一条静电释放支路,并将第一静电保护单元连接在该静电释放支路上,解决了现有技术中在栅线正常工作时,静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响的问题。达到了栅线在正常工作时,栅线信号受到静电保护单元的影响减小,栅线信号能够在阻抗较小的栅线的预设段上传递,而在栅线上产生静电时,静电保护单元导通,静电由静电释放支路流向静电保护线的效果。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本实用新型实施例示出的一种阵列基板的电路结构示意图;
图2是本实用新型实施例示出的另一种阵列基板的电路结构示意图;
图3是本实用新型实施例示出的一种阵列基板的电路布线结构示意图;
图4是图3所示阵列基板中沿m1-m2线的截面示意图;
图5是图3所示阵列基板中沿m3-m4线的截面示意图;
图6是本实用新型实施例示出的另一种阵列基板的电路结构示意图;
图7是本实用新型实施例示出的另一种阵列基板的电路结构示意图;
图8是本实用新型实施例示出的另一种阵列基板的电路结构示意图;
图9是本实用新型实施例示出的另一种阵列基板的电路结构示意图;
图10是本实用新型实施例示出的另一种阵列基板的电路结构示意图。
上述各个附图中,附图标记的含义可以为:11-衬底基板,Z-周边区域,12-栅线。13-静电释放支路,14-第一静电保护单元,15-静电保护线,y-栅线的预设段,T1-第一N型薄膜晶体管,g1-第一N型薄膜晶体管的栅极,s1-第一N型薄膜晶体管的源极,d1-第一N型薄膜晶体管的漏极,T2-第二N型薄膜晶体管,g2-第二N型薄膜晶体管的栅极,s2-第二N型薄膜晶体管的源极,d2-第二N型薄膜晶体管的漏极,j1-第一电极,j2-第二电极,k1和k2-过孔,16-公共电极线,17-第二静电保护单元,T3-第三N型薄膜晶体管,g3-第三N型薄膜晶体管的栅极,s3-第三N型薄膜晶体管的源极,d3-第三N型薄膜晶体管的漏极,T4-第四N型薄膜晶体管,g4-第四N型薄膜晶体管的栅极,s4-第四N型薄膜晶体管的源极,d4-第四N型薄膜晶体管的漏极,18和19-导线,b1-第一N型薄膜晶体管的有源层,b2-第二N型薄膜晶体管的有源层,31-钝化层,32-栅绝缘层。
通过上述附图,已示出本实用新型明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本实用新型构思的范围,而是通过参考特定实施例为本领域技术人员说明本实用新型的概念。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
图1是本实用新型实施例示出的一种阵列基板的电路结构示意图。该阵列基板可以包括:
衬底基板11;
衬底基板11上包括像素区域(图1中未示出)和围绕像素区域的周边区域Z,像素区域和周边区域Z形成有栅线12、周边区域Z形成有静电释放支路13、第一静电保护单元14和静电保护线15;
静电释放支路13与栅线12的预设段y并联,栅线的预设段y位于周边区域Z;
第一静电保护单元14分别与静电释放支路13和静电保护线15建立有连接。
本实用新型实施例中,栅线12延伸进入像素区域(图1中未示出)。
综上所述,本实用新型实施例提供的阵列基板,通过在栅线的预设段上并联一条静电释放支路,并将第一静电保护单元连接在该静电释放支路上,解决了现有技术中在栅线正常工作时,静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响的问题。达到了栅线在正常工作时,栅线信号受到静电保护单元的影响减小,栅线信号能够在阻抗较小的栅线的预设段上传递,而在栅线上产生静电时,静电保护单元导通,静电由静电释放支路流向静电保护线的效果。
进一步的,请参考图2,其示出了本实用新型实施例提供的另一种阵列基板的电路结构示意图,该阵列基板在图1所示的阵列基板的基础上增加了更优选的部件,从而使得本实用新型实施例提供的阵列基板具有更好的性能。
第一静电保护单元14包括:第一N型薄膜晶体管T1和第二N型薄膜晶体管T2。
第一N型薄膜晶体管T1的栅极g1和源极s1均与静电释放支路13连接,漏极d1与静电保护线15连接。
第二N型薄膜晶体管T2的栅极g2和源极s2均与静电保护线15连接,漏极d2与静电释放支路13连接。
在栅线12上产生静电时,第一N型薄膜晶体管T1打开,栅线上的静电通过静电释放支路13经第一N型薄膜晶体管T1的源极s1、第一N型薄膜晶体管T1的漏极d1流向静电保护线15;静电保护线15上产生静电时,第二N型薄膜晶体管T2打开,静电保护线上的静电经第二N型薄膜晶体管T2的源极s2、第二N型薄膜晶体管T2的漏极d2流向静电释放支路13。
图2中,第一薄膜晶体管T1的源极s1和第二薄膜晶体管T2的漏极d2可以连接后再与静电释放支路13连接,或者分别与静电释放支路13连接。
如图3所示,其为本实用新型实施例提供的一种阵列基板的电路布线结构示意图。其中,在周边区域Z,衬底基板11上形成有包括第一N型薄膜晶体管T1的栅极g1、第二N型薄膜晶体管T2的栅极g2、栅线12和静电释放支路13的第一图案。
在周边区域Z,形成有第一图案的衬底基板11上形成有包括第一N型薄膜晶体管T1的源极s1和漏极d1、第二N型薄膜晶体管T2的源极s2和漏极d2以及静电保护线15的第二图案。
在周边区域Z,形成有第二图案的衬底基板11上形成有第一电极j1和第二电极j2,第一电极j1通过两个过孔k1分别与第一N型薄膜晶体管T1的源极s1和静电释放支路13连接,第二电极j2通过两个过孔k2分别与第二N型薄膜晶体管T2的栅极g2和静电保护线15连接。第一电极j1和第二电极j2的材料可以包括氧化铟锡(英文:IndiumTinOxides;简称:ITO)。
图3中没有示出第一N型薄膜晶体管T1和第二N型薄膜晶体管T2的有源层的图案。
如图4所示,其为图3所示的阵列基板的电路布线结构示意图中,沿m1-m2线的截面示意图,其中,k1为过孔,j1为第一电极,13为静电释放支路,d2为第二N型薄膜晶体管T2的漏极,11为衬底基板,32为栅绝缘层,31为钝化层。
如图5所示,其为图3所示的阵列基板的电路布线结构示意图中,沿m3-m4线的截面示意图,其中g1为第一N型薄膜晶体管T1的栅极,g2为第二N型薄膜晶体管T2的栅极,s1为第一N型薄膜晶体管T1的源极,d1为第一N型薄膜晶体管T1的漏极,b1为第一N型薄膜晶体管T1的有源层,s2为第二N型薄膜晶体管T2的源极,d2为第二N型薄膜晶体管T2的漏极,b2为第二N型薄膜晶体管T2的有源层,11为衬底基板。31为钝化层,32为栅绝缘层。
如图6所示,其示出了本实用新型实施例提供的另一种电路结构示意图。在衬底基板11的周边区域Z,第一静电保护单元14还与栅线12上除栅线的预设段y外的部分连接,第一静电保护单元14包括:第一N型薄膜晶体管T1和第二N型薄膜晶体管T2。
在周边区域Z,第一N型薄膜晶体管T1的栅极g1与静电释放支路13连接,漏极d1与静电保护线15连接,源极s1与栅线12上除栅线的预设段y外的部分连接。
在周边区域Z,第二N型薄膜晶体管T2的栅极g2和源极s2均与静电保护线15连接,漏极d2与栅线12上除栅线的预设段y外的部分连接。
图6中,第一薄膜晶体管T1的源极s1和第二薄膜晶体管T2的漏极d2可以连接后再与栅线12上除栅线的预设段y外的部分连接,或者分别与栅线12上除栅线的预设段y外的部分连接。
在图1、图2、图3和图6中,在周边区域Z,静电保护线15与静电释放支路13和栅线的预设段y均垂直交叉排布。垂直交叉排布能够减少静电保护线15分别与静电释放支路13和栅线的预设段y的重叠面积,这减少了静电保护线15分别与静电释放支路13和栅线的预设段y的耦合电容,继而减小了耦合电容对电路产生的影响,提升了电路的性能。
需要说明的是,在图1、图2、图3和图6中,静电释放支路13与栅线的预设段y之间可以连接有导线,该导线能够减小栅线信号在静电释放支路13与栅线的预设段y上传递时的电阻,提升电路的性能。此外,图1、图2、图3和图6中的静电保护线15可以为公共电极线。
如图7所示,其为本实用新型实施例提供的另一种阵列基板的电路结构示意图,周边区域Z还形成有公共电极线16和第二静电保护单元17。
第二静电保护单元17分别与静电保护线15和公共电极线16连接。图7中其它标记的含义可以参考图2,在此不再赘述。
流入静电保护线15的静电能够通过第二静电保护单元17流入公共电极线16,由公共电极线16来释放。
可选地,如图8所示,其为图7示出的电路结构示意图中的一种第二静电保护单元17的电路结构示意图,第二静电保护单元17包括:第三N型薄膜晶体管T3和第四N型薄膜晶体管T4,第三N型薄膜晶体管T3的栅极g3和源极s3均与静电保护线15连接,漏极d3与公共电极线16连接。
第四N型薄膜晶体管T4的栅极g4和源极s4均与公共电极线16连接,漏极d4与静电保护线15连接。图8中的其它标记的含义可以参考图7,在此不再赘述。
公共电极线16和静电保护线15也可以直接进行连接,而不设置第二静电保护单元17。如图9所示,周边区域Z还形成有公共电极线16,公共电极线16与静电保护线15之间连接有导线19。图9中的其它标记的含义可以参考图7,在此不再赘述。
如图10所示,其为本实用新型实施例提供的另一种阵列基板的电路结构示意图,静电释放支路13与栅线的预设段y之间连接有导线18,导线18在衬底基板11上的正投影位于静电保护线15在衬底基板11上的正投影和公共电极线16在衬底基板11上的正投影之间。静电释放支路13分别与静电保护线15和公共电极线16交叉,栅线的预设段y分别与静电保护线15和公共电极线16交叉,在静电释放支路13与栅线的预设段y之间连接导线18能够降低栅线信号在静电释放支路13与栅线的预设段y上传递时的电阻,进一步提升了本实用新型实施例提供的阵列基板的电路结构的性能。图10中的第一静电保护单元14的具体结构可以参考图2或图6,第二静电保护单元17的具体结构可以参考图8,在此不再赘述。
在图7至图10中,在周边区域Z,公共电极线16与静电释放支路13和栅线的预设段y均垂直交叉排布。垂直交叉排布能够减少公共电极线16分别与静电释放支路13和栅线的预设段y的重叠面积,这能减少公共电极线16分别与静电释放支路13和栅线的预设段y的耦合电容,继而减小了耦合电容对电路产生的影响,提升了电路的性能。
需要说明的是,本实用新型实施例提供的各个阵列基板上的静电保护线15可以为阵列基板上多条栅线的静电保护线。
综上所述,本实用新型实施例提供的阵列基板,通过在栅线的预设段上并联一条静电释放支路,并将第一静电保护单元连接在该支路上,解决了现有技术中在栅线正常工作时,静电保护单元中的薄膜晶体管存在寄生电容,对栅线的正常工作产生了影响的问题。达到了栅线在正常工作时,栅线信号受到静电保护单元的影响减小,栅线信号能够在阻抗较小的栅线的预设段上传递,而在栅线上产生静电时,静电保护单元导通,静电由静电释放支路流向静电保护线的效果。
本实用新型实施例还提供一种显示装置,该显示装置可以包括图1至图10示出的任一阵列基板。
以上所述仅为本实用新型的较佳实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (13)

1.一种阵列基板,其特征在于,所述阵列基板包括:
衬底基板;
所述衬底基板上包括像素区域和围绕像素区域的周边区域,所述像素区域和所述周边区域形成有栅线、所述周边区域形成有静电释放支路、第一静电保护单元和静电保护线;
所述静电释放支路与所述栅线的预设段并联,所述栅线的预设段位于所述周边区域;
所述第一静电保护单元分别与所述静电释放支路和所述静电保护线建立有连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一静电保护单元包括:第一N型薄膜晶体管和第二N型薄膜晶体管,
所述第一N型薄膜晶体管的栅极和源极均与所述静电释放支路连接,漏极与所述静电保护线连接;
所述第二N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述静电释放支路连接。
3.根据权利要求2所述的阵列基板,其特征在于,
在所述周边区域,所述衬底基板上形成有包括所述第一N型薄膜晶体管的栅极、所述第二N型薄膜晶体管的栅极、所述栅线和所述静电释放支路的第一图案;
在所述周边区域,形成有所述第一图案的所述衬底基板上形成有包括所述第一N型薄膜晶体管的源极和漏极、所述第二N型薄膜晶体管的源极和漏极以及所述静电保护线的第二图案;
在所述周边区域,形成有所述第二图案的所述衬底基板上形成有第一电极和第二电极,所述第一电极通过两个过孔分别与所述第一N型薄膜晶体管的源极和所述静电释放支路连接,所述第二电极通过两个过孔分别与所述第二N型薄膜晶体管的栅极和所述静电保护线连接。
4.根据权利要求1所述的阵列基板,其特征在于,在所述周边区域,所述第一静电保护单元还与所述栅线上除所述栅线的预设段外的部分连接,所述第一静电保护单元包括:第一N型薄膜晶体管和第二N型薄膜晶体管,
在所述周边区域,所述第一N型薄膜晶体管的栅极与所述静电释放支路连接,漏极与所述静电保护线连接,源极与所述栅线上除所述栅线的预设段外的部分连接;
在所述周边区域,所述第二N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述栅线上除所述栅线的预设段外的部分连接。
5.根据权利要求1所述的阵列基板,其特征在于,
在所述周边区域,所述静电保护线与所述静电释放支路和所述栅线的预设段均垂直交叉排布。
6.根据权利要求1至5任一所述的阵列基板,其特征在于,所述周边区域还形成有公共电极线和第二静电保护单元,
所述第二静电保护单元分别与所述静电保护线和所述公共电极线连接。
7.根据权利要求6所述的阵列基板,其特征在于,
在所述周边区域,所述公共电极线与所述静电释放支路和所述栅线的预设段均垂直交叉排布。
8.根据权利要求6所述的阵列基板,其特征在于,所述第二静电保护单元包括:第三N型薄膜晶体管和第四N型薄膜晶体管,
所述第三N型薄膜晶体管的栅极和源极均与所述静电保护线连接,漏极与所述公共电极线连接;
所述第四N型薄膜晶体管的栅极和源极均与所述公共电极线连接,漏极与所述静电保护线连接。
9.根据权利要求6所述的阵列基板,其特征在于,所述静电释放支路与所述栅线的预设段之间连接有导线,所述导线在所述衬底基板上的正投影位于所述静电保护线在所述衬底基板上的正投影和所述公共电极线在所述衬底基板上的正投影之间。
10.根据权利要求1至5任一所述的阵列基板,其特征在于,所述静电释放支路与所述栅线的预设段之间连接有导线。
11.根据权利要求1所述的阵列基板,其特征在于,所述静电保护线为公共电极线。
12.根据权利要求1至5任一所述的阵列基板,其特征在于,所述周边区域还形成有公共电极线,
所述公共电极线与所述静电保护线之间连接有导线。
13.一种显示装置,其特征在于,所述显示装置包括权利要求1至12任一所述的阵列基板。
CN201620279937.1U 2016-04-06 2016-04-06 阵列基板和显示装置 Active CN205450520U (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201620279937.1U CN205450520U (zh) 2016-04-06 2016-04-06 阵列基板和显示装置
US15/535,457 US10269788B2 (en) 2016-04-06 2016-09-08 Array panel with ESD protection circuit
PCT/CN2016/098430 WO2017173779A1 (zh) 2016-04-06 2016-09-08 阵列基板和显示装置
TW105142022A TWI622973B (zh) 2016-04-06 2016-12-19 Array substrate and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620279937.1U CN205450520U (zh) 2016-04-06 2016-04-06 阵列基板和显示装置

Publications (1)

Publication Number Publication Date
CN205450520U true CN205450520U (zh) 2016-08-10

Family

ID=56606687

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620279937.1U Active CN205450520U (zh) 2016-04-06 2016-04-06 阵列基板和显示装置

Country Status (4)

Country Link
US (1) US10269788B2 (zh)
CN (1) CN205450520U (zh)
TW (1) TWI622973B (zh)
WO (1) WO2017173779A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017173779A1 (zh) * 2016-04-06 2017-10-12 京东方科技集团股份有限公司 阵列基板和显示装置
WO2020019908A1 (zh) * 2018-07-25 2020-01-30 京东方科技集团股份有限公司 静电保护电路、阵列基板及显示装置
JP2021500736A (ja) * 2017-10-23 2021-01-07 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 静電気保護回路、アレイ基板、及び表示装置
WO2021196321A1 (zh) * 2020-04-01 2021-10-07 深圳市华星光电半导体显示技术有限公司 阵列基板和显示面板

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107402464B (zh) * 2017-07-21 2019-12-24 惠科股份有限公司 一种静电放电电路和显示面板
CN107993579B (zh) * 2017-11-29 2019-11-12 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN208368505U (zh) * 2018-08-03 2019-01-11 京东方科技集团股份有限公司 静电保护电路、阵列基板及显示装置
CN111180442A (zh) * 2020-02-06 2020-05-19 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076143A (ja) * 2000-08-31 2002-03-15 Mitsubishi Electric Corp 半導体装置
KR100900543B1 (ko) 2002-11-14 2009-06-02 삼성전자주식회사 박막 트랜지스터 기판의 다결정 규소 박막 트랜지스터 및그의 형성 방법
US7889157B2 (en) 2003-12-30 2011-02-15 Lg Display Co., Ltd. Electro-luminescence display device and driving apparatus thereof
TWI247168B (en) 2004-02-27 2006-01-11 Au Optronics Corp Liquid crystal display and ESD protection circuit thereon
JP2006126692A (ja) 2004-11-01 2006-05-18 Seiko Epson Corp 薄膜パターン基板、デバイスの製造方法、及び電気光学装置、並びに電子機器
US20070246778A1 (en) * 2006-04-21 2007-10-25 Meng-Chi Liou Electrostatic discharge panel protection structure
US8195313B1 (en) 2010-11-19 2012-06-05 Nest Labs, Inc. Thermostat user interface
CA3044757C (en) 2011-10-21 2021-11-09 Google Llc User-friendly, network connected learning thermostat and related systems and methods
CN103296012B (zh) * 2012-06-29 2016-02-10 上海天马微电子有限公司 Esd保护系统及x射线平板探测器
US9142954B2 (en) 2012-06-29 2015-09-22 Shanghai Tianma Micro-electronics Co., Ltd. ESD protection system and X-ray flat panel detector
CN202712185U (zh) * 2012-07-25 2013-01-30 京东方科技集团股份有限公司 静电保护电路、阵列基板及显示装置
CN106662783B (zh) * 2014-04-30 2018-11-13 夏普株式会社 有源矩阵基板和具备该有源矩阵基板的显示装置
CN105304645B (zh) * 2015-10-16 2018-02-27 京东方科技集团股份有限公司 一种阵列基板、其静电释放方法及相应装置
CN105467707B (zh) * 2016-01-29 2019-08-09 京东方科技集团股份有限公司 一种放电电路、阵列基板、液晶显示面板及显示装置
CN205450520U (zh) * 2016-04-06 2016-08-10 京东方科技集团股份有限公司 阵列基板和显示装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017173779A1 (zh) * 2016-04-06 2017-10-12 京东方科技集团股份有限公司 阵列基板和显示装置
US10269788B2 (en) 2016-04-06 2019-04-23 Boe Technology Group Co., Ltd. Array panel with ESD protection circuit
JP2021500736A (ja) * 2017-10-23 2021-01-07 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 静電気保護回路、アレイ基板、及び表示装置
US11495594B2 (en) * 2017-10-23 2022-11-08 Boe Technology Group Co., Ltd. Electrostatic protection circuit and manufacturing method thereof, array substrate and display device
JP7278965B2 (ja) 2017-10-23 2023-05-22 京東方科技集團股▲ふん▼有限公司 静電気保護回路及びその製造方法、アレイ基板、表示装置
WO2020019908A1 (zh) * 2018-07-25 2020-01-30 京东方科技集团股份有限公司 静电保护电路、阵列基板及显示装置
US11296074B2 (en) 2018-07-25 2022-04-05 Boe Technology Group Co., Ltd. Electrostatic protection circuit and manufacturing method thereof, array substrate and display apparatus
WO2021196321A1 (zh) * 2020-04-01 2021-10-07 深圳市华星光电半导体显示技术有限公司 阵列基板和显示面板
US11348950B2 (en) 2020-04-01 2022-05-31 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate and display panel

Also Published As

Publication number Publication date
TWI622973B (zh) 2018-05-01
US10269788B2 (en) 2019-04-23
WO2017173779A1 (zh) 2017-10-12
TW201737224A (zh) 2017-10-16
US20180204829A1 (en) 2018-07-19

Similar Documents

Publication Publication Date Title
CN205450520U (zh) 阵列基板和显示装置
CN103941507B (zh) 一种阵列基板、显示面板及显示装置
CN206301112U (zh) 一种阵列基板及显示装置
CN105372891B (zh) 一种阵列基板以及显示装置
CN107479283B (zh) 一种阵列基板、显示面板及显示装置
CN204595382U (zh) 阵列基板及液晶显示面板及装置及已修复阵列基板
CN103760702B (zh) 显示面板
CN101604103B (zh) 液晶显示器设备的阵列基板
CN108196725B (zh) 触控显示基板和触控显示装置
CN105372894B (zh) 一种阵列基板及液晶显示装置
KR102145390B1 (ko) 정전기 방전 회로를 포함하는 표시 장치
CN103728799B (zh) 具有最小边框的液晶显示装置
CN102629606B (zh) 阵列基板及其制备方法和显示装置
US20180341159A1 (en) Coa substrate and liquid crystal display panel
CN102844803B (zh) 有源矩阵基板和显示装置
CN102713998B (zh) 阵列基板和液晶显示面板
CN103048824A (zh) 液晶显示装置及其制造方法
CN102169259A (zh) 薄膜晶体管阵列基板及液晶显示装置
KR20070119344A (ko) 액정표시장치용 어레이 기판
CN110047412A (zh) 显示面板及其制备方向、显示面板母板及其测试方法
CN110322845A (zh) 栅极驱动电路和显示面板
CN102929058A (zh) 阵列基板及其制造方法、显示装置
CN105045433B (zh) 一种触控显示面板及显示装置
CN104570525B (zh) 液晶显示装置及其制造方法
CN104950540A (zh) 阵列基板及其制作方法和显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant