CN203768003U - Mems传感器及半导体封装器件 - Google Patents
Mems传感器及半导体封装器件 Download PDFInfo
- Publication number
- CN203768003U CN203768003U CN201420050748.8U CN201420050748U CN203768003U CN 203768003 U CN203768003 U CN 203768003U CN 201420050748 U CN201420050748 U CN 201420050748U CN 203768003 U CN203768003 U CN 203768003U
- Authority
- CN
- China
- Prior art keywords
- leads ends
- chip
- lead frame
- packing device
- semiconductor packing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 87
- 238000005538 encapsulation Methods 0.000 title abstract description 20
- 238000003466 welding Methods 0.000 claims abstract description 25
- 238000012856 packing Methods 0.000 claims description 61
- 238000004806 packaging method and process Methods 0.000 claims description 55
- 230000008447 perception Effects 0.000 claims description 11
- 238000005452 bending Methods 0.000 claims description 7
- 238000000034 method Methods 0.000 abstract description 30
- 238000005520 cutting process Methods 0.000 abstract description 12
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 abstract description 10
- 229910052802 copper Inorganic materials 0.000 abstract description 10
- 239000010949 copper Substances 0.000 abstract description 10
- 238000004519 manufacturing process Methods 0.000 abstract description 5
- 238000013461 design Methods 0.000 description 6
- 238000012536 packaging technology Methods 0.000 description 5
- 238000006073 displacement reaction Methods 0.000 description 4
- 238000005476 soldering Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000005022 packaging material Substances 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000012858 packaging process Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Abstract
本实用新型提供一种MEMS传感器及半导体封装器件,其中所述半导体封装器件包括:包括多个芯片连接端、多个第一引脚端、多个第二引脚端和多个桥接端的引线框架;具有多个压焊区的芯片,各个压焊区分别与各个芯片连接端相连;多个桥接部件,它们的一端分别与相应的桥接端相连,它们的另一端作为第三引脚端;包覆引线框架、芯片以及桥接部件的封装体,第一引脚端外露于封装体的第一表面,第二引脚端的一个表面外露于封装体的第一表面,第二引脚端的另一个表面外露于封装体的与第一表面相邻接的第二表面,第三引脚端外露于封装体的第二表面。本实用新型涉及一种包括PCB板以及上述半导体封装器件的MEMS传感器。本实用新型采用了普通的引线框架,成熟的铜夹工艺,制造成本低,焊端面切割而成,共面度高,降低板级焊接难度。
Description
【技术领域】
本实用新型涉及半导体封装技术领域,特别涉及一种MEMS传感器及半导体封装器件。
【背景技术】
封装对于芯片来说是必须的,也是至关重要的,封装也可以说是安装半导体集成电路芯片用的外壳,它不仅起着保护芯片和增强导热性能的作用,而且还具有沟通芯片内部世界与外部电路的桥梁和规格通用功能的作用。现有的半导体封装大多仅可水平安装(即半导体封装安装在PCB板(Printed Circuit Board,印制电路板)上后,半导体封装中的芯片与PCB板平行)或者仅可垂直安装(即半导体封装安装在PCB板上后,半导体封装中的芯片与PCB板垂直)。
现有的可垂直贴装的半导体封装工艺较复杂,且成本较高。请参考图1所示,其为现有技术中的一种可垂直贴装的半导体塑封封装的透视图,该垂直贴装塑封封装由上下两层引线框架(分别为第一引线框架110和第二引线框架120)经塑封料填充而成,塑封料成型后在封装中心形成空腔(cavity)130,用于芯片贴装。两层引线框架在塑封体侧壁上外露而形成上下两排焊端(分别为第一焊端112和第二焊端122),两层引线框架在空腔130内外露形成左右两排引线键合(Wire bonding)焊盘(分别为第一引线键合焊盘114和第二引线键合焊盘124),通过Wire bonding方式实现芯片到封装侧壁的电互连。该封装为了实现从水平方向到垂直方向的互连,两层框架都必须经过弯折成型,其中,第一引线框架110甚至需要3次弯折,这增加了引线框架复杂性和加工难度;在侧壁面上,第一焊端112和第二焊端122的共面性的实现需要两层框架的高精度对齐和框架冲压成型(stamping)的精确一致性,这些要求增加了封装工艺难度,也增加了成本。
此外,半导体封装的单一安装方式会限制其应用以及限制被封装的芯片的电路设计。例如,MEMS(Micro-Electro-Mechanical System,微机电系统)传感器大多具有可动部件,以实现方向感知功能,较常见的是具有2轴的MEMS传感器,其仅需设计可动部件有X轴和Y轴方向上的位移,以实现X轴、Y轴方向上的位移感测,(设定PCB板厚度方向为Z轴,且X轴、Y轴和Z轴相互垂直)。由于受到半导体封装的单一安装方式的限制,具有全方位的方向感知功能的MEMS传感器(即3轴的MEMS传感器)需要设计可动部件有X轴、Y轴和Z轴方向上的位移,虽然3轴的MEMS传感器可以通过芯片的集成实现,但是为此需要付出更长的研发周期,更长的晶圆工艺和更多的良率损失。
因此,有必要提供一种改进的技术方案来克服上述问题。
【实用新型内容】
本实用新型的目的之一在于提供一种半导体封装器件,其中既可在PCB板上垂直贴装,也可在PCB板上水平贴装,同时所述半导体封装器件的封装方法也较为简单、易行。
本实用新型的目的之一在于提供一种MEMS传感器,其仅需2轴的传感器通过不同的贴装方式就可以实现3轴的方向感知,大幅降低晶圆设计和晶圆工艺要求。
为了解决上述问题,根据本实用新型的一个方面,本实用新型提出一种半导体封装器件,其包括:引线框架,其包括多个芯片连接端、多个第一引脚端、多个第二引脚端、多个桥接端,其中一些芯片连接端分别与相应的第一引脚端相连,其余的芯片连接端分别与相应的第二引脚端相连,与第一引脚端相连的那些芯片连接端还分别与相应的桥接端相连;具有多个压焊区的芯片,其中各个压焊区分别与各个芯片连接端相连;多个桥接部件,它们的一端分别与相应的桥接端相连,它们的另一端作为第三引脚端;包覆所述引线框架、芯片以及桥接部件的封装体,其中第一引脚端外露于所述封装体的第一表面,第二引脚端的一个表面外露于所述封装体的第一表面,第二引脚端的另一个表面外露于所述封装体的与第一表面相邻接的第二表面,第三引脚端外露于所述封装体的第二表面。
进一步的,所述半导体封装器件能够以第一表面作为安装表面,此时第一引脚端和第二引脚端作为外接引脚,所述半导体封装器件亦能够以第二表面作为安装表面,此时第二引脚端和第三引脚端作为外接引脚,第一表面与第二表面相垂直,所述引线框整体为平面板状。
进一步的,所述封装体包括封装所述引线框架的引线框架封装,所述引线框架封装为平面板状结构,其具有下表面和上表面,所述引线框架封装的下表面就是所述封装体的第一表面,所述芯片连接端和所述桥接端外露于所述引线框架封装的上表面,第一引脚端和第二引脚端外露于所述引线框架封装的下表面。
进一步的,第一引脚端排成一排并位于所述引线框架的一侧,第二引脚端排成另一排并位于所述引线框架的另一侧,其中这两排引脚端相互平行,所述芯片设置于这两排引脚端之间,所述桥接端亦排成一排并与前述两排引脚端相互平行,所述桥接端位于所述引线框架的靠近所述第二引脚端的一侧。
进一步的,所述桥接部件为弯折金属条,所述桥接部件包括自所述桥接端垂直于所述引线框架延伸的连接部以及平行于所述引线框架延伸的水平部,所述水平部作为第三引脚端。
根据本实用新型的另一个方面,本实用新型提供一种MEMS传感器,其包括:PCB板以及两个半导体封装器件,每个半导体封装器件包括:引线框架,其包括多个芯片连接端、多个第一引脚端、多个第二引脚端、多个桥接端,其中一些芯片连接端分别与相应的第一引脚端相连,其余的芯片连接端分别与相应的第二引脚端相连,与第一引脚端相连的那些芯片连接端还分别与相应的桥接端相连;具有多个压焊区的芯片,其中各个压焊区分别与各个芯片连接端相连;多个桥接部件,它们的一端分别与相应的桥接端相连,它们的另一端作为第三引脚端;包覆所述引线框架、芯片以及桥接部件的封装体,其中第一引脚端外露于所述封装体的第一表面,第二引脚端的一个表面外露于所述封装体的第一表面,第二引脚端的另一个表面外露于所述封装体的与第一表面相邻接的第二表面,第三引脚端外露于所述封装体的第二表面。所述半导体封装器件中的芯片为两轴MEMS传感器,其能够感知两个轴方向的移动。其中一个半导体封装器件以第一表面作为安装表面安装于所述PCB板上,此时第一引脚端和第二引脚端作为外接引脚与所述PCB板相连,其中另一个半导体封装器件以第二表面作为安装表面安装于所述PCB板上,此时第二引脚端和第三引脚端作为外接引脚与所述PCB板相连,其中第二表面垂直于第一表面,两个半导体封装器件能够共同来感知三个轴方向的移动。
与现有技术相比,本实用新型中的半导体封装器件具有如下优点:采用了普通的引线框架,无需弯折成型,成熟的copper clip(铜夹)工艺,制造成本低;焊端面切割而成,共面度高,降低板级焊接难度、提升板级焊接可靠性;封装无空腔结构、无封盖工艺,封装工艺大大简化,可制造性好。
由于本实用新型中的半导体封装器件即可实现水平贴装(贴装后芯片与PCB平行),同时也可实现垂直贴装(贴装后芯片与PCB垂直),因此,仅需要2轴的传感器芯片通过不同的贴装方式就可实现3轴的方向感知,大幅降低MEMS传感器的晶圆设计和晶圆工艺要求。
【附图说明】
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:
图1为现有技术中的一种可垂直贴装的半导体塑封封装的透视图;
图2为本实用新型在一个实施例中的半导体封装的封装方法的流程示意图;
图3a、3b、3c、图4至图6、图7a、7b、7c为本实用新型的半导体封装的封装方法在一个实施例中的各个步骤对应的结构示意图。
【具体实施方式】
为使本实用新型的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本实用新型作进一步详细的说明。
此处所称的“一个实施例”或“实施例”是指可包含于本实用新型至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。
图2为本实用新型在一个实施例中的半导体封装方法200的流程示意图。图3a、3b、3c、图4至图6、图7a、7b、7c为本实用新型的半导体封装方法在一个实施例中的各个步骤对应的结构示意图。
如图2所示,所述半导体封装方法200包括如下步骤。
步骤210,提供平面板状的引线框架组件300。
图3a为一种引线框架组件的一个角度的立体示意图,其示出了所述引线框架组件的上表面301。图3b为图3a所示的引线框架组件的另一个角度的立体示意图,其示出了所述引线框架组件的下表面302。图3a和图3b所示的所述引线框架组件是由图3c所示的引线框架经过预封装而形成的,其中图3c中的所述引线框架的大部分引线被封装于引线框架组件内,只预留部分垫片外露以用于后续电性连接。
所述引线框架组件300至少包括有相邻设置的第一引线框架310(位于虚线L1的一侧)和第二引线框架320(位于虚线L1的另一侧)。每个引线框架310或320包括管芯区331a或331b、多个芯片连接端332a或332b、多个第一引脚端333a或333b、多个第二引脚端334a或334b和多个桥接端335a或335b。在每个引线框架310或320中,第一引脚端333a或333b排成一排并位于该引线框架的一侧,第二引脚端334a或334b排成另一排并位于该引线框架的另一侧,其中这两排引脚端相互平行,管芯区331a或331b位于这两排引脚端之间,所述桥接端335a或335b亦排成一排并与前述两排引脚端相互平行,所述桥接端335a或335b位于该引线框架的靠近所述第二引脚端334a或335b的一侧。在图3b所示的实施例中,第一引线框架310的第二引脚334a与第二引线框架320的对应的第二引脚334b为一体式结构,后续将被切割分离,下文具体介绍。
第一引脚端333a和333b和第二引脚端334a和334b外露于所述引线框架组件300的下表面302,所述芯片连接端332a和332b和桥接端334a和334b外露于所述引线框架组件300的上表面301。
请参照图3c所示,在每个引线框架310或320中,有一些芯片连接端332a或332b分别与相应的第一引脚端333a或333b相连,其余的芯片连接端332a或332b分别与相应的第二引脚端334a或334b相连,与第一引脚端333a或333b相连的那些芯片连接端332a或332b还分别与相应的桥接端335a或335b相连。具体的,图3c中的一个芯片连接端332b1与相应的第一引脚端333b1相连,同时其还与相应的桥接端335b1相连。
在另一个可选择的实施例中,所述引线框架组件300也可以不经过预封装,其可以是无封装的引线框架组件,其结构类似于图3c所示,此时所述无封装的引线框架组件的各个引线框架的中部应该设置有放置芯片的基岛。
步骤220,结合图4所示,在引线框架组件300上安装芯片。
具体的,将第一芯片400a放置于第一引线框310的管芯区,将第二芯片400b放置于第二引线框320的管芯区,将第一芯片400a的多个压焊区(未图示)分别与第一引线框310中的相应的芯片连接端332a相连,将第二芯片400b的多个压焊区(未图示)分别与第二引线框320中的相应的芯片连接端332b相连。
在一个实施例中,可以采用wire bonding(引线键合)芯片互连方式,即芯片正装,引线键合互连,塑封前封装工艺转SMT(表面安装工艺)工艺,这样可以将芯片安装于所述引线框架组件300上。在另一实施例中,也可以采用Flip chip(倒装芯片)芯片互连方式,即框架印锡,SMT贴装芯片,全流程SMT工艺。
步骤230,结合图5所示,在引线框架组件300上安装多个一体式桥接夹510。每个桥接夹510包括与第一引线框310的桥接端335a相连的第一连接部511、与第二引线框320的桥接端335b相连的第二连接部512和位于第一连接部511和第二连接部512之间的与所述引线框架组件300间隔一段距离的跨接部513。
每个桥接夹510的第一连接部511和第二连接部512垂直于所述引线框架组件300,所述跨接部513平行于所述引线框架组件300。
在图5所示的实施例中,所述桥接夹510还包括连接第一连接部511和所述跨接部513的第一弯折部514,以及连接第二连接部512和所述跨接部513的第二弯折部515。
在一个实施例中,所述桥接夹510为铜夹(copper clip),采用copper clip工艺将copper clip安装在引线框架组件300上。
步骤240,结合图6所示,将第一芯片400a、第二芯片400b、引线框架组件300和桥接夹510塑封形成封装体组件610。
此时,第一引线框的第一引脚333a和第二引脚334a外露于所述塑封体组件610的底面,第二引线框的第一引脚333b和第二引脚334b外露于所述塑封体组件610的底面,所述桥接夹510的跨接部513外露于所述塑封体组件610的顶面。这样,可以在后续以第二表面(图7c中的7112)为安装面进行焊接安装时,可以在部分跨接部513a的边墙上爬锡形成焊点,这样使得焊点更加强壮,提升了焊点可靠性。在有的实施例中,所述桥接夹510的跨接部513也可不外露于所述塑封体组件610的顶面,可以取决于具体的焊接应用。
步骤250,结合图6和图7a、图7b、图7c所示,沿所述虚线L1将所述封装体组件610切割以形成第一半导体封装器件710以及第二半导体封装器件720。
图7a为切割后的第一半导体封装器件以及第二半导体封装器件在一个角度的立体示意图,其示出了所述半导体封装器件的上表面。图7b为图7a所示的切割后的第一半导体封装器件以及第二半导体封装器件在另一个角度的立体示意图,其示出了所述半导体封装器件的下表面。图7c为图7a所示割后的第一半导体封装器件710在另一个角度的立体示意图,其示出了其示出了第一半导体封装器件的第二表面7112。
具体的,将所述封装体组件610切割成封装体711和第二封装体721,同时所述引线框组件300被分离为位于第一封装体内711的第一引线框架310和位于第二封装体721内的第二引线框架320,所述桥接夹510的跨接部513被从中部切割以使得所述桥接夹510也被分离为位于第一封装体711内的第一桥接部件(未图示)和位于第二封装体721内的第二桥接部件(未图示)。这样就得到了包括第一封装体711、第一引线框架310、第一桥接部件、第一芯片400a的第一半导体封装器件710,以及包括第二封装体721、第二引线框架320、第二桥接部件、第二芯片400b的第二半导体封装器件720,第一桥接部件中的部分跨接部作为第一半导体封装器件710中的第三引脚513a,第二桥接部件中的部分跨接部作为第二半导体封装器件720中的第三引脚513b。
每个半导体封装器件中的第一引脚端333a或333b外露于其封装体的第一表面7111或7211,第二引脚端334a或334b的一个表面外露于其封装体的第一表面7111或7211,第二引脚端334a或334b的另一个表面外露于其封装体的与第一表面7111或7211相邻接且垂直的第二表面7112或7212,第三引脚端513a或513b外露于其封装体的第二表面7112或7212。
所述半导体封装器件能够以第一表面7111或7211作为安装表面,此时第一引脚端333a或333b和第二引脚端334a或334b作为外接引脚,所述半导体封装器件亦能够以第二表面7112或7212作为安装表面,此时第二引脚端334a或334b和第三引脚端513a或513b作为外接引脚,第一表面与第二表面互相垂直。
在一个实施例中,可以采用半切电镀的方式在第一引脚、第二引脚和第三引脚的外露部分上形成金属镀层,以实现引脚的可焊性和焊接的长期稳定性。具体的,先仅将封装体组件610有引脚的侧壁切出,整条框架仍然连接在一起,电镀后再将其与部分切断。在另一个可选择的实施例中,也可以采用全切化镀置换的方式在第一引脚、第二引脚和第三引脚的外露部分上形成金属镀层。具体的,塑封后切割前整条框架电镀,完全切割后引线框架和桥接夹的断面再经过一次化镀。
本实用新型中的半导体封装方法具有如下优点:采用了普通的引线框架,无需弯折成型,成熟的copper clip(铜夹)工艺,制造成本低;焊端面切割而成,共面度高,降低板级焊接难度、提升板级焊接可靠性;封装无空腔结构、无封盖工艺,封装工艺大大简化,可制造性好。
请继续参看图3a、3b、3c、图4至图6、图7a、7b、7c所示,根据本实用新型的另一个方面,本实用新型还提供一种半导体封装器件,下面以图7a中的半导体封装器件710为例进行介绍。
所述半导体封装器件包括引线框架310、具有多个压焊区的芯片400a、多个桥接部件(由图5中的桥接夹510切割分离而成)、包覆所述引线框架310、芯片400a以及桥接部件的封装体711。
如上文所述,所述引线框架310包括多个芯片连接端332a、多个第一引脚端333a、多个第二引脚端334a、多个桥接端335a,其中有一些芯片连接端332a分别与相应的第一引脚端333a相连,其余的芯片连接端332a分别与相应的第二引脚端334a相连,与第一引脚端333a相连的那些芯片连接端332a还分别与相应的桥接端335a相连。所述芯片400a具有多个压焊区,其中各个压焊区分别与各个芯片连接端332a相连。每个桥接部件的一端分别与相应的桥接端335a相连,另一端作为第三引脚端513a。
其中第一引脚端333a外露于所述封装体711的第一表面7111(也可以被称为底面),第二引脚端334a的一个表面外露于所述封装体721的第一表面7111,第二引脚端334a的另一个表面外露于所述封装体711的与第一表面相邻接的第二表面7112,第三引脚端513a外露于所述封装体的第二表面7112(也可以被称为切割面)。由于该第二表面是切割而成,共面度高,因此在以第二表面为安装面时,可以降低板级焊接难度、提升板级焊接可靠性。
所述半导体封装器件710能够以第一表面作为安装表面,此时第一引脚端和第二引脚端作为外接引脚,所述半导体封装器件亦能够以第二表面作为安装表面,此时第二引脚端和第三引脚端作为外接引脚,第一表面与第二表面相垂直,所述引线框整体为平面板状。
所述封装体710包括封装所述引线框架的引线框架封装,所述引线框架封装为平面板状结构,其具有下表面和上表面,所述引线框架封装的下表面就是所述封装体的第一表面,所述芯片连接端和所述桥接端外露于所述引线框架封装的上表面,第一引脚端和第二引脚端外露于所述引线框架封装的下表面。
所述桥接部件为弯折金属条,所述桥接部件包括自所述桥接端335a垂直于所述引线框架310延伸的连接部511以及平行于所述引线框架310延伸的水平部(即跨接部的部分),所述水平部作为第三引脚端513a。
所述半导体封装器件710既可在PCB板上垂直贴装,也可在PCB板上水平贴装,同时所述半导体封装器件的封装方法也较为简单、易行。
根据本实用新型的另一个方面,本实用新型提供一种MEMS传感器,所述MEMS传感器包括:PCB板以及两个上文所述的半导体封装器件710和720。所述半导体封装器件中的芯片400a和400b为两轴MEMS传感器,其能够感知两个轴方向的移动。其中一个半导体封装器件710以第一表面作为安装表面安装于所述PCB板上,此时第一引脚端和第二引脚端作为外接引脚与所述PCB板相连,其中另一个半导体封装器件720以第二表面作为安装表面安装于所述PCB板上,此时第二引脚端和第三引脚端作为外接引脚与所述PCB板相连,其中第二表面垂直于第一表面,这样两个半导体封装器件710和720能够共同来感知三个轴方向的移动。
综上所述,本实用新型中的半导体封装方法采用普通的引线框架制造和成熟的copper clip工艺,从而降低制造成本低;该半导体封装方法形成的半导体封装中无空腔结构、无封盖工艺,从而使封装工艺大大简化,可制造性好;该半导体封装方法形成的半导体封装部分外接端子切割而成,共面度高,降低板级焊接难度、提升板级焊接可靠性;该半导体封装方法形成的半导体封装的反面形成有水平贴装端子,侧壁形成有垂直贴装端子,从而使半导体封装可与PCB板多角度贴装。此外,由于本实用新型中的半导体封装器件即可实现水平贴装,同时也可实现垂直贴装,因此,仅需要2轴的传感器芯片通过不同的贴装方式就可实现3轴的方向感知,大幅降低晶圆设计和晶圆工艺要求。
在本实用新型中的“相连”、“相接”、“连接”大部分都指的是电性的连接,可以是直接电性连接,也可以是间接电性连接。
需要指出的是,熟悉该领域的技术人员对本实用新型的具体实施方式所做的任何改动均不脱离本实用新型的权利要求书的范围。相应地,本实用新型的权利要求的范围也并不仅仅局限于前述具体实施方式。
Claims (6)
1.一种半导体封装器件,其特征在于,其包括:引线框架,其包括多个芯片连接端、多个第一引脚端、多个第二引脚端、多个桥接端,其中一些芯片连接端分别与相应的第一引脚端相连,其余的芯片连接端分别与相应的第二引脚端相连,与第一引脚端相连的那些芯片连接端还分别与相应的桥接端相连;具有多个压焊区的芯片,其中各个压焊区分别与各个芯片连接端相连;多个桥接部件,它们的一端分别与相应的桥接端相连,它们的另一端作为第三引脚端;包覆所述引线框架、芯片以及桥接部件的封装体,其中第一引脚端外露于所述封装体的第一表面,第二引脚端的一个表面外露于所述封装体的第一表面,第二引脚端的另一个表面外露于所述封装体的与第一表面相邻接的第二表面,第三引脚端外露于所述封装体的第二表面。
2.根据权利要求1所述的半导体封装器件,其特征在于,所述半导体封装器件能够以第一表面作为安装表面,此时第一引脚端和第二引脚端作为外接引脚,所述半导体封装器件亦能够以第二表面作为安装表面,此时第二引脚端和第三引脚端作为外接引脚,第一表面与第二表面相垂直,所述引线框整体为平面板状。
3.根据权利要求2所述的半导体封装器件,其特征在于,所述封装体包括封装所述引线框架的引线框架封装,所述引线框架封装为平面板状结构,其具有下表面和上表面,所述引线框架封装的下表面就是所述封装体的第一表面,所述芯片连接端和所述桥接端外露于所述引线框架封装的上表面,第一引脚端和第二引脚端外露于所述引线框架封装的下表面。
4.根据权利要求1-3任一所述的半导体封装器件,其特征在于,第一引脚端排成一排并位于所述引线框架的一侧,第二引脚端排成另一排并位于所述引线框架的另一侧,其中这两排引脚端相互平行,所述芯片设置于这两排引脚端之间,所述桥接端亦排成一排并与前述两排引脚端相互平行,所述桥接端位于所述引线框架的靠近所述第二引脚端的一侧。
5.根据权利要求4所述的半导体封装器件,其特征在于,所述桥接部件为弯折金属条,所述桥接部件包括自所述桥接端垂直于所述引线框架延伸的连接 部以及平行于所述引线框架延伸的水平部,所述水平部作为第三引脚端。
6.一种MEMS传感器,其特征在于,其包括:PCB板以及两个如权利要求1-5任一所述的半导体封装器件,所述半导体封装器件中的芯片为两轴MEMS传感器,其能够感知两个轴方向的移动;其中一个半导体封装器件以第一表面作为安装表面安装于所述PCB板上,此时第一引脚端和第二引脚端作为外接引脚与所述PCB板相连,其中另一个半导体封装器件以第二表面作为安装表面安装于所述PCB板上,此时第二引脚端和第三引脚端作为外接引脚与所述PCB板相连,其中第二表面垂直于第一表面,两个半导体封装器件能够共同来感知三个轴方向的移动。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420050748.8U CN203768003U (zh) | 2014-01-26 | 2014-01-26 | Mems传感器及半导体封装器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420050748.8U CN203768003U (zh) | 2014-01-26 | 2014-01-26 | Mems传感器及半导体封装器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203768003U true CN203768003U (zh) | 2014-08-13 |
Family
ID=51285217
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420050748.8U Expired - Lifetime CN203768003U (zh) | 2014-01-26 | 2014-01-26 | Mems传感器及半导体封装器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203768003U (zh) |
-
2014
- 2014-01-26 CN CN201420050748.8U patent/CN203768003U/zh not_active Expired - Lifetime
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100470897B1 (ko) | 듀얼 다이 패키지 제조 방법 | |
KR100445073B1 (ko) | 듀얼 다이 패키지 | |
US9087794B2 (en) | Manufacturing method of molded package | |
US9018741B2 (en) | Semiconductor package and manufacturing method thereof | |
CN103887292B (zh) | 堆叠式双芯片封装结构及其制备方法 | |
EP2980845A1 (en) | A leadless semiconductor package and method | |
US9474180B2 (en) | Method of manufacturing electronic device and electronic device | |
JP2015176907A (ja) | 半導体装置 | |
EP2922091A2 (en) | Leadless chip carrier | |
WO2015080000A1 (ja) | 半導体装置および半導体装置の製造方法 | |
US20150279770A1 (en) | Package, semiconductor device, and semiconductor module | |
CN103762201A (zh) | Mems传感器、半导体封装器件及方法 | |
CN105374788A (zh) | 堆叠式倒装芯片封装结构及其制造方法 | |
KR20180045842A (ko) | 칩 패키징 구조 및 관련된 인너 리드 본딩 방법 | |
CN107534036B (zh) | 用于具有垂直堆叠的芯片和组件的电子系统的引线框架 | |
CN203768003U (zh) | Mems传感器及半导体封装器件 | |
CN114373740B (zh) | 电磁屏蔽封装结构、电子器件模组及其制作方法 | |
CN102832190B (zh) | 一种倒装芯片的半导体器件及制造方法 | |
CN104299955B (zh) | 一种方形扁平无引脚封装 | |
CN218231870U (zh) | 一种高度集成的mems传感器封装结构 | |
JP2018152390A (ja) | 電子部品および電子部品の製造方法 | |
CN109659241B (zh) | 一种在引线框架上连接两种类型芯片的方法 | |
CN115249619A (zh) | 半导体封装件的制备方法、半导体封装件及其安装方法 | |
CN205789949U (zh) | 一种适用于倒装键合芯片的引线框架 | |
KR101491258B1 (ko) | 리드 프레임의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20140813 |
|
CX01 | Expiry of patent term |