CN201928259U - 一种亚阈值锁存器 - Google Patents

一种亚阈值锁存器 Download PDF

Info

Publication number
CN201928259U
CN201928259U CN2010206990977U CN201020699097U CN201928259U CN 201928259 U CN201928259 U CN 201928259U CN 2010206990977 U CN2010206990977 U CN 2010206990977U CN 201020699097 U CN201020699097 U CN 201020699097U CN 201928259 U CN201928259 U CN 201928259U
Authority
CN
China
Prior art keywords
latch
inverter
transmission gate
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2010206990977U
Other languages
English (en)
Inventor
杨军
柏娜
吉新村
朱贾峰
黄凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN2010206990977U priority Critical patent/CN201928259U/zh
Application granted granted Critical
Publication of CN201928259U publication Critical patent/CN201928259U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Abstract

一种亚阈值锁存器,采用主、从锁存器结构,设有两个输入端,分别为数据输入端D和时钟输入端clk,还设有一个输出端Q,主锁存器由反相器I1、I2、I3和CMOS传输门T1、T2组成,从锁存器由反相器I4、I5、I6和CMOS传输门T3、T4组成,时钟输入端clk一路连接反相器I7后分别输入主、从锁存器,一路直接输入主、从锁存器;主、从锁存器中的反馈回路中设有传输门,从而使得本实用新型可以有效工作在亚阈值条件下。本实用新型具有较好的抗干扰能力,亚阈值锁存器功耗更低。

Description

一种亚阈值锁存器
技术领域
本实用新型涉及亚阈值电路设计,为一种亚阈值工作区域下的锁存器,它可以在200mV的电源电压下,在亚阈值条件下应对由于工艺偏差,阈值电压波动等不利因素而正常工作。
背景技术
锁存器、寄存器是时序逻辑电路中必不可少的功能模块,其能否正常工作直接决定着整个系统的稳定性,而随着系统低功耗的需求越来越显著,设计具有低功耗,高稳定性的锁存器成为设计的一个关键所在,而这也往往是系统设计的一个技术瓶颈。其中,亚阈值设计是当前超低功耗设计的热门。通过降低电源电压(Vdd)进入电路的亚阈值区域——Vdd小于阈值电压(Vth),使得系统工作在电路的亚阈值区,进而可以显著降低系统的动态、静态功耗。但是,亚阈值电路在带来低功耗便利的同时,却也引入了许多附加问题。其中一个最重要的问题是亚阈值条件下逻辑电路的工作稳定性问题。由于工艺偏差,阈值电压波动等的影响,使得工作在亚阈值区的锁存器呈现以下一些问题:1)主、从锁存器不能正常保存数据;2)主、从锁存器不能输出足够的数据信号摆幅,以致后续逻辑无法识别;3)本地时钟不能产生足够的时钟信号摆幅等。
对于普通的D锁存器来说,其最主要的失效是由于主、从锁存器不能正常保存数据而导致的问题,这主要是由于阈值电压Vth的偏差引起的。
发明内容
本实用新型要解决的问题是:亚阈值电路设计中,逻辑电路存在工作稳定性问题,需要一种新的电路设计,实现锁存器在亚阈值状态下的稳定工作。
本实用新型的技术方案为:一种亚阈值锁存器,由七个反相器I1~I7和四个CMOS传输门T1~T4组成,所述CMOS传输门均由一个NMOS管和一个PMOS管组成,两个晶体管的源极相连并作为传输门的输入端,漏极相连并作为传输门的输出端,所述输入端和输出端可以对调,两个晶体管的栅极分别作为传输门的控制极;
所述亚阈值锁存器采用主、从锁存器结构,设有两个输入端,分别为数据输入端D和时钟输入端clk,还设有一个输出端Q,主锁存器由反相器I1、I2、I3和CMOS传输门T1、T2组成,从锁存器由反相器I4、I5、I6和CMOS传输门T3、T4组成,时钟输入端clk一路连接反相器I7后分别输入主、从锁存器,一路直接输入主、从锁存器,
主锁存器中,传输门T1的NMOS管栅极与传输门T2的PMOS管栅极相连,并且与反相器I7的输出端相连,传输门T1的PMOS管栅极与传输门T2的NMOS管栅极 相连并且与时钟输入端clk相连;数据输入端D作为主锁存器的输入端,连至反相器I1的输入端,反相器I1的输出端连至传输门T1输入端,传输门T1的输出端连至反相器I3的输入端,反相器I3的输出端一路连接到反相器I2的输入端,另一路作为主锁存器的输出端,同时反相器I2的输出端连至传输门T2的输入端,然后传输门T2的输出端连至反相器I3的输入端,构成由时钟输入端clk控制的主锁存器;
从锁存器中,传输门T3的NMOS管栅极与传输门T4的PMOS管栅极相连,并且与时钟输入端clk相连,传输门T3的PMOS管栅极与传输门T4的NMOS管栅极相连,并且与反相器I7的输出端相连,反相器I4的输入端作为从锁存器的输入端,主锁存器的反相器I3的输出端连接,反相器I4的输入端,反相器I4输出至传输门T3的输入端,然传输门T3的输出端连至反相器I6的输入端,反相器I6的输出端一路连接反相器I5的输入端,另一路作为从锁存器的输出,所述从锁存器的输出也就是整个亚阈值锁存器的输出端Q,同时反相器I5的输出端连接传输门T4的输入端,传输门T4输出端连接反相器I6的输入端,构成由时钟输入端clk控制的从锁存器。
为了在亚阈值条件下可以正常工作,避免由于工艺偏差,阈值电压波动等引入的主、从锁存器不能正常保存数据的问题,本实用新型的亚阈值锁存器电路采用了传输门切断主锁存器或从锁存器的反馈环路的电路结构,从而使得本实用新型可以有效工作在亚阈值条件下。
与现有技术相比,本实用新型具有以下优点及显著效果:
(1)与传统的锁存器相比,本实用新型的亚阈值锁存器功耗更低。由于其可以正常工作在亚阈值条件下,故其所消耗的功耗很低;
(2)本实用新型具有较好的抗干扰能力,工作稳定性好,特别是在亚阈值条件下,传统的锁存器受工艺波动以及阈值电压波动等的影响显著,极易导致锁存器失效而无法正常保持数据,而本实用新型由于采用了新的电路结构,用受时钟控制的传输门来切断主锁存器或从锁存器的反馈环路,从而可以在亚阈值条件下有效应对各种工艺波动,阈值电压波动的影响,大大提高电路抗干扰的能力。
附图说明
图1是本实用新型亚阈值锁存器的电路结构图。
图2是传统的D锁存器电路结构图。
图3是传统锁存器和本实用新型的蒙特卡洛分析仿真结果,其中(a)图对应传统的锁存器,(b)图对应本实用新型的电路。
具体实施方式
参看图1,本实用新型的亚阈值锁存器的电路结构由七个反相器I1~I7和四个CMOS 传输门T1~T4组成,所述CMOS传输门均由一个NMOS管和一个PMOS管组成,两个晶体管的源极相连并作为传输门的输入端,漏极相连并作为传输门的输出端,所述输入端和输出端可以对调,两个晶体管的栅极分别作为传输门的控制极;
所述亚阈值锁存器采用主、从锁存器结构,设有两个输入端,分别为数据输入端D和时钟输入端clk,还设有一个输出端Q,主锁存器由反相器I1、I2、I3和CMOS传输门T1、T2组成,从锁存器由反相器I4、I5、I6和CMOS传输门T3、T4组成,时钟输入端clk一路连接反相器I7后分别输入主、从锁存器,一路直接输入主、从锁存器,
主锁存器中,传输门T1的NMOS管栅极与传输门T2的PMOS管栅极相连,并且与反相器I7的输出端相连,传输门T1的PMOS管栅极与传输门T2的NMOS管栅极相连并且与时钟输入端clk相连;数据输入端D作为主锁存器的输入端,连至反相器I1的输入端,反相器I1的输出端连至传输门T1输入端,传输门T1的输出端连至反相器I3的输入端,反相器I3的输出端一路连接到反相器I2的输入端,另一路作为主锁存器的输出端,同时反相器I2的输出端连至传输门T2的输入端,然后传输门T2的输出端连至反相器I3的输入端,构成由时钟输入端clk控制的主锁存器;
从锁存器中,传输门T3的NMOS管栅极与传输门T4的PMOS管栅极相连,并且与时钟输入端clk相连,传输门T3的PMOS管栅极与传输门T4的NMOS管栅极相连,并且与反相器I7的输出端相连,反相器I4的输入端作为从锁存器的输入端,主锁存器的反相器I3的输出端连接,反相器I4的输入端,反相器I4输出至传输门T3的输入端,然传输门T3的输出端连至反相器I6的输入端,反相器I6的输出端一路连接反相器I5的输入端,另一路作为从锁存器的输出,所述从锁存器的输出也就是整个亚阈值锁存器的输出端Q,同时反相器I5的输出端连接传输门T4的输入端,传输门T4输出端连接反相器I6的输入端,构成由时钟输入端clk控制的从锁存器。
本实用新型的亚阈值锁存器电路的工作原理如下:
A,时钟输入端clk的时钟信号为低电平期间,主锁存器接受数据,从锁存器保持上一周期的输出数据。
当时钟信号为低电平时,传输门T1和T4开启,传输门T2和T3关断,这时,主锁存器接受从数据输入端D传来的信号,且主锁存器的输出在时钟为低电平期间与数据输入端D的数据保持一致。而此时从锁存器由于传输门T3是关断的,故而主锁存器的输出不能送入从锁存器中,这样,由于传输门T4的开启,使得从锁存器在时钟信号为低电平期间一直保持着上一周期所输出的数据。
B,时钟信号从低电平跳变至高电平并保持高电平期间,主锁存器保持时钟跳变前数据输入端D的数据,从锁存器输出时钟跳变前数据输入端D的数据。
当时钟信号从低电平跳变至高电平时,传输门T2和T3开启,传输门T1和T4关断。此时主锁存器由于传输门T2的开启使得反相器I2和I3构成环路从而可以保持时 钟跳变前数据输入端D的数据。而对于从锁存器来说,由于传输门T3的开启,使得主锁存器的输出可以经过从锁存器将保持的数据输出到Q,这样在时钟信号从低电平跳变至高电平并保持高电平期间,电路的数据输出端Q就是时钟信号发生从低电平跳变至高电平前的数据输入端D的数值。
如图2所示,传统的D锁存器电路由反相器I1’~I7’,以及传输门T1’、T3’组成,在亚阈值条件下,本实用新型相比传统电路,在主从锁存器的反馈回路中分别增加了一个传输门。本实用新型比传统的锁存器在保持数据方面更加有效,这是因为本实用新型的电路结构通过切断主锁存器或从锁存器的反馈环路的结构,有效地避免了工艺波动、阈值电压波动等对锁存器保持数据的不利影响。这也可以从图3和表1中看出。从表1中可以看出传统的锁存器受工艺偏差,阈值电压波动等的影响很大,而在亚阈值条件下,这一影响会更加显著。而图3所示则是传统的锁存器与本实用新型电路在电源电压为200mV下的蒙特卡洛分析仿真,可以看出,本实用新型的亚阈值锁存器可以正常工作在200mV的电源电压下而不会导致功能失效。而传统的锁存器由于工艺波动影响其稳定性较差。
表1
D锁存器组成单元 I1’ T1’ I2’ T2’ I7’
导致错误的最大Vth偏差 2.5σ 4.7σ 1.2σ 5.5σ 1.4σ
本实用新型与传统的锁存器电路相比,可以工作在亚阈值条件下,且具有较好的稳定性。

Claims (1)

1.一种亚阈值锁存器,其特征是由七个反相器I1~I7和四个CMOS传输门T1~T4组成,所述CMOS传输门均由一个NMOS管和一个PMOS管组成,两个晶体管的源极相连并作为传输门的输入端,漏极相连并作为传输门的输出端,所述输入端和输出端可以对调,两个晶体管的栅极分别作为传输门的控制极;
所述亚阈值锁存器采用主、从锁存器结构,设有两个输入端,分别为数据输入端D和时钟输入端clk,还设有一个输出端Q,主锁存器由反相器I1、I2、I3和CMOS传输门T1、T2组成,从锁存器由反相器I4、I5、I6和CMOS传输门T3、T4组成,时钟输入端clk一路连接反相器I7后分别输入主、从锁存器,一路直接输入主、从锁存器,
主锁存器中,传输门T1的NMOS管栅极与传输门T2的PMOS管栅极相连,并且与反相器I7的输出端相连,传输门T1的PMOS管栅极与传输门T2的NMOS管栅极相连并且与时钟输入端clk相连;数据输入端D作为主锁存器的输入端,连至反相器I1的输入端,反相器I1的输出端连至传输门T1输入端,传输门T1的输出端连至反相器I3的输入端,反相器I3的输出端一路连接到反相器I2的输入端,另一路作为主锁存器的输出端,同时反相器I2的输出端连至传输门T2的输入端,然后传输门T2的输出端连至反相器I3的输入端,构成由时钟输入端clk控制的主锁存器;
从锁存器中,传输门T3的NMOS管栅极与传输门T4的PMOS管栅极相连,并且与时钟输入端clk相连,传输门T3的PMOS管栅极与传输门T4的NMOS管栅极相连,并且与反相器I7的输出端相连,反相器I4的输入端作为从锁存器的输入端,主锁存器的反相器I3的输出端连接,反相器I4的输入端,反相器I4输出至传输门T3的输入端,然传输门T3的输出端连至反相器I6的输入端,反相器I6的输出端一路连接反相器I5的输入端,另一路作为从锁存器的输出,所述从锁存器的输出也就是整个亚阈值锁存器的输出端Q,同时反相器I5的输出端连接传输门T4的输入端,传输门T4输出端连接反相器I6的输入端,构成由时钟输入端clk控制的从锁存器。
CN2010206990977U 2010-12-31 2010-12-31 一种亚阈值锁存器 Expired - Lifetime CN201928259U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010206990977U CN201928259U (zh) 2010-12-31 2010-12-31 一种亚阈值锁存器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010206990977U CN201928259U (zh) 2010-12-31 2010-12-31 一种亚阈值锁存器

Publications (1)

Publication Number Publication Date
CN201928259U true CN201928259U (zh) 2011-08-10

Family

ID=44432093

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010206990977U Expired - Lifetime CN201928259U (zh) 2010-12-31 2010-12-31 一种亚阈值锁存器

Country Status (1)

Country Link
CN (1) CN201928259U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102075179A (zh) * 2010-12-31 2011-05-25 东南大学 一种亚阈值锁存器
CN106664078A (zh) * 2014-09-03 2017-05-10 德州仪器公司 基于低泄漏阴影锁存器的多阈值cmos时序电路
CN107180619A (zh) * 2017-07-26 2017-09-19 京东方科技集团股份有限公司 锁存器及其驱动方法、源极驱动电路及显示装置
CN108055034A (zh) * 2018-01-08 2018-05-18 北京大学(天津滨海)新代信息技术研究院 一种异步格雷码计数器

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102075179A (zh) * 2010-12-31 2011-05-25 东南大学 一种亚阈值锁存器
CN106664078A (zh) * 2014-09-03 2017-05-10 德州仪器公司 基于低泄漏阴影锁存器的多阈值cmos时序电路
CN106664078B (zh) * 2014-09-03 2020-12-08 德州仪器公司 基于低泄漏阴影锁存器的多阈值cmos时序电路
CN107180619A (zh) * 2017-07-26 2017-09-19 京东方科技集团股份有限公司 锁存器及其驱动方法、源极驱动电路及显示装置
WO2019019612A1 (zh) * 2017-07-26 2019-01-31 京东方科技集团股份有限公司 锁存器及其驱动方法、源极驱动电路及显示装置
KR20200004429A (ko) * 2017-07-26 2020-01-13 보에 테크놀로지 그룹 컴퍼니 리미티드 래치 및 그 구동 방법, 소스 구동 회로 및 디스플레이 장치
JP2020528568A (ja) * 2017-07-26 2020-09-24 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. ラッチおよびその駆動方法、ソース駆動回路及び表示装置
US11195443B2 (en) 2017-07-26 2021-12-07 Ordos Yuansheng Optoelectronics Co., Ltd. Latch and drive method thereof, source drive circuit and display device
KR102345861B1 (ko) * 2017-07-26 2022-01-03 보에 테크놀로지 그룹 컴퍼니 리미티드 래치 및 그 구동 방법, 소스 구동 회로 및 디스플레이 장치
JP7080907B2 (ja) 2017-07-26 2022-06-06 京東方科技集團股▲ふん▼有限公司 ラッチおよびその駆動方法、ソース駆動回路及び表示装置
CN108055034A (zh) * 2018-01-08 2018-05-18 北京大学(天津滨海)新代信息技术研究院 一种异步格雷码计数器
CN108055034B (zh) * 2018-01-08 2021-05-25 北京大学(天津滨海)新一代信息技术研究院 一种异步格雷码计数器

Similar Documents

Publication Publication Date Title
Kim et al. A low-swing clock double-edge triggered flip-flop
CN104796132B (zh) 一种触发器电路
Wen et al. Subthreshold level shifter with self-controlled current limiter by detecting output error
CN104769841A (zh) 用于降低动态功率的时钟门控电路
CN102075179B (zh) 一种亚阈值锁存器
CN201928259U (zh) 一种亚阈值锁存器
CN104852712A (zh) 一种基于数据变化的低功耗门控时钟电路结构
CN102857198B (zh) 用于双边沿触发器的时钟门控电路
CN108233894B (zh) 一种基于双模冗余的低功耗双边沿触发器
CN102064814B (zh) 一种基于状态保存机制的抗单粒子锁存结构
Mishra et al. A partially static high frequency 18t hybrid topological flip-flop design for low power application
CN104796113A (zh) 降低亚稳态发生式d触发器设备
Zhao et al. Power optimization for VLSI circuits and systems
CN103077746A (zh) 一种辐射加固设计的寄存器电路
CN102545837A (zh) 用于亚阈值电路的d触发器电路结构
Katreepalli et al. Energy-efficient synchronous counter design with minimum hardware overhead
CN104639104B (zh) 功能模块级多阈值低功耗控制装置及方法
Shizuku et al. A 24-transistor static flip-flop consisting of nors and inverters for low-power digital vlsis
Sarkar Design and analysis of Low Power High Speed Pulse Triggered Flip Flop
CN207321227U (zh) 一种跳变检测器及时钟频率调节系统的控制电路
US20160191028A1 (en) Low area enable flip-flop
Kiran et al. A Quick and Power Efficient Controlled Voltage Level-Shifter using Cross-Coupled Network
CN102324926B (zh) 一种fpga无竞争上电配置与重配置的互联矩阵
CN201918975U (zh) 一种基于状态保存机制的抗单粒子锁存结构
Selvakumar et al. Design of Pulse Triggered Flip Flop using Pulse Enhancement scheme

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20110810

Effective date of abandoning: 20120822