CN201274607Y - 具有导电凸块的基板 - Google Patents

具有导电凸块的基板 Download PDF

Info

Publication number
CN201274607Y
CN201274607Y CNU200820130015XU CN200820130015U CN201274607Y CN 201274607 Y CN201274607 Y CN 201274607Y CN U200820130015X U CNU200820130015X U CN U200820130015XU CN 200820130015 U CN200820130015 U CN 200820130015U CN 201274607 Y CN201274607 Y CN 201274607Y
Authority
CN
China
Prior art keywords
conductive
substrate
weld pad
conductive projection
projection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNU200820130015XU
Other languages
English (en)
Inventor
李少谦
张志敏
林美秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xinxing Electronics Co Ltd
Original Assignee
Xinxing Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xinxing Electronics Co Ltd filed Critical Xinxing Electronics Co Ltd
Priority to CNU200820130015XU priority Critical patent/CN201274607Y/zh
Application granted granted Critical
Publication of CN201274607Y publication Critical patent/CN201274607Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

本实用新型包括了一种具有导电凸块的基板,其包括介电层、至少一焊垫、导电柱以及至少一导电凸块。介电层具有第一表面、第二表面以及贯穿第一表面与第二表面的开孔,焊垫则是配置于第一表面,且开孔的孔径对应焊垫的内径。此外,导电柱配置于开孔中,而导电凸块是配置于第二表面且对应突出于导电柱的一端。其中,导电凸块通过导电柱与焊垫电性连接。因此,焊球能通过与导电凸块有较大的接触面积而有效以及稳固地配设于基板上。

Description

具有导电凸块的基板
技术领域
本实用新型是有关于一种基板,且特别是有关于一种具有导电凸块的基板。
背景技术
在半导体产业中,集成电路(Integrated Circuits,IC)的生产主要分为三个阶段:集成电路的设计、集成电路的制作及集成电路的封装(Package)等。在集成电路的封装中,裸芯片是先经由晶片(Wafer)制作、电路设计、光掩模制作以及切割晶片等步骤而完成,而每一颗由晶片切割所形成的裸芯片,经由裸芯片上的焊垫(Bonding Pad)与IC载板(IC Carrier)电性连接,再以封装胶体(Molding Compound)将裸芯片加以包覆,即可构成一芯片封装(Chip Package)结构。
承上所述,在电子装置轻薄化的趋势中,芯片封装结构也朝向体积微型化的设计发展。图1即绘示习知的一种芯片封装结构的示意图。在习知技术中,芯片封装结构100是通过芯片尺寸封装(Chip Scale Package,CSP)技术来制作,以达到芯片封装结构体积微型化的目的。此外,芯片封装结构100可经由焊球130(solder ball)来与印刷电路板电性连接,其中焊球130是配设于IC载板120的焊垫122上。
值得一提的是,在芯片封装结构微型化的过程中,IC载板120上的焊垫122面积也会随之缩小,导致焊球130不易黏附于接触面积较小的焊垫表面。因此,如何使焊球130能有效及稳固地粘附于微型化芯片封装结构的焊垫表面是一重要课题。
实用新型内容
本实用新型是提供一种具有导电凸块的基板及其工艺,以使焊球能有效以及稳固地粘附于微型化芯片封装结构的焊垫表面。
为达上述或是其他目的,本实用新型提出一种具有导电凸块的基板,其包括介电层、至少一焊垫、导电柱以及至少一导电凸块。介电层具有第一表面、第二表面以及贯穿第一表面与第二表面的开孔,焊垫则是配置于第一表面,且开孔的孔径对应焊垫的内径。此外,导电柱配置于开孔中,而导电凸块是配置于第二表面且对应突出于导电柱的一端。其中,导电凸块通过导电柱与焊垫电性连接。
在本实用新型的一实施例中,具有导电凸块的基板更包括一导电线路,导电线路配设于第一表面。
在本实用新型的一实施例中,介电层为树脂片。
在本实用新型的一实施例中,焊垫为环型焊垫。
在本实用新型的一实施例中,还包括包覆导电凸块的锡球。
本实用新型的基板具有与焊垫电性连接的导电凸块。因此,在微型化芯片封装结构中,焊球能通过与导电凸块有较大的接触面积而有效以及稳固地配设于基板上。
为让本实用新型的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1绘示习知的一种芯片封装结构的示意图。
图2绘示为本实用新型一实施例的具有导电凸块的基板的制作流程图。
图3A至3F绘示为图2的基板的工艺剖面图。
主要元件符号说明
100:芯片封装结构
110:芯片
120:IC载板
122:焊垫
130:焊球
200:具有导电凸块的基板
210:基板
212:第一导电层
212’:焊垫
212”:导电线路
214:第二导电层
214’:导电凸块
216:介电层
216a:介电层的第一表面
216b:介电层的第二表面
220:导电柱
222:开孔
224:导电材料
230:焊球
具体实施方式
图2绘示为本实用新型一实施例的具有导电凸块的基板工艺的流程图。请参考图2,在本实施例中,具有导电凸块的基板工艺包括下列步骤:首先,执行步骤S1,提供一基板,基板设有一第一导电层、一第二导电层以及一介电层,其中介电层具有一第一表面以及一第二表面,而第一导电层配设于第一表面,第二导电层配设于第二表面。然后,执行步骤S2,于基板形成一开孔,并于开孔中形成一导电柱,其中导电柱电性连接第一导电层以及第二导电层。接着,执行步骤S3,图案化第一导电层以于第一表面上形成至少一焊垫。之后,执行步骤S4,图案化第二导电层以于第二表面上形成至少一导电凸块,其中导电凸块突出于导电柱的一端,且导电凸块通过导电柱与焊垫电性连接。下文中,本实施例将以详细的工艺剖面图来说明上述的基板工艺。
图3A至3F绘示为图2的基板的工艺剖面图。具有导电凸块的基板工艺如下所述:首先,如图3A所示,提供一基板210。其中,基板210设有一第一导电层212、一第二导电层214以及一介电层216(例如为树脂片)。在本实施例中,介电层216具有一第一表面216a以及一第二表面216b,而第一导电层212是配设于第一表面216a,第二导电层214是配设于第二表面216b。下文中,本实施例将先针对基板的形成方式做说明。
举例来说,本实施例可以先提供介电层216,接着分别于介电层216的第一表面216a以及第二表面216b上形成第一导电层212以及第二导电层214,以形成基板210,而形成第一导电层212以及第二导电层214的方式例如是电镀工艺或其他适当的工艺。当然,本实施例亦可同时提供介电层216、第一导电层212以及第二导电层214,接着再以迭层法(Laminate)来压合介电层216、第一导电层212以及第二导电层214,以形成基板210。关于基板的制作方式,本实用新型在此并不作任何限制。
接着如图3B至图3C所示,于基板210形成一电性连接第一导电层212以及第二导电层214的导电柱220。其中,形成导电柱220的方式包括下列步骤:首先,如图3B所示,移除部分第一导电层212以及部分介电层216以形成一暴露出部分第二导电层214的开孔222。之后,于开孔222中填充导电材料224以形成导电柱220(如图3C所示)。举例来说,形成开孔222的方式例如是机械钻孔、激光烧孔、等离子体蚀孔或是其他适当的技术,而填充导电材料224的方式例如是电镀工艺或是其他适当的工艺。在本实施例中,可以于开孔222中填满导电材料224以制作导电柱220,亦可先于开孔222内壁形成导电材料224,接着再于开孔222中填满填孔材料以完成导电柱220的制作(图3C所绘示的导电柱220是直接于开孔222中填满导电材料224以制作导电柱220)。其中,于开孔222中填满填孔材料是为了防止外界环境的水气进入开孔222中而造成爆米花效应(Popcorn Effect),而上述的填孔材料亦可以是适当的导电材质。
于基板210形成导电柱220之后,接着如图3D所示,图案化第一导电层212以于第一表面216a上形成至少一焊垫212’(焊垫212’例如是环型焊垫)以及一导电线路212”。之后,如图3E所示,图案化第二导电层214以于第二表面216b上形成至少一导电凸块214’,导电凸块214’与导电柱220的材质可以为铜、银或适当的导电高分子材料(导电凸块214’的材质可以与导电柱220的材质相同或是相异)。如此一来,即完成具有导电凸块214’的基板工艺。其中,导电凸块214’是突出于导电柱220的一端,且导电凸块214’通过导电柱220与焊垫214’电性连接。当然,在图案化第一导电层212以及第二导电层214以形成焊垫212’、导电线路212”以及导电凸块214’之后,本实施例亦可以继续进行后续工艺,直到完成芯片封装作业而形成一芯片封装结构(未绘示)。举例来说,本实施例可以于基板上形成一包覆导电凸块214’的焊球230(如图3F所示),其中焊球230例如是一锡球,其中本实施例可通过导电凸块214’的大小来控制焊球230的大小。此外,形成焊垫212’、导电线路212”以及导电凸块214’之后,本实施例亦可以于介电层216的第一表面216a上形成覆盖焊垫212’以及导电线路212”的另一介电层以及一金属层(未绘示),以利于制作具有多层线路的基板。
值得一提的是,由于本实施例的基板200(请参考图3E)具有接触面积较大的导电凸块214’,因此在微跨距的芯片尺寸封装过程中,焊球230(请参考图3F)与导电凸块214’的间即有较佳的接合性质,而焊球230即可通过与导电凸块214’连接而有效及稳固地配设于基板200上。换言的,本实施例有较佳的植球可靠度。此外,由于本实施例的基板200是同时利用导电凸块214’以及焊球230来与印刷电路板(未绘示)电性连接,因此本实施例可以大幅地降低锡使用量。
此外,虽然本实施例于图3A至3F中所绘示的焊垫212’以及导电凸块214’是位于导电柱220的两端。但是,在其他实施例中,焊垫212’可以形成于第一表面216a的其他区域。另外,导电凸块214’亦可以形成于第二表面216b的其他区域。具体地说,本实用新型在此对焊垫212’配设于第一表面216a的位置或是导电凸块214’配设于第二表面216b的位置并不做任何限制,凡能通过导电柱220来电性连接的焊垫212’以及导电凸块214’均属本实用新型的精神与范畴。
综上所述,本实用新型的基板具有与焊垫电性连接的导电凸块。相较于习知技术,本实用新型的基板适用于微型化芯片封装结构中,且适合作为焊垫的间的跨距小于0.3mm的IC载板,焊球能通过与导电凸块有较大的接触面积而有效以及稳固地配设于基板上,进而增加植球的可靠度。此外,由于本实用新型的基板是同时利用导电凸块以及焊球来与印刷电路板电性连接,因此本实用新型可以大幅地降低锡使用量。
虽然本实用新型已以较佳实施例揭露如上,然其并非用以限定本实用新型,任何熟习此技艺者,在不脱离本实用新型的精神和范围内,当可作些许的更动与润饰,因此本实用新型的保护范围当视所附的权利要求所界定者为准。

Claims (4)

1.一种具有导电凸块的基板,其特征在于包括:
介电层,具有第一表面、第二表面以及开孔,其中该开孔贯穿该第一表面与该第二表面;
至少一焊垫,配置于该第一表面,且该开孔的孔径对应该焊垫的内径;
导电柱,配置于该开孔中;以及
至少一导电凸块,配置于该第二表面且对应突出于该导电柱的一端,其中该导电凸块通过该导电柱与该焊垫电性连接。
2.如权利要求1所述的具有导电凸块的基板,其特征在于还包括导电线路,该导电线路配设于该第一表面。
3.如权利要求1所述的具有导电凸块的基板,其特征在于该焊垫为环型焊垫。
4.如权利要求1所述的具有导电凸块的基板,其特征在于还包括包覆该导电凸块的锡球。
CNU200820130015XU 2008-08-26 2008-08-26 具有导电凸块的基板 Expired - Fee Related CN201274607Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU200820130015XU CN201274607Y (zh) 2008-08-26 2008-08-26 具有导电凸块的基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU200820130015XU CN201274607Y (zh) 2008-08-26 2008-08-26 具有导电凸块的基板

Publications (1)

Publication Number Publication Date
CN201274607Y true CN201274607Y (zh) 2009-07-15

Family

ID=40884945

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU200820130015XU Expired - Fee Related CN201274607Y (zh) 2008-08-26 2008-08-26 具有导电凸块的基板

Country Status (1)

Country Link
CN (1) CN201274607Y (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112040640A (zh) * 2020-09-16 2020-12-04 广州深卓信息科技有限公司 一种多层pcb电路板及其组装装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112040640A (zh) * 2020-09-16 2020-12-04 广州深卓信息科技有限公司 一种多层pcb电路板及其组装装置

Similar Documents

Publication Publication Date Title
TWI508196B (zh) 具有內建加強層之凹穴基板之製造方法
CN101341593B (zh) 多晶片集成电路封装及形成其的方法
CN101355845B (zh) 具有导电凸块的基板及其工艺
CN101789383B (zh) 具有凹穴结构的封装基板的制作方法
TW201108367A (en) Coreless package substrate and method of forming the same
CN103178043A (zh) 布线基板及其制造方法
KR101516072B1 (ko) 반도체 패키지 및 그 제조 방법
CN113643990B (zh) 一种提高器件强度的板级封装方法及结构
US20230326765A1 (en) Package substrate manufacturing method
JP2014123725A (ja) 高密度及び低密度基板領域を備えるハイブリッド基板及びその製造方法
CN108093572A (zh) 一种带有无孔盘盲孔结构的印制电路板的制作方法
US20120176751A1 (en) Electronic component module and manufacturing method therefor
KR20150137829A (ko) 패키지 기판 및 패키지 기판 제조 방법
JP2009528707A (ja) 多層パッケージ構造物及びその製造方法
TWI498056B (zh) 具有內埋元件的電路板、其製作方法及封裝結構
CN103579173A (zh) 半导体封装件及其制法
TWI275332B (en) Method for fabricating interlayer conducting structure of circuit board
CN113496983A (zh) 半导体封装载板及其制法与半导体封装制程
CN201274607Y (zh) 具有导电凸块的基板
CN101894809A (zh) 具有嵌入式连接基板的可堆栈式封装结构及其制造方法
CN101241901A (zh) 内埋式芯片封装结构及其制作方法
KR20150065029A (ko) 인쇄회로기판, 그 제조방법 및 반도체 패키지
CN103915356B (zh) 一种芯片的封装方法
JP2013058775A (ja) 半導体パッケージ基板の製造方法
KR20020096872A (ko) 함침 인쇄회로기판 및 그 제조방법

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090715

Termination date: 20150826

EXPY Termination of patent right or utility model