CN1782834A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN1782834A CN1782834A CNA2005101258929A CN200510125892A CN1782834A CN 1782834 A CN1782834 A CN 1782834A CN A2005101258929 A CNA2005101258929 A CN A2005101258929A CN 200510125892 A CN200510125892 A CN 200510125892A CN 1782834 A CN1782834 A CN 1782834A
- Authority
- CN
- China
- Prior art keywords
- signal
- pixel portions
- supplied
- capacitance line
- auxiliary capacitance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Power Engineering (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明的目的在于提供一种显示装置,可使闪烁难以辨识、降低功耗且简化用于将视频正负反转显示的电路的构成。为达上述目的,该显示装置包含:多条漏极线、多条栅极线、像素部、以及各自连接至像素部的辅助电容的电极的辅助电容线。此外,该显示装置还包含信号供给电路,在显示视频时,将高电平侧信号VSCH及低电平侧信号VSCL的任一方供给于像素部的辅助电容线,并在反转显示视频时,将低电平侧信号及高电平侧信号的任一方供给于像素部的辅助电容线。
Description
发明领域
本发明涉及一种显示装置,特别是涉及具有像素部的显示装置。
背景技术
从以往以来,已知存在具有内含液晶的像素部的液晶显示装置作为显示装置。在此已知的液晶显示装置中,像素部的液晶层具有由像素电极与对向电极(共通电极)所夹持的构成。而且,在传统的液晶显示装置中,通过控制施加在像素部的像素电极的电压(视频信号)而改变液晶分子的排列,从而在显示部显示出与视频信号相对应的图像。
关于上述液晶显示装置,若长时间在像素部的液晶(像素电极)施加直流电压,则会产生所谓焦痕的残影现象。因此,驱动液晶显示装置时,必须采用于固定周期使像素电极的电位(像素电位)相对于对向电极的电位而反转的驱动方法。此种液晶显示装置的驱动方法的例子,具有在对向电极施加直流电压的DC(直流)驱动法。此外,作为此DC驱动法,已知有一种在每一水平扫描周期内,令像素电相位对于施加有直流电压的对向电极的电位而反转的线(line)反转驱动法(例如:请参考非特许文献1)。其中,每一水平扫描周期是指在沿着一条栅极线配置的全部像素部完成写入视频信号的周期。
图13是以传统的线反转驱动法驱动液晶显示装置时的波形图。参照图13,以传统的线反转驱动法驱动液晶显示装置时,在每一水平扫描周期内,使像素电位(视频信号)VIDEO相对于对向电极的电位COM而反转。此外,在每一像素部A至F则对应于所显示的视频而改变像素电位(视频信号)VIDEO。
然而,在使用如图13所示的传统的线反转驱动法驱动液晶显示装置时,若欲以低频率驱动而降低功耗(power consumption),则会产生容易看到闪烁(flicker)的缺点。具体而言,以低频率驱动时,由于保持像素电位的期间变长,导致像素电位的变动变大。于是,由于像素电位的变动变大,通过像素部A至F的光会从所期望的亮度变更成偏离的亮度,因而产生闪烁。而且,在传统的线反转驱动法中,由于上述闪烁呈线状(line),因此闪烁会变成容易辨识。
因此,过去提出了一种液晶显示装置,其采用一种在每一相邻的像素部A至F,使像素电位(视频信号)VIDEO相对于对向电极的电位COM而反转的点(dot)反转驱动法。
图14是以传统的点反转驱动法驱动液晶显示装置时的波形图。参照图14,以传统的点反转驱动法驱动液晶显示装置时,与图13中传统的线反转驱动法不同,是在每一像素部A至F,使对应于所显示的图像的像素电位(视频信号)VIDEO相对于对向电极的电位COM而反转。通过使用此传统的点反转驱动法驱动液晶显示装置,即使发生因低频率驱动而引起的闪烁,由于该闪烁不会以线状(line)呈现,所以可令闪烁变得难以辨识。
然而,已知有一种可将视频正负反转显示的液晶显示装置。其中,正负反转显示是指,例如:将以背景为白色而文字为黑色所显示的视频,反转显示为以背景为黑色而文字为白色所显示的视频。这些可正负反转的传统液晶显示装置,通过在用于驱动控制液晶显示装置的驱动IC(integrated circuit,集成电路)内进行反转视频信号,从而进行正负反转显示。具体而言,当视频信号为六位(bit)时,通过设在驱动IC内、包含六个反相器(inverter)电路的视频信号反转电路,将各位的视频信号反转,从而进行正负反转显示。此外,从以往以来,即使在这些可将视频正负反转显示的液晶显示装置中,仍以上述传统的点反转驱动法进行显示。
[非专利文献1]铃木八十二着“液晶显示器工学入门”,日刊工业新闻社、1998年11月20日、第101至103页。
发明内容
(发明所欲解决的问题)
然而,在图14所示的传统的点反转驱动法中,为使像素电位(视频信号)VIDEO相对于直流电压所施加的对向电极的电位COM而反转,必须使用具有两倍于液晶驱动电压的电压的视频信号。例如:图14中,当液晶驱动电压为V1时,若要在将像素电位(视频信号)VIDEO相对于对向电极的电位COM反转之前、之后,都得到相同的液晶驱动电压V1,则必须使用具有两倍于液晶驱动电压V1的电压V2的视频信号。因此,即使期望以低频率驱动液晶显示装置来降低功耗,仍存在功耗的降低具有极限的问题。
此外,在使用上述传统的点反转驱动法的液晶显示装置中,将视频正负反转显示时,会存在必须将含有与视频信号位数相同数目的反向器的视频反转电路内建于驱动IC的缺点。例如:欲将六位的视频信号正负反转显示时,为反转视频信号,则必须使用内含有具有六个反相器电路(inverter circuit)的视频信号反转电路的驱动IC,因此除了会使视频信号反转电路的构成变复杂之外,还存在驱动IC在视频反转显示时功耗增加的问题。
为解决上述问题提出本发明。本发明的一个目的在于提供一种显示装置,可使闪烁难以辨识,同时能够降低功耗,且可简化用于将视频正负反转显示的电路的构成。
(用于解决问题的手段以及发明效果)
按照本发明一个方面的显示装置,具备:互相交叉配置的多条漏极线(drain lines)及多条栅极线(gate lines);第1像素部及第2像素部,其各自含有辅助电容,该辅助电容具有连接至像素电极的第1电极和第2电极;第1辅助电容线及第2辅助电容线,其各自连接至该第1像素部及该第2像素部的该辅助电容的该第2电极;以及信号供给电路,其含有多个信号供给电路部,这些信号供给电路部用于将具有第1电位的第1信号及具有用于将视频正负反转显示的第2电位的第2信号的任一个供给于第1像素部的第1辅助电容线,并且将具有第3电位的第3信号及具有用于将视频正负反转显示的第4电位的第4信号的任一个供给于第2像素部的第2辅助电容线。其中,本发明的正负反转显示是指,例如将以背景为白色而文字为黑色所显示的视频,反转显示为以背景为黑色而文字为白色所显示的视频。
在按照此方面的显示装置中,如上所述,由于设置各自连接至第1像素部及第2像素部的辅助电容的第2电极的第1辅助电容线及第2辅助电容线,以及设置含有多个用于将具有第1电位的第1信号及具有第3电位的第3信号分别供给于第1像素部的第1辅助电容线及第2像素部的第2辅助电容线的信号供给电路部的信号供给电路,例如令第1电位为高电平(H level)、并且第3电位为低电平(L level),若将第1信号供给于第1像素部的第1辅助电容线、并且将第3信号供给于第2像素部的第2辅助电容线时,由于是将高电平的第1信号通过第1辅助电容而供给于第1像素部的辅助电容的第2电极,因此能够将第1像素部的辅助电容的第2电极的电位予以提升为高电平。而且,因将低电平的第3信号通过第2辅助电容而供给于第2像素部的辅助电容的第2电极,因此可将第2像素部的辅助电容的第2电极的电位予以下降为低电平。由此,当在第1像素部写入完毕高电平的视频信号后,若在第1像素部的辅助电容的第2电极供给高电平的第1信号,则第1像素部的像素电位可高于刚写入完毕视频信号时的状态。此外,当在第2像素部写入完毕低电平的视频信号后,若在第2像素部的辅助电容的第2电极供给低电平的第3信号,则第2像素部的像素电位可低于刚写入完毕视频信号时的状态。由此,由于不需要增加视频信号的电压,所以可轻易地抑制因增加视频信号的电压而引起的功耗增加。因此,可降低功耗。另外,由于设置含有多个用于将具有第2电位的第2信号及具有第4电位的第4信号分别供给于第1像素部的第1辅助电容线及第2像素部的第2辅助电容线的信号供给电路部的信号供给电路,所以当将视频予以正负反转显示时,可分别将第2信号及第4信号供给于第1辅助电容线及第2辅助电容线。由此,当在第1像素部写入完毕高电平的视频信号后,若在第1像素部的辅助电容的第2电极供给低电平的第2信号,则可反转第1像素部的视频信号。而且,当在第2像素部写入完毕低电平的视频信号后,若在第2像素部的辅助电容的第2电极供给高电平的第4信号,则可反转第2像素部的视频信号。由此,由于不必反转视频信号即可使视频正负反转,因此即使如将六位的视频信号予以正负反转显示时,也不用将六位的各视频信号予以反转。由此,相比于分别将六位的各视频信号予以反转的情形,除可简化用于将视频反转显示的电路,还可进一步降低功耗。此外,当在每一相邻的像素部进行使像素电位(视频信号)相对于共通电极的电位而反转的点反转驱动时,通过第1像素部邻接于第2像素部的配置,可轻易地进行点反转驱动。再者,当在各多个像素部进行使像素电位(视频信号)相对于共通电极的电位而反转的区块(block)反转驱动时,通过使其中一方的区块仅由多个第1像素部所构成,另一方的区块仅由多个第2像素部所构成,且以其中一区块邻接于另一区块的方式进行配置,则可轻易地进行区块反转驱动。如此,通过进行点反转驱动或区块反转驱动,与在每一邻接的栅极线进行使像素电位(视频信号)相对于共通电极的电位反转的线反转驱动不同,因不会发生线状的闪烁,所以可轻易地使闪烁难以辨识。
关于上述此方面的显示装置,较佳地还包含相位控制电路,其用于产生使信号供给电路输出用于显示视频的信号的第1控制信号及使信号供给电路输出用于正负反转显示视频的信号的第2控制信号,并将第1控制信号及第2控制信号的任一方供给于信号供给电路。依据此构成,当正负反转显示视频时,通过将相位控制电路所生成的第2控制信号供给于信号供给电路,可轻易地使视频正负反转显示。
在具有上述产生第1控制信号及第2控制信号的相位控制电路的显示装置中,第2控制信号较佳地是通过反转第1控制信号的相位而产生。若以此构成,则第2控制信号可通过相位控制电路而轻易地产生。
在上述经由反转第1控制信号的相位而产生第2控制信号的显示装置中,第1控制信号可为时钟(clock)信号,而第2控制信号可为反转该时钟信号的相位而得的反转时钟信号。
在具有上述产生第1控制信号及第2控制信号的相位控制电路的显示装置中,当由相位控制电路将第1控制信号供给于信号供给电路时,较佳地将第1信号及第3信号分别供给于第1辅助电容线及第2辅助电容线,且当由相位控制电路将第2控制信号供给于信号供给电路时,较佳地将第2信号及第4信号分别供给于第1辅助电容线及第2辅助电容线。依据此构成,则通过将第2控制信号由相位控制电路供给于信号供给电路,可轻易地将视频信号予以正负反转显示。
在具有上述产生第1控制信号及第2控制信号的相位控制电路的显示装置中,相位控制电路较佳地包含:一个用于反转第1控制信号的反相器电路;连接于该反相器电路的输入端、当相位控制信号为第1电平时导通的第1导电型的第1晶体管;连接于该反相器电路的输出端、当相位控制信号为第2电平时导通的第2导电型的第2晶体管。依据此构成,即使在六位的视频信号的情况,因仅有一个反相器内含于用作正负反转视频的电路的相位控制电路,所以相比于传统的用于反转六位各视频信号所用的内含六个反相器的视频信号反转电路,可简化用作正负反转显示视频的电路的相位控制电路的构成。
在具有上述产生第1控制信号及第2控制信号的相位控制电路的显示装置中,较佳地还包含用于驱动显示装置的驱动电路,并且相位控制电路内建于驱动电路。依据此构成,相比于将用于反转六位各视频信号的内含六个反相器的视频信号反转电路内建于驱动电路的传统情形,因可简化内建于驱动电路而用于正负反转显示视频的电路(相位控制电路)的构成,从而可降低驱动电路的功耗。
在具有上述相位控制电路的显示装置中,信号供给电路较佳地对应于各多条栅极线而各自设置,各信号供给电路在显示视频时,根据相位控制电路所供给的第1控制信号,分别依序将第1信号及第3信号供给于各栅极线所对应的第1辅助电容线及第2辅助电容线;同时,在反转显示视频时,根据相位控制电路所供给的第2控制信号,分别依序将第2信号及第4信号供给于各栅极线所对应的第1辅助电容线及第2辅助电容线。依据此构成,当第1像素部及第2像素部沿各栅极线而配置时,为了在各栅极线的第1像素部及第2像素部显示视频而依序写入视频信号之际可轻易地通过各信号供给电路,将第1信号及第3信号的一方及另一方依序地供给于各栅极线所对应的第1辅助电容线及第2辅助电容线。此外,为了在各栅极线的第1像素部及第2像素部正负反转显示视频而依序写入视频信号时,可轻易地通过各信号供给电路,将第2信号及第4信号的一方及另一方依序供给于各栅极线所对应的第1辅助电容线及第2辅助电容线。
在按照上述此方面的显示装置中,较佳地还包含:包含用于依序驱动多条栅极线的第1移位寄存器的栅极线驱动电路、以及与包含第1移位寄存器的栅极线驱动电路分开设置而用于依序驱动多个信号供给电路的第2移位寄存器。依据此构成,则可轻易地通过第2移位寄存器依序驱动对应于由包含第1移位寄存器的栅极线驱动电路所依序驱动的栅极线的信号供给电路部。
在按照上述此方面的显示装置中,第1像素部及第2像素部较佳地以互相邻接的方式配置。依据此构成,则可轻易地在每一邻接的像素部进行使像素电位(视频信号)相对于共通电极的电位而反转的点反转驱动。
在按照上述此方面的显示装置中,信号供给电路部较佳地在完成将视频信号写入至沿着至少一条栅极线而配置的全部像素部后,将第1信号及第2信号的任一方供给于第1辅助电容线,并将第3信号及第4信号的任一方供给于第2辅助电容线。依据此构成,则可轻易地使沿至少一条栅极线而配置的全部像素部的像素电位高于或低于刚完成视频信号写入后的状态。
在按照上述此方面的显示装置中,信号供给电路部较佳地在全部像素部完成视频信号写入期间的每一帧(frame)期间内,交互地切换供给于第1辅助电容线的第1信号及第2信号的任一方与供给于第2辅助电容线的第3信号及第4信号的任一方。依据此构成,因为在每一帧期间内,使写入第1像素部的像素电极及第2像素部的像素电极的视频信号电位,相对于共通电极的电位而反转,因此可轻易地进行点反转驱动或区块反转驱动。在此状况下,可轻易地抑制焦痕(残影现象)。
在按照上述此方面的显示装置中,第1像素部及第2像素部较佳地以互相邻接的方式配置,并且在第1像素部及第2像素部的第1电极所供给的视频信号具有互相反转的波形。依据此构成,则可轻易地进行点反转驱动。
在按照上述此方面的显示装置中,第1信号的第1电位与第4信号的第4电位较佳地具有实质相同的大小,并且第2信号的第2电位与第3信号的第3电位较佳地具有实质相同的大小。依据此构成,因可仅通过切换供给于第1辅助电容线及第2辅助电容线的信号而正负反转显示视频,所以可轻易地将视频正负反转显示。
附图说明
图1是显示本发明的一种实施例的液晶显示装置的平面图;
图2是显示图1所示实施例的液晶显示装置的方块图;
图3是显示图1及图2所示的实施例的液晶显示装置的信号供给电路的电路图;
图4是显示图1所示的实施例的液晶显示装置的驱动IC的相位控制电路的电路图;
图5是用于说明图2所示的实施例的液晶显示装置的视频以通常状态(非反转显示)显示时,垂直驱动器、信号供给电路、以及移位寄存器的动作的时序图;
图6是用于说明图1所示的实施例的液晶显示装置的视频以通常状态(非反转显示)显示时,像素部的动作的波形图;
图7是用于说明图1所示的实施例的液晶显示装置的视频以通常状态(非反转显示)显示时,像素部的动作的波形图;
图8是用于说明图1所示的实施例的液晶显示装置的像素部的动作的附图;
图9是用于说明图1所示的实施例的液晶显示装置的视频以通常状态(非反转显示)显示时,像素部的动作的概略波形图;
图10是用于说明图1所示的实施例的液晶显示装置的视频于反转显示时,像素部的动作的概略波形图;
图11是用于说明图1所示的实施例的液晶显示装置的视频在反转显示时,像素部的动作的概略波形图;
图12是用于说明图1所示的实施例的液晶显示装置的视频在反转显示时,像素部的动作的概略波形图;
图13是以传统的线反转驱动法驱动液晶显示装置时的波形图;
图14是以传统的点反转驱动法驱动液晶显示装置时的波形图。
主要元件符号说明
1基板 2显示部
3a像素部(第1像素部) 3b像素部(第2像素部)
4a、4b N沟道晶体管 5水平驱动器
6垂直驱动器(第1移位寄存器、栅极线驱动电路)
7信号供给电路 7a至7d信号供给电路部
8移位寄存器(第2移位寄存器)
9驱动IC 9a相位控制电路
31液晶层 32N沟道晶体管
33辅助电容 34像素电极
35对向电极(共通电极) 36电极(第1电极)
92N沟道晶体管 93P沟道晶体管
37a、37b电极(第2电极) 61a至61f移位寄存器电路部
62a至62e AND电路部 71a至71c反相器
72a至72b频率反相器 73a至73d开关
81a至81f移位寄存器电路部
82a至82d AND电路部 91a反相器
A至F像素部 A、B、C输入端
CKH、CKV时钟信号 CKV1、CKV2时钟信号
CKVSC时钟信号(第1控制信号)
CL中心电平 COM对向电极的电位
D1至D2漏极线 ENB使能信号
G1至G5栅极线 H高
HVDD高侧电位 HVSS低侧电位
L低 ND1、ND2节点
SC1-1至SC1-4辅助电容线(第1辅助电容线)
SC2-1至SC2-4辅助电容线(第2辅助电容线)
STH、STV起始信号 V1、V2电压
VIDEO1、VIDEO2视频信号线
VIDEO像素电位(视频信号)
Vnp相位控制信号 Vp1、Vp2像素电位
VSCH正侧电位 VSCL负侧电位
VVDD正侧电位 VVSS负侧电位
X输出端
XCKVSC时钟信号(第2控制信号)
ΔV1、ΔV2电位差 ΔVα1、ΔVα2电位差
ΔVβ1、ΔVβ2电位差
具体实施方式
以下,根据图面说明本发明的实施例。
图1是显示本发明一实施例的液晶显示装置的平面图。图2是显示如图1所示的实施例的液晶显示装置的方块图。图3是显示如第1及2图所示的实施例的液晶显示装置的信号供给电路的电路图。图4是显示如图1所示的实施例的液晶显示装置的驱动IC的相位控制电路的内部构成电路图。首先,参照图1至4,说明本发明一实施例的液晶显示装置的构造。此外,本实施例以本发明的显示装置的示例的液晶显示装置进行说明。
首先,参照图1,本实施例在基板1上设置显示部2。像素部3a及3b配置于显示部2上。此外,在图1中,为简化图面,虽仅各显示了一条栅极线G1、与该栅极线G1互相交叉的两条漏极线D1和D2、以及沿栅极线G1而配置的像素部3a及3b,但实际上有多条栅极线与多条漏极线互相交叉配置,并且像素部3a及3b被配置为互相邻接的矩阵状(matrix)。其中,像素部3a及3b分别为本发明的“第1像素部”及“第2像素部”的示例。
像素部3a及3b各自设有液晶层31、N沟道晶体管(n-channeltransistor)32、及辅助电容33。像素部3a及3b的液晶层31各自配置在像素电极34与共通的对向电极(共通电极)35之间。
此外,像素部3a的N沟道晶体管32的漏极连接至供给视频信号的漏极线D1,并且像素部3b的N沟道晶体管32的漏极连接至供给视频信号的漏极线D2。像素部3a及3b的源极各自连接至像素电极34。
此外,像素部3a及3b的辅助电容33的其中一电极36各自连接至像素电极34。像素部3a的辅助电容33的另一电极37a连接至辅助电容线SC1-1,并且像素部3b的辅助电容33的另一电极37b连接至辅助电容线SC2-1。其中,电极36为本发明的“第1电极”的示例、电极37a及37b为本发明的“第2电极”的示例。此外,辅助电容线SC1-1为本发明的“第1辅助电容线”的示例、辅助电容线SC2-1为本发明的“第2辅助电容线”的示例。
此外,在基板1上设有水平驱动器(H driver)5、以及用于驱动(扫描)漏极线D1、D2、和未显示的第3条以后等漏极线的N沟道晶体管(Hswitch)4a及4b。而且,像素部3a所对应的N沟道晶体管4a连接至视频信号线VIDEO1、并且像素部3b所对应的N沟道晶体管4b连接至视频信号线VIDEO2。此外,基板1上设有用于驱动(扫描)第1条栅极线G1、以及未显示的第2条以后等栅极线的垂直驱动器(V driver)6。其中,垂直驱动器6为本发明的“栅极线驱动电路”及“第1移位寄存器(shift register)”的示例。
在此,于本实施例中,基板1上设有信号供给电路7及移位寄存器8。此外,像素部3a所对应的辅助电容线SC1-1及像素部3b所对应的辅助电容线SC2-1共同连接至信号供给电路7(信号供给电路部7a)。信号供给电路7的功能在于:在每一帧(frame)期间,将高电平的信号VSCH及低电平的信号VSCL的一方以及另一方分别交互地供给于辅助电容线SC1-1及辅助电容线SC2-1。其中,一帧期间是指将视频信号完成写入至构成显示部2的全部像素部3a及3b所需的期间。此外,移位寄存器8的功能在于:驱动信号供给电路7,以将由信号供给电路7而来的信号依序供给至沿第1条栅极线G1的一对辅助电容线SC1-1及SC2-1到最后1条栅极线的一对辅助电容线(未图示)。其中,移位寄存器8为本发明的“第2移位寄存器”的示例。
此外,在本实施例中,包含相位控制电路9a的驱动IC 9设置在基板1的外部。其中,驱动IC 9为本发明的“驱动电路”的示例。由此驱动IC 9将高侧(高电压侧)电位HVDD、低侧(低电压侧)电位HVSS、起始信号STH、及时钟信号CKH供给于水平驱动器5。且,由此驱动IC 9将正侧电位VVDD、负侧电位VVSS、起始信号STV、时钟信号CKV、及使能信号ENB供给于垂直驱动器6。此外,由此驱动IC 9将正侧电位VSCH及负侧电位VSCL供给于信号供给电路7。此外,由相位控制电路9a将时钟信号CKVSC及用于正负反转显示视频的时钟信号XCKVSC的任一方供给于信号供给电路7。此时钟信号XCKVSC是通过相位控制电路9a将时钟信号CKVSC的相位予以反转而产生的。此外,与供给于垂直驱动器6的信号相同的信号,也由此驱动IC 9供给于移位寄存器8。其中,时钟信号CKVSC为本发明的“第1控制信号”的示例、并且时钟信号CKVSC为本发明的“第2控制信号”的示例。
其次,参照图2及3,说明垂直驱动器6、信号供给电路7、以及移位寄存器8的内部构成。垂直驱动器6包含移位寄存器电路部61a至61f。且,垂直驱动器6包含具有三个输入端与一个输出端的AND电路部62a至62e。
在AND电路部62a的输入端输入有移位寄存器电路部61a及61b的输出信号、以及使能(enable)信号ENB。在AND电路部62b的输入端输入有移位寄存器电路部61b及61c的输出信号、以及使能信号ENB。AND电路部62c后也同样地输入依序位移一顺位的两组移位寄存器电路部的输出信号及使能信号ENB。此外,在AND电路部62a至62e中,只有当三个输入信号都是高电平时,才能输出高电平信号,当三个输入信号中有任一个为低电平时,则输出低电平信号。此外,AND电路部62a至62e的输出端各自连接至栅极线G1至G5。此外,虽未显示,但AND电路部与栅极线之间,连接有电平移位电路(levelshift circuit)。
此外,信号供给电路7包含信号供给电路部7a至7d。而且,信号供给电路部7a至7d各自对应于栅极线G1至G4而设置。此外,为了简化图面,栅极线G5所对应的信号供给电路部并未被显示。
再者,信号供给电路部7a的详细电路构成如图3所示,由反相器71a至71c、频率反相器(clock inverter)72a及72b、以及开关(switch)73a至73d所构成。此外,开关73a至73d各自由N沟道晶体管及P沟道晶体管所构成。
由移位寄存器8而来的输出信号(参照图2)输入在反相器71a的输入端A。此外,由移位寄存器8而来的输出信号也输入在频率反相器72a的输入端B,并且频率反相器72a的输入端C连接至反相器71a的输出端X。在频率反相器72a的输入端A输入有时钟信号CKVSC及XCKVSC的任一者,并且频率反相器72a的输出端X连接至反相器71b的输入端A。此外,反相器71b的输出端X连接至节点(node)ND1。此外,频率反相器72b的输入端B连接至反相器71a的输出端X,并且由移位寄存器8而来的输出信号输入于频率反相器72b的输入端C。频率反相器72b的输入端A连接至节点ND1,并且频率反相器72b的输出端X连接至反相器71b的输入端A。此外,反相器71c的输入端A连接至节点ND1,并且反相器71c的输出端X连接至节点ND2。
此外,在开关73a及73d的输入端A与开关73b及73c的输入端A,分别输入有正侧电位VSCH及负侧电位VSCL。开关73a及73b的输出端X与开关73c及73d的输出端X各自连接至辅助电容线SC1-1及SC2-1。开关73a及73c的N沟道晶体管的栅极连接至节点ND1,并且开关73a及73c的P沟道晶体管的栅极连接至节点ND2。开关73b及73d的N沟道晶体管的栅极连接至节点ND2,并且开关73b及73d的P沟道晶体管的栅极连接至节点ND1。
此外,如图2所示的信号供给电路部7b至7d,除所连接的辅助电容线和后述所连接的移位寄存器电路部之外,其电路构成都与信号供给电路部7a相同。
此外,如图2所示,移位寄存器8包含移位寄存器电路部81a至81f。此移位寄存器电路部81a至81f的电路构成可各自与垂直驱动器6的移位寄存器电路部61a至61f为相同的构成。此外,移位寄存器8包含具有三个输入端与一个输出端的AND电路部82a至82d。
在AND电路部82a的输入端输入有移位寄存器电路部81b及81c所输出的信号及使能信号ENB。AND电路部82b后的AND电路部也同样地输入有依序位移一顺位的两组移位寄存器电路部所输出的信号及使能信号ENB。此外,AND电路部82a至82d的输出端各自连接至信号供给电路部7a至7d。此外,与垂直驱动器6不同地,移位寄存器8中并未设置用于输入移位寄存器电路部81a及81b所输出信号的AND电路部。其原因说明如下。即,在移位寄存器8输入有与垂直驱动器6相同的起始信号STV、时钟信号CKV、以及使能信号ENB。因此,在第1组的像素部完成写入视频信号后,为使第1组辅助电容的电位改变,则必须对应于第2组AND电路部的高电平信号而改变第1组辅助电容的电位。因此,不用设置用于输入移位寄存器电路部81a及81b所输出的信号的第1组AND电路部。
其次,参照图1及4,说明驱动IC 9(参照图1)的相位控制电路9a的电路构成。如图4所示,相位控制电路9a包含一个用于反转时钟信号CKVSC的反相器91a、N沟道晶体管92、以及P沟道晶体管93。此外,在反相器91a的输入端输入有时钟信号CKVSC,并且反相器91a的输入端连接至P沟道晶体管93的源极/漏极其中之一。此外,反相器91a的输出端连接至N沟道晶体管92的源极/漏极其中之一。另外,在N沟道晶体管92以及P沟道晶体管93的栅极输入有相位控制信号Vnp。此外,N沟道晶体管92以及P沟道晶体管93的源极/漏极的另一方被构成为相互连接,并且连接至信号供给电路7(参照图1)。
图5是用于说明如图2所示实施例的液晶显示装置在通常状态下(非反转显示)显示视频时,垂直驱动器、信号供给电路、以及移位寄存器的动作的时序图。图6至12是用于说明图1所示实施例的液晶显示装置的像素部的动作的附图。接着,参照图1至12,说明本发明的实施例的液晶显示装置的动作。
首先,当视频在通常状态下(非反转显示)显示时,在图2所示的垂直驱动器6和移位寄存器8输入有如图5所示高电平的起始信号STV。其次,在垂直驱动器6(参照图2),通过将时钟信号CKV1变为高电平,而由移位寄存器电路部61a将高电平的信号输入AND电路部62a。之后,通过将时钟信号CKV1变为低电平,并将时钟信号CKV2变为高电平,而由移位寄存器电路部61b将高电平的信号输入AND电路部62a及62b。接着,由于通过将使能信号ENB变为高电平,使输入AND电路部62a的三个信号(移位寄存器电路部61a及61b的信号、以及使能信号ENB)都变为高电平,因此由AND电路部62a将高电平的信号供给于栅极线G1。其次,通过将使能信号ENB变为低电平,而由AND电路部62a将低电平的信号供给于栅极线G1,并使该低电平的信号在一帧期间内维持低电平。之后,将时钟信号CKV2变为低电平。
其次,通过将时钟信号CKV1再次变为高电平,而由移位寄存器电路部61c(参照图2)将高电平的信号输入AND电路部62b及62c。接着,由于通过将使能信号ENB再次变为高电平,使输入AND电路部62b的三个信号(移位寄存器电路部61b及61c的信号、以及使能信号ENB)都变为高电平,因此由AND电路部62b将高电平的信号供给于栅极线G2。其次,通过将使能信号ENB变为低电平,而由AND电路部62b将低电平的信号供给于栅极线G2并使该低电平的信号在一帧周期内维持低电平。之后,将时钟信号CKV1变为低电平。
其次,与上述AND电路部62a及62b相同,在与时钟信号CKV1及CKV2相同的时序,由移位寄存器电路部61d至61f(参照图2)将高电平的信号依序输入AND电路部62c及62e。借此,则与上述栅极线G1及G2相同,在与使能信号ENB相同的时序,由AND电路部62c及62e将高电平的信号依序供给于栅极线G3至G5。之后,在与使能信号ENB相同的时序,由AND电路部62c及62e将低电平的信号依序供给于栅极线G3至G5,并在一帧期间内维持低电平。此外,当使能信号ENB为低电平的期间,因强制栅极线G1至G5变为低电平,因此邻接的栅极线的高电平期间不会发生重叠。
此外,在移位寄存器8(AND电路部82a至82d)(参照图2)中,也与上述AND电路部62a及62e相同,在与时钟信号CKV1及CKV2相同的时序,由移位寄存器电路部81b(81a)至81f将高电平的信号依序输入AND电路部82a至82d。借此,在与使能信号ENB相同的时序,由AND电路部82a至82d将高电平的信号依序输出。如此,由移位寄存器8将高电平的信号依序输出。此外,由移位寄存器8所输出的高电平信号,被按照与在栅极线G2至G5供给高电平信号的时序相同的时序依序输出。
此外,由移位寄存器8依序输出的高电平信号,被依序输入至信号供给电路7的信号供给电路部7a至7b(参照图2)。
此外,如图4所示,在驱动IC的相位控制电路9a中,高电平的时钟信号CKVSC输入至反相器91a的输入端,并且由反相器91a的输出端输出低电平的时钟信号CKVSC。而且,在非反转显示(通常显示)时,低电平的相位控制信号Vnp输入N沟道晶体管92以及P沟道晶体管93的栅极。借此,因N沟道晶体管92为关断(OFF)状态而P沟道晶体管93为导通(ON)状态,因此用于在信号供给电路部7a进行非反转显示(通常显示)的控制信号的高电平时钟信号CKVSC由相位控制电路9a供给于信号供给电路7。
此外,如图3所示,在信号供给电路部7a中,若由移位寄存器8(参照图1)输入高电平的输入信号,则频率反相器72a会变为导通状态。在非反转显示(通常显示)时,因由驱动IC 9的相位控制电路9a将高电平的时钟信号CKVSC输入频率反相器72a的输入端A,因此由频率反相器72a的输出端X输出低电平的信号。此低电平的信号通过反相器71b而反转为高电平。因此,节点ND1变为高电平,并且节点ND2通过反相器71c而反转为低电平。借此,开关73a及73c变为导通状态,并且开关73b及73d变为关断状态。结果,高电平侧的信号VSCH被供给于辅助电容线SC1-1,并且低电平侧的信号VSCL被供给于辅助电容线SC2-1。
此外,当由移位寄存器8而来的输入信号变为低电平时,因频率反相器72a变为关断状态,而频率反相器72b变为导通状态,因此低电平的信号会持续输入频率反相器71b的输入端A。结果,因节点ND1继续保持高电平,并且节点ND2继续保持低电平,因此高电平的信号VSCH会持续供给于辅助电容线SC1-1,并且低电平的信号VSCL会持续供给于辅助电容线SC2-1。此外,如图2所示的信号供给电路部7b至7d,也进行与信号供给电路部7a相同的动作。
如此,由信号供给电路部7a至7d而来的高电平侧信号VSCH及低电平侧信号VSCL,会按照与在栅极线G2至G5供给高电平信号的时序相同的时序,被依序供给于辅助电容线SC1-1至SC1-4及辅助电容线SC2-1至SC2-4。其中,辅助电容线SC1-2、SC1-3、及SC1-4为本发明的“第1辅助电容线”的示例,而辅助电容线SC2-2、SC2-3、及SC2-4为本发明的“第2辅助电容线”的示例。
此外,在如图1所示的显示部2中,例如进行如下的动作。即,首先将高电平侧的视频信号供给于视频信号线VIDEO1,并且将低电平侧的视频信号供给于视频信号线VIDEO2。接着,通过将由水平驱动器5而来的高电平信号依序供给于N沟道晶体管4a及4b的栅极,而依序将N沟道晶体管4a及4b变为导通状态。借此,将由视频信号线VIDEO1而来的高电平侧的视频信号供给于像素部3a的漏极线D1,并且将由视频信号线VIDEO2而来的低电平侧的视频信号供给于像素部3b的漏极线D2。之后,如上所述,将高电平的信号供给于栅极线G1。
此时,在像素部3a中,通过使N沟道晶体管32变为导通状态,而使高电平侧的视频信号写入像素部3a。即,如图6所示,像素电位Vp1会上升至达到视频信号线VIDEO1的电位。接着,通过使供给于栅极线G1的信号变为低电平,而使N沟道晶体管32(参照图1)变为关断状态。借此,终止将高电平侧的视频信号写入至像素部3a。此时,因供给于栅极线G1的信号变为低电平,所以像素电位Vp1会下降ΔV1。此外,考虑像素电位Vp1下降ΔV1,而将对向电极35的电位COM预设为比视频信号线VIDEO1的电位的中心电平(center level)下降ΔV1的电位。
在此,本实施例通过在供给于栅极线G1的信号变为低电平后,将高电平侧信号VSCH供给于辅助电容线SC1-1,从而将高电平侧信号VSCH供给于辅助电容33(参照图1)的另一电极37a,并且使辅助电容33的电位往高电平侧上升。借此,因在液晶层31与辅助电容33之间产生电荷的再分配,所以像素电位Vp1会上升ΔV2。此上升ΔV2的像素电位Vp1在一帧期间内(直到N沟道晶体管32再次变为导通状态的期间)维持固定。此外,像素电位Vp1会因漏电流(leak current)等影响,而随时间的经过产生若干变动。
此外,在像素部3b(参照图1)中,通过N沟道晶体管32变为导通状态,而使低电平侧的视频信号写入像素部3b。即,如图7所示,像素电位Vp2会下降至达到视频信号线VIDEO2的电位。接着,通过使供给于栅极线G1的信号变为低电平,而使N沟道晶体管32变为关断状态。借此,终止将低电平侧的视频信号写入至像素部3b,并且使像素电位Vp2下降ΔV1。此外,通过在供给于栅极线G1的信号变为低电平后,将低电平侧信号VSCL供给于辅助电容线SC2-1,从而将低电平侧信号VSCL供给于辅助电容33的另一电极37b(参照图1),并且使辅助电容33的电位往低电平侧下降。借此,像素电位Vp2会下降ΔV2,并且此下降ΔV2的像素电位Vp2在一帧期间内维持固定。
沿第2行之后的栅极线G2至G5(参照图2)而配置的像素部,也依序进行与沿第1行栅极线G1而配置的像素部3a及3b相同的动作。而且,在结束第一幅帧的动作后,将供给于视频信号线VIDEO1的视频信号相对于对向电极35的电位COM而朝低电平侧反转,并将供给于视频信号线VIDEO2的视频信号相对于对向电极35的电位COM而朝高电平侧反转。
其次,在非反转显示(通常显示)时,将由驱动IC 9的相位控制电路9a供给于信号供给电路7的时钟信号CKVSC切换为低电平。此时,如图3所示,在信号供给电路部7a中,因低电平的时钟信号CKVSC输入至频率反相器72a的输入端A,因此与时钟信号CKVSC为高电平时相反,开关37a及37c会变成关断状态,并且开关37b及37d会变成导通状态。结果导致低电平侧的信号VSCL供给于辅助电容线SC1-1,并且高电平侧的信号VSCH供给于辅助电容线SC2-1。此外,信号供给电路部7b至7d(参照图2)也进行与信号供给电路部7a相同的动作。
借此,在第二帧中,像素部3a进行如图7所示的动作,并且像素部3b进行如图6所示的动作。而且,在第三帧以后的每一帧期间,供给于视频信号线VIDEO1(参照图1)的视频信号被交互切换为高电平侧及低电平侧,并且供给于视频信号线VIDEO2(参照图1)的视频信号被交互切换为低电平侧及高电平侧。此外,供给于信号供给电路7的时钟信号CKVSC被交互切换为高电平及低电平,从而将各自供给于辅助电容线SC1-1至1-4(参照图2)及SC2-1至2-4(参照图2)的高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方交互切换。
如上所述,本实施例被构成为,在通常状态(非反转显示)显示视频时,如图8及9所示,当供给于像素部3a(参照图1)的像素电位Vp1的视频信号线VIDEO1的电位为高电平时,使高电平侧的信号VSCH供给于辅助电容线SC1-1。借此,因像素电位Vp1与对向电极35(参照图1)的电位COM间的电位差ΔVα1变大,在正常显白(normal white)时,像素部3a例如显示为黑色(参照图8)。此外,被构成为,当供给于像素部3a的像素电位Vp1的视频信号线VIDEO1的电位为低电平时,使低电平侧的信号VSCL供给于辅助电容线SC1-1。借此,因像素电位Vp1与对向电极35(参照图1)的电位COM间的电位差ΔVβ1变大,在正常显白(normal white)时,像素部3a例如显示为黑色(参照图8)。此外,被构成为,当供给于像素部3b(参照图1)的像素电位Vp2的视频信号线VIDEO2的电位为低电平时,使低电平侧的信号VSCL供给于辅助电容线SC2-1。借此,因像素电位Vp2与对向电极35(参照图1)的电位COM间的电位差ΔVβ1变大,在正常显白(normal white)时,像素部3b例如显示为黑色(参照图8)。此外,被构成为,当供给于像素部3b的像素电位Vp2的视频信号线VIDEO2的电位为高电平时,使高电平侧的信号VSCH供给于辅助电容线SC2-1。借此,因像素电位Vp2与对向电极35(参照图1)的电位COM间的电位差ΔVα1变大,在正常显白(normal white)时,像素部3b例如显示为黑色(参照图8)。
此外,本实施例被构成为,在正负反转显示视频时,如图8及10所示,当供给于像素部3a(参照图1)的像素电位Vp1的视频信号线VIDEO1的电位为高电平时,使低电平侧的信号VSCL供给于辅助电容线SC1-1。借此,因像素电位Vp1与对向电极35(参照图1)的电位COM间的电位差ΔVβ2变小,在正常显白(normal white)时,像素部3a例如显示为白色(参照图8)。此外,被构成为,当供给于像素部3a的像素电位Vp1的视频信号线VIDEO1的电位为低电平时,使高电平侧的信号VSCH供给于辅助电容线SC1-1。借此,因像素电位Vp1与对向电极35(参照图1)的电位COM间的电位差ΔVα2变小,在正常显白(normal white)时,像素部3a例如显示为白色(参照图8)。此外,被构成为,当供给于像素部3b(参照图1)的像素电位Vp2的视频信号线VIDEO2的电位为低电平时,使高电平侧的信号VSCH供给于辅助电容线SC2-1。借此,因像素电位Vp2与对向电极35(参照图1)的电位COM间的电位差ΔVα2变小,在正常显白(normal white)时,像素部3b例如显示为白色(参照图8)。此外,被构成为,当供给于像素部3b的像素电位Vp2的视频信号线VIDEO2的电位为高电平时,使低电平侧的信号VSCL供给于辅助电容线SC2-1。借此,因像素电位Vp2与对向电极35(参照图1)的电位COM间的电位差ΔVβ2变小,在正常显白(normal white)时,像素部3b例如显示为白色(参照图8)。
接下来,详细说明在正负反转显示视频时液晶显示装置的动作。首先,垂直驱动器6及移位寄存器8的动作与视频在通常状态(非反转显示)下显示时相同。如图1所示,由驱动IC 9的相位控制电路9a将用作进行正负反转显示的控制信号的时钟信号XCKVSC供给于信号供给电路7的信号供给电路部7a。具体而言,如图4所示,在驱动IC 9的相位控制电路9a中,在反相器91a的输入端输入有高电平的时钟信号XCKVSC,并且在反相器91a的输出端输出有低电平的时钟信号CKVSC。而且,正负反转显示时,在N沟道晶体管92及P沟道晶体管93的栅极输入有高电平的相位控制信号Vnp。借此,因N沟道晶体管92变为导通状态,并且P沟道晶体管93变为关断状态,因此由相位控制电路9a将用作使信号供给电路部7a进行正负反转显示的控制信号的低电平时钟信号XCKVSC供给于信号供给电路7。
此外,如图3所示,在信号供给电路部7a中,若由移位寄存器8(参照图1)输入高电平的输入信号,则频率反相器72a会变为导通状态。反转显示(正负反转显示)时,因由驱动IC 9的相位控制电路9a将低电平的时钟信号XCKVSC输入频率反相器72a的输入端A,因此高电平的信号由频率反相器72a的输出端X输出。此高电平的信号通过反相器71b而反转为低电平。因此,节点ND1会变为低电平,并且节点ND2会通过反相器71c而变为高电平。借此,开关73a和73c会变为关断状态,并且开关73b和73d会变为导通状态。结果,将使低电平侧的信号VSCL供给于辅助电容线SC1-1,并且使高电平侧的信号VSCH供给于辅助电容线SC2-1。
此外,由于当由移位寄存器8而来的输入信号变为低电平时,频率反相器72a变为关断状态,而频率反相器72b变为导通状态,因此高电平的信号会持续输入反相器71b的输入端A。结果,因节点ND1继续保持低电平,并且节点ND2继续保持高电平,故低电平侧的信号VSCL会持续供给于辅助电容线SC1-1,并且高电平侧的信号VSCH会持续供给于辅助电容线SC2-1。此外,在图2所示的信号供给电路部7b至7d中,也进行与信号供给电路部7a相同的动作。
如此,由信号供给电路部7a至7d而来的低电平侧信号VSCL及高电平侧信号VSCH,会以与供给于栅极线G2至G5的高电平信号的时序相同的时序,依序供给于辅助电容线SC1-1至SC1-4及辅助电容线SC2-1至SC2-4。
此外,在图1所示的显示部2中,例如进行如下的动作。即,首先将高电平侧的视频信号供给于视频信号线VIDEO1,并且将低电平侧的视频信号供给于视频信号线VIDEO2。接着,通过将由水平驱动器5而来的高电平信号依序供给于N沟道晶体管4a及4b的栅极,而依序将N沟道晶体管4a及4b变为导通状态。借此,将由视频信号线VIDEO1而来的高电平侧的视频信号供给于像素部3a的漏极线D1,并且将由视频信号线VIDEO2而来的低电平侧的视频信号供给于像素部3b的漏极线D2。在此,本实施例即使在进行正负反转显示时,也将未反转的视频信号供给于视频信号线VIDEO1、VIDEO2、漏极线D1以及D2。之后,如上所述,将高电平的信号供给于栅极线G1。
此时,在像素部3a中,通过使N沟道晶体管32变为导通状态,而使高电平侧的视频信号写入像素部3a。即,如图11所示,像素电位Vp1会上升至达到视频信号线VIDEO1的电位。接着,通过使供给于栅极线G1的信号变为低电平,而使N沟道晶体管32(参照图1)变为关断状态。因而,结束将高电平侧的视频信号写入至像素部3a。此时,因供给于栅极线G1的信号变为低电平,像素电位Vp1会下降ΔV1。
此外,本实施例通过在供给于栅极线G1的信号变为低电平后,将低电平侧信号VSCL供给于辅助电容线SC1-1,从而将低电平侧信号VSCL供给于辅助电容33(参照图1)的另一电极37a,并且使辅助电容33的电位往低电平侧下降。借此,因在液晶层31(参照图1)与辅助电容33之间产生电荷的再分配,像素电位Vp1会下降ΔV2。此下降ΔV2的像素电位Vp1在一帧期间内(直到N沟道晶体管32再次变为导通状态的期间)维持固定。
此外,在像素部3b(参照图1)中,通过使N沟道晶体管32变为导通状态,而使低电平侧的视频信号写入像素部3b。即,如图12所示,像素电位Vp2会下降至到达视频信号线VIDEO2的电位。接着,通过使供给于栅极线G1的信号变为低电平,使N沟道晶体管32变为关断状态。借此,结束将低电平侧的视频信号写入至像素部3b,并且使像素电位Vp2下降ΔV1。此外,通过在供给于栅极线G1的信号变为低电平后,将高电平侧信号VSCH供给于辅助电容线SC2-1,从而将高电平侧信号VSCH供给于辅助电容33的另一电极37b(参照图1),并且使辅助电容33的电位往高电平侧上升。借此,像素电位Vp2会上升ΔV2,并且此上升ΔV2的像素电位Vp2在一帧期间内维持固定。
沿第2行之的后的栅极线G2至G5(参照图2)而配置的像素部,也会依序进行与沿第1行栅极线G1而配置的像素部3a及3b相同的动作。而且,在完成第一帧的动作后,将供给于视频信号线VIDEO1的视频信号相对于对向电极35的电位COM而反转至低电平侧,并将供给于视频信号线VIDEO2的视频信号相对于对向电极35的电位COM而反转至高电平侧。
其次,将供给于信号供给电路7(参照图1)的时钟信号XCKVSC切换为高电平。此时,如图3所示,信号供给电路部7a中,因高电平的时钟信号XCKVSC被输入至频率反相器72a的输入端A,与时钟信号XCKVSC为低电平时相反,开关37a及37c会变成导通状态,并且开关37b及37d则会变成关断状态。结果,使高电平侧的信号VSCH供给于辅助电容线SC1-1,并且使低电平侧的信号VSCL供给于辅助电容线SC2-1。此外,信号供给电路部7b至7d(参照图2)也进行与信号供给电路部7a相同的动作。
如此,第二帧中,像素部3a进行如图12所示的动作,并且像素部3b进行如图11所示的动作。而且,在第三帧以后的每一帧期间,供给于视频信号线VIDEO1(参照图1)的视频信号交互切换为高电平侧及低电平侧,并且供给于视频信号线VIDEO2(参照图1)的视频信号交互切换为低电平侧及高电平侧。此外,供给于信号供给电路7的时钟信号XCKVSC交互切换低电平及高电平,从而将各自供给于辅助电容线SC1-1至1-4(参照图2)及SC2-1至2-4(参照图2)的低电平侧信号VSCL及高电平侧信号VSCH的一方及另一方予以交互切换。如此,在本发明实施例的液晶显示装置中,将视频正负反转显示。
如上所述,本实施例中,通过设置将高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方供给于像素部3a的辅助电容线SC1-1至SC1-4及像素部3b的辅助电容线SC2-1至SC2-4的信号供给电路7,例如:将高电平侧信号VSCH供给于像素部3a的辅助电容线SC1-1至SC1-4,并将低电平侧信号VSCL供给于像素部3b的辅助电容线SC2-1至SC2-4时,则因高电平侧信号VSCH通过辅助电容线SC1-1至SC1-4而供给于像素部3a的辅助电容33的电极37a,因而可使像素部3a辅助电容33的电极37a的电位提升为高电平。此外,因低电平侧信号VSCL通过辅助电容线SC2-1至SC2-4而供给于像素部3b的辅助电容33的电极37b,因而可使像素部3b辅助电容33的电极37b的电位下降为低电平。借此,当完成在像素部3a写入高电平的视频信号后,若将高电平侧信号VSCH供给于像素部3a的辅助电容33的电极37a,则像素部3a的像素电位Vp1可高于刚完成视频信号写入时的状态。此外,当完成在像素部3b写入低电平的视频信号后,若将低电平侧信号VSCL供给于像素部3b辅助电容33的电极37b,则像素部3b的像素电位Vp2可低于刚完成视频信号写入时的状态。借此,因不用增加视频信号的电压,故可轻易地抑制起因于增加视频信号的电压而导致的功耗增加。结果,将可降低功耗。
此外,在本实施例中,当完成在像素部3a写入高电平的视频信号后,若将低电平侧信号VSCL供给于像素部3a辅助电容33的电极37a,则像素部3a的像素电位Vp1可低于刚完成视频信号写入时的状态。此外,当完成在像素部3b写入低电平的视频信号后,若将高电平侧信号VSCH供给于像素部3b辅助电容33的电极37b,则像素部3b的像素电位Vp2可高于刚完成视频信号写入时的状态。借此,因可将视频正负反转,故例如将六位的视频信号正负反转显示时,也不用各自反转六位的各视频信号。借此,相比于各自反转六位的各视频信号的情形,可简化用于反转显示视频的电路,并可降低功耗。此外,通过邻接配置像素部3a及像素部3b,可轻易地进行点反转驱动。这种状况下,与进行线反转驱动时不同,因该闪烁不会以线状呈现,可轻易地令闪烁变得难以辨识。
此外,在本实施例中,通过:用于反转时钟信号CKVSC的一个反相器91a、连接至反相器91a的输入端且在时钟信号CKVSC为低电平时导通的P沟道晶体管93、以及连接至反相器91a的输出端且在时钟信号CKVSC为高电平时导通的N沟道晶体管92构成相位控制电路9a,例如,相比于传统的采用含有六个用于将六位的各视频信号反转的反相器的视频反转电路,可简化用作正负反转显示视频的电路的相位控制电路9a的构成。
此外,在本实施例中,通过各自对应栅极线G1至G4而设置信号供给电路部7a至7d,当依序将视频信号写入各栅极线G1至G4的像素部3a及3b时,可通过各信号供给电路部7a至7d分别将高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方依序供给在各栅极线G1至G4所对应的辅助电容线SC1-1至SC1-4及SC2-1至SC2-4。此外,当依序将用于反转显示视频的视频信号写入各栅极线G1至G4的像素部3a及3b时,可通过各信号供给电路部7a至7d分别将低电平侧信号VSCL及高电平侧信号VSCH的一方及另一方依序供给在各栅极线G1至G4所对应的辅助电容线SC1-1至SC1-4及SC2-1至SC2-4。
此外,在本实施例中,通过设置用于依序驱动多条栅极线G1至G5的垂直驱动器6,以及用于依序驱动多条信号供给电路部7a至7d的移位寄存器8,可轻易地利用移位寄存器8依序驱动以垂直驱动器6依序驱动的栅极线G1至G5所对应的信号供给电路部7a至7d。
此外,在本实施例中,使信号供给电路部7a在完成写入视频信号至沿栅极线G1配置的全部像素部3a及3b后,将高电平侧信号VSCH及低电平侧信号VSCL的一方供给于辅助电容线SC1-1以及将低电平侧信号VSCL及高电平侧信号VSCH的一方供给于辅助电容线SC2-1,从而可轻易地使沿栅极线G1配置的全部像素部的像素电位高于或是低于刚完成写入视频信号时的状态。
此外,在本实施例中,使信号供给电路部7a至7d在作为完成将视频信号写入至全部像素部所需的期间的一帧期间内,将高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方交互切换供给于辅助电容线SC1-1至SC1-4及辅助电容线SC2-1至SC2-4,从而在每一帧期间内,可将像素部3a的像素电极34以及像素部3b的像素电极34所被写入的视频信号的像素电位Vp1及Vp2相对于对向电极35的电位COM而反转,而轻易地进行点反转驱动。这种状况下,可轻易地抑制焦痕(残影现象)。
此外,本文所揭示皆为示例性的实施例,不应理解为对实施例的限制。本发明的范围非根据上述实施例的说明,而是根据权利要求,并且涵盖权利要求及其同等涵义的范围内的所有变更。
例如,在上述实施例中,信号供给电路部的电路构成虽以图3所示的电路构成进行说明,但本发明并不以此为限,也可将高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方各自供给于至少一对的辅助电容线。此外,在每一帧期间内,也可将各自供给于至少一对的辅助电容线的高电平侧信号VSCH及低电平侧信号VSCL的一方及另一方予以交互切换。
此外,在上述实施例中,虽以像素部3a及3b相邻接的配置进行点反转驱动,但本发明并不以此为限,以其中一区块仅以多个像素部3a构成,另一区块仅以多个像素部3b构成,并且其中一区块与另一区块互相邻接的配置,而进行区块反转驱动也是可以的。
此外,在上述实施例中,虽采用将用于驱动漏极线的N沟道晶体管依序变为导通状态的构成,但本发明并不以此为限,也可采用将用于驱动漏极线的N沟道晶体管同时变为导通状态的构成。
此外,在上述实施例中,虽利用包含与垂直驱动器的移位寄存器电路部具有相同电路构成的移位寄存器电路部的移位寄存器,而依序驱动多个信号供给电路部,但本发明并不以此为限,只要能依序驱动多个信号供给电路部,也可利用包含与垂直驱动器的移位寄存器电路部具有不同电路构成的移位寄存器电路部的移位寄存器。
此外,在上述实施例中,虽按照与将视频信号沿预定段的次一段栅极线的像素部写入的时序相同的时序,将高电平侧信号及低电平侧信号的一方及另一方分别供给于预定的栅极线所对应的至少一对辅助电容线,但本发明并不以此为限,也可按照使将预定信号供给于对应于预定段的至少一对辅助电容线的时序,而与将视频信号沿次一段栅极线的像素部写入的时序不同。
此外,在上述实施例中,相位控制电路的电路构成虽以图4所示的电路构成进行说明,但本发明并不以此为限,只要能产生时钟信号CKVSC及其反转信号的时钟信号XCKVSC,并且能将时钟信号CKVSC及时钟信号XCKVSC的任一方供给于信号供给电路,则使用其它电路构成也是可以的。
Claims (18)
1.一种显示装置,具备:
多条漏极线及多条栅极线,其互相交叉配置;
第1像素部及第2像素部,各自包含辅助电容,该辅助电容具有连接至像素电极的第1电极、以及第2电极;
第1辅助电容线及第2辅助电容线,各自连接至该第1像素部及该第2像素部的该辅助电容的该第2电极;以及
信号供给电路,含有多个信号供给电路部,这些信号供给电路部将具有第1电位的第1信号及具有用于将视频正负反转显示的第2电位的第2信号的任一方供给于该第1像素部的该第1辅助电容线,并且将具有第3电位的第3信号及具有用于将视频正负反转显示的第4电位的第4信号的任一方供给于该第2像素部的该第2辅助电容线。
2.根据权利要求1所述的显示装置,还包含相位控制电路,该相位控制电路产生使该信号供给电路输出用于显示视频的信号的第1控制信号以及使该信号供给电路输出用于正负反转显示视频的信号的第2控制信号,并将该第1控制信号及该第2控制信号的任一方供给至该信号供给电路。
3.根据权利要求2所述的显示装置,其中,该第2控制信号是经由反转该第1控制信号的相位而生成的。
4.根据权利要求3所述的显示装置,其中,
该第1控制信号为时钟信号;
该第2控制信号为反转该时钟信号的相位的反转时钟信号。
5.根据权利要求2所述的显示装置,其中,
当将该第1控制信号由该相位控制电路供给于该信号供给电路时,分别将该第1信号及该第3信号供给于该第1辅助电容线及该第2辅助电容线;且
当将该第2控制信号由该相位控制电路供给于该信号供给电路时,分别将该第2信号及该第4信号供给于该第1辅助电容线及该第2辅助电容线。
6.根据权利要求2所述的显示装置,其中,该相位控制电路包含:
一个反相器电路,用于反转该第1控制信号;
第1导电型的第1晶体管,连接于该反相器电路的输入端,且当该相位控制信号为第1电平时导通;以及
第2导电型的第2晶体管,连接于该反相器电路的输出端,且当该相位控制信号为第2电平时导通。
7.根据权利要求6所述的显示装置,其中,该第1晶体管的栅极及该第2晶体管的栅极连接有用于供给该相位控制信号的相位控制信号线。
8.根据权利要求2所述的显示装置,还包含用于驱动该显示装置的驱动电路,而该相位控制电路内建于该驱动电路。
9.根据权利要求2所述的显示装置,其中,
该信号供给电路对应于该多条栅极线的各条而一一设置;
各该信号供给电路于显示视频时,根据该相位控制电路所供给的该第1控制信号,分别依序将该第1信号及该第3信号供给于所对应的各条该栅极线的该第1辅助电容线及该第2辅助电容线;且在反转显示视频时,根据该相位控制电路所供给的该第2控制信号,分别依序将该第2信号及该第4信号供给于所对应的各条该栅极线的该第1辅助电容线及该第2辅助电容线。
10.根据权利要求1所述的显示装置,还包含:
栅极线驱动电路,包含用于依序驱动该多条栅极线的第1移位寄存器;以及
第2移位寄存器,与包含该第1移位寄存器的该栅极线驱动电路分开设置而用于依序驱动该多个信号供给电路。
11.根据权利要求10所述的显示装置,其中,
该第2移位寄存器包含多个移位寄存器电路部;
预定段的该信号供给电路部响应该预定段的次段以后的该移位寄存器电路部的输出信号,而将该第1信号及该第2信号的任一方供给于该第1像素部的该第1辅助电容线,并将该第3信号及该第4信号的任一方供给于该第2像素部的该第2辅助电容线。
12.根据权利要求11所述的显示装置,其中,该第2移位寄存器通过与用于驱动该第1移位寄存器的脉冲信号相同的脉冲信号所驱动。
13.根据权利要求1所述的显示装置,其中,该第1像素部及该第2像素部以互相邻接的方式配置。
14.根据权利要求1所述的显示装置,其中,该信号供给电路部在完成将视频信号写入至沿着至少一栅极线而配置的全部像素部后,将该第1信号及该第2信号的任一方供给于该第1辅助电容线,并将该第3信号及该第4信号的任一方供给于该第2辅助电容线。
15.根据权利要求1所述的显示装置,其中,该信号供给电路部在作为在全部像素部完成视频信号写入的期间的每一帧期间内,将供给于该第1辅助电容线的该第1信号及该第2信号的任一方与供给于该第2辅助电容线的该第3信号及该第4信号的任一方予以交互切换。
16.根据权利要求1所述的显示装置,其中,
该第1像素部及该第2像素部以互相邻接的方式配置;并且
供给至该第1像素部及该第2像素部的第1电极的视频信号具有互相反转的波形。
17.根据权利要求1所述的显示装置,其中,
该第1信号的该第1电位与该第4信号的该第4电位具有实质相同的大小;并且
该第2信号的该第2电位与该第3信号的该第3电位具有实质相同的大小。
18.根据权利要求1所述的显示装置,其中,该第1像素部及该第2像素部的像素含有液晶。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004346154 | 2004-11-30 | ||
JP2004346154A JP4969037B2 (ja) | 2004-11-30 | 2004-11-30 | 表示装置 |
JP2004-346154 | 2004-11-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1782834A true CN1782834A (zh) | 2006-06-07 |
CN1782834B CN1782834B (zh) | 2010-08-11 |
Family
ID=36632816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2005101258929A Expired - Fee Related CN1782834B (zh) | 2004-11-30 | 2005-11-30 | 液晶显示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7728805B2 (zh) |
JP (1) | JP4969037B2 (zh) |
KR (1) | KR20060060590A (zh) |
CN (1) | CN1782834B (zh) |
TW (1) | TWI267059B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101965607A (zh) * | 2007-12-28 | 2011-02-02 | 夏普株式会社 | 辅助电容配线驱动电路和显示装置 |
US8547368B2 (en) | 2007-12-28 | 2013-10-01 | Sharp Kabushiki Kaisha | Display driving circuit having a memory circuit, display device, and display driving method |
US8675811B2 (en) | 2007-12-28 | 2014-03-18 | Sharp Kabushiki Kaisha | Semiconductor device and display device |
US8718223B2 (en) | 2007-12-28 | 2014-05-06 | Sharp Kabushiki Kaisha | Semiconductor device and display device |
CN103918024A (zh) * | 2011-08-02 | 2014-07-09 | 夏普株式会社 | 液晶显示装置和辅助电容线的驱动方法 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101219043B1 (ko) * | 2006-01-26 | 2013-01-07 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 장치 |
US7629952B2 (en) * | 2006-03-30 | 2009-12-08 | Intel Corporation | Method and apparatus for reducing power consumption in displays |
KR101951365B1 (ko) * | 2012-02-08 | 2019-04-26 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
JP2014013301A (ja) * | 2012-07-04 | 2014-01-23 | Seiko Epson Corp | 電気光学装置、及び電子機器 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60222825A (ja) * | 1984-04-20 | 1985-11-07 | Citizen Watch Co Ltd | 液晶マトリクス表示パネルの駆動方法 |
US5694061A (en) * | 1995-03-27 | 1997-12-02 | Casio Computer Co., Ltd. | Semiconductor device having same conductive type MIS transistors, a simple circuit design, and a high productivity |
JPH09258169A (ja) * | 1996-03-26 | 1997-10-03 | Toshiba Corp | アクティブマトリクス型液晶表示装置 |
WO1999028896A1 (fr) * | 1997-11-28 | 1999-06-10 | Seiko Epson Corporation | Circuit de commande pour dispositif electro-optique, procede de commande du dispositif electro-optique, dispositif electro-optique, et dispositif electronique |
JP2000081606A (ja) * | 1998-06-29 | 2000-03-21 | Sanyo Electric Co Ltd | 液晶表示素子の駆動方法 |
JP3437489B2 (ja) * | 1999-05-14 | 2003-08-18 | シャープ株式会社 | 信号線駆動回路および画像表示装置 |
JP3832240B2 (ja) * | 2000-12-22 | 2006-10-11 | セイコーエプソン株式会社 | 液晶表示装置の駆動方法 |
JP3960780B2 (ja) * | 2001-11-15 | 2007-08-15 | 三洋電機株式会社 | アクティブマトリクス型表示装置の駆動方法 |
JP2003322838A (ja) * | 2002-05-08 | 2003-11-14 | Toyota Industries Corp | 液晶表示装置 |
KR100859666B1 (ko) * | 2002-07-22 | 2008-09-22 | 엘지디스플레이 주식회사 | 액정표시장치의 구동장치 및 구동방법 |
US7079100B2 (en) * | 2002-12-20 | 2006-07-18 | Sanyo Electric Co., Ltd. | Active matrix type display |
CN1300753C (zh) * | 2003-02-10 | 2007-02-14 | 三洋电机株式会社 | 动态矩阵型显示装置 |
JP2004354742A (ja) * | 2003-05-29 | 2004-12-16 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置、液晶表示装置の駆動方法および製造方法 |
JP2005250132A (ja) * | 2004-03-04 | 2005-09-15 | Sanyo Electric Co Ltd | アクティブマトリクス型液晶表示装置。 |
JP2006154545A (ja) * | 2004-11-30 | 2006-06-15 | Sanyo Electric Co Ltd | 液晶表示装置 |
-
2004
- 2004-11-30 JP JP2004346154A patent/JP4969037B2/ja active Active
-
2005
- 2005-10-28 TW TW094137775A patent/TWI267059B/zh not_active IP Right Cessation
- 2005-11-21 US US11/283,045 patent/US7728805B2/en not_active Expired - Fee Related
- 2005-11-29 KR KR1020050114574A patent/KR20060060590A/ko not_active Application Discontinuation
- 2005-11-30 CN CN2005101258929A patent/CN1782834B/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101965607A (zh) * | 2007-12-28 | 2011-02-02 | 夏普株式会社 | 辅助电容配线驱动电路和显示装置 |
US8547368B2 (en) | 2007-12-28 | 2013-10-01 | Sharp Kabushiki Kaisha | Display driving circuit having a memory circuit, display device, and display driving method |
US8587572B2 (en) | 2007-12-28 | 2013-11-19 | Sharp Kabushiki Kaisha | Storage capacitor line drive circuit and display device |
US8675811B2 (en) | 2007-12-28 | 2014-03-18 | Sharp Kabushiki Kaisha | Semiconductor device and display device |
US8718223B2 (en) | 2007-12-28 | 2014-05-06 | Sharp Kabushiki Kaisha | Semiconductor device and display device |
CN103918024A (zh) * | 2011-08-02 | 2014-07-09 | 夏普株式会社 | 液晶显示装置和辅助电容线的驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2006154430A (ja) | 2006-06-15 |
TW200620228A (en) | 2006-06-16 |
US20060208991A1 (en) | 2006-09-21 |
CN1782834B (zh) | 2010-08-11 |
US7728805B2 (en) | 2010-06-01 |
JP4969037B2 (ja) | 2012-07-04 |
KR20060060590A (ko) | 2006-06-05 |
TWI267059B (en) | 2006-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1261806C (zh) | 液晶显示设备及其驱动方法 | |
CN1782834A (zh) | 显示装置 | |
CN1532601A (zh) | 液晶显示装置及其驱动方法 | |
CN1272654C (zh) | 具有改进的预充电电路的液晶显示设备及其驱动方法 | |
CN1186685C (zh) | 液晶显示装置 | |
CN1622149A (zh) | 显示装置 | |
CN1293532C (zh) | 显示装置及其驱动方法 | |
CN1601596A (zh) | 扫描驱动器、具有该扫描驱动器的显示设备及其驱动方法 | |
CN1538375A (zh) | 电光装置的驱动方法、电光装置和电子设备 | |
CN1945670A (zh) | 显示装置 | |
JP5694739B2 (ja) | 液晶表示装置 | |
CN1795487A (zh) | 具有帧缓冲器和省电程序的显示器系统 | |
CN1523553A (zh) | 驱动显示装置的装置 | |
CN1251932A (zh) | 一种显示装置 | |
CN1847936A (zh) | 显示装置 | |
CN1527271A (zh) | 图像显示装置 | |
CN1885378A (zh) | 选通驱动器 | |
CN1705006A (zh) | 液晶显示装置及其驱动方法 | |
CN1530723A (zh) | 显示装置及其驱动方法 | |
JP4721396B2 (ja) | 液晶表示装置及びその駆動方法 | |
CN1658258A (zh) | 具备矩阵状配置的多个像素的图像显示装置 | |
CN1363918A (zh) | 液晶显示装置及其驱动控制方法 | |
CN1648980A (zh) | 显示装置用驱动电路 | |
CN87103937A (zh) | 驱动装置经过改良的显示器件 | |
CN1473319A (zh) | 显示器驱动方法,显示器件和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100811 Termination date: 20131130 |