CN1669274A - 配置用来交替接收多个或冗余基准输入的广播路由器 - Google Patents

配置用来交替接收多个或冗余基准输入的广播路由器 Download PDF

Info

Publication number
CN1669274A
CN1669274A CNA038173190A CN03817319A CN1669274A CN 1669274 A CN1669274 A CN 1669274A CN A038173190 A CNA038173190 A CN A038173190A CN 03817319 A CN03817319 A CN 03817319A CN 1669274 A CN1669274 A CN 1669274A
Authority
CN
China
Prior art keywords
benchmark
router
reference signal
input
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA038173190A
Other languages
English (en)
Other versions
CN1669274B (zh
Inventor
卡尔·克里斯坦森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GVBB Holdings SARL
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of CN1669274A publication Critical patent/CN1669274A/zh
Application granted granted Critical
Publication of CN1669274B publication Critical patent/CN1669274B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/02Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information
    • H04H60/04Studio equipment; Interconnection of studios
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40117Interconnection of audio or video/imaging devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • H04N7/104Switchers or splitters

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

一种广播路由器(100),包括:具有输入和输出侧(102a-1和102a-2)的路由器矩阵(102a)。耦合至所述路由器矩阵(102a)的所述输入侧(102a-1)的是第一和第二基准输入(146和148)。第一基准输入(146)被配置用于向其施加第一基准信号,而第二基准输入(148)被配置用于向其选择性地施加第二基准信号或第一基准信号的冗余。广播路由器(100)还包括N个输入、M个输出、和耦合在所述N个输入和M个输出之间的路由引擎(134),该路由引擎(134)用于将N个输入中所选的一个施加到M个输出。基准选择电路(144)耦合在第一和第二基准输入(146和148)与路由引擎(134)之间。

Description

配置用来交替接收多个或冗余基准输入的广播路由器
本申请涉及2002年6月21日提出的美国临时专利申请第60/390,742号。
本申请还涉及如下序号的同时待审美国专利申请:
PCT/__(代理人案号IU010620),PCT/__(代理人案号IU020157),
PCT/__(代理人案号IU020158),PCT/__(代理人案号IU020159),
PCT/__(代理人案号IU020160),PCT/__(代理人案号IU020162),
PCT/__(代理人案号IU020252),PCT/__(代理人案号IU020253),
PCT/__(代理人案号IU020254),PCT/__(代理人案号IU020255),和
PCT/__(代理人案号IU020256),所有这些申请都转让给本申请的受让人,特此全文引用,以供参考。
技术领域
本发明涉及广播路由器,更具体地,涉及被配置用来在其输入侧交替接收多个或冗余基准输入的广播路由器
背景技术
广播路由器使得其多个音频输出中的每一个都被分配了来自于到达该广播路由器的多个音频输入中的任何一个的信号。例如,N×M广播路由器含有N个音频输入和M个音频输出,这N个音频输入和M个音频输出通过使N个音频输入的任何一个将被施加给M个音频输出的每一个的路由矩阵耦合在一起。另外,广播路由器需要至少一个基准输入。已知各种将被施加到基准输入的基准信号。除其他以外,他们包括视频黑色基准信号、三层同步信号和数字音频基准信号(“DARS”)。诸如这些的基准信号可以由广播路由器用于各种目的。通常,基准信号被用于广播路由器内的定时开关。广播路由器也可以为了同步的目的而使用基准信号。例如,广播路由器可以重新定时其音频输出,使它比音频输入更接近于基准信号。现有的广播路由器使用锁相环技术来频繁地将其音频输出与输入基准信号对准。由于试图同步非同步信号将会损坏信号,因此所述的广播路由器也需要使用确定输出音频信号是否应当被同步的同步/非同步检测电路。
本领域中已知具有多个基准输入的广播路由器。但是,在过去,多个基准输入已被预先定义为冗余的或独立的。如果多个基准输入彼此是冗余的,则相同的基准信号将被提供到每个基准输入。相反,如果多个基准输入彼此独立,则不同的基准信号将被提供到每个基准输入。一旦预先定义为冗余的或独立的,则多个基准输入不能用作其它的,除非以(例如)通过启动物理开关或者利用图形用户接口(“GUI”)选择设定等一些方式物理地改变了广播路由器。
发明内容
广播路由器包括:第一基准输入、第二基准输入、耦合至第一和第二基准输入的基准选择电路、和至少一个耦合至基准选择电路的路由器部件。基准选择电路被配置用来:(1)当确定第一和第二信号无误差时,将施加到第一基准输入的第一信号传送到至少一个路由器部件作为第一基准信号,并将施加到第二基准输入的第二信号传送到至少一个路由器部件作为第二基准信号;(2)当确定第一信号无误差而第二信号有误差时,将第一信号传送到至少一个路由器部件作为第一基准信号和作为第二基准信号;和(3)当确定第一信号有误差而第二信号无误差时,将第二信号传送到至少一个路由器部件作为第一基准信号和作为第二基准信号。
附图说明
图1是按照本发明的原理构造的全冗余线性可扩展广播路由器的方块图;
图2是图1的广播路由器的路由器矩阵的放大方框图;和
图3是选择性地向图1的广播路由器提供多个或冗余基准输入的方法的流程图。
具体实施方式
首先参照图1,现在更详细地描述按照本发明原理的、被配置用来交替地接收多个或冗余基准输入的广播路由器100。正如此处所公开的,广播路由器100是全冗余线性可扩展广播路由器。但是应当清楚地认识到,完全可以设想,除了此处公开的特定类型的广播路由器之外、其它类型的广播路由器可以被配置用来交替地接收多个或冗余基准输入。正如现在所看到的,全冗余线性可扩展广播路由器100包括相互耦合以形成较大全冗余线性可扩展广播路由器100的数个广播路由器部件。每个广播路由器部件是包括第一和第二路由器矩阵的分离路由器设备,第二路由器矩阵是第一路由器矩阵的冗余。因此,每个广播路由器含有第一和第二路由引擎,分别用于第一和第二路由器矩阵之一,每一个路由引擎在它的输入侧接收相同的输入数字音频流,并在其输出侧上放置相同的输出数字音频流。正如此处所公开的,用于构造全冗余线性可扩展广播路由器100的每个广播路由器部件都是N×M大小的广播路由器。但是,完全可以设想,全冗余线性可扩展广播路由器100可以改为由大小彼此不同的广播路由器部件构成。
正如此处所进一步公开的那样,全冗余线性可扩展广播路由器100是通过将第一、第二、第三和第四广播路由器部件102、104、106和108耦合在一起而形成的。当然,当前公开的全冗余线性可扩展广播路由器100由4个广播路由器部件组成纯粹是举个例子。因此,应该清楚地认识到,按照本发明的原理构造的全冗余线性可扩展广播路由器100可以利用各种其它数目的广播路由器部件形成,只要共同形成线性可扩展广播路由器的广播路由器部件的总数等于或大于三即可。当以本文公开的方式全部连接时,集体形成全冗余线性可扩展广播路由器100的第一、第二、第三和第四广播路由器部件102、104、106和108可以一起封装在如图1所示的公用机架上,或者如果需要的话,封装在分立的机架上。虽然如以前所述的,广播路由器部件102、104、106和108可以具有彼此不同的大小,或者可选地,可以全部具有相同的N×M大小,但已经证明适合于此处设想的使用的大小是256×256。并且,全冗余线性可扩展广播路由器100的适当配置将能耦合每一个大小为256×256的5个广播路由器部件,从而导致产生1,280×1,280的广播路由器。
第一广播路由器部件102由第一路由器矩阵102a和用于在第一路由器矩阵102a出现故障的情况下取代该第一路由器矩阵102a的第二(或冗余)路由器矩阵102b组成。类似地,全冗余线性可扩展广播路由器100的第二、第三和第四广播路由器部件104、106和108的每一个分别由第一路由器矩阵104a、106a和108a以及分别用于在它们出现故障的情况下取代所述第一路由器矩阵104a、106a和108a的第二(或冗余)路由器矩阵104b、106b和108b组成。当然,分别作为第一路由器矩阵102a、104a、106a和108a的备份的第二路由器矩阵102b、104b、106b和108b的指定纯粹是任意的,完全可以设想,位于广播路由器部件内的路由器矩阵对的任何一个都可以作为位于那个广播路由器部件内的路由器矩阵对中的另一个的备份。
正如从图1中进一步看到的,第一广播路由器部件102的第一路由器矩阵102a、第二广播路由器部件104的第一路由器矩阵104a、第三广播路由器部件106的第一路由器矩阵106a、和第四广播路由器部件108的第一路由器矩阵108a以遵从全连接拓扑结构的路由器矩阵的第一种配置耦合在一起。类似地,第一广播路由器部件102的第二路由器矩阵102b、第二广播路由器部件104的第二路由器矩阵104b、第三广播路由器部件106的第二路由器矩阵106b、和第四广播路由器部件108的第二路由器矩阵108b以像第一种配置那样遵从全连接拓扑结构的第二种配置耦合在一起。在全连接拓扑结构中,路由器矩阵配置的每个路由器矩阵通过分离链路与形成该种路由器矩阵配置一部分的每一个和全部其它路由器矩阵耦合。
因此,对于路由器矩阵的第一种配置,第一、第二和第三双向链路110、112和114将第一广播路由器部件102的第一路由器矩阵102a分别与第二广播路由器部件104的第一路由器矩阵104a、第三广播路由器部件106的第一路由器矩阵106a、和第四广播路由器部件108的第一路由器矩阵108a相耦合。另外,第四和第五双向链路116和118将第二广播路由器部件104的第一路由器矩阵104a分别与第三广播路由器部件106的第一路由器矩阵106a、和第四广播路由器部件108的第一路由器矩阵108a相耦合。最后,第六双向链路120将第三广播路由器部件106的第一路由器矩阵106a与第四广播路由器部件108的第一路由器矩阵108a相耦合。不同地,双向链路110至120可以由铜线、光纤或其他被认为适合于数字信号交换的传输介质形成。
类似地,对于路由器矩阵的第二种配置,第一、第二和第三双向链路122、124和126将第一广播路由器部件102的第二路由器矩阵102b分别与第二广播路由器部件104的第二路由器矩阵104b、第三广播路由器部件106的第二路由器矩阵106b、和第四广播路由器部件108的第二路由器矩阵108b相耦合。另外,第四和第五双向链路128和130将第二广播路由器部件104的第二路由器矩阵104b分别与第三广播路由器部件106的第二路由器矩阵106b、和第四广播路由器部件108的第二路由器矩阵108b相耦合。最后,第六双向链路132将第三广播路由器部件106的第二路由器矩阵106b与第四广播路由器部件108的第二路由器矩阵108b相耦合。再一次,双向链路122至132可以由铜线、光纤或其他被认为适合于数字信号交换的传输介质形成。当然,除了在图1中所示的广播路由器矩阵对之间的单根双向链路之外,在本发明的可选实施例中,可以设想,路由器矩阵对可以改为通过第一和第二单向链路而耦合在一起。在图2中示出了这样的可选的结构。
接着参照图2,现在更详细地描述第一广播路由器部件102的第一路由器矩阵102a。正如现在所看到的那样,第一广播路由器部件102的第一路由器矩阵102a包括路由引擎134、发送扩展端口136、第一接收扩展端口138、第二接收扩展端口140、第三接收扩展端口142、和基准选择电路144。术语“发送”扩展端口意在表示将数据发送到所选目的地的扩展端口。类似地,术语“接收”扩展端口意在表示从目的地接收数据的扩展端口。位于路由引擎134内的是将接收作为到路由引擎134的输入的数个输入数字音频数据信号的任何一个指定给路由引擎134的数条输出线的任何一条的开关装置(未示出)。可变地,可以设想,路由引擎134可以以例如作为一系列指令的软件、例如作为一系列逻辑电路的硬件、或软件和硬件的组合的形式具体化。广义地说,第一广播路由器部件102的第一路由器矩阵102a的发送扩展端口136包括数个输入数字音频数据流在传送到其最终目的地之前可以在其中进行缓存的存储器子系统(未示出)、和控制由发送扩展端口136接收的数个输入数字音频数据流传送到另一个广播路由器部件的第一路由器矩阵的接收扩展端口的处理器子系统(也未示出)。相反,第一路由器矩阵102a的第一、第二和第三接收扩展端口138、140和142的每一个就广义上来说,包括从另一个广播路由器部件的第一路由器矩阵的发送扩展端口接收的数个输入数字音频数据流在被传送到他们最终目的地之前可以在其中进行缓存的存储器子系统(未示出)、和控制从其它广播路由器部件的第一路由器矩阵的接收扩展端口接收的输入数字音频数据流传送到路由引擎134的输入端的处理器子系统(也未示出)。
路由器矩阵102a包括装备有一个或多个数据输入143的输入侧102a-1和装备有一个或多个数据输出149的输出侧102a-2。N个输入数字音频数据流由一个或多个数据输入143接收,并被传输到路由引擎134和发送扩展端口136。完全可以设想,路由器矩阵102a应当遵从声音工程协会-3(或“AES-3”)标准或在AES-10标准中阐述的多信道数字音频接口(或“MADI”)标准。关于这一点,应该注意到,MADI输入数字音频数据流可以包含多达32个AES-3数字音频数据流。因此,如果使用AES-3标准,路由器矩阵102a将需要N个输入143来接收将被传输到路由引擎134和发送扩展端口136的N个输入数字音频数据流。相反,如果使用MADI标准,则路由器矩阵102a将只需要N/32个输入143来接收将被传输到路由引擎134和发送扩展端口136的N个输入数字音频数据流。当然,需要路由器矩阵102a内的提取电路(未使出)从MADI输入数字音频数据流中提取N个AES-3输入数字音频数据流。当然,应该容易地认识到,除了此处公开的输入数字音频数据流之外的其它类型的输入数据流同样适用于第一广播路由器部件102的第一路由器矩阵102a。例如,可以设想,第一广播路由器部件102的第一路由器矩阵102a可以改用诸如压缩视频和数据信号之类的其它低频带数字信号。可以进一步设想,只要作少许改动,例如使硬件更快一些,可以将未压缩的数字视频信号用于第一广播路由器部件102的第一路由器矩阵102a。
输入数字音频数据流1到N被馈入到第一广播路由器部件102的第一路由器矩阵102a的路由引擎134和发送扩展端口136。输入数字音频数据流1到N从发送扩展端口136经由链路110被转送到第二广播路由器部件104的第一路由器矩阵104a的接收扩展端口(未示出)、经由链路112被转送到第三广播路由器部件106的第一路由器矩阵106a的接收扩展端口(同样未示出)、和经由链路114被转送到第四广播路由器部件108的第四路由器矩阵108a的接收扩展端口(同样未示出)。依次,输入数字音频数据流N+1到2N通过第二广播路由器部件104的第一路由器矩阵104a的发送扩展端口(未示出)经由链路110被传送到第一接收扩展端口138;输入数字音频数据流2N+1到3N通过第三广播路由器部件106的第一路由器矩阵106a的发送扩展端口(同样未示出)经由链路112被传送到第二接收扩展端口140;和输入数字音频数据流3N+1到4N通过第四广播路由器部件108的第一路由器矩阵108a的发送扩展端口(同样未示出)经由链路114被传送到第三接收扩展端口142。最后,输入数字音频数据流N+1到2N通过第一接收扩展端口138发送到路由引擎134,输入数字音频数据流2N+1到3N通过第二接收扩展端口140被馈入到路由引擎134,输入数字音频数据流3N+1到4N通过第三接收扩展端口142被馈入到路由引擎134。
路由器矩阵102a对于输入和/或输出信号的同步采用非传统的方法。更具体地,路由器矩阵102a仅将输入和/或输出信号与基准信号对准一次,而不是频繁地将输入和/或输出信号与基准信号对准。如果,将要对准的信号是同步信号,则它将保持对准。相反,如果将要对准的信号不是同步信号,由于它不会保持被对准,因此无论怎样它都不会被损坏。由于利用与基准信号的一次对准来实现同步,因此路由器矩阵102a用正确的基准信号、不正确的基准信号或遗漏的基准信号进行相同的操作。当然,存在多个将会使得路由器矩阵随后执行与基准信号的另一次重新对准的条件,包括获取新的输入信号、切换到不同的输入信号和获取新的基准信号。
因此,转到图2,现在将更加详细地描述考虑多个或冗余输入的选择接收的路由器矩阵102a的结构。
如现在所看到的,路由器矩阵102a还包括第一基准输入146和第二基准输入148。如前面所述,取决于用户的偏好,可以使用第一和第二基准输入146和148来向路由器矩阵102a提供一个冗余基准输入或多个基准输入。如果用户偏好使用第二基准输入148来向路由器矩阵102a提供冗余基准输入,则由用户施加到第一基准输入146的信号REF A通常与由用户施加到第二基准输入148的信号REF B相同。尽管基本相同,但是为了确保在REF A丢失的情况中REF B的可用性,最好通过分离的信号源来提供REF A和REF B。相反,如果用户偏好使用第一和第二基准输入146和148来向路由器矩阵102a提供多个基准输入,则基准信号REFA将与基准信号REF B不同。例如,基准信号REFA的频率为60MHz,而REF B的频率为50MHz。
分别施加到第一和第二输入146和148的基准信号REFA和REF B被馈入到基准选择电路144。转而,基准选择电路144传播相应的基准信号REF A’和REF B’,以便由路由器矩阵102a的一个或多个基准信号要求(demand)部件来使用。如图2所示,从基准选择电路144输出的基准信号REF A’和REF B’中的每一个被传送到路由引擎134和发送扩展端口136。然而应当注意到,完全可以设想,从基准选择电路144输出的基准信号REF A’和REF B’中的每一个还被传送到第一、第二和第三接收扩展端口138、140和142中的每一个,但是为了保持附图的清楚,在图2中省略了示出这种传输所必需的相互连接。还应当清楚地理解,可以进一步设想,前述的基准信号也可以被传播到路由器矩阵102a的任意数目的其它部件,图2中为了描述的简单而省略了。最后,应当理解,上述公开的、具有向其施加第一和第二基准信号的第一和第二基准输入146和148的路由器矩阵102a纯粹是示例,完全可以设想,如果需要的话,路由器矩阵102a可以具有任意数目的、可向其施加附加的分离基准信号或/或附加的冗余基准信号的附加基准输入。
下面参见图3,将详细描述基准选择电路144确定哪一个信号将被输出作为基准信号REF A’和REF B’的方法。该方法开始于步骤150,并且在步骤152,基准选择电路144确定基准信号REF A是否是“无误差”。如此处所公开的,术语“无误差”由此定义为表示基准信号存在并且是“锁定的”。而术语“锁定的”由此定义为表示基准信号的频率是相对恒定的。如果基准信号REF A是无误差的,则所述方法继续到步骤154,在该步骤154,基准选择电路144确定基准信号REF B是否是无误差的。如果基准选择电路144确定基准信号REF B也是无误差的,则所述方法继续到步骤156,在该步骤156,基准选择电路144将基准信号REF A’设定为基准信号REF A,而将基准信号REF B’设定为基准信号REFB。在已经选择了将被用作基准信号REF A’和REF B’的基准信号之后,所述方法将在步骤158终至。
返回到步骤154,但是如果基准选择电路144确定基准信号REF B是有误差的,也就是,缺少REF B信号或者频率过度地变化,则所述方法将改为继续到步骤160,在该步骤,基准选择电路144将基准信号REF A’设定为基准信号REF A,并将基准信号REF B’设定为基准信号REF A。同样,在已经选择了将被用作基准信号REF A’和REF B’的基准信号之后,所述方法将在步骤158终至。
返回到步骤152,但是如果基准选择电路144确定基准信号REF A是有误差的,也就是,缺少REF A信号或者频率过度地变化,则所述方法将改为继续到步骤162。在步骤162,基准选择电路144将确定基准信号REF B是否存在。如果确定基准信号REF B是无误差的,则所述方法将继续到步骤164,在该步骤,基准选择电路144将基准信号REF A’设定为基准信号REF B,并将基准信号REF B’设定为基准信号REF B。同样,在已经选择了将被用作基准信号REFA’和REF B’的基准信号之后,所述方法将在步骤158终至。但是如果基准选择电路144在步骤162确定基准信号REF不存在,则所述方法将继续到步骤166,在该步骤,基准选择电路144将基于预先选择的默认标准来设定基准信号REF A’和REF B’。可以设想,可以使用各种默认标准。例如,默认标准的一种预先设定可以是:在既缺少基准信号REFA又缺少基准信号REF B时,基准选择电路144可以生成60MHz的信号来输出作为基准信号REF A’,并且基准选择电路144可以生成50MHz的信号来输出作为基准信号REF B’。可替换的,基准选择电路144可以配置为:在既缺少基准信号REF A又缺少基准信号REF B时,基准选择电路144可以拒绝提供基准信号REF A’和基准信号REF B’。在这样的配置中,应当将从基准选择电路144接收基准信号REF A’和/或基准信号REF B’的路由器矩阵102a的部件配置为在缺少所述基准信号的情形下工作。
应当注意,根据上述的方法,基准选择电路144将周期性地发送一个基准信号(例如REF A)代替另一个基准信号(例如REF B)。但是,由于路由器矩阵102a仅将信号与基准信号同步一次,在使用不同的基准信号以代替丢失或坏基准信号的情形中,该信号将不会被损坏。
此外,通过将第一广播路由器部件102a配置为包括第一基准输入146、第二基准输入148和基准选择电路144,实现了能够选择性地用多个或冗余基准信号来进行操作的广播路由器。如果用户希望用冗余基准输入来操作第一广播路由器部件102a,则用户仅需要将同一信号的副本发送到第一基准输入146和第二基准输入148两者。相反,如果用户希望用多个独立的基准来操作第一广播路由器部件102a,则用户仅需要将第一信号的副本发送到第一基准输入146和将第二信号的副本发送第二基准输入148。不需要由用户进行更多的设定和/或修改,以便在这些可替换的操作模式中进行选择。
这样,此处已经公开和图示说明了配置用来交替地接收多个或冗余基准输入的广播路由器。当然,虽然此处已经显示和描述了本发明的优选实施例,但本领域的普通技术人员可以在不偏离本发明的精神或原理的情况下,作出各种各样的修改和其它改变。因此,本发明的保护范围不局限于此处所述的实施例,而是只由所附权利要求书来限定。

Claims (10)

1.一种广播路由器,包括:
第一基准输入(146);
第二基准输入(148);
耦合至所述第一和第二基准输入的基准选择电路(144);和
至少一个耦合至所述基准选择电路(144)的路由器部件(134,136,138,140或142);
其中所述基准选择电路(144):(1)当确定所述第一和第二信号无误差时,将施加到所述第一基准输入(146)的第一信号传送到所述至少一个路由器部件(134,136,138,140或142)作为第一基准信号,并将施加到所述第二基准输入(148)的第二信号传送到所述至少一个路由器部件(134,136,138,140或142)作为第二基准信号;(2)当确定所述第一信号无误差而所述第二信号有误差时,将所述第一信号传送到所述至少一个路由器部件(134,136,138,140或142)作为所述第一基准信号和作为所述第二基准信号;和(3)当确定所述第一信号有误差而所述第二信号无误差时,将所述第二信号传送到所述至少一个路由器部件(134,136,138,140或142)作为所述第一基准信号和作为所述第二基准信号。
2.如权利要求1所述的广播路由器,其中所述至少一个路由器部件(134,136,138,140或142)还包括路由器矩阵(134)。
3.如权利要求1所述的广播路由器,其中所述至少一个路由器部件(134,136,138,140或142)还包括发送扩展端口(136)。
4.如权利要求1所述的广播路由器,其中所述至少一个路由器部件(134,136,138,140或142)还包括至少一个接收扩展端口(138,140,142)。
5.一种广播路由器,包括:
具有输入侧(102a-1)和输出侧(102a-2)的路由器矩阵(102a);
耦合至所述路由器矩阵(102a)的所述输入侧(102a-1)的N个数据输入,所述N个数据输入中的每一个被配置用来将输入数据流提供至所述路由器矩阵(102a);
耦合至所述路由器矩阵(102a)的所述输出侧(102a-2)的M个数据输出,所述M个数据输出中的每一个被配置用来提供来自所述路由器矩阵(102a)的输出数据流;
耦合至所述路由器矩阵(102a)的所述输入侧(102a-1)的第一基准输入(146),所述第一基准输入(146)被配置用于向其施加第一基准信号;和
耦合至所述路由器矩阵(102a)的所述输入侧(102a-1)的第二基准输入(148),所述第二基准输入(148)被配置用于向其选择性地施加第二基准信号或所述第一基准信号的冗余。
6.如权利要求5所述的广播路由器,其中所述广播路由器还包括耦合在所述N个数据输入和所述M个数据输出之间的路由引擎(134),所述路由引擎(134)被配置用来将所述N个数据输入中所选的一个施加到所述M个数据输出。
7.如权利要求1所述的广播路由器,其中所述广播路由器还包括耦合在所述第一和第二基准输入(146和148)与所述路由引擎(134)之间的基准选择电路(144),所述基准选择电路(144)被配置用来:(1)当确定所述第一和第二信号无误差时,将施加到所述第一基准输入(146)的第一信号传送到所述路由引擎(134)作为第一基准信号,和将施加到所述第二基准输入(148)的第二信号传送到所述路由引擎(134)作为第二基准信号;(2)当确定所述第一信号无误差而所述第二信号有误差时,将所述第一信号传送到所述路由引擎(134)作为所述第一基准信号和作为所述第二基准信号;和(3)当确定所述第一信号有误差而所述第二信号无误差时,将所述第二信号传送到所述路由引擎(134)作为所述第一基准信号和作为所述第二基准信号。
8.一种用于选择性地提供多个或冗余基准输入到广播路由器(102a)的方法,包括:
提供具有第一和第二基准输入(146和148)的广播路由器(102a);
将第一基准信号施加到所述第一基准输入(146);
如果用户希望所述广播路由器(102a)用冗余基准信号进行操作,则将所述第一基准信号施加到所述第二基准输入(148);和
如果用户希望所述广播路由器(102a)用多个基准信号进行操作,则将所述第二基准信号施加到所述第二基准输入(148)。
9.如权利要求8所述的方法,包括步骤:
提供具有基准选择电路(144)的广播路由器(102),其中向所述基准选择电路(144)传送所述第一和第二基准输入(146,148),所述基准选择电路(144)被配置用来:(1)当确定施加到所述第一和第二基准输入(146,148)的所述信号无误差时,将施加到所述第一基准输入(146)的信号传送到所述广播路由器(102)的基准信号要求部件(134,136,138,140或142)作为第一基准信号,并将施加到所述第二基准输入(148)的信号传送到所述广播路由器(102)的所述基准信号要求部件(134,136,138,140或142)作为第二基准输入;(2)当确定施加到所述第一基准输入(146)的信号无误差而施加到所述第二基准输入(148)的信号有误差时,将施加到所述第一基准输入(146)的信号传送到所述广播路由器(102)的所述基准信号要求部件(134,136,138,140或142)作为所述第一基准输入和作为所述第二基准输入;和(3)当确定施加到所述第一基准输入(146)的信号有误差而施加到所述第二基准输入(148)的信号无误差时,将施加到所述第二基准输入(148)的信号传送到所述广播路由器(102)的所述基准信号要求部件(134,136,138,140或142)作为所述第一基准输入和作为所述第二基准输入。
10.如权利要求9所述的方法,其中所述基准信号要求部件(134,136,138,140或142)对于基准信号不敏感。
CN038173190A 2002-06-21 2003-06-17 广播路由器及向其选择性地提供多个独立或冗余基准输入的方法 Expired - Fee Related CN1669274B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US39074202P 2002-06-21 2002-06-21
US60/390,742 2002-06-21
PCT/US2003/019600 WO2004001987A2 (en) 2002-06-21 2003-06-17 Broadcast router configured for alternately receiving multiple or redundant reference inputs

Publications (2)

Publication Number Publication Date
CN1669274A true CN1669274A (zh) 2005-09-14
CN1669274B CN1669274B (zh) 2012-05-23

Family

ID=30000610

Family Applications (1)

Application Number Title Priority Date Filing Date
CN038173190A Expired - Fee Related CN1669274B (zh) 2002-06-21 2003-06-17 广播路由器及向其选择性地提供多个独立或冗余基准输入的方法

Country Status (9)

Country Link
US (1) US7778155B2 (zh)
EP (1) EP1523833B1 (zh)
JP (1) JP4516841B2 (zh)
KR (2) KR101060543B1 (zh)
CN (1) CN1669274B (zh)
AU (1) AU2003243704A1 (zh)
DE (1) DE60324931D1 (zh)
MX (1) MXPA04012869A (zh)
WO (1) WO2004001987A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107852379A (zh) * 2015-05-22 2018-03-27 格雷研究有限公司 用于现场可编程门阵列的定向二维路由器和互连网络、以及所述路由器和网络的其他电路和应用
US10419338B2 (en) 2015-05-22 2019-09-17 Gray Research LLC Connecting diverse client cores using a directional two-dimensional router and network
US10587534B2 (en) 2017-04-04 2020-03-10 Gray Research LLC Composing cores and FPGAS at massive scale with directional, two dimensional routers and interconnection networks

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004002050A1 (en) 2002-06-21 2003-12-31 Thomson Licensing S.A. A fault-tolerant broadcast router
CN102665305A (zh) * 2012-04-27 2012-09-12 太仓市同维电子有限公司 一种带有收音机及音频输出装置的3g路由器

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS536807B2 (zh) * 1972-02-10 1978-03-11
JPS5841023B2 (ja) * 1978-10-18 1983-09-09 沖電気工業株式会社 クロツク分配方式
EP0097351A3 (en) * 1982-06-21 1986-02-26 Nec Corporation Router unit and routing network for determining an output port by detecting a part of an input packet
JPS6373754A (ja) * 1986-09-17 1988-04-04 Fujitsu Ltd システムクロツク分配方式
JP2725530B2 (ja) * 1992-06-26 1998-03-11 日本電気株式会社 クロック供給方式
US5550594A (en) * 1993-07-26 1996-08-27 Pixel Instruments Corp. Apparatus and method for synchronizing asynchronous signals
GB2312319B (en) * 1996-04-15 1998-12-09 Discreet Logic Inc Video storage
US5995503A (en) * 1996-06-12 1999-11-30 Bay Networks, Inc. Method and apparatus for providing quality of service routing in a network
US5841775A (en) * 1996-07-16 1998-11-24 Huang; Alan Scalable switching network
JPH11296975A (ja) * 1998-04-06 1999-10-29 Sony Corp 編集装置および方法、並びに提供媒体
US6104997A (en) * 1998-04-22 2000-08-15 Grass Valley Group Digital audio receiver with multi-channel swapping
JP2000049841A (ja) * 1998-07-29 2000-02-18 Toshiba Corp 通信システム
US6204732B1 (en) * 1999-02-09 2001-03-20 Eci Telecom Ltd Apparatus for clock signal distribution, with transparent switching capability between two clock distribution units
US6330316B1 (en) * 1999-03-12 2001-12-11 Nortel Networks Limited Alternate routing schemes using quality of service information for calls involving unreliable networks
GB0008636D0 (en) 2000-04-07 2000-05-31 Probel Ltd Audio router with left/right channel breakaway
JP2001345791A (ja) * 2000-05-30 2001-12-14 Hitachi Ltd クロック生成回路および通信用半導体集積回路
US6680939B1 (en) 2000-09-14 2004-01-20 Nvision, Inc Expandable router
US7187673B2 (en) 2000-12-18 2007-03-06 Koninklijke Philips Electronics N.V. Technique for creating a machine to route non-packetized digital signals using distributed RAM
JP4320980B2 (ja) * 2001-06-19 2009-08-26 株式会社日立製作所 パケット通信装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107852379A (zh) * 2015-05-22 2018-03-27 格雷研究有限公司 用于现场可编程门阵列的定向二维路由器和互连网络、以及所述路由器和网络的其他电路和应用
US10419338B2 (en) 2015-05-22 2019-09-17 Gray Research LLC Connecting diverse client cores using a directional two-dimensional router and network
US10911352B2 (en) 2015-05-22 2021-02-02 Gray Research LLC Multicast message delivery using a directional two-dimensional router and network
US11677662B2 (en) 2015-05-22 2023-06-13 Gray Research LLC FPGA-efficient directional two-dimensional router
US10587534B2 (en) 2017-04-04 2020-03-10 Gray Research LLC Composing cores and FPGAS at massive scale with directional, two dimensional routers and interconnection networks
US11223573B2 (en) 2017-04-04 2022-01-11 Gray Research LLC Shortcut routing on segmented directional torus interconnection networks
US11973697B2 (en) 2017-04-04 2024-04-30 Gray Research LLC Composing diverse remote cores and FPGAs

Also Published As

Publication number Publication date
EP1523833A4 (en) 2007-10-17
JP4516841B2 (ja) 2010-08-04
KR100991413B1 (ko) 2010-11-03
MXPA04012869A (es) 2005-03-31
KR101060543B1 (ko) 2011-08-30
CN1669274B (zh) 2012-05-23
WO2004001987A2 (en) 2003-12-31
KR20050016593A (ko) 2005-02-21
KR20100051733A (ko) 2010-05-17
US7778155B2 (en) 2010-08-17
DE60324931D1 (de) 2009-01-08
AU2003243704A8 (en) 2004-01-06
EP1523833A2 (en) 2005-04-20
WO2004001987A3 (en) 2004-03-04
JP2005531221A (ja) 2005-10-13
AU2003243704A1 (en) 2004-01-06
US20050226211A1 (en) 2005-10-13
EP1523833B1 (en) 2008-11-26

Similar Documents

Publication Publication Date Title
CN1663196A (zh) 具有公共时钟的多机架广播路由器
CN100454883C (zh) 全冗余线性可扩展广播路由器
US20220277679A1 (en) Electronic display board system with modified ethernet network for a plurality of display units
CN1669274A (zh) 配置用来交替接收多个或冗余基准输入的广播路由器
US8477770B2 (en) Strict-sense minimal spanning switch non-blocking architecture
US7957371B2 (en) Linearly expandable broadcast router apparatus
JPH0983497A (ja) パリティビット合致調整方法及び装置
CN1573642A (zh) 在收到控制信号后可编程时钟管理部件的重新配置
US5544151A (en) Dual receive, dual transmit fault tolerant network arrangement
Sim et al. A SpaceWire PHY with double data rate and fallback redundancy
US9762452B2 (en) Network switch employing one or more multi-endpoint optical transceivers
CN100377517C (zh) 容错广播路由器
JP2001119433A (ja) 映像データ伝送装置およびプログラム記録媒体
JPH04216241A (ja) パケット転送方式
KR19990005321A (ko) 종합 정보 통신망(isdn)에서의 지연 보상 장치
JPH04175028A (ja) 多チャネル接続装置の伝送路インタフェース回路
JP2002125043A (ja) 交換機
JP2000057115A (ja) コンピュータ間接続方式及びスイッチ回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: GVBB HOLDINGS S.A.R.L.

Free format text: FORMER OWNER: THOMSON LICENSING CORP.

Effective date: 20120605

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20120605

Address after: Luxemburg Luxemburg

Patentee after: Gvbb Holdings S. A. R. L.

Address before: French Boulogne

Patentee before: Thomson Licensing Corp.

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120523

Termination date: 20130617