CN1619517A - 多通道内部集成电路 - Google Patents
多通道内部集成电路 Download PDFInfo
- Publication number
- CN1619517A CN1619517A CN 200310112336 CN200310112336A CN1619517A CN 1619517 A CN1619517 A CN 1619517A CN 200310112336 CN200310112336 CN 200310112336 CN 200310112336 A CN200310112336 A CN 200310112336A CN 1619517 A CN1619517 A CN 1619517A
- Authority
- CN
- China
- Prior art keywords
- integrated circuit
- internal integrated
- bus
- address
- internal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
一种扩展内部集成电路总线的多通道内部集成电路,该电路包括:一内部集成电路控制器,用于控制内部集成电路总线的数据及地址传输;一CPU,用于处理内部集成电路总线传输的数据及地址;若干内部集成电路总线以及一译码电路,该译码电路其包括一译码器,一用于暂存信号的锁存缓冲器,若干非门及相同数量的与非门。该电路在仅使用单一内部集成电路控制器的状态下,便可提供多条内部集成电路总线,不仅可扩展内部集成电路总线设备容量,并可避免内部集成电路设备地址冲突。
Description
【技术领域】
本发明涉及一种内部集成电路(Inter Integrated Circuit,I2C),尤其涉及一种扩展内部集成电路总线的多通道内部集成电路。
【背景技术】
请参阅图1,是一种现有的内部集成电路结构图,内部集成电路是一种二线制串行扩展电路,其包括:一内部集成电路控制器,用于控制内部集成电路总线的数据及地址传输;一CPU,用于处理内部集成电路总线传输的数据及地址;一内部集成电路总线及若干设备。其中,每一设备与内部集成电路控制器的间以并行方式通过串行数据线(Serial Data Line,SDA)及串行时钟线(Serial Clock Line,SCL)连接;CPU与内部集成电路控制器的间以并行方式通过地址总线、数据总线及IO选通信号线连接。内部集成电路总线使用串行数据线和串行时钟线传输信号,其中串行数据线是地址/数据的传输线,可用于设备间双向传输地址/数据;串行时钟线是同步时钟信号线,通过高低电压信号控制内部集成电路设备的动作。
现有的内部集成电路中一个内部集成电路控制器对应一条内部集成电路总线,用一个字节表示地址,所以最多只能够表示128个地址ID,每个设备所对应的地址ID均不可重复,因此该内部集成电路控制器能够控制的设备最多只有128个,这样就很大程度上限制了内部集成电路总线的应用。有鉴于此,在仅使用单一内部集成电路控制器的状态下提供一种结构简单的内部集成电路多通道扩展电路实为必要。
【发明内容】
本发明所要解决的技术问题在于提供一种在仅使用单一内部集成电路控制器的状态下扩展内部集成电路总线的多通道内部集成电路。
本发明所采用的技术方案为:提供一种多通道内部集成电路,其在仅使用单一内部集成电路控制器的状态下,可提供多条内部集成电路总线,该电路包括:若干内部集成电路总线;若干设备,其与这些内部集成电路总线相连接;一CPU,用于处理内部集成电路总线传输的数据及地址;一内部集成电路控制器,其与CPU相连接,用于控制内部集成电路总线的数据及地址传输;一译码电路,其与CPU、内部集成电路控制器及若干内部集成电路总线相连接,用于对内部集成电路总线进行扩展。
本发明另提供一种多通道译码电路,其通过地址线与CPU相连接,通过串行时钟线与控制器相连接,用于对内部集成电路总线进行扩展,该译码电路包括:一译码器,设有若干输入端口及若干输出端口,这些输入端口与地址线对应相连接,用于对CPU所输入的地址信号进行译码;一锁存缓冲器,设有若干输入端口及若干输出端口,这些输入端口与译码器的输出端口对应相连接,用于暂存译码器输出的信号;若干非门,每一非门设有一输入端口及一输出端口,该输入端口与串行时钟线相连接;若干与非门,每一与非门设有二输入端口及一输出端口,这些输入端口分别同非门的输出端口及锁存缓冲器的输出端口相连接。
该译码电路特征在于:现有的内部集成电路在使用单一内部集成电路控制器的状态下仅对应一条总线,可用地址仅有128个,增加该译码电路后,可在不增加内部集成电路控制器的状态下,通过译码器的多个输出端口对应出多组(每组128个)地址,亦即可用地址多于128个。
采用本发明提供的低成本技术方案,不仅扩展内部集成电路总线设备容量,并可避免内部集成电路设备地址冲突,从而有效扩大了内部集成电路的适用范围。
【附图说明】
图1是一种现有的内部集成电路结构示意图。
图2是本发明增加译码电路的改进型内部集成电路结构示意图。
图3是本发明详细译码电路结构示意图。
【具体实施方式】
请参阅图2,是本发明增加译码电路的改进型内部集成电路结构示意图,该改进型内部集成电路包括:一内部集成电路控制器10,用于控制内部集成电路总线的数据及地址传输;一CPU20,用于处理内部集成电路总线传输的数据及地址;内部集成电路总线1、2、3以及一多通道内部集成电路译码电路30。与现有的内部集成电路相比,主要区别为增加一译码电路30,将地址线A5、A6、A7接至译码电路30中,IO位置决定输入组合,译码电路30则根据相应的输入组合决定选中内部集成电路总线1、2、3中哪一条。
请参阅图3,是本发明的译码电路结构示意图,其包括一3对8译码器301,该3对8译码器301具三个输入端口A5、A6、A7,每一端口输入取值为0或1,其输入取值组合为:000、001、010、011、100、101、110、111,分别对应输出端口S1、S2、S3、S4、S5、S6、S7、S8,输出端口S1~S8以并行方式与一锁存缓冲器302相连接,该锁存缓冲器302用于在译码器下一信号到来的前暂存上一信号。锁存缓冲器302对应S1~S8分别输出L1、L2、L3、L4、L5、L6、L7、L8,作为每一舆非门电路的一输入端口;各非门输入端口分别与串行时钟线相连接,其输出端口分别作为与非门的另一输入端口,舆非门的输出端口与对应的内部集成电路总线的串行时钟线连接。
内部集成电路总线1、2、3的数据传输动作由串行时钟线41、42、43的信号决定,当串行时钟线41、42、43的信号为high时,内部集成电路总线1、2、3不进行数据传输,只有当串行时钟线41、42、43的信号为Low时,内部集成电路总线1、2、3才进行数据传输,从而可以通过控制串行时钟线41、42、43的信号来区分内部集成电路总线1、2、3。
当选择IO位置0x0000~0x001F时,A7、A6、A5变为000,3对8译码器使S1变1,从而L1也变1。此时根据与非门的逻辑关系:当串行时钟线40的信号为High时,串行时钟线41的输出信号亦为High;串行时钟线40的信号为Low时,串行时钟线41的输出信号亦为Low,即会选中内部集成电路总线1,此时其它内部集成电路总线均不会响应。
当选择IO位置0x0020~0x003F时,就会选择到内部集成电路总线2;当选择IO位置0x0040~0x005F时,就会选择到内部集成电路总线3,以此类推,从而实现在仅使用单一内部集成电路控制器的状态下,便可提供多条内部集成电路总线。
在本实施方式中,译码电路采用一3对8的译码器,具三条地址线,因此共可以译码出8条内部集成电路总线,只是,在其它实施方式中可能需要更多总线,相应地需采用更多地址线及相应的译码器,采用四条地址线及4对16译码器,即可译码出16条内部集成电路总线。
Claims (17)
1.一种多通道内部集成电路,其在仅使用单一内部集成电路控制器的状态下,可提供多条内部集成电路总线,该电路包括:若干内部集成电路总线;若干设备,其与这些内部集成电路总线相连接;一CPU,用于处理内部集成电路总线传输的数据及地址;一内部集成电路控制器,其与CPU相连接,用于控制内部集成电路总线的数据及地址传输;其特征在于还包含有一译码电路,其与CPU、内部集成电路控制器及若干内部集成电路总线相连接,用于对内部集成电路总线进行扩展。
2.如权利要求1所述的多通道内部集成电路,其特征在于还包含有一数据总线,上述的内部集成电路控制器及CPU分别与该数据总线相连接,通过其传输数据信息。
3.如权利要求2所述的多通道内部集成电路,其特征在于还包括有一地址总线,上述的内部集成电路控制器及CPU分别与该地址总线相连接,通过其传输地址信息。
4.如权利要求3所述的多通道内部集成电路,其特征在于地址总线及数据总线为并行关系。
5.如权利要求4所述的多通道内部集成电路,其特征在于还包括有一串行数据线,内部集成电路控制器及译码电路分别与该串行数据线相连接,通过其双向传输数据及地址。
6.如权利要求5所述的多通道内部集成电路,其特征在于还包括有一串行时钟线,上述的内部集成电路控制器及译码电路分别与该串行时钟线相连接。
7.如权利要求6所述的多通道内部集成电路,其特征在于还包括有若干串行数据线,上述的若干设备分别通过各串行数据线与译码电路相连接,用于双向传输数据及地址。
8.如权利要求7所述的多通道内部集成电路,其特征在于还包括有若干串行时钟线,上述的若干设备分别通过各串行时钟线与译码电路相连接。
9.如权利要求8所述的多通道内部集成电路,其特征在于串行数据线及串行时钟线为并行关系。
10.如权利要求9所述的多通道内部集成电路,其特征在于还包括有至少两条地址线,上述的译码电路与CPU分别与各地址线相连接,通过其传输地址信号。
11.如权利要求10所述的多通道内部集成电路,其特征在于各地址线为并行关系。
12.一种译码电路,其通过地址线与CPU相连接,通过串行时钟线与控制器相连接,用于对内部集成电路总线进行扩展,该译码电路包括:一译码器,设有若干输入端口及若干输出端口,这些输入端口与地址线对应相连接,用于对CPU所输入的地址信号进行译码;一锁存缓冲器,设有若干输入端口及若干输出端口,这些输入端口与译码器的输出端口对应相连接,用于暂存译码器输出的信号;若干非门,每一非门设有一输入端口及一输出端口,该输入端口与串行时钟线相连接;若干与非门,每一与非门设有二输入端口及一输出端口,这些输入端口分别同非门的输出端口及锁存缓冲器的输出端口相连接。
13.如权利要求12所述的译码电路,其特征在于译码器与锁存缓冲器相连接,锁存缓冲器的各输出端口分别对应译码器的各输出端口。
14.如权利要求13所述的译码电路,其特征在于锁存缓冲器的输出端口与各与非门相连接,分别作为各与非门的一输入端口。
15.如权利要求14所述的译码电路,其特征在于各非门分别与串行时钟线相连接,作为各与非门的另一输入端口。
16.如权利要求15所述的译码电路,其特征在于各与非门的输出端口与各内部集成电路总线的串行时钟线相连接。
17.如权利要求16所述的译码电路,其特征在于译码器为一3对8译码器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2003101123369A CN100412837C (zh) | 2003-11-22 | 2003-11-22 | 多通道内部集成电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2003101123369A CN100412837C (zh) | 2003-11-22 | 2003-11-22 | 多通道内部集成电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1619517A true CN1619517A (zh) | 2005-05-25 |
CN100412837C CN100412837C (zh) | 2008-08-20 |
Family
ID=34759718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2003101123369A Expired - Fee Related CN100412837C (zh) | 2003-11-22 | 2003-11-22 | 多通道内部集成电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100412837C (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101398801B (zh) * | 2008-10-17 | 2010-06-02 | 北京星网锐捷网络技术有限公司 | 扩展内部集成电路总线的方法及装置 |
CN101976828A (zh) * | 2010-11-12 | 2011-02-16 | 重庆市智能水表有限责任公司 | M-bus总线本质安全栅 |
CN101539900B (zh) * | 2008-03-18 | 2011-08-24 | 英业达股份有限公司 | 解决具有相同定址地址的两i2c从属装置间产生冲突的装置 |
CN103902108B (zh) * | 2012-12-28 | 2017-06-16 | 北京汇冠新技术股份有限公司 | 一种用于红外屏接收元件的两级选通装置和选通方法 |
CN107918593A (zh) * | 2017-05-16 | 2018-04-17 | 烟台市迈高机器人科技有限公司 | 近端一对多串行总线的拓展接口电路以及通信方法 |
CN109099959A (zh) * | 2018-06-20 | 2018-12-28 | 中国科学院电工研究所 | 一种数字传感器阵列的连接和数据读出方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102012878A (zh) * | 2010-12-02 | 2011-04-13 | 珠海艾派克微电子有限公司 | 一种电子设备及其数据传输方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6629172B1 (en) * | 1998-12-14 | 2003-09-30 | Micron Technology, Inc. | Multi-chip addressing for the I2C bus |
US6339806B1 (en) * | 1999-03-23 | 2002-01-15 | International Business Machines Corporation | Primary bus to secondary bus multiplexing for I2C and other serial buses |
US20030179598A1 (en) * | 2002-03-20 | 2003-09-25 | Yu-Guang Chen | Device for selectively providing read-only data |
US6816939B2 (en) * | 2002-05-09 | 2004-11-09 | International Business Machines Corporation | Apparatus for supporting I2C bus masters on a secondary side of an I2C multiplexor |
-
2003
- 2003-11-22 CN CNB2003101123369A patent/CN100412837C/zh not_active Expired - Fee Related
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101539900B (zh) * | 2008-03-18 | 2011-08-24 | 英业达股份有限公司 | 解决具有相同定址地址的两i2c从属装置间产生冲突的装置 |
CN101398801B (zh) * | 2008-10-17 | 2010-06-02 | 北京星网锐捷网络技术有限公司 | 扩展内部集成电路总线的方法及装置 |
CN101976828A (zh) * | 2010-11-12 | 2011-02-16 | 重庆市智能水表有限责任公司 | M-bus总线本质安全栅 |
CN101976828B (zh) * | 2010-11-12 | 2013-03-27 | 重庆市智能水表有限责任公司 | M-bus总线本质安全栅 |
CN103902108B (zh) * | 2012-12-28 | 2017-06-16 | 北京汇冠新技术股份有限公司 | 一种用于红外屏接收元件的两级选通装置和选通方法 |
CN107918593A (zh) * | 2017-05-16 | 2018-04-17 | 烟台市迈高机器人科技有限公司 | 近端一对多串行总线的拓展接口电路以及通信方法 |
CN107918593B (zh) * | 2017-05-16 | 2024-05-24 | 烟台市迈高机器人科技有限公司 | 近端一对多串行总线的拓展接口电路以及通信方法 |
CN109099959A (zh) * | 2018-06-20 | 2018-12-28 | 中国科学院电工研究所 | 一种数字传感器阵列的连接和数据读出方法 |
CN109099959B (zh) * | 2018-06-20 | 2021-04-02 | 中国科学院电工研究所 | 一种数字传感器阵列的连接和数据读出方法 |
Also Published As
Publication number | Publication date |
---|---|
CN100412837C (zh) | 2008-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7085863B2 (en) | I2C device including bus switches and programmable address | |
CN1122392C (zh) | 总线主控器转换装置和驱动冗余总线主控器的方法 | |
CN1315066C (zh) | 用于校正并行/串行接口中的波动的缓冲网 | |
CN105243044B (zh) | 基于串口的管理系统及管理方法 | |
CN101040273A (zh) | Pci express协议数据和串行数字视频输出的同时传递 | |
CN1819554B (zh) | 数据处理系统及其数据接口连接方法 | |
CN101149722A (zh) | 一种实现cpu访问xfp光模块的方法 | |
CN100412837C (zh) | 多通道内部集成电路 | |
CN1494002A (zh) | 用于中断的动态优先权排序的方法及装置 | |
CN1957342A (zh) | 支持内部和外部usb收发器的数字接口 | |
CN101430739A (zh) | 一种集成芯片参数配置的系统及方法 | |
CN1969268A (zh) | 用于总线控制器的中断配置 | |
CN1366248A (zh) | 异步时钟域设备对共享存储装置访问的控制方法 | |
CN1052084C (zh) | 并行数据传送电路 | |
CN108614756A (zh) | 具有温度监控功能的fc-ae-asm协议处理芯片 | |
CN1181441C (zh) | 一种直接存储器访问控制器系统 | |
CN1265300C (zh) | 一种紧凑型外围部件互连总线系统中控制平面的实现方法 | |
CN1567278A (zh) | 内部集成电路总线访问控制系统 | |
CN1067477C (zh) | 以串行编码方式进行芯片组间信号传输的装置 | |
CN1599343A (zh) | 一种扩展i2c总线的系统及方法 | |
CN1295627C (zh) | 一种基于并行总线的模块地址单元 | |
CN217156718U (zh) | 一种带状态检测功能的串行输入电路 | |
CN106250336A (zh) | 一种fpga及进行总线切换的方法和系统 | |
CN213302819U (zh) | 工业控制器 | |
CN101055756A (zh) | 一种存储器控制器及其相关方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20080820 Termination date: 20131122 |