CN1606866A - 保护存储器的装置和方法 - Google Patents

保护存储器的装置和方法 Download PDF

Info

Publication number
CN1606866A
CN1606866A CNA028257626A CN02825762A CN1606866A CN 1606866 A CN1606866 A CN 1606866A CN A028257626 A CNA028257626 A CN A028257626A CN 02825762 A CN02825762 A CN 02825762A CN 1606866 A CN1606866 A CN 1606866A
Authority
CN
China
Prior art keywords
signal
control
circuit
mode
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA028257626A
Other languages
English (en)
Other versions
CN100376108C (zh
Inventor
约翰·R·谢伦伯格
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
International Digital Madison Patent Holding SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of CN1606866A publication Critical patent/CN1606866A/zh
Application granted granted Critical
Publication of CN100376108C publication Critical patent/CN100376108C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/443OS processes, e.g. booting an STB, implementing a Java virtual machine in an STB or power management in an STB
    • H04N21/4436Power management, e.g. shutting down unused components of the receiver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/443OS processes, e.g. booting an STB, implementing a Java virtual machine in an STB or power management in an STB
    • H04N21/4435Memory management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Circuits Of Receivers In General (AREA)
  • Television Receiver Circuits (AREA)
  • Storage Device Security (AREA)
  • Electronic Switches (AREA)
  • Power Sources (AREA)
  • Selective Calling Equipment (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种诸如电视信号接收器的装置包括第一和第二电路板。所述第一电路板包括存储器和用于控制所述装置的至少一种功能的控制电路。所述第二电路板经由控制线可操作地耦合到所述第一电路板。所述第二电路板包括用于产生第一和第二控制信号的控制器。当所述装置处于第一操作状态时,控制线将所述第一控制信号从所述控制器发送到所述存储器,并且当所述装置处于第二操作状态时从所述控制器发送到所述第二控制信号。为了在第二操作状态期间防止对所述存储器进行无意地写入,当所述控制器将第二控制信号发送到控制电路时,控制器将存储器处于未供电状态。而且,在允许在控制线上继续通信的未供电状态期间,提供用于防止存储器将控制器线保持诸如低电平的一种状态的单元。

Description

保护存储器的装置和方法
技术领域
本发明通常涉及诸如电视信号接收器的电子设备,尤其涉及一种例如当联结到存储器的信号控制线在不同设备之间共享时用于保护在那种设备中对所包含的存储器不被无意地写入的技术。
背景技术
诸如电视信号接收器的电子设备通常包括一个或多个电路板。每个电路板一般具有附加到其上的电子组件,例如集成电路(“IC”)和其他元件,这些电子组件能够执行各种设备操作。电视信号接收器的现有设计通常仅利用单个电路板。使用这些现有设计,主要动机在于最大化使用电路板面积。然而,由于仅使用了一个电路板,所以不存在有关不同电路板之间的连接问题。
另一方面,电视信号接收器的当前设计可以使用多个电路板。与单个板相比,多个电路板的使用是非常具有吸引力的,因为它能够使电路设计模块化。特别是,可以对不同电路板部分重新设计,而不必重新组织所有接收器电路的布局,通常就象仅使用单个电路板时的情况。而且,多个电路板的使用允许对于一组电路使用单侧板,而对于其他电路使用多层板。
尽管具有这些优点,但是多个电路板的使用确实产生了关于不同板之间的连接的缺点。特别是,可期望最小化用来提供电路板之间的连接的连接器的数量(例如引脚)。由于每个连接器的成本在金钱观念上是可以计量的,所以尤其期望最小化那些连接器的数量。这在某些产业(例如消费者电子产业)中是尤其重要的,其中产品成本是竞争者之间的动力。因此,需要一种减少诸如电视信号接收器的装置中电路板之间所需的连接数量的技术。
用于减少电路板之间的连接数量的那样一种技术涉及共享诸如电视信号接收器的装置的两个电路板之间连接的信号控制线。根据这一技术,当该装置处于关状态时,一个电路板上的微控制器使用信号控制线来读取另一个电路板上的存储器,并且当该装置处于开状态时,使用相同的信号控制线来控制该装置的另一个操作(例如偏转操作)。
在实践上述技术中,当微控制器使用信号控制线来控制装置处于关状态时的装置操作,已经查明的问题是存储器可能被无意地写入。因此,需要一种能够共享信号控制线但是防止连接到线路的存储器被微控制器或者连接到控制线的其他设备无意地写入的技术。本发明旨在解决这些和其他问题。
发明内容
根据本发明,一种装置包括第一和第二电路板。第一电路板包括存储器和用于控制所述装置的至少一种功能的控制电路。第二电路板经由控制线可操作地耦合到第一电路板。第二电路板包括用于产生第一和第二控制信号的控制器。当装置处于第一操作状态时,控制线将第一控制信号从控制器发送到存储器,并且当装置处于第二操作状态时,控制线将第二控制信号从控制器发送到控制电路。为了在第二操作状态期间防止无意地写入存储器,当控制器将第二控制信号发送到控制电路时,在第二操作状态期间,将存储器位于未供电状态。另外,存储器耦合到用于在未供电状态期间防止存储器将控制线保持在低电位状态(low state)的单元。
在示例性实施例中,所述装置包括电视信号接收器,所述电视信号接收器具有第一电路板和第二电路板,第一电路板包括附加到其上的存储器和用于控制偏转的电路,第二电路板包括附加到其上的微控制器,第一和第二电路板经由控制线相互耦合。在第一操作状态,微控制器经由控制线产生第一控制信号,以便从存储器中检索操作数据,并且在第二操作状态,微控制器使用所检索的操作数据来控制用以控制偏转的电路。在第二操作状态期间,微控制器将存储器位于未供电状态。存储器可以包括用于防止存储器对控制线加载的单元,从而允许连接到控制线的其他设备继续进行通信。在一个实施例中,存储器包括耦合到Vcc的齐纳二极管,该Vcc输入用来防止处于未供电状态的存储器将控制线保持在低电位状态。这确保了微控制器能够经由控制线继续与控制电路进行通信。这里也公开了一种由上述装置实现的方法。
附图说明
通过结合附图参考本发明实施例的下列描述,本发明的上述和其他特征以及优点以及得到它们的方式将变得更加明显,并且将更容易理解本发明,
其中:
图1是适用于实现本发明的装置的相关部分的图;和
图2是图解说明用于实现本发明的示例性步骤的流程图。
此处所给出的范例图解说明了本发明的优选实施例,并且这些范例不能被曲解为以任何方式对本发明的范围的限制。
具体实施方式
现在参考附图,尤其是参考图1,其中示出了适用于实现本发明的装置100的相关部分的图。为了示例和解释说明,以电视信号接收器来代表图1的装置100。然而,应当注意本发明的原理可应用于其他类型的电子设备,尤其是那些利用多个电路板连接在一起的设备。
图1的接收器100包括第一电路板10、第二电路板20、以及板连接器30。根据示例性实施例,第一电路板10使能有关接收器100的电源和偏转功能的操作,以及第二电路板20使能有关接收器100的信号处理功能的操作。第一电路板10经由板连接器30电连接到第二电路板20。
第一电路板10包括开关式变换器(transformer)(SMT)11,该SMT 11例如响应于用户输入而使接收器100位于开或关状态。电可擦可编程只读存储器(“EEPROM”)12作为用于存储数据的非易失性存储器来操作,例如用于控制接收器100的偏转操作的电压数据。EEPROM 12包括电压输入(“Vcc”)端、时钟(“CLK”)端和数据(“DAT”)端。电耦合Vcc端以接收用于打开和关闭EEPROM 12的信号。CLK端电耦合到串行时钟线(“SCL”)13,并且DAT端电耦合到串行数据线(“SDA”)15。根据示例性实施例,SCL 13和SDA15共同表示相互集成电路(“IIC(inter-integrated circuit)”-通常称作“I平方C(I-squared C)”)总线,并且这里也称作总线或控制线。
通常,IIC总线是双传输介质,即允许两个IC在总线路径上同时通信的双向数据总线。服务于“主动”操作模式的IC在总线上开始数据传递操作,并且产生允许该数据传递的时钟信号。服务于“从动”操作模式的IC是正在操作或者由主动IC开始通信的IC,从而从动IC被指示来发送或接收数据。每个IC具有它自己的唯一地址,其中主动IC开始和终止通信。此处将在后面提供有关表示为SCL 13和SDA 15的IIC总线的进一步细节。
第一电路板10也包括十个电阻R1至R10、三个电容器C1至C3、以及三个晶体管Q1至Q3。电阻R1操作为晶体管Q1的集电结的上拉电阻,并且电耦合到电压源V1,根据示例性实施例该电压源V1为3.3伏。在该方法中,电阻R1和晶体管Q1工作为信号反向器。电阻R1的最优值为100欧姆。R2电耦合于板连接器30的一端与晶体管Q1的基极结之间。电阻R2的最优值为1K欧姆。晶体管Q1的集电结电耦合到EEPROM 12的Vcc端,并且提供用于打开和关闭EEPROM 12的信号。晶体管Q1最好体现为NPN型双极结晶体管(“BJT”)。电容器C1是EEPROM 12的旁路电容器,并且最优值为100毫微法。
提供电阻R3和R4来分别产生SDA 15和SCL 13上的阻抗。根据示例性实施例,每个电阻R3和R4提供1K欧姆的阻抗。如图1所示,在第一电路板10中分接(tap)SCL 13和SDA 15用来提供两条分离的控制通道。具体的,SDA 15被分接用来提供产生表示为附图标记17的输出信号的第一控制通道,并且SCL 13被分接用来提供产生表示为附图标记19的输出信号的第二控制通道。输出信号17和19控制接收器100的偏转操作。补偿第一和第二控制通道的电路此处可以共同称作控制电路。
第一控制通路包括电阻R5至R7、电容器C2和晶体管Q2。电阻R5在SDA 15与晶体管Q2的基极结之间提供阻抗,并且最佳值为10K欧姆。晶体管Q2最好是NPN型BJT。晶体管Q2的集电结为第一控制通路提供输出路径。电阻R6用作上拉电阻,并且电耦合到电源V2,根据示例性实施例该电源V2为5.1伏。电阻R6的最佳值为1K欧姆。电阻R7和电容器C2建立时间常数,并且最好分别具有1K欧姆和820毫微法。根据示例性实施例,使用输出信号17来建立回扫变换器(未示出)的电压,该电压用在接收器100的偏转操作中。
第二控制通路包括电阻R8至R10、电容器C3以及晶体管Q3。电阻R8在SCL 13和晶体管Q3的基极结之间提供阻抗,并且值最好为10K欧姆。晶体管Q3最好是NPN型BJT。晶体管Q3的集电结为第二控制通道提供输出路径。电阻R9操作为上拉电阻,并且电耦合到电压源V2,该电压源先前表示为5.1伏。电阻R9的值最好是1K欧姆。电阻R10和电容器C3建立时间常数,并且最好分别具有1K欧姆和820毫微法的值。根据示例性实施例,使用输出信号19来控制回扫变换器(未示出)的电压。
第二电路板20包括用于控制接收器100的各种操作的微控制器21。微处理器21包括输入/输出(“I/Q”)端、CLK端和DAT端。I/Q端电耦合到单条线22,并且其中提供输出信号,该输出信号使接收器100的各种组件在接收器100打开时被供电。CLK端电耦合到SCL 13,DAT端电耦合到SDA 15。尽管图1中未明显示出,但是微控制器21电连接到电压源,例如电压源V1。这里,可以相互交换使用术语“微控制器”和“控制器”。
微控制器21也包括分别输出第一和第二PWM信号的第一和第二脉宽调制(“PWM”)端(“PWM1”和“PWM2”)。PWM1和PWM2端分别电耦合到SDA 15和SCL 13,从而将第一和第二PWM信号分别提供给第一电路板10的第一和第二控制通道。因此,使用第一PWM信号来产生输出信号17,使用第二PWM信号来产生输出信号19。虽然在优选实施例中采用了PWM信号,但是当然也可以采用其他格式的信号。
第二电路板20也包括六个电阻R11到R16,以及两个电容器C4和C6。电阻R11对于连接到微控制器21的I/O端的信号线22操作为上拉电阻,并且电耦合到电压源V1,该电压源如先前所示为3.3伏。电阻R11的最优值为10K欧姆。电阻R12和电容器C4操作用来滤出来自连接到微控制器21的I/O端的信号线的射频干扰。电阻R12和电容器C4的最优值分别为1K欧姆和1毫法。类似地,电阻R13和电容器C5操作用来滤出来自SDL 15的射频干扰,而电阻R14和电容器C6操作用来滤出来自SCL 13中的视频干扰。根据示例性实施例,每个电阻R13和R14的值为1K欧姆,并且每个电容器C5和C6的值是100毫微法。电阻R15和R16操作为上拉电阻,并且电耦合到电压源V1,如先前所示为3.3伏。电阻R15和R16的值都最好是10K欧姆。
在操作中,IIC总线(即SCL 13和SDA 15)在微控制器21的两个不同操作之间被共享。具体的,当接收器100处于第一操作状态(即接收器100连接到电源,但是处于关状态),微控制器21操作为主动(Master)IC,并且经由SCL 13和SDA 15将第一控制信号发送到EEPROM 12,从而从EEPROM 11读取数据,该EEPROM 12操作为从动(Slave)IC。在第一操作状态期间,微控制器21和EEPROM 12从备用电源(即电压源V1)接收电源。根据示例性实施例,由微控制器21从EEPROM 12读取的数据包括用于控制接收器100的偏转操作的电压数据。
在数据读取操作期间,SCL 13将时钟信号从微控制器21传递到EEPROM12。SDA 15使用串行数字业务来发送数据。典型地,使用一个或多个比特作为确认比特。根据示例性设计,当SCL 13和SDA 15都保持在逻辑高电位状态(high state)时,在微控制器21与EEPROM 12之间不能发送数据。在SDA15上,从逻辑高电位状态转变到逻辑低电位状态,同时SCL 13处于逻辑高电位状态,这表示经由IIC总线交换数字数据的开始条件。相反,在SDA15上,从逻辑低电位状态转变到逻辑高电位状态,同时SCL 13处于逻辑高电位状态,这表示停止条件。根据示例性实施例,微控制器21对于在SDA15上传递的每个数字数据比特产生一个时钟脉冲,并且当SCL 13上的时钟信号处于逻辑低电位状态时,可以仅变化SDA 15上的逻辑状态。当然,可以使用信号协议而不是时钟脉冲(foregoing one)。当微控制器21从EEPROM12读取数据时,微控制器21的PWM1和PWM2端处于高阻抗状态,并且电阻R5和R8阻止第一和第二控制通路的控制电路对SCL 13和SDA 15加载。公知的例如经由数据定向寄存器可以控制微控制器21的引脚的输入和输出状态,并且从而控制阻抗。
当接收器100处于第二操作状态(即接收器100连接到电源并且处于开状态)时,微控制器21的DAT和CLK端处于高阻抗状态,并且PWM1和PWM2端可被用来分别输出第一和第二PWM信号。这里可将第一和第二PWM信号称作为第二控制信号。PWM1端电耦合到SDA 15,从而将第一PWM信号提供给第一电路板10的第一控制通道,以便能够产生输出信号17。类似地,PWM2端电耦合到SCL 13,从而将第二PWM信号提供给第一电路板10的第二控制通道,以便能够产生输出信号19。根据示例性实施例,根据从处于第一操作状态、即当接收器100处于关状态时的EEPROM 12读取的电压数据,由微控制器21产生第一和第二PWM信号。以上述方式,在微控制器21的两个不同操作期间在两个不同设备间共享SCL 13和SDA 15。在Vcc输入端和接地端之间可以包括电容器C1,以便补偿在对EEPROM 12数据读取/写入操作期间的峰值电流。
当将第一和第二PWM信号发送到第一电路板10的控制电路时,如上所述,已经意识到的一个潜在问题是可能无意地对EEPROM 12进行写入从而破坏EEPROM 12中所存储的数据。具体地讲,当经由IIC总线发送PWM信号时,如果产生起动条件(即,在SDA 15上从逻辑高电位状态转变到逻辑低电位状态,同时SCL 13处于逻辑高电位状态),并且由PWM信号的相位调整产生的地址信息对应于EEPROM 12的地址信息,则微处理器21可能无意地对EEPROM 12进行写入。
为了避免这一潜在问题,本发明在经由IIC总线发送PWM信号之前使电源从EEPROM 12中移除。具体地讲,当接收器100处于开状态时,并且从而进入第二操作状态,微控制器21将来自它的I/O端的电源控制信号输出至信号线22,电源控制信号经由板连接器30而被传递到第一电路板10,并且用于控制接收器100的某些电源功能。具体地讲,根据示例性实施例,为逻辑高信号的电源控制信号被提供到SMT 11,该SMT 11打开第二操作状态期间使用的接收器100的电源(未示出)。而且,该电源控制信号被提供给操作为反相器的晶体管Q1的基极结,从而使电压源V1与EEPROM 12的Vcc端断开。然后,一旦EEPROM 12处于未供电状态,微控制器21就可以经由IIC总线来发送PWM信号,而没有无意写入EEPROM 12的风险。
在示例性实施例中,EEPROM 12包括用于当EEPROM 12处于未供电状态时防止EEPROM 12降低控制线13和15中负载的单元。通常,IC包括耦合到引脚的静电放电(“ESD”)保护二极管。在本发明的实施例中,EEPROM12包括例如耦合到Vcc引脚的上述的防止单元。可以使用已知用来提供那些功能的各种设备和方法,例如齐纳二极管和双极性二极管。
现在参考图2,示出了图解说明实践本发明的示例性步骤的流程图200。为了示意和说明,将参考图1的电视信号接收器100来描述图2的步骤。
在步骤201,接收器100处于未供电状态。也就是说,接收器100没有连接到电源,例如家用插头等。在步骤202,接收器连接到电源(例如插上电源),但是没有打开。也就是说,在步骤202,接收器100进入第一操作状态。这里如先前所示,在第一操作状态期间,接收器100的某些组件(例如微控制器21和EEPROM 12)从备用电源接收电源,即电压源V1。
响应于在步骤202连接到电源,处理前进到步骤203,在步骤203,接收器100执行初始化处理。具体地讲,作为该初始化处理的一部分,微控制器21作为主动IC进行操作,并且经由SCL 13和SDA 15将第一控制信号发送到EEPROM 12,从而从作为从动IC进行操作的EEPROM 12读取数据。根据示例性实施例,由微控制器21从EEPROM 12读取的数据包括用于控制接收器100的偏转操作的电压数据。微控制器21将所读取的数据存储在内部存储器(未示出)中,并且只要接收器100插上电源或者以别的方式被供电时,就将所读取的数据保留在内部存储器中。
接着,在步骤204,例如响应于在诸如手持式遥控单元的输入端接收的用户输入,接收器100打开。这里如先前所示,当接收器100既连接到电源又打开时,接收器100处于第二操作状态。因此,步骤204使接收器100进入第二操作状态。响应于步骤204,微控制器21将电源控制信号从它的I/O端输出到信号线22。其中,在步骤205,电源控制信号将第一电路板10的晶体管Q1与EEPROM 12的Vcc端断开。
随后,一旦EEPROM 12处于未通电状态,处理流程前进到步骤206,在步骤206,微控制器21向第一电路板10的控制电路发送第二控制信号、即第一和第二PWM信号。也就是说,PWM1端将第一PWM信号输出到SDA 15,从而将第一PWM信号提供给第一电路板10的第一控制通道,以便能够产生输出信号17。类似地,PWM2端将第二PWM信号输出到SCL 13,从而将第二PWM信号提供给第一电路板10的第二控制通道,以便能够产生输出信号19。如先前所示,根据在步骤203从EEPROM 12读取的电压数据,可以通过微控制器21产生第一和第二PWM信号。以上述方式,在微控制器21的两个不同操作之间共享SCL 13和SDA 15,并且避免无意地写入EEPROM 12的风险。
尽管已经关于电视信号接收器描述了本发明,但是本发明可应用于包括或不包括显示设备的各种系统,并且这里所使用的措词“电视信号接收器”或“接收器”往往包含各种类型的装置和系统,但不限于包括显示设备的电视机或监视器,以及不限于诸如置顶盒、磁带录像机(VTR)、数字光盘(DVD)播放器、视频游戏机、个人录像机(PVR)的系统或可能不包括显示设备的其他装置的系统或装置。
虽然将本发明作为优选设计进行描述,但是在本公开的精神和范围之内还可以对本发明进行修改。因此,本申请往往覆盖各种变化、使用、或者使用本发明一般原理的本发明的适应修改。而且,本发明往往覆盖例如那些背离本发明公开而又属于本发明并且落入所附权利要求的限制之内的现有技术中的已知或惯例实践。

Claims (19)

1.一种电视信号接收器,包括:
第一电路板,包括存储器和用于控制所述接收器的操作的控制电路,所述控制电路响应所述存储器中存储的数据来控制所述接收器的操作;和
第二电路板,其经由IIC总线可操作地耦合到所述第一电路板,所述第二电路板包括耦合到所述IIC总线的控制器,所述控制器用于根据处于第一操作状态的第一信号格式来产生第一控制信号以及根据处于第二操作状态的第二信号格式来产生第二控制信号,
在所述第二操作状态期间,所述控制器将所述存储器位于未供电状态,当所述存储器处于未供电状态时,所述存储器被耦合到用于防止所述存储器将所述控制线保持在低电位状态的单元,
其中所述存储器和所述控制电路都耦合到所述IIC总线,并且所述控制器经由所述IIC总线将所述第一控制信号发送到所述存储器,而不影响处于第一操作状态的控制电路,并且经由所述控制线将所述第二控制信号发送到所述控制电路,而不影响处于第二操作状态的存储器。
2.根据权利要求1所述的电视信号接收器,还包括用于当所述存储器处于未供电状态时防止所述存储器将所述控制线保持在低电位状态的单元,该单元包括齐纳二极管。
3.根据权利要求1所述的电视信号接收器,其中所述存储器包括用于控制偏转电路的操作数据,所述控制电路响应所述操作数据来控制所述偏转电路。
4.根据权利要求3所述的电视信号接收器,其中所述第一操作状态对应于所述接收器的关状态,所述第二操作状态对应于所述接收器的开状态。
5.根据权利要求3所述的电视信号接收器,其中所述第一控制信号对应于ICC应允信号,以及所述第二控制信号是PWM信号。
6.根据权利要求3所述的电视信号接收器,其中所述控制电路经由双极性晶体管耦合到所述IIC总线。
7.一种信号处理装置,包括:
第一电路板,其包括用于控制接收器的至少一个操作的第一电子电路和第二电子电路;和
第二电路板,经由控制线可操作地耦合到所述第一电路板,所述第二电路板包括耦合到所述控制线的控制器,所述控制器用于根据处于第一操作状态的第一信号格式来产生第一控制信号以及根据处于第二操作状态的第二信号格式来产生第二控制信号,
在所述第二操作状态期间,所述第二电子电路位于未供电状态,当所述第二电子电路处于未供电状态时,所述第二电子电路被耦合到用于防止所述第一电子电路将所述控制线保持在低电位状态的单元,和
所述第一和第二电子电路都耦合到所述控制线,并且所述控制器经由所述控制线将所述第一控制信号发送到所述第一电子电路,而不影响处于第一操作状态的第二电子电路,并且经由所述控制线将所述第二控制信号发送到所述第二电子电路,而不影响处第二操作状态的第一电子电路。
8.根据权利要求7所述的信号处理装置,其中所述第一电子电路包括具有存储于其中的用于控制所述第二电子电路的操作数据的存储电路,所述控制器检索处于所述第一操作状态的所述操作数据,并且响应处于所述第二操作状态的操作数据来控制所述第二电子电路。
9.根据权利要求8所述的信号处理装置,其中所述操作数据包括用于控制偏转电路的电压数据,并且所述第二电子电路响应于所述电压数据来控制所述偏转电路。
10.根据权利要求9所述的信号处理装置,其中所述第一操作状态对应于处于关状态的所述装置,所述控制器和所述第一电子电路由备用电源供电,以及所述第二操作状态对应于处于开状态的所述装置。
11.根据权利要求7所述的信号处理装置,还包括用于在所述第一电子电路的未供电状态期间防止所述第一电子电路将所述控制线保持在低电平的单元。
12.根据权利要求7所述的信号处理装置,其中所述第一控制信号符合所述IIC标准,并且所述第二控制信号包括脉宽调制信号。
13.一种用于操作电视信号接收器的方法,所述方法包括步骤:
提供经由控制线耦合的第一和第二电路板,所述第一电路板具有在其上包含的并且耦合到所述控制线的存储器件和控制电路,所述第二电路板具有在其上包含的并耦合到所述控制线的控制器;
当所述接收器处于第一操作状态时,经由所述控制线根据来自所述第二电路板上的控制器的第一信号格式将第一控制信号发送到所述第一电路板上的所述存储器件,而不影响所述控制电路;
当所述接收器处于第二操作状态时,经由所述控制线根据来自所述控制器的第二信号格式将第二控制信号发送到所述第一电路板上的所述控制电路;和
在发送所述第二控制信号的步骤期间,将所述存储器件位于未供电状态,当所述存储器件位于未供电状态时,所述存储器件耦合到用于防止所述存储器件将所述控制线保持在低电位状态的单元。
14.根据权利要求14所述的方法,其中所述第一操作状态对应于处于关状态的接收器,其中所述控制器和所述存储器由备用电源供电,并且所述第二操作状态对应于处于开状态的接收器。
15.根据权利要求15所述的方法,其中所述第一控制信号使所述控制器能够从所述存储器读取数据。
16.根据权利要求16所述的方法,还包括步骤:响应从所述存储器读取的数据经由所述控制电路来控制偏转电路。
17.根据权利要求14所述的方法,其中所述第一发送步骤包括根据所述IIC标准来发送所述第一控制信号。
18.根据权利要求14所述的方法,其中所述第二发送步骤包括发送所述第二控制信号作为PWM信号。
19.根据权利要求14所述的方法,其中所述提供步骤包括提供具有经由双极性晶体管耦合到所述控制线的控制电路的第一电路板。
CNB028257626A 2001-12-19 2002-12-11 保护存储器的装置和方法 Expired - Fee Related CN100376108C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/025,160 US6876400B2 (en) 2001-12-19 2001-12-19 Apparatus and method for protecting a memory sharing signal control lines with other circuitry
US10/025,160 2001-12-19

Publications (2)

Publication Number Publication Date
CN1606866A true CN1606866A (zh) 2005-04-13
CN100376108C CN100376108C (zh) 2008-03-19

Family

ID=21824384

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028257626A Expired - Fee Related CN100376108C (zh) 2001-12-19 2002-12-11 保护存储器的装置和方法

Country Status (11)

Country Link
US (1) US6876400B2 (zh)
EP (1) EP1457044B1 (zh)
JP (1) JP4271579B2 (zh)
KR (1) KR100922450B1 (zh)
CN (1) CN100376108C (zh)
AU (1) AU2002357814A1 (zh)
DE (1) DE60212447T2 (zh)
ES (1) ES2265518T3 (zh)
MX (1) MXPA04006069A (zh)
MY (1) MY136089A (zh)
WO (1) WO2003055204A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105472295A (zh) * 2016-01-06 2016-04-06 广州视声智能科技有限公司 一种用于二线制可视对讲系统的视频信号传输的电路

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7120013B1 (en) * 2003-04-11 2006-10-10 Raytheon Company System and method for transferring large amounts of stored data
US20050187545A1 (en) * 2004-02-20 2005-08-25 Hooven Michael D. Magnetic catheter ablation device and method
AT501137B1 (de) * 2004-12-06 2006-11-15 Vaillant Gmbh Verfahren zur erweiterten nutzung einer iic-bus-signalleitung
EP1788574B1 (de) * 2005-11-16 2012-04-04 Siemens Aktiengesellschaft Elektrisches Gerät dessen Speicherdaten auch bei Defekt auslesbar sind
US7868660B2 (en) 2006-04-20 2011-01-11 Atmel Corporation Serial communications bus with active pullup
KR101437868B1 (ko) * 2007-11-14 2014-09-05 삼성디스플레이 주식회사 표시 장치
KR101389205B1 (ko) 2008-12-26 2014-04-25 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
JP2014216785A (ja) * 2013-04-24 2014-11-17 株式会社東芝 電子機器、表示方法及びプログラム
CN103226888B (zh) * 2013-05-02 2015-08-19 四川省迪特尔电子有限公司 一种智能控制的红外遥控智能节电待机系统用电源电路
US9710423B2 (en) * 2014-04-02 2017-07-18 Qualcomm Incorporated Methods to send extra information in-band on inter-integrated circuit (I2C) bus
WO2015170938A1 (ko) * 2014-05-08 2015-11-12 엘지전자 주식회사 영상제공장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5563655A (en) * 1994-02-28 1996-10-08 Eastman Kodak Company Intelligent digital image storage for an electronic camera
US5748255A (en) * 1994-12-22 1998-05-05 Philips Electronics North America Corporation Interface system for a television receiver
US6151077A (en) * 1994-12-22 2000-11-21 U.S. Philips Corporation Interface system for a television receiver
US6693678B1 (en) * 1997-12-18 2004-02-17 Thomson Licensing S.A. Data bus driver having first and second operating modes for coupling data to the bus at first and second rates
AU6279499A (en) * 1998-09-30 2000-04-17 Thomson Licensing S.A. Video amplifier with integrated dc level shifting
KR20020035144A (ko) * 1999-09-22 2002-05-09 추후제출 전자적 조정을 위한 메모리를 갖는 pll
MXPA01004905A (es) * 1999-09-22 2003-08-01 Sony Corp Aparato de procesamiento de informacion, metodo de control de presentacion, y medio de registro.
WO2001095121A2 (en) * 2000-06-02 2001-12-13 Thomson Licensing S.A. Bus operation with integrated circuits in an unpowered state
WO2001097512A2 (en) * 2000-06-09 2001-12-20 Thomson Licensing S.A. Apparatus for providing tuner parameters in a television receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105472295A (zh) * 2016-01-06 2016-04-06 广州视声智能科技有限公司 一种用于二线制可视对讲系统的视频信号传输的电路

Also Published As

Publication number Publication date
AU2002357814A1 (en) 2003-07-09
US20030112376A1 (en) 2003-06-19
EP1457044B1 (en) 2006-06-14
KR100922450B1 (ko) 2009-10-21
KR20040068251A (ko) 2004-07-30
JP2005514815A (ja) 2005-05-19
CN100376108C (zh) 2008-03-19
DE60212447T2 (de) 2007-06-21
ES2265518T3 (es) 2007-02-16
US6876400B2 (en) 2005-04-05
JP4271579B2 (ja) 2009-06-03
WO2003055204A1 (en) 2003-07-03
DE60212447D1 (de) 2006-07-27
EP1457044A1 (en) 2004-09-15
MY136089A (en) 2008-08-29
MXPA04006069A (es) 2004-09-27

Similar Documents

Publication Publication Date Title
CN100376108C (zh) 保护存储器的装置和方法
CA2202516C (en) Active power down for pc card i/o applications
US8230151B2 (en) Configurable data port for I2C or single-wire broadcast interface
US5655092A (en) Multiple element interface
CN104915317A (zh) 用于识别存储器件的装置及用于识别预定从属组件的方法
CN103559863A (zh) Led灯板和led显示屏
CN1276650C (zh) 共享信号控制线的装置和方法
CN102164070A (zh) 交换机及其复用网口串口的方法
US7746329B2 (en) Display apparatus and a method of controlling the same
JPH02170638A (ja) バスラインで接続されたic回路網
CN100432973C (zh) 集成电路处于未通电状态时的总线操作
CN100590687C (zh) 显示设备和控制其的方法
EP1869563B1 (en) Configurable data port for i2c or single-wire broadcast interface
CN111835991B (zh) 显示数据通道电路
CN1052367C (zh) 监视器垂直偏转集成电路的保护装置
KR100613498B1 (ko) 비휘발성 메모리의 데이터 저장장치 및 방법
JPS5834646A (ja) 共通信号線伝送方式

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP02 Change in the address of a patent holder

Address after: I Si Eli Murli Nor, France

Patentee after: THOMSON LICENSING

Address before: French Boulogne

Patentee before: THOMSON LICENSING

CP02 Change in the address of a patent holder
TR01 Transfer of patent right

Effective date of registration: 20190123

Address after: Paris France

Patentee after: International Digital Madison Patent Holding Co.

Address before: I Si Eli Murli Nor, France

Patentee before: THOMSON LICENSING

Effective date of registration: 20190123

Address after: I Si Eli Murli Nor, France

Patentee after: THOMSON LICENSING

Address before: I Si Eli Murli Nor, France

Patentee before: THOMSON LICENSING

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080319

Termination date: 20201211

CF01 Termination of patent right due to non-payment of annual fee