CN1606165A - 闪存存储单元及其制备方法 - Google Patents

闪存存储单元及其制备方法 Download PDF

Info

Publication number
CN1606165A
CN1606165A CN200410009765.8A CN200410009765A CN1606165A CN 1606165 A CN1606165 A CN 1606165A CN 200410009765 A CN200410009765 A CN 200410009765A CN 1606165 A CN1606165 A CN 1606165A
Authority
CN
China
Prior art keywords
silicon nitride
flash memory
layer
memory cell
deposit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200410009765.8A
Other languages
English (en)
Other versions
CN1306617C (zh
Inventor
蔡一茂
单晓楠
周发龙
黄如
王阳元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Original Assignee
Peking University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University filed Critical Peking University
Priority to CNB2004100097658A priority Critical patent/CN1306617C/zh
Publication of CN1606165A publication Critical patent/CN1606165A/zh
Application granted granted Critical
Publication of CN1306617C publication Critical patent/CN1306617C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明提供了一种闪存存储单元及其制备方法,属于非挥发性半导体存储器技术领域。与传统的闪存存储单元相比,本发明采用两层氮化硅作为浮栅,在横向和纵向上分别存储两位数据,实现了每个闪存存储单元能存储四位数据的功能,大大地增加了闪存的存储密度。在相同工艺条件下,存储密度是一般多晶硅浮栅闪存的4倍,是NROM闪存的2倍。工艺简单,和传统CMOS工艺兼容,也没有增加光刻次数,从而降低了存储成本。

Description

闪存存储单元及其制备方法
技术领域
本发明属于非挥发性半导体存储器技术领域,具体涉及一种每单元能存储多位数据的闪存存储单元及其制备方法。
背景技术
半导体存储器是半导体产业的重要组成部分,随着各种移动设备中对数据的存储要求的日益增大,对能在断电情况下仍然保存数据的非挥发性半导体存储器的需求也越来越大。闪存(Flash Memory)是发展最快的非挥发性半导体存储器。从二十世纪八十年代第一个闪存产品问世以来,随着技术的发展,它被广泛用于手机,笔记本,掌上电脑和U盘等移动和通讯设备中。如今闪存已经占据了非挥发性半导体存储器的大部分市场份额。研制低功耗,低工作电压和高存储密度的闪存是闪存技术发展的重要推动力。
闪存的结构单元如图一所示,它包含2层多晶硅栅,上面一层多晶硅1引出接字线,是控制栅,用来控制单元的选通以及单元的编程读出等操作,下面的多晶硅栅7不引出,完全与外界隔绝,因此叫做浮栅。闪存单元是利用浮栅上的存储电荷改变控制栅对应的阈值电压,从而决定单元的存储内容。如果浮栅上没有存储电子电荷,控制栅对应一个较低的阈值电压VT;当浮栅上存储了电子电荷QFG(QFG<0),则控制栅阈值电压增大了ΔVT
    ΔVT=-QFG/CFC                              (1)
其中CFC是浮栅相对控制栅的等效电容。这样在读取的时候,控制栅上加上一定的读取电压,浮栅中有电子的单元因为阈值电压高而不导通,就是存了信息“0”;当浮栅中没有存储电子的时候,阈值电压低,单元导通,就是存了信息“1”,如图二所示。
随着传统的CMOS超大规模集成电路技术的高速发展,闪存技术也朝着低功耗,低工作电压和高存储密度的方向发展。但是由于多晶硅浮栅存储的电荷是连续分布的,当有一个泄漏通道的时候,整个浮栅上的存储电荷都会通过这个泄漏通道而丢失,因此限制闪存按比例缩小能力的最大障碍是其隧穿氧化层厚度不能持续减小,因为在薄的隧穿氧化层情况下,直接隧穿和应力引起泄漏电流(SILC)等效应都对闪存的漏电控制提出巨大挑战。最近发展的SONOS闪存技术,单元结构和多晶硅浮栅结构类似,只是采用氮化硅层作为存储电荷的浮栅。因为氮化硅利用陷阱存储电荷,电荷是不连续分布的,不会通过同一个泄漏通道丢失,因此具有高的可靠性,隧穿氧化层也可以大大减薄,降低工作电压和减小功耗。
在SONOS闪存单元中,存储的电荷的不连续分布的另外一个重要的应用是可以使得每个单元能够存储两位的数据,就是所谓的NROM结构,如图三所示。NROM结构采用沟道热电子注入编程方式,可以使得电子9存储在源漏上方的氮化硅8中,具有区域化的特点,擦除采用源漏产生的热空穴注入方式。NROM读取的时候采用反向读取,如图四所示,即如果要读取原来编程时漏端上方的那位数据10,则读取的时候把原来编程时的漏端当源端,而原来的源端当漏端接位线。位线偏压比一般闪存单元读取时的位线的电位要高一些,为1.5V左右,这样就能使得靠近漏端一侧的耗尽层13比低漏电压时的耗尽层12足够宽,而把漏端上方的存储的电荷9的影响屏蔽掉,因此读取的数据是由源端上方的氮化硅中存储的电荷决定的。反过来,为了读另外一位数据的状态,则要再次把源漏端掉过来。因此通过电荷9分别存储在氮化硅浮栅8的两端,实现了一个单元存储两位数据的功能。
发明内容
本发明进一步提高闪存的存储密度,提供一种闪存存储单元及其制备方法,在横向和纵向上分别存储两位数据,从而实现了每个闪存单元能存储四位数据的功能,大大地增加了闪存的存储密度。
本发明闪存存储单元,是由多晶硅控制栅、源漏区和存储电荷的浮栅组成,其特征在于:浮栅是由两层氮化硅组成,上、下氮化硅层之间设有隔离氧化层,采用沟道热电子注入编程方式,将电荷分别存储在上述氮化硅层中。
两层氮化硅的厚度分别为4-7纳米。
浮栅与多晶硅控制栅之间的阻挡氧化层的厚度为8-10纳米。
浮栅与源漏区之间的隧穿氧化层的厚度为5-7纳米。
两层氮化硅之间的隔离氧化层的厚度为2-3纳米。
一种闪存存储单元的制备方法,其步骤包括:
(1)在P型硅片上形成源区,并进行阈值调整注入;
(2)热氧化、淀积第一层氮化硅、淀积二氧化硅或热氧化氮化硅形成二氧化硅、淀积第二层氮化硅、淀积二氧化硅和淀积多晶硅;
(3)光刻并刻蚀,形成栅;
(4)N+注入,并退火,形成源漏;
(5)淀积二氧化硅,并刻蚀形成侧墙。
本发明的技术效果:本发明在相同工艺条件下,存储密度是一般多晶硅浮栅闪存的4倍,是NROM闪存的2倍。而且工艺简单,和传统CMOS工艺兼容,也没有增加光刻次数。由于增加每一个闪存单元存储数据的位数,可以在相同的工艺条件下,成倍的增加闪存的存储密度,从而降低存储成本。
附图说明
下面结合附图,对本发明做出详细描述。
图1为现有闪存存储单元的结构示意图;
图2为现有闪存单元的阈值漂移和浮栅中存储电荷的关系示意图;
图3为NROM结构示意图;
图4为NROM的读取原理示意图;
其中,1—多晶硅控制栅;2—阻挡氧化层;3—隧穿氧化层;4—源;5—衬底;6—漏;7—多晶硅浮栅;8—氮化硅层;9—存储的电子;10—要读取的那位的信息;11—另外一位的信息;12—高漏电压时的耗尽区范围;13—低漏电压时的耗尽区范围
图5为本发明闪存存储单元的结构示意图;
01—控制栅;02—第二层氮化硅;03—氮化硅间氧化层;04—第一层氮化硅;05—源;06—衬底;07—漏;08—隧穿氧化层;09—存储的电荷;010—阻挡氧化层;011—要读取的两位信息;012—另外两位信息;013—低漏电压时的耗尽区范围;014—高漏电压时的耗尽区范围
图6为本发明闪存存储单元的逻辑状态和阈值漂移的关系示意图;
图7为本发明闪存存储单元的读取原理示意图;
图8为本发明闪存存储单元的“01”状态编程示意图;
图9为本发明闪存存储单元的“10”状态编程示意图;
图10为本发明闪存存储单元的“00”状态编程示意图;
图11为本发明闪存存储单元的擦除示意图;
图12为本发明闪存存储单元的工艺流程图。
001—单晶硅;002—二氧化硅;003—氮化硅;004—多晶硅;005—源;007—漏;008—侧墙
具体实施方式
参考图5,单元采用两层氮化硅02、氮化硅04作为浮栅,隧穿氧化层08为5-7nm,第一层和第二层的氮化硅厚度为4-7nm,两层氮化硅之间的氧化层03厚度为2-3nm,阻挡氧化层010的厚度为8-10nm。因为第一层和第二层氮化硅浮栅相对于控制栅01的等效电容CFC不一样,所以两层浮栅中存储的电子09使得单元的阈值电压漂移是不一样的。以单元一端的存储电子的情况为例,假设第一层氮化硅相对于控制栅等效电容为CFC1,且一端存储的电子电荷为QFG1,第二层的氮化硅相对于控制栅等效电容为CFC2,一端存储的电子电荷为QFG2,根据上面曾提到的公式ΔVT=-QFG/CFC,则它们引起的阈值电压漂移为:ΔVT1=-QFG1/CFC1和ΔVT2=-QFG2/CFC2,因为第一层和和第二层的氮化硅的厚度相等,所以可以存储的电子是近似相等的(QFG1=QFG2)。很明显CFC2>CFC1,因此有:ΔVT1>ΔVT2。这样根据两层氮化硅层有否存储电子可以有四个阈值电压的漂移,因此有四个状态,如图6所示。
(1)当两层氮化硅层都没有存储电电子,总的阈值电压漂移:ΔVT=0,可以定义为状态“11”
(2)当第二层氮化硅存储电子,第一层没有存储电子,总的阈值电压漂移:ΔVT=ΔVT2,可以定义为状态“10”
(3)当第一层氮化硅存储电子,第二层没有存储电子,总的阈值电压漂移:ΔVT=ΔVT1,可以定义为状态“01”
(4)当两层氮化硅层都存储电电子,总的阈值电压漂移:ΔVT=ΔVT1+ΔVT2,可以定义为状态“00”。
因此一端实现了两位数据的存储功能,采用NROM相同的读取方法,如图7所示,即如果要读取原来编程时漏端上方的那位数据011,则读取的时候把原来编程时的漏端当源端,而原来的源端当漏端接位线。位线偏压比一般闪存单元读取时的位线的电位要高一些,为1.5V左右,这样就能使得靠近漏端一侧的耗尽层014比低漏电压时的耗尽层013足够宽,而把漏端上方的存储的电荷09的影响屏蔽掉,,该存储单元的另外一端存储的数据完全类似,也可以实现两位数据的存储功能,这样每个存储单元可以存储四位的数据。存储单元的编程(根据数据状态,选择性地对氮化硅进行电子注入)采用沟道热电子注入方式,比如要对漏端上方一端的氮化硅层进行电子注入,则漏端接5V电压,控制栅加编程电压脉冲,如图8所示,当控制栅接高电压脉冲(+10V)时,注入的电子在纵向电场的作用下,能够越过隧穿氧化层和氮化硅间的氧化层存储在第二层氮化硅中,实现了“10”的编程;当控制栅接中等电压脉冲(+7V)时,纵向电场不能使得注入的电子隧穿过氮化硅间的氧化层,因此电子存储在第一层氮化硅中,实现了“01”的编程,如图9所示;当控制栅接高和中等电压组合脉冲时,两层氮化硅都存储电子,实现了“00”的编程,如图10所示。对氮化硅中的电子进行擦除采用热空穴注入的方式,此时控制栅接-7V的电压,漏端接5V电压,其他端接地,对第一层第二层的氮化硅中的电子同时进行擦除(注入的空穴和电子中和),使得擦除后单元的状态回到“11”状态,如图11所示。
参考图12,存储单元器件的制备步骤为:
(1)在P型硅片001上,采用传统CMOS工艺,形成LOCOS或者浅槽隔离,然后形成有源区,并进行阈值调整注入。
(2)热氧化(5nm)形成二氧化硅层002,淀积氮化硅003(5nm)、淀积二氧化硅或者热氧化氮化硅002(2nm),淀积氮化硅003(5nm),淀积二氧化硅002(10nm),淀积多晶硅004(200nm)。
(3)光刻并刻蚀多晶硅,氧化硅和氮化硅直到硅衬底,形成栅。
(4)N+注入,自对准形成源005、漏007和对多晶硅栅高浓度掺杂。
(5)淀积二氧化硅(30nm),并刻蚀形成侧墙008。到此,本发明的存储单元器件的基本结构形成,再采用与常规CMOS完全兼容的工艺完成后续步骤(接触孔,金属布线等),可完成存储单元器件的制备。
为了防止单元中两位数据的互相影响,NROM的器件尺寸不能极大地缩小,因此到一定程度以后,难以仅仅通过缩小器件尺寸来增加闪存的存储密度。而本发明在相同的工艺条件下,成倍的增加闪存的存储密度,从而降低存储成本。

Claims (6)

1、一种闪存存储单元,是由多晶硅控制栅、源区、漏区和存储电荷的浮栅组成,其特征在于:浮栅是由两层氮化硅组成,上、下氮化硅层之间设有隔离氧化层,采用沟道热电子注入编程方式,将电荷分别存储在上述氮化硅层中。
2、如权利要求1所述的闪存存储单元,其特征在于:上述氮化硅的厚度分别为7-10纳米。
3、如权利要求1所述的闪存存储单元,其特征在于:浮栅与多晶硅控制栅之间的阻挡氧化层的厚度为7-12纳米。
4、如权利要求1所述的闪存存储单元,其特征在于:浮栅与源漏区之间的隧穿氧化层的厚度为5-7纳米。
5、如权利要求1所述的闪存存储单元,其特征在于:上述氮化硅之间的隔离氧化层的厚度为2-3纳米。
6、一种闪存存储单元的制备方法,其步骤包括:
(1)在P型硅片上形成源区,并进行阈值调整注入;
(2)热氧化、淀积第一层氮化硅、淀积二氧化硅或热氧化氮化硅、淀积第二层氮化硅、淀积二氧化硅和淀积多晶硅;
(3)光刻并刻蚀,形成栅;
(4)N+注入,形成源漏;
(5)淀积二氧化硅,并刻蚀形成侧墙。
CNB2004100097658A 2004-11-10 2004-11-10 闪存存储单元及其制备方法 Expired - Fee Related CN1306617C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100097658A CN1306617C (zh) 2004-11-10 2004-11-10 闪存存储单元及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100097658A CN1306617C (zh) 2004-11-10 2004-11-10 闪存存储单元及其制备方法

Publications (2)

Publication Number Publication Date
CN1606165A true CN1606165A (zh) 2005-04-13
CN1306617C CN1306617C (zh) 2007-03-21

Family

ID=34763088

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100097658A Expired - Fee Related CN1306617C (zh) 2004-11-10 2004-11-10 闪存存储单元及其制备方法

Country Status (1)

Country Link
CN (1) CN1306617C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100468779C (zh) * 2006-06-09 2009-03-11 北京大学 一种闪存存储单元的制备方法
US7636257B2 (en) 2005-06-10 2009-12-22 Macronix International Co., Ltd. Methods of operating p-channel non-volatile memory devices
CN107359163A (zh) * 2016-05-05 2017-11-17 中芯国际集成电路制造(天津)有限公司 存储单元及其制备方法
CN110634875A (zh) * 2019-09-24 2019-12-31 上海华力微电子有限公司 一种存储单元、nand闪存架构及其形成方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6734055B1 (en) * 2002-11-15 2004-05-11 Taiwan Semiconductor Manufactoring Company Multi-level (4 state/2-bit) stacked gate flash memory cell

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7636257B2 (en) 2005-06-10 2009-12-22 Macronix International Co., Ltd. Methods of operating p-channel non-volatile memory devices
US7986556B2 (en) 2005-06-10 2011-07-26 Macronix International Co., Ltd. Methods of operating non-volatile memory devices
CN101964209B (zh) * 2005-06-10 2013-07-24 旺宏电子股份有限公司 P沟道非易失性存储元件的操作方法
CN100468779C (zh) * 2006-06-09 2009-03-11 北京大学 一种闪存存储单元的制备方法
CN107359163A (zh) * 2016-05-05 2017-11-17 中芯国际集成电路制造(天津)有限公司 存储单元及其制备方法
CN110634875A (zh) * 2019-09-24 2019-12-31 上海华力微电子有限公司 一种存储单元、nand闪存架构及其形成方法

Also Published As

Publication number Publication date
CN1306617C (zh) 2007-03-21

Similar Documents

Publication Publication Date Title
CN100477266C (zh) 包括多层隧道势垒的非易失存储器件及其制造方法
CN101136439A (zh) 半导体装置
CN103035650A (zh) 半导体装置以及半导体装置的制造方法
CN100477233C (zh) 存储器元件
CN100365819C (zh) 一种快闪存储器结构及其制备方法
CN1841785A (zh) 分裂栅极存储单元及制造分裂栅极存储单元阵列的方法
CN1868068A (zh) 完全耗尽型绝缘衬底硅cmos逻辑
CN101728394B (zh) 用于多位存储的沟槽型非挥发存储器
US7292478B2 (en) Non-volatile memory including charge-trapping layer, and operation and fabrication of the same
CN1917234A (zh) 快闪存储器的低介电系数侧壁子结构
CN100356570C (zh) 闪存存储单元的浮栅及其制备方法和一种闪存存储单元
CN101047188A (zh) 具有未掺杂源极与汲极区的陷入储存快闪记忆胞结构
CN1716615A (zh) 非易失性存储器件及其驱动方法
CN100468779C (zh) 一种闪存存储单元的制备方法
CN1176493C (zh) 快闪存储单元及其制造方法
CN101826526B (zh) 半导体存储器单元、驱动其的方法及半导体存储器
CN1866545A (zh) 空气隧道浮栅存储单元及其制造方法
CN1306617C (zh) 闪存存储单元及其制备方法
CN1229873C (zh) 利用分开的介电浮栅的新型易收缩非易失性的半导体存储单元及其制造方法
US20070264766A1 (en) Nos non-volatile memory cell and method of operating the same
US20090014777A1 (en) Flash Memory Devices and Methods of Manufacturing the Same
CN1638130A (zh) 半导体存储器及其制造方法
CN101826531B (zh) 半导体存储器单元、驱动其的方法及半导体存储器
CN100470810C (zh) 扩展第二位元操作裕度的存储器结构
CN103928466A (zh) Flash闪存器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SEMICONDUCTOR MANUFACTURING INTERNATIONAL (SHANGHA

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20110210

Address after: 100871 Beijing the Summer Palace Road, Haidian District, No. 5

Co-patentee after: Semiconductor Manufacturing International (Shanghai) Corporation

Patentee after: Peking University

Address before: 100871 Beijing the Summer Palace Road, Haidian District, No. 5

Patentee before: Peking University

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070321

Termination date: 20181110