CN1561578A - 用于移动终端的自适应∑-△数据转换器 - Google Patents

用于移动终端的自适应∑-△数据转换器 Download PDF

Info

Publication number
CN1561578A
CN1561578A CNA028193865A CN02819386A CN1561578A CN 1561578 A CN1561578 A CN 1561578A CN A028193865 A CNA028193865 A CN A028193865A CN 02819386 A CN02819386 A CN 02819386A CN 1561578 A CN1561578 A CN 1561578A
Authority
CN
China
Prior art keywords
signal converter
sigma
core component
delta modulator
converter core
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA028193865A
Other languages
English (en)
Inventor
A·鲁哈
T·罗特萨莱宁
J·-T·特尔瓦罗托
J·考皮宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nokia Oyj
Original Assignee
Nokia Oyj
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Oyj filed Critical Nokia Oyj
Publication of CN1561578A publication Critical patent/CN1561578A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/04Differential modulation with several bits, e.g. differential pulse code modulation [DPCM]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/392Arrangements for selecting among plural operation modes, e.g. for multi-standard operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/424Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • H03M3/438Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
    • H03M3/454Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path with distributed feedback, i.e. with feedback paths from the quantiser output to more than one filter stage

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

多模式通信设备包括RF(射频)部分和位于射频部分与基带部分之间的接收路径中的模数转换器(ADC)。ADC包括可编程信号转换器核心部件,可用于根据不同类型的移动通信设备操作模式对接收的射频信号执行ADC功能,并且还包括多模式控制功能,用于将信号转换器核心部件编程为当前选定操作模式的功能。可编程信号转换器核心部件最好包括∑-Δ调制器,并提供信号分析功能,用于分析接收到的射频信号,从而通过提高或降低信号转换器的性能来动态地编程转换器核心部件,以适应临时信号和干扰条件。信号分析功能可以实施为抽取滤波器,它具有耦合到调制器输出的输入,或者通过构成基带部分一部分的数字信号处理器来实施。可编程信号转换器核心部件可以被编程为改变∑-Δ调制器使用的比特数量和/或环路滤波器传递函数与环路滤波器系数或者量化器电平数量或抽取器系数以及字宽度。∑-Δ调制器偏置电流也可以被改变,选定类型的动态元件匹配功能也可以被改变,均作为选定模式的功能。可改变的其它操作标准包括∑-Δ调制器过抽样比和/或从开关电容改变成电阻-电容电路技术,或者反之亦然。

Description

用于移动终端的自适应∑-Δ数据转换器
技术领域
这些教导一般地涉及在数据转换器内使用的∑-Δ(sigma-delta)(SD)调制器,并且具体地涉及在对于SD转换器的性能和操作设置不同命令的设备内基于SD的转换器的使用。甚至更具体地说,这些教导涉及在数字基带接口上音频和射频信号的数据转换,以便能够为了射频传输或者为了数字信号处理而进行进一步的处理。
背景技术
在模数转换器(ADC)内使用SD调制器在本技术领域内是公知的。例如,可以参考S.R.Norsworthy等人的“Delta-Sigma Data Converters”,IEEE出版社,NY,1997,以及J.G.Proakis等人的“Digital Signal Processing”第三版,Prentice-Hall,1996。
当前,用于诸如蜂窝电话机的移动通信设备的若干空中接口标准在广泛地使用,并且在每种标准中信号带宽和动态范围是不同的。在一种可能的数据转换解决方案中,每个射频基带(模数(AD)和数模(DA))接口使用专用的RF(射频)AD/DA转换器,具有用于每种目标系统和无线电结构的某一最佳数量的比特和抽样速率。而且,当需要一个移动通信设备支持多个标准时,则通常将需要多个RF AD/DA转换器,例如一个转换器用于每种支持标准。然而,这导致增加的硬件成本和开销。
此外,通常根据预定的最差情况的信号条件来设计转换性能。这导致在最经常使用的情况下性能上的额外开销,这又可能导致功耗增加。对于电池供电的设备来说,例如典型的蜂窝电话机和个人通信器,功耗上的任何增加都有损于延长通话和待机时间的目的。
带有数字抽取滤波器的单比特二阶(second-order)∑-Δ调制器被广泛地用于音频和射频转换器。单比特∑-Δ技术的优点包括高的可实现的线性和宽的动态范围。然而,这些优点是以所需要的很高的过抽样比(OSR)并因而以增加的电流消耗为代价。由于稳定性的原因,∑-Δ调制器的最高实际阶数限于二,并且通过改变∑-Δ调制器的阶数来提供可配置性的任何可能性都是受限制的。因而,用于配置或修改∑-Δ调制器的唯一实际参数是过抽样比。然而,为了获得宽的动态范围,需要高的过抽样比。
众所周知,过抽样模数转换器(ADC)通常包括两个部分:模拟调制器和数字滤波器。模拟调制器接收模拟信号,并产生比特率远高于纳奎斯特抽样频率的串行数据流。整形模拟调制器的量化噪声,以最小化所关注通带内的噪声,以此通带之外更高的噪声为代价。这与在DC(直流)和调制器抽样频率之间均匀地分布噪声是相反的。ADC的数字滤波器部分可用于滤波和抽取模拟输入的调制器表示。因为调制器量化噪声被整形,所以数字滤波器必须滤出此带外量化噪声,并将输出字频率降低到所希望的最终抽样频率。抽取是在大多数过抽样ADC内使用的公知技术。
通常,过抽样ADC使用固定抽取滤波器结构(通常与FIR滤波器组合使用SINC滤波器)以实现所希望的滤波器传递函数,并将抽取滤波器安排为逐步降低数字信息信号的抽样频率,从而不出现混叠。抽取滤波器的各种结构和实施例都是公知的。通常的实际情况是由于其简单和效率而在第一级中使用一个或几个SINC滤波器,并在最后级中使用FIR滤波器。SINC滤波器的阶数通常比∑-Δ调制器高一阶,以滤除频谱整形的量化噪声。因为考虑到在通带高端上的衰减,通常将SINC滤波器的抽取比选择为总抽取比(或过抽样比OSR)的四分之一。FIR滤波器执行至所希望的抽样频率的最终抽取,并定义和均衡最终希望的频率响应。
图1图示典型的∑-ΔADC结构,其中模拟∑-Δ调制器10的输出连接到抽取滤波器12的输入。调制器10通常采用馈送量化器10B的环路滤波器(10A)和包括DAC 10C的模拟反馈路径。量化器10B通常是用于线性目的的1比特量化器,并且因为稳定性的原因而具有二阶。调制器10在Fs的抽样速率上过抽样,并通过过抽样比(OSR)逐级抽取结果数据流,使其成为抽取滤波器12内的较低速率(Fs/OSR)但具有更高分辨率的信号(N比特)。在典型的情况下,抽取滤波器12包括数据寄存器12A、相乘和累积(MAC)单元12B以及系数寄存器12C。
不使用1比特量化,使用2比特或者更高分辨率的量化至少由于以下两个原因而是有益的:使动态范围至少增加6dB/每附加比特,并且在不出现稳定性问题的情况下能够使用更高阶调制器。
因此,多比特∑-Δ技术提供了用于配置和修改∑-Δ数据转换器的附加自由度。通过改变比特数量的配置和修改是用于在某些情况下在所需要的等级上设置转换器性能的一种有效方法。当改变∑-Δ调制器的阶数并不合适时,这也是和低过抽样比一起使用的有效技术。级联∑-Δ调制器的使用提供了增加∑-Δ调制器的阶数和配置该调制器以同时满足不同标准要求(例如,第二代(2G)数字蜂窝标准和第三代(3G)数字蜂窝标准)的可能性。级联调制器和改变调制器阶数的有关内容可以参考Stockstad等人的美国专利US 6,087,969,“Sigma-delta Modulator and Method for Digitizing a Signal”。然而,当过抽样比低时,修改∑-Δ调制器阶数的优点在大多数关键情况下仅略为有效。
如所指出的,动态范围对于每个附加比特仅增加6dB,并且在同时配置调制器系数时甚至可以增加地更多。因此,在性能方式最佳配置中,每次改变量化电平(比特)数量时,改变调制器系数。
发明内容
根据这些教导的当前优选实施例,克服了上述和其它的问题,并实现了其它的优点。
这些教导涉及一种自适应∑-Δ调制器,避免了在移动通信设备内使用几个射频RF(和音频)SD转换器,所述移动通信设备将根据几个空中接口标准和在不同的信号条件下操作。通过提供基于单个∑-Δ调制器的AD或DA转换器,这些教导的使用达到了此目标,所述AD或DA转换器被如此构造,以便通过至少改变SD调制器内所使用的比特数量能够适应不同的系统要求。SD调制器的环路滤波器参数也可以根据需要而改变,并且可以控制一定的级以操作在较低的偏置电流上。
此外,根据这些教导,变得有可能以受控方式可控制地降低RF和数据转换信号路径的性能,从而降低通常的性能开销,进而降低功耗以实现更长的总的工作时间。
这些教导提供了一种通过改变∑-Δ调制器的比特数量、通过修改调制器环路滤波器系数和通过配置偏置电流电平来实现最佳性能-功耗比的技术。由于并不需要改变∑-Δ调制器的阶数,因而不需要修改抽取或后置滤波器特性(例如,陡度),并且在每个∑-Δ调制器操作模式中可以将滤波器结构维持为基本相同。仅需要相对很小的重新配置,例如改变字宽度。
在某些情况下,也有可能将(ADC内)∑-Δ调制器的操作从离散时间操作(使用开关电容器(SC)技术)切换到连续时间操作(使用电阻-电容器(RC)技术),从而放宽在∑-Δ调制器内使用的运算放大器的带宽要求。这能够甚至进一步地节省功耗。通过使用电阻来替换每个开关电容器及其相关开关能够实现这一技术。
因此,这些教导在多模式和自适应数据转换器内提供了下述特性:(a)可以根据所希望的操作模式来改变在∑-Δ调制器内使用的比特数量;和(b)可以根据信号条件(信号强度、干扰存在与否等等)在操作期间动态地改变在∑-Δ调制器内使用的比特数量。此外,当改变比特数量时,可以改变环路滤波器传递函数和系数以维持最佳动态范围。偏置电流也可以改变。而且,可以作为操作模式的函数来改变电路技术(开关电容器到电阻-电容器或反之)。
可以利用其它的技术(例如,动态元件匹配(dynamic element matching)(DEM))来线性化∑-Δ调制器的操作。当将数据转换器配置和修改到某一级别的性能时,还可以将DEM算法改变成例如下述类型之一:噪声整形、数据加权平均(DWA)、计时平均(CLA)或随机DEM。在用于中等或低分辨率数据转换配置的最小型形式中,可以完全关闭DEM算法以节省功率。
根据这些教导的∑-Δ调制器配置和修改技术可以应用于在语音、宽带语音和音乐再生中发现的音频信号,以及应用于在所有类型的移动通信系统内的射频数据转换。
使用常规的混合信号技术,并使用根据这些教导方面的数字配置块来改善。
因此,这些教导的使用避免了在多标准移动通信设备内提供几个标准专用数据转换器的需要,从而降低硬件开销,并节省硅片面积和总功耗。
这些教导提供了一种实现用于多标准通信设备的多模式数据(射频和音频)转换器的解决方案。此外,相应地改变比特数量和偏置电流使得能够响应于主要信号条件而维持最佳性能和功耗。使用可配置的多比特调制器,抽取滤波器也可以被配置为具有可变的字宽度。
在一个方面上,这些教导提供了一种多模式通信设备,它包括射频部分和位于射频部分与基带部分之间接收路径中的模数转换器(ADC)。ADC包括可用于根据移动通信设备操作模式的不同类型对所接收的射频信号执行ADC功能的可编程信号转换器核心部件(core),并且还包括用于将信号转换器核心部件编程为当前选定操作模式(例如2G-3G系统操作)功能的多模式控制功能。可编程信号转换器核心部件最好包括∑-Δ调制器,并且还提供了信号分析功能,用于分析所接收的射频信号,以便通过提高或降低信号转换器的性能之一来动态地编程可编程信号转换器核心部件,从而适应临时信号和干扰条件。信号分析功能可以实施为具有耦合到∑-Δ调制器输出的输入的抽取滤波器,或者通过构成基带部分一部分的数字信号处理器设备来实施。
可编程信号转换器核心部件可以被编程为改变∑-Δ调制器使用的比特数量和/或环路滤波器传递函数与环路滤波器系数、或者量化信号比较器或电平的数量、或者抽取器系数以及字宽度。∑-Δ调制器偏置电流也可以改变,可以作为动态元件匹配功能(function)的选定类型,其中每种功能作为选定模式的功能。可以改变的其它操作标准包括但并不限于∑-Δ调制器过抽样比和/或从开关电容器到电阻-电容器电路技术的改变或反之亦然。
附图说明
当结合附图阅读时,这些教导的上述和其它方面在下面优选实施例的具体描述中将是显而易见的,在附图中:
图1是典型的二阶∑-ΔAD转换器的方框图;
图2是可配置比特量化器的方框图;
图3是可配置SDM的方框图,其中在抽取滤波器内使用的比特数量、电流、系数和字宽度都是可以改变的;
图4图示所关注的频率信道相对于噪声最低值(noise floor)和相邻与备用频率信道的图表,其中一些可能是干扰源;
图5是图示移动通信设备的简化方框图,该移动通信设备包括射频部分和基带部分以及用于控制位于在射频和基带部分之间的ADC的功能的分布式信号质量算法;
图6A图6B分别图示在RC积分器模式和在SC移分器模式中配置的积分器;和
图7图示二阶∑-Δ调制器,其在解释多模式配置例子时是有用的。
具体实施方式
图2是根据这些教导一个方面的可配置比特量化器20的方框图。量化器20包括多个(2n-1)比较器20A,比较其相应的输入与块20D生成的一组参考值之一。例如,块20D可以利用在两个参考电压之间串连的多个电阻来实现,使用多个抽头来向比较器20A提供所需要的参考信号。块20B将所希望的编码(例如双补码)应用于从比较器20A接收到的比特。在从寄存器(#bits)20E馈送的选择块20C的控制下,将输入信号连接到所需数量的比较器20A的是(2n-1)个开关21。在操作期间和/或在利用配置信号初始化时装载寄存器20E。配置信号可以假定从一(用于编程1比特量化器)至希望使用所有比较器20A时的2n-1的值。如果并不使用某些比较器20A,则希望通过将其偏置电流降低到例如标称的完全操作值的十分之一来将它们设置在等待模式中。可选择地,可以完全关闭不使用的比较器,从而节省甚至更多的功率。这可以通过偏置和参考块20D来实现,所述偏置和参考块20D也接收编程寄存器20E(#bits)的输出作为输入。
图3是可配置和自适应∑-Δ AD转换器25的方框图。转换器25可以被配置为操作在一种预定模式中,例如作为2G GSM RF ADC,此外其性能可以被连续地修改以适应主要信号条件。注意:在这个实施例中,∑-Δ调制器10包括DAC、DEM块11。可以执行修改,以提供可靠的数据传输所需要的最低信号质量,这主要受信噪比(SNR)的影响。能够下游分析SNR,例如由数字基带处理器(未图示)内的数字信号处理器(DSP)进行分析,它也可以控制数据转换器25的配置。
在∑-Δ转换器和1比特数据格式的情况下使用动态元件匹配(DEM)技术是公知的。在这一方面可以参考例如Fujimori的美国专利US5,990,819,“D/Aconverter and delta-sigma D/A converter”和Gong等人的美国专利US 6,011,501,“Circuits,system and methods for processing data in a one-bit format”。动态元件匹配和∑-Δ调制器技术在现有技术中都是公知的。
配置和修改任务包括使用馈送配置和自适应算法块32的信号质量分析器30,所述配置和自适应算法块32又使用Fs设置一个或多个过抽样比(OSR)、通过量化器配置块42的比特数量、通过系数块40的环路滤波器系数,信号质量分析器30通过DEM选择块38选择DEM算法,并且还可以根据操作性能的每个等级的需要通过偏置块36在模拟级内设置偏置电流。配置和自适应算法块32还提供一个输出给存储器34,该存储器34存储用于抽取滤波器12的抽取滤波器系数。如参考下文将显而易见的,抽取滤波器12可以被视为用于控制可配置∑-Δ调制器10操作的最简单级别的信号质量分析功能30。
在某些情况下,还可能希望将∑-Δ调制器(ADC内)的操作从离散时间操作(使用开关电容器(SC)技术)切换到连续时间操作(使用电阻-电容器(RC)技术),以放宽在∑-Δ调制器内使用的运算放大器的带宽要求。这能够进一步节省功耗。如图6A和图6B所图示的,这一技术可以通过利用在积分器70的输入结构70A内的电阻来替换每个开关电容器及其相关开关来实现。
当将∑-ΔAD转换器25配置和适配成某一等级的性能时,DEM算法例如可以被选择为下述类型之一:噪声整形、数据加权平均(DWA)、计时平均(CLA)或随机DEM。在用于中等或低分辨率数据转换的配置的最小型形式中,可以完全关闭DEM算法,以节省功率。
与DWA有关的一般内容可以参考出版物:Rex T.baird,Terry S.Fiez,LinearityEnhacement of Multibit Δ∑ A/D and D/A Converter Using Data Weighted Averaging,IEEE Transactions on Circuits and Systems-II:Analog and Digital SignalProcessing,Vol.42,No.12,1995年12月,以及关于CLA的一般内容可以参考Y.Sakina,Multibit∑-ΔAnalog to Digital Converters with Nonlinearity CorrectionUsing Dynamic Barrel Shifting,MA.Sc thesis,ERL,Univ.California at Berkeley,1990。也可以采用其它类型的DEM技术。
使用这些教导例如在组合2G和3G兼容性的多模式蜂窝电话机内是有利的。通过使用用于信号分析目的的数字信号,和通过控制多比特设备内比特数量以实现例如射频AD转换器,这些教导也可以有益地应用于其它应用,其中提供∑-Δ调制器到主要信号条件的配置和自适应是有益的。
在这一方面可以参考图4,该图图示了所关注的频率信道和与之对比的噪声最低值以及相邻和备用频率信道,其中至少一些可能干扰所关注的信道(即它们是干扰源)。典型的接收机通带滤波器特性也是公知的,与干扰信道有关的净空(headroom)也是如此。通常,接收机灵敏度受噪声限制,同时接收机灵敏度受相邻和备用信道内干扰源的限制。接收机的性能通常设计为满足最差情况规范。然而,如果出现极少的干扰或者没有干扰,则需要较低的净空和动态范围,并且更少数量的RF ADC比特足以提供满意的操作。
这些教导的一个特征是信号质量分析块30监视所接收的信号强度(和/或某一其它信号特性)、检测当前的信道条件、并适配∑-Δ调制器10以适应这些条件。最终结果是降低了功耗,因为∑-Δ调制器10不再工作在假定最差情况信道条件的模式内。反之亦然,即在一些极度受损害的信号接收条件的情况下,有可能编程∑-Δ调制器10以工作在其特性超过普通“最差情况”设计标准的模式内。虽然功耗在这种操作模式内可能增加,但是尽管被损害的信道条件也有可能维持话音或数据呼叫。
图5图示这些教导的另一个方面,其中射频块50包括用于接收所关注的射频信号的天线52。射频块50的输出馈送包含ADC 56的转换块55和本地算法块58,所述ADC 56最好根据图3的∑-Δ调制器10和抽取滤波器12来构造。本地算法块58被提供用于优化ADC 56的性能和功耗。这可以通过提供例如偏置电流自调整以降低或消除信号失真来实现。ADC 56通过反馈路径64提供数字输出给实现用于分析、优化和配置ADC 56的∑-Δ转换器以及射频块50的全局算法的DSP 60或等效的信号处理器。
示例
作为用于将∑-Δ调制器的配置实现为多个操作模式的教导的非限制性的例子,假定用于RF AD转换器的下述规范支持不同移动通信系统内的操作。实际上,根据特定接收机结构和性能要求,这些规范可以是不同的。
GSM 900:13比特,基带bw=135kHz
DAMPS:12比特,基带bw=16kHz
IS-95:7比特,基带bw=630kHz
WCDMA:6比特,基带bw=2MHz
在前文中,GSM 900是全球移动通信系统的900MHz版本,DAMPS是数字AMPS,IS-95是用于码分多址(CDMA)无线通信的公知标准,和WCDMA是宽带CDMA。缩写“bw”代表带宽。
在这个例子中,在表1-4中表示了相应的过抽样比和抽样频率——∑-Δ调制器10的阶数以及在量化器20内使用的比特数量。通过改变抽样频率(Fs)、过抽样比(OSR)和量化比特数量(#bits),最有益地执行从一种模式到另一种模式的配置。在一些情况下,改变调制器阶数也是有利的。
例如,可以如下所述构建用于上述规范的可配置GSM/WCDMA RF ADC转换器。在GSM 900模式中使用三阶调制器、1比特量化器20和6MHz的抽样频率Fs(5.67MHz)。通过将∑-Δ调制器(调制器的量化器)配置成四比特模式和通过将抽样频率增加到12MHz来执行到WCDMA模式的配置。显然,这种配置的教导在调制器结构、抽取滤波器实现和时钟逻辑电路方面提供了非常有效的实现方式。
而且,使用表1至表4所示的参数或者使用为了特定移动接收机实现方式而优化的类似表格,可以实现支持其它移动系统或其它移动系统组合的可配置调制器。
表1:GSM.过抽样比/抽样频率(Hz)
调制器阶数     量化器比特数量
  1(2级)   2(4级)   3(8级)   4(16级)
    2  47/12 690 000  36/9720 000  27/7290 000   21/5 670 000
    3  21/5 670 000  17/4590 000  14/3 780 000   12/3 240 000
    4  14/3 780 000  12/3 240 000  10/2700 000   9/2 430 000
表2:DAMPS.过抽样比/抽样频率(Hz)
调制器阶数     量化器比特数量
  1(2级)   2(4级)   3(8级)   4(16级)
    2   36/1 152 000   27/864 000   21/672 000   16/512 000
    3   17/544 000   14/448 000   12/384 000   10/320 000
    4   12/384 000   10/320 000   9/288 000   8/256 000
表3:IS-95.过抽样比/抽样频率(Hz)
调制器阶数     量化器比特数量
  1(2级)   2(4级)   3(8级)   4(16级)
    2   9/12 690 000   7/9 720 000   6/7 290 000   4/5 670 000
    3   7/5 670 000   6/4 590 000   5/3 780 000   4/3 240 000
    4   6/3 780 000   5/3 240 000   4/2 700 000   4/2 430 000
表4:WCDMA.过抽样比/抽样频率(Hz)
调制器阶数     量化器比特数量
  1(2级)   2(4级)   3(8级)   4(16级)
    2  7/28 000 000  6/24 000 000  4/16 000 000   3/12 000 000
    3  6/24 000 000  5/20 000 000  4/16 000 000   3/12 000 000
    4  5/20 000 000  4/16 000 000  4/16 000 000   3/12 000 000
通过在操作期间改变调制器比特的数量来执行对主要信号条件的适应。可以通过测量SNR、BER或FER来控制自适应。每次改变比特数量时也可以修改调制器系数。举一个例子,图7所示的二阶∑-Δ调制器80的自适应中可以使用的可能系数在表5中图示。在这个例子中,A1-2系数和B1-2系数分别对应于图7所示的分布式反馈结构的前向反馈和后向反馈系数。
表5:用于二阶∑-Δ调制器的系数
    #bits     A1     A2     B1     B2
    1     0.25     0.5     0.5     0.25
    2     0.5     0.5     0.5     0.5
    3     1.0     1.0     0.5     1.0
例如,使用CLANS方法,可以发现用于较高阶调制器的系数和更多的比特(参考:Kenney,Carley:“CLANS:A High Level Tool for High ResolutionConverters”,Int.Conf.On Computer-Aided Design,vol.1,Nov.1988)。
在本发明的各种实施例中,可以看出所提供的是一种自适应SD转换器,它具有受信号质量分析功能控制的可配置转换器核心部件。在最简单的形式中,可以使用抽取滤波器12来实现信号质量分析功能,其中可以在频域内分析信号质量(即干扰源)。在抽取滤波器12中,第一SINC级对应于最宽带宽的带通滤波器,下一SINC级对应于较窄带宽的BP滤波器,依此类推。通过测量信号和干扰幅度(参见图4),能够确定所需的转换器比特的最小数量,并能够实现用于接收信号的足够的量化分辨率。这可以被视为多少有些类似于在射频模数转换器内实现的自动增益控制(AGC)功能。
然而,应当理解信号质量分析功能30,62可以仅仅基于相对信号幅度或信号强度。例如,信号质量分析功能可以全部地或部分地基于例如误码率(BER)估计或帧误差率估计(FER)。也可以单独地或组合地使用其它合适的信号质量度量值。
根据这些教导的一个方面,将ADC转换器核心部件实现为可配置结构,以便可以将转换器核心部件配置为在不同类型的移动通信设备和/或多模式设备内执行AD转换功能。以这种方式实现的信号转换器的性能可以动态地适应临时信号和干扰条件,并因此可以提高接收路径内射频ADC 56的性能,从而在差的信号状态下提供足够的性能,或者可以在好的信号状态下降低功耗,而不牺牲接收机的性能。

Claims (34)

1.一种可配置信号转换器,包括:
可编程信号转换器核心部件,可用于根据不同类型的移动通信设备操作模式来对接收信号执行模数转换功能;和
信号分析功能,用于分析所述接收信号,以便动态地编程所述可编程信号转换器核心部件,从而通过提高或降低所述信号转换器的性能之一来适应临时信号和干扰条件。
2.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由过抽样∑-Δ调制器和抽取滤波器组成,和其中所述信号分析功能包括所述抽取滤波器,该抽取滤波器具有耦合到所述∑-Δ调制器的输出的输入。
3.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由过抽样∑-Δ调制器和抽取滤波器组成,和其中所述信号分析功能包括由数字信号处理器设备执行的信号质量分析功能,所述数字信号处理器设备包括耦合到所述转换器输出的输入。
4.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变所述∑-Δ调制器使用的比特数量。
5.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由包含环路滤波器的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变环路滤波器传递函数和环路滤波器系数。
6.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,以及其中所述可编程信号转换器核心部件被编程为改变∑-Δ调制器偏置电流。
7.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变构成所述量化器的比较器的数量。
8.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由包含环路滤波器、量化器和自所述量化器的输出开始的反馈路径的∑-Δ调制器组成,所述反馈路径包括动态元件匹配功能,和其中所述可编程信号转换器核心部件被编程为改变所使用的动态元件匹配功能的类型。
9.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由操作在过抽样比(OSR)上的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变所述过抽样比。
10.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件被编程为从开关电容器改变成电阻-电容器电路技术,或者反之亦然。
11.如权利要求1的可配置信号转换器,其中所述可编程信号转换器核心部件由包含馈送量化器的环路滤波器的∑-Δ调制器组成,其中所述信号分析功能包括具有耦合到所述量化器输出的输入的抽取滤波器,和其中所述信号转换器被编程为至少改变环路滤波器系数、量化器比较器数量、抽取滤波器系数和字宽度之一。
12.一种多模式通信设备,包括射频部分和位于所述射频部分与基带部分之间的接收路径中的模数转换器(ADC),所述ADC包括可用于根据不同类型的移动通信设备操作模式对所接收的射频信号执行ADC功能的可编程信号转换器核心部件,并且还包括多模式控制功能,用于将所述信号转换器核心部件编程为当前选定操作模式的功能。
13.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由∑-Δ调制器和抽取滤波器组成,并且还包括信号分析功能,用于分析所述接收射频信号,以便动态地编程所述可编程信号转换器核心部件,从而通过提高或降低所述信号转换器的性能之一来适应临时信号和干扰条件。
14.如权利要求13的多模式通信设备,其中所述信号分析功能由所述抽取滤波器构成,所述抽取滤波器具有耦合到所述∑-Δ调制器输出的输入。
15.如权利要求13的多模式通信设备,其中所述信号分析功能由形成所述基带部分一部分的数字信号处理器设备来执行。
16.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变所述∑-Δ调制器使用的比特数量。
17.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由包含环路滤波器的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变环路滤波器传递函数和环路滤波器系数。
18.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变∑-Δ调制器偏置电流。
19.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变构成所述量化器的比较器的数量。
20.如权利要求13的多模式通信设备,其中所述可编程信号转换器核心部件由包含环路滤波器、量化器和从所述量化器的输出开始的反馈路径的∑-Δ调制器组成,所述反馈路径包括动态元件匹配功能,和其中所述可编程信号转换器核心部件被编程为改变用作选择模式功能的动态元件匹配功能的类型。
21.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件由利用过抽样比(OSR)操作的∑-Δ调制器组成,和其中所述可编程信号转换器核心部件被编程为改变所述过抽样比。
22.如权利要求12的多模式通信设备,其中所述可编程信号转换器核心部件被编程为从开关电容器改变成电阻-电容器电路技术,或者反之亦然。
23.如权利要求12的多模式通信设备,其中所述ADC由包含馈送量化器的环路滤波器和抽取滤波器的∑-Δ调制器组成,所述抽取滤波器具有耦合到所述量化器输出的输入,和其中所述ADC被编程为至少改变环路滤波器系数、量化器系数、抽取滤波器系数和字宽度之一。
24.一种用于操作信号转换器的方法,包括:
给多模式通信设备提供可编程信号转换器核心部件,该部件可用于根据不同类型的移动通信设备操作模式对接收信号执行模数转换功能;
分析接收信号,以识别可变信号和干扰条件;和
通过至少提高或降低所述信号转换器性能之一,动态地编程所述可编程信号转换器核心部件,以适应所述可变信号和干扰条件。
25.如权利要求24的方法,其中所述可编程信号转换器核心部件由∑-Δ调制器组成,和其中所述分析步骤由具有耦合到所述∑-Δ调制器输出的输入的抽取滤波器来执行。
26.如权利要求24的方法,其中所述可编程信号转换器核心部件由∑-Δ调制器组成,和其中所述分析步骤由具有耦合到所述∑-Δ调制器输出的输入的数字信号处理器设备来执行。
27.如权利要求24的方法,其中所述可编程信号转换器核心部件由∑-Δ调制器组成,和其中所述动态编程步骤改变所述∑-Δ调制器使用的比特数量。
28.如权利要求24的方法,其中所述可编程信号转换器核心部件由包含环路滤波器的∑-Δ调制器组成,和其中所述动态编程步骤改变环路滤波器传递函数和环路滤波器系数。
29.如权利要求24的方法,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,和其中所述动态编程步骤改变∑-Δ调制器偏置电流。
30.如权利要求24的方法,其中所述可编程信号转换器核心部件由包含环路滤波器和量化器的∑-Δ调制器组成,和其中所述动态编程步骤改变包括所述量化器的比较器的数量。
31.如权利要求24的方法,其中所述可编程信号转换器核心部件由包含环路滤波器、量化器和自所述量化器的输出开始的反馈路径的∑-Δ调制器组成,所述反馈路径包括动态元件匹配功能,和其中所述动态编程步骤改变所使用的动态元件匹配功能的类型。
32.如权利要求24的方法,其中所述可编程信号转换器核心部件由操作在过抽样比(OSR)上的∑-Δ调制器组成,和其中所述动态编程步骤改变所述过抽样比。
33.如权利要求24的方法,其中所述动态编程步骤将所述可编程信号转换器核心部件从开关电容器改变成电阻—电容电路技术,或者反之亦然。
34.如权利要求24的方法,其中所述可编程信号转换器核心部件由包含环路滤波器、量化器和具有耦合到所述量化器输出的输入的抽取滤波器的∑-Δ调制器组成,和其中所述动态编程步骤至少改变环路滤波器系数、量化器电平数量、抽取滤波器系数和字宽度之一。
CNA028193865A 2001-10-01 2002-09-20 用于移动终端的自适应∑-△数据转换器 Pending CN1561578A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/969,208 2001-10-01
US09/969,208 US6577258B2 (en) 2001-10-01 2001-10-01 Adaptive sigma-delta data converter for mobile terminals

Publications (1)

Publication Number Publication Date
CN1561578A true CN1561578A (zh) 2005-01-05

Family

ID=25515308

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA028193865A Pending CN1561578A (zh) 2001-10-01 2002-09-20 用于移动终端的自适应∑-△数据转换器

Country Status (6)

Country Link
US (1) US6577258B2 (zh)
EP (1) EP1433259A4 (zh)
KR (1) KR100923480B1 (zh)
CN (1) CN1561578A (zh)
AU (1) AU2002328126A1 (zh)
WO (1) WO2003030369A2 (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101375507B (zh) * 2006-01-25 2011-04-13 Nxp股份有限公司 具有用于rc分布补偿的电容和/或电阻数字自校准装置的连续时间sigma-delta模数转换器
WO2011066766A1 (zh) * 2009-12-02 2011-06-09 中兴通讯股份有限公司 一种多模射频接口
CN102723953A (zh) * 2012-06-22 2012-10-10 江南大学 一种可变类型的Sigma-Delta调制器
CN101675592B (zh) * 2007-04-30 2013-02-13 诺基亚公司 改进a/d转换器和接收机的性能
CN107113005A (zh) * 2015-01-12 2017-08-29 密克罗奇普技术公司 用于σ‑δ模/数转换器的高效抖动技术
CN108233954A (zh) * 2016-12-14 2018-06-29 通用汽车环球科技运作有限责任公司 用于混合δ-σ以及尼奎斯特数据转换器的方法和设备
CN108736895A (zh) * 2017-04-20 2018-11-02 杭州晶华微电子有限公司 一种快速响应的Sigma-Delta模数转换器
CN113225084A (zh) * 2021-04-16 2021-08-06 西安交通大学 自适应基准电压的Delta-Sigma ADC结构

Families Citing this family (104)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2797725B1 (fr) * 1999-08-16 2001-11-09 St Microelectronics Sa Procede et dispositif de conversion d'un signal analogique en un signal numerique avec controle automatique de gain
US6724220B1 (en) 2000-10-26 2004-04-20 Cyress Semiconductor Corporation Programmable microcontroller architecture (mixed analog/digital)
US8176296B2 (en) 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
US7765095B1 (en) 2000-10-26 2010-07-27 Cypress Semiconductor Corporation Conditional branching in an in-circuit emulation system
US8149048B1 (en) 2000-10-26 2012-04-03 Cypress Semiconductor Corporation Apparatus and method for programmable power management in a programmable analog circuit block
US8103496B1 (en) 2000-10-26 2012-01-24 Cypress Semicondutor Corporation Breakpoint control in an in-circuit emulation system
US7406674B1 (en) 2001-10-24 2008-07-29 Cypress Semiconductor Corporation Method and apparatus for generating microcontroller configuration information
US8078970B1 (en) 2001-11-09 2011-12-13 Cypress Semiconductor Corporation Graphical user interface with user-selectable list-box
US8042093B1 (en) 2001-11-15 2011-10-18 Cypress Semiconductor Corporation System providing automatic source code generation for personalization and parameterization of user modules
US7770113B1 (en) 2001-11-19 2010-08-03 Cypress Semiconductor Corporation System and method for dynamically generating a configuration datasheet
US7844437B1 (en) 2001-11-19 2010-11-30 Cypress Semiconductor Corporation System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit
US8069405B1 (en) 2001-11-19 2011-11-29 Cypress Semiconductor Corporation User interface for efficiently browsing an electronic document using data-driven tabs
US6971004B1 (en) 2001-11-19 2005-11-29 Cypress Semiconductor Corp. System and method of dynamically reconfiguring a programmable integrated circuit
US7774190B1 (en) 2001-11-19 2010-08-10 Cypress Semiconductor Corporation Sleep and stall in an in-circuit emulation system
US7295645B1 (en) * 2002-01-29 2007-11-13 Ellipsis Digital Systems, Inc. System, method and apparatus to implement low power high performance transceivers with scalable analog to digital conversion resolution and dynamic range
US8103497B1 (en) 2002-03-28 2012-01-24 Cypress Semiconductor Corporation External interface for event architecture
US7308608B1 (en) 2002-05-01 2007-12-11 Cypress Semiconductor Corporation Reconfigurable testing system and method
US20040044512A1 (en) * 2002-08-29 2004-03-04 Motorola, Inc. Method and apparatus for increasing a number of operating states of a circuit device
US7761845B1 (en) 2002-09-09 2010-07-20 Cypress Semiconductor Corporation Method for parameterizing a user module
US7173980B2 (en) * 2002-09-20 2007-02-06 Ditrans Ip, Inc. Complex-IF digital receiver
US7394445B2 (en) * 2002-11-12 2008-07-01 Power-One, Inc. Digital power manager for controlling and monitoring an array of point-of-load regulators
US6949916B2 (en) * 2002-11-12 2005-09-27 Power-One Limited System and method for controlling a point-of-load regulator
US7456617B2 (en) * 2002-11-13 2008-11-25 Power-One, Inc. System for controlling and monitoring an array of point-of-load regulators by a host
US7743266B2 (en) * 2002-12-21 2010-06-22 Power-One, Inc. Method and system for optimizing filter compensation coefficients for a digital power control system
US7737961B2 (en) * 2002-12-21 2010-06-15 Power-One, Inc. Method and system for controlling and monitoring an array of point-of-load regulators
US7882372B2 (en) * 2002-12-21 2011-02-01 Power-One, Inc. Method and system for controlling and monitoring an array of point-of-load regulators
US7249267B2 (en) * 2002-12-21 2007-07-24 Power-One, Inc. Method and system for communicating filter compensation coefficients for a digital power control system
US7673157B2 (en) 2002-12-21 2010-03-02 Power-One, Inc. Method and system for controlling a mixed array of point-of-load regulators through a bus translator
US7836322B2 (en) * 2002-12-21 2010-11-16 Power-One, Inc. System for controlling an array of point-of-load regulators and auxiliary devices
US7266709B2 (en) * 2002-12-21 2007-09-04 Power-One, Inc. Method and system for controlling an array of point-of-load regulators and auxiliary devices
US7373527B2 (en) * 2002-12-23 2008-05-13 Power-One, Inc. System and method for interleaving point-of-load regulators
KR100536595B1 (ko) * 2003-01-07 2005-12-14 삼성전자주식회사 지에스엠/더블유씨디엠에이 모드에 따라 동작 가능한 다중모드 통신 시스템
US7710092B2 (en) * 2003-02-10 2010-05-04 Power-One, Inc. Self tracking ADC for digital power supply control systems
US7080265B2 (en) * 2003-03-14 2006-07-18 Power-One, Inc. Voltage set point control scheme
EP1473844A1 (en) * 2003-04-28 2004-11-03 Sony Ericsson Mobile Communications AB Analog front end for a digital dual-band intermediate frequency sampling receiver
EP1473845A1 (en) * 2003-04-29 2004-11-03 Sony Ericsson Mobile Communications AB Front end of a multi-standard two-channel direct-conversion quadrature receiver
US7130327B2 (en) * 2003-06-27 2006-10-31 Northrop Grumman Corporation Digital frequency synthesis
US7561635B2 (en) * 2003-08-05 2009-07-14 Stmicroelectronics Nv Variable coder apparatus for resonant power conversion and method
US7221918B1 (en) 2003-08-11 2007-05-22 National Semiconductor Corporation Digital DC-offset correction circuit for an RF receiver
US7049990B2 (en) * 2003-09-05 2006-05-23 Broadcom Corporation Single loop feed-forward modulator with summing flash quantizer and multi-bit feedback
US6891488B1 (en) 2003-10-30 2005-05-10 Intel Corporation Sigma-delta conversion with analog, nonvolatile trimmed quantized feedback
US6894632B1 (en) * 2004-01-14 2005-05-17 Northrop Grumman Corporation Programmable analog-to-digital converter
US7372682B2 (en) * 2004-02-12 2008-05-13 Power-One, Inc. System and method for managing fault in a power system
US7295049B1 (en) * 2004-03-25 2007-11-13 Cypress Semiconductor Corporation Method and circuit for rapid alignment of signals
US7928876B2 (en) * 2004-04-09 2011-04-19 Audioasics A/S Sigma delta modulator
US8462030B2 (en) * 2004-04-27 2013-06-11 Texas Instruments Incorporated Programmable loop filter for use with a sigma delta analog-to-digital converter and method of programming the same
US7457252B2 (en) * 2004-11-03 2008-11-25 Cisco Technology, Inc. Current imbalance compensation for magnetics in a wired data telecommunications network
US7283075B2 (en) * 2004-08-12 2007-10-16 Silicon Laboratories, Inc. Delta-sigma modulator with selectable noise transfer function
US7268715B2 (en) * 2004-10-29 2007-09-11 Freescale Semiconductor, Inc. Gain control in a signal path with sigma-delta analog-to-digital conversion
US8243864B2 (en) * 2004-11-19 2012-08-14 Qualcomm, Incorporated Noise reduction filtering in a wireless communication system
US7332976B1 (en) 2005-02-04 2008-02-19 Cypress Semiconductor Corporation Poly-phase frequency synthesis oscillator
US7554310B2 (en) * 2005-03-18 2009-06-30 Power-One, Inc. Digital double-loop output voltage regulation
US7141956B2 (en) * 2005-03-18 2006-11-28 Power-One, Inc. Digital output voltage regulation circuit having first control loop for high speed and second control loop for high accuracy
US7515929B2 (en) * 2005-04-27 2009-04-07 Skyworks Solutions, Inc. Receiver for a multimode radio
US7400183B1 (en) 2005-05-05 2008-07-15 Cypress Semiconductor Corporation Voltage controlled oscillator delay cell and method
US8814861B2 (en) * 2005-05-12 2014-08-26 Innovatech, Llc Electrosurgical electrode and method of manufacturing same
US7142144B1 (en) * 2005-05-19 2006-11-28 Ami Semiconductor, Inc. Low power sigma delta modulator
US20060262106A1 (en) * 2005-05-20 2006-11-23 Lg Electronics Inc. Pen input device with data storage
US8089461B2 (en) 2005-06-23 2012-01-03 Cypress Semiconductor Corporation Touch wake for electronic devices
US8085067B1 (en) 2005-12-21 2011-12-27 Cypress Semiconductor Corporation Differential-to-single ended signal converter circuit and method
DE102005061813B4 (de) * 2005-12-23 2012-10-11 Intel Mobile Communications GmbH Empfängerschaltung
US8067948B2 (en) 2006-03-27 2011-11-29 Cypress Semiconductor Corporation Input/output multiplexer bus
US7215270B1 (en) * 2006-04-10 2007-05-08 Intrinsix Corp. Sigma-delta modulator having selectable OSR with optimal resonator coefficient
KR100867546B1 (ko) 2006-08-21 2008-11-06 삼성전기주식회사 아날로그 디지털 변환기
US7737724B2 (en) * 2007-04-17 2010-06-15 Cypress Semiconductor Corporation Universal digital block interconnection and channel routing
US8516025B2 (en) 2007-04-17 2013-08-20 Cypress Semiconductor Corporation Clock driven dynamic datapath chaining
US8026739B2 (en) 2007-04-17 2011-09-27 Cypress Semiconductor Corporation System level interconnect with programmable switching
US9564902B2 (en) 2007-04-17 2017-02-07 Cypress Semiconductor Corporation Dynamically configurable and re-configurable data path
US8130025B2 (en) 2007-04-17 2012-03-06 Cypress Semiconductor Corporation Numerical band gap
US8092083B2 (en) 2007-04-17 2012-01-10 Cypress Semiconductor Corporation Temperature sensor with digital bandgap
US8040266B2 (en) * 2007-04-17 2011-10-18 Cypress Semiconductor Corporation Programmable sigma-delta analog-to-digital converter
US8065653B1 (en) 2007-04-25 2011-11-22 Cypress Semiconductor Corporation Configuration of programmable IC design elements
US8266575B1 (en) 2007-04-25 2012-09-11 Cypress Semiconductor Corporation Systems and methods for dynamically reconfiguring a programmable system on a chip
US8358964B2 (en) * 2007-04-25 2013-01-22 Scantron Corporation Methods and systems for collecting responses
US9720805B1 (en) 2007-04-25 2017-08-01 Cypress Semiconductor Corporation System and method for controlling a target device
US8049569B1 (en) 2007-09-05 2011-11-01 Cypress Semiconductor Corporation Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes
US7834613B2 (en) * 2007-10-30 2010-11-16 Power-One, Inc. Isolated current to voltage, voltage to voltage converter
US7609188B2 (en) * 2007-11-21 2009-10-27 Infineon Technologies Ag Multi-standard analog-to-digital data conversion
ATE520199T1 (de) * 2008-01-25 2011-08-15 Nxp Bv Verbesserungen an oder im zusammenhang mit funkempfängern
US7979049B2 (en) 2008-03-28 2011-07-12 Telefonaktiebolaget Lm Ericsson (Publ) Automatic filter control
US7812750B2 (en) 2008-09-26 2010-10-12 Intel Corporation Sigma-delta converter noise cancellation
US7876251B2 (en) * 2008-10-22 2011-01-25 Siemens Medical Solutions Usa, Inc. System for processing patient monitoring signals
KR101543674B1 (ko) * 2009-01-13 2015-08-11 삼성전자주식회사 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치
US9448964B2 (en) 2009-05-04 2016-09-20 Cypress Semiconductor Corporation Autonomous control in a programmable system
KR101292667B1 (ko) * 2009-12-18 2013-08-02 한국전자통신연구원 디지털 rf 컨버터 및 이를 포함하는 디지털 rf 변조기와 송신기
US8542773B2 (en) * 2009-12-18 2013-09-24 Electronics And Telecommunications Research Institute Digital RF converter, digital RF modulator and transmitter including the same
US8891713B2 (en) 2011-04-06 2014-11-18 Siemens Medical Solutions Usa, Inc. System for adaptive sampled medical signal interpolative reconstruction for use in patient monitoring
US8405535B1 (en) * 2011-08-08 2013-03-26 Altera Corporation Integrated circuit with configurable analog to digital converter
US8625726B2 (en) 2011-09-15 2014-01-07 The Boeing Company Low power radio frequency to digital receiver
US8600331B2 (en) 2012-04-11 2013-12-03 Black Berry Limited Radio receiver with reconfigurable baseband channel filter
US8659455B2 (en) * 2012-05-30 2014-02-25 Infineon Technologies Ag System and method for operating an analog to digital converter
US9030342B2 (en) 2013-07-18 2015-05-12 Analog Devices Global Digital tuning engine for highly programmable delta-sigma analog-to-digital converters
KR102192627B1 (ko) * 2014-04-23 2020-12-17 삼성전자주식회사 재구성형 아날로그-디지털 컨버터 및 이를 포함하는 이미지 센서
US9319062B2 (en) * 2014-09-02 2016-04-19 Nokia Technologies Oy Dynamic range reduction for analog-to-digital converters
US20180115328A1 (en) * 2016-10-20 2018-04-26 GM Global Technology Operations LLC Method and apparatus for joint equalization and noise shaping in a software defined radio
EP3367574A1 (en) * 2017-02-28 2018-08-29 Commsolid GmbH Interface between radio receiver and baseband receiver and a method for converting rf-signals to bb-signals
KR101887808B1 (ko) * 2017-04-25 2018-08-10 서울대학교산학협력단 아날로그 디지털 변환 장치
JP7139588B2 (ja) * 2017-09-22 2022-09-21 カシオ計算機株式会社 変換装置、電子楽器、情報処理装置、変換方法及びプログラム
US10200054B1 (en) 2018-01-12 2019-02-05 Semiconductor Components Industries, Llc Adaptive dynamic element matching of circuit components
WO2020038565A1 (en) * 2018-08-21 2020-02-27 Commsolid Gmbh Interface between radio receiver and baseband receiver and a method for converting rf-signals to bb-signals
US10530340B1 (en) * 2018-12-26 2020-01-07 Semiconductor Components Industries, Llc Methods and apparatus for a dynamic addressing decimation filter
EP3706316A1 (en) 2019-03-05 2020-09-09 Nxp B.V. Sigma-delta analog to digital converter
TWI690164B (zh) 2019-04-24 2020-04-01 智原科技股份有限公司 差和式類比數位轉換器及其操作方法
US11863205B2 (en) 2021-11-30 2024-01-02 Analog Devices International Unlimited Company Adaptive bias techniques for amplifiers in sigma delta modulators

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5051981A (en) * 1988-01-21 1991-09-24 Codex Corporation Digital filtering
US5144308A (en) 1991-05-21 1992-09-01 At&T Bell Laboratories Idle channel tone and periodic noise suppression for sigma-delta modulators using high-level dither
US5274375A (en) * 1992-04-17 1993-12-28 Crystal Semiconductor Corporation Delta-sigma modulator for an analog-to-digital converter with low thermal noise performance
WO1994005087A1 (en) * 1992-08-25 1994-03-03 Wireless Access, Inc. A direct conversion receiver for multiple protocols
US5345406A (en) * 1992-08-25 1994-09-06 Wireless Access, Inc. Bandpass sigma delta converter suitable for multiple protocols
TW236054B (zh) * 1992-12-16 1994-12-11 Philips Electronics Nv
US5446917A (en) * 1993-03-03 1995-08-29 General Electric Company Programmable length decimation filter as for sigma-delta modulators
US5392043A (en) * 1993-10-04 1995-02-21 General Electric Company Double-rate sampled signal integrator
US5471209A (en) * 1994-03-03 1995-11-28 Echelon Corporation Sigma-delta converter having a digital logic gate core
JP2739845B2 (ja) * 1995-07-21 1998-04-15 日本電気株式会社 電源電圧検出機能付無線選択呼出受信機
US5745061A (en) 1995-07-28 1998-04-28 Lucent Technologies Inc. Method of improving the stability of a sigma-delta modulator employing dither
KR100426422B1 (ko) 1997-04-02 2004-04-08 뱅 앤드 올루프센 파워하우스 에이/에스 펄스 변조 신호의 향상된 전력 증폭을 위한 펄스 기준형 제어 방법 및 시스템
JP3852721B2 (ja) 1997-07-31 2006-12-06 旭化成マイクロシステム株式会社 D/a変換器およびデルタシグマ型d/a変換器
US5905453A (en) * 1997-08-04 1999-05-18 Motorola, Inc. Dithered sigma delta modulator having programmable full scale range adjustment
US5959562A (en) * 1997-09-03 1999-09-28 Analog Devices, Inc. Sigma-delta modulator and method for operating such modulator
US5952947A (en) * 1997-09-09 1999-09-14 Raytheon Company Flexible and programmable delta-sigma analog signal converter
US5982315A (en) * 1997-09-12 1999-11-09 Qualcomm Incorporated Multi-loop Σ Δ analog to digital converter
US5990815A (en) 1997-09-30 1999-11-23 Raytheon Company Monolithic circuit and method for adding a randomized dither signal to the fine quantizer element of a subranging analog-to digital converter (ADC)
US5889482A (en) 1997-10-06 1999-03-30 Motorola Inc. Analog-to-digital converter using dither and method for converting analog signals to digital signals
US6005506A (en) * 1997-12-09 1999-12-21 Qualcomm, Incorporated Receiver with sigma-delta analog-to-digital converter for sampling a received signal
CA2229737A1 (en) * 1998-02-18 1999-08-18 Philsar Electronics Inc. Analog to digital converter for radio applications
US6087969A (en) * 1998-04-27 2000-07-11 Motorola, Inc. Sigma-delta modulator and method for digitizing a signal
WO2000008765A2 (en) * 1998-08-06 2000-02-17 Steensgaard Madsen Jesper Delta-sigma a/d converter
JP3504158B2 (ja) * 1998-09-29 2004-03-08 株式会社東芝 周波数変換機能を有するa/d変換装置及びこれを用いた無線機
US6011501A (en) 1998-12-31 2000-01-04 Cirrus Logic, Inc. Circuits, systems and methods for processing data in a one-bit format
JP2002543656A (ja) * 1999-04-21 2002-12-17 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ シグマ−デルタad変換器
US6456219B1 (en) * 2000-02-22 2002-09-24 Texas Instruments Incorporated Analog-to-digital converter including two-wire interface circuit

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101375507B (zh) * 2006-01-25 2011-04-13 Nxp股份有限公司 具有用于rc分布补偿的电容和/或电阻数字自校准装置的连续时间sigma-delta模数转换器
CN101675592B (zh) * 2007-04-30 2013-02-13 诺基亚公司 改进a/d转换器和接收机的性能
WO2011066766A1 (zh) * 2009-12-02 2011-06-09 中兴通讯股份有限公司 一种多模射频接口
CN102723953A (zh) * 2012-06-22 2012-10-10 江南大学 一种可变类型的Sigma-Delta调制器
CN102723953B (zh) * 2012-06-22 2016-03-23 江南大学 一种可变类型的Sigma-Delta调制器
CN107113005A (zh) * 2015-01-12 2017-08-29 密克罗奇普技术公司 用于σ‑δ模/数转换器的高效抖动技术
CN107113005B (zh) * 2015-01-12 2020-09-11 密克罗奇普技术公司 用于σ-δ模/数转换器的高效抖动技术
CN108233954A (zh) * 2016-12-14 2018-06-29 通用汽车环球科技运作有限责任公司 用于混合δ-σ以及尼奎斯特数据转换器的方法和设备
CN108736895A (zh) * 2017-04-20 2018-11-02 杭州晶华微电子有限公司 一种快速响应的Sigma-Delta模数转换器
CN113225084A (zh) * 2021-04-16 2021-08-06 西安交通大学 自适应基准电压的Delta-Sigma ADC结构
CN113225084B (zh) * 2021-04-16 2023-08-08 西安交通大学 自适应基准电压的Delta-Sigma ADC结构

Also Published As

Publication number Publication date
EP1433259A4 (en) 2005-02-23
KR100923480B1 (ko) 2009-10-27
AU2002328126A1 (en) 2003-04-14
KR20040037216A (ko) 2004-05-04
US20030067404A1 (en) 2003-04-10
WO2003030369A3 (en) 2003-06-05
US6577258B2 (en) 2003-06-10
WO2003030369A2 (en) 2003-04-10
EP1433259A2 (en) 2004-06-30

Similar Documents

Publication Publication Date Title
CN1561578A (zh) 用于移动终端的自适应∑-△数据转换器
US6894632B1 (en) Programmable analog-to-digital converter
Stewart et al. Oversampling and sigma-delta strategies for data conversion
EP0617516B1 (en) Sigma-delta modulator with improved tone rejection and method therefor
US6362762B1 (en) Multiple mode analog-to-digital converter employing a single quantizer
US6795002B2 (en) Gain scaling for higher signal-to-noise ratios in multistage, multi-bit delta sigma modulators
CN1201495C (zh) 无线电接收机
US20050116850A1 (en) Continuous time fourth order delta sigma analog-to-digital converter
CN1308949C (zh) 具有自适应噪声整形调制的音频信号处理系统
WO2002013391A2 (en) Second and higher order dynamic element matching in multibit digital to analog and analog to digital data converters
US6864818B1 (en) Programmable bandpass analog to digital converter based on error feedback architecture
US8462030B2 (en) Programmable loop filter for use with a sigma delta analog-to-digital converter and method of programming the same
US9252801B2 (en) Sigma-delta converter system and method
US10833697B2 (en) Methods and circuits for suppressing quantization noise in digital-to-analog converters
US8264391B2 (en) Area efficient selector circuit
Ledzius et al. The basis and architecture for the reduction of tones in a sigma-delta DAC
US20070098065A1 (en) Method and apparatus for performing analog-to-digital conversion in receiver supporting software defined multi-standard radios
EP1162749A2 (en) Method and apparatus for digital-to-analog converting a signal modulated in the frequency domain
EP1678832B1 (en) Delta sigma modulator with integral decimation
WO2005011126A1 (en) Noise-shaping device and method with improved lossless compression and good audio quality for high fidelity audio
CN118157682A (zh) 一种高精度多通道混合数模Sigma-Delta数字调制方法及系统
Venkata Delta Sigma analog to digital converter for LTE Receiver
KR20060068397A (ko) 적응형 시그마 델타 변조기
de la Rosa et al. Bandpass Sigma-Delta A/D Converters Fundamentals and State-of-the-Art

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Open date: 20050105