KR101543674B1 - 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 - Google Patents
킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 Download PDFInfo
- Publication number
- KR101543674B1 KR101543674B1 KR1020090002542A KR20090002542A KR101543674B1 KR 101543674 B1 KR101543674 B1 KR 101543674B1 KR 1020090002542 A KR1020090002542 A KR 1020090002542A KR 20090002542 A KR20090002542 A KR 20090002542A KR 101543674 B1 KR101543674 B1 KR 101543674B1
- Authority
- KR
- South Korea
- Prior art keywords
- kick
- image sensor
- circuit
- back noise
- signal processing
- Prior art date
Links
- 238000012545 processing Methods 0.000 claims abstract description 47
- 230000000903 blocking effect Effects 0.000 claims description 39
- 238000005070 sampling Methods 0.000 claims description 25
- 230000002596 correlated effect Effects 0.000 claims description 20
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 claims description 3
- 230000001276 controlling effect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 12
- 238000009792 diffusion process Methods 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- 230000014509 gene expression Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 238000011160 research Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/67—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
- H04N25/671—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction
- H04N25/677—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction for reducing the column or line fixed pattern noise
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
킥-백 노이즈를 감소시키기 위한 이미지 센서가 개시된다. 상기 이미지 센서는 픽셀과, 상기 픽셀로부터 출력된 신호를 스위칭 동작에 따라 처리하는 신호 처리 회로와, 상기 스위칭 동작에 따라 발생한 킥-백 노이즈를 감소시키기 위하여 상기 픽셀과 상기 신호 처리 회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함한다. 킥-백 노이즈 블락킹 회로는 저항 또는 선형 영역에서 동작하는 MOSFET를 포함한다.
이미지 센서, 킥-백 노이즈, 시그마-델타 아날로그 디지털 변환기
Description
본 발명의 개념에 따른 실시 예는 반도체 장치에 관한 것으로, 특히 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 상기 이미지 센서를 포함하는 이미지 픽-업 장치에 관한 것이다.
CMOS 이미지 센서에서, 픽셀로부터 출력된 아날로그 신호를 오버 샘플링 방법을 통하여 디지털 신호로 변환하는 과정에서 발생된 스위칭 노이즈가 그대로 상기 픽셀로 전달되는 문제를 해결하기 위하여 많은 연구가 진행되고 있다.
따라서 본 발명이 이루고자 하는 기술적인 과제는 샘플링 동작을 통하여 아날로그 신호를 디지털 신호로 변환하는 과정에서 발생한 스위칭 노이즈가 픽셀로 킥-백되는 현상을 최대한 억제시킬 수 있는 구조를 갖는 이미지 센서와 상기 이미지 센서를 포함하는 이미지 픽-업 장치를 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 이미지 센서는 픽셀과, 상기 픽셀로부터 출력된 신호를 스위칭 동작에 따라 처리하는 신호 처리 회로와, 상기 스위칭 동작에 따라 발생한 킥-백 노이즈를 감소시키기 위하여 상기 픽셀과 상기 신호 처리 회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함한다.
상기 기술적 과제를 달성하기 위한 이미지 센서는 각각이 컬럼 라인에 접속되고 광전 변환 소자를 포함하는 다수의 픽셀들; 상기 컬럼 라인으로부터 출력된 신호를 스위칭 동작에 따라 처리하는 신호 처리회로; 및 상기 스위칭 동작에 따라 발생한 킥-백 노이즈(kickback noise)를 감소시키기 위하여 상기 컬럼 라인과 상기 신호 처리회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함한다.
상기 킥-백 노이즈 블락킹 회로는 저항으로 구현되거나 또는 게이트로 입력되는 게이팅 전압에 응답하여 선형 영역에서 동작하는 MOSFET으로 구현될 수 있다.
상기 신호 처리회로는 상기 킥-백 노이즈 블락킹 회로로부터 출력된 신호에 대하여 상기 스위칭 동작에 따라 상관 이중 샘플링(correlated double sampling)을 수행하기 위한 상관 이중 샘플링 회로와 상기 상관 이중 샘플링 회로로부터 출력된 상관 이중 샘플된 아날로그 신호를 디지털 신호로 변환하기 위한 아날로그 디지털 변환기를 포함한다.
실시 예에 따라 상기 신호 처리회로는, 상기 스위칭 동작에 따라, 상기 킥-백 노이즈 블락킹 회로로부터 출력된 아날로그 신호를 디지털 신호로 변환하기 위한 아날로그 디지털 변환기와, 상기 아날로그 디지털 변환기로부터 출력된 상기 디 지털 신호에 대하여 상관 이중 샘플링을 수행하기 위한 상관 이중 샘플링 회로를 포함한다.
상기 아날로그 디지털 변환기는 시그마-델타 모듈레이터와 디지털 필터를 포함한다.
본 발명의 실시 예에 따른 이미지 픽-업 장치는 이미지 센서와 상기 이미지 센서의 동작을 제어하기 위한 프로세서를 포함한다. 상기 이미지 센서는 각각이 컬럼 라인에 접속되고 광전 변환 소자를 포함하는 다수의 픽셀들; 상기 컬럼 라인으로부터 출력된 신호를 스위칭 동작에 따라 처리하는 신호 처리회로; 및 상기 스위칭 동작에 따라 발생한 킥-백 노이즈를 감소시키기 위하여 상기 컬럼 라인과 상기 신호 처리회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함한다.
본 발명의 실시 예에 따른 이미지 센서와 상기 이미지 센서를 포함하는 이미지 픽-업 장치는 샘플링 동작 중에 발생한 스위칭 노이즈가 픽셀로 킥-백되는 현상을 효과적으로 감소 또는 제거할 수 있는 효과가 있다.
본 명세서 또는 출원에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 개념에 따른 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 개념에 따른 실시 예들은 다양한 형태로 실시될 수 있으며 본 명세서 또는 출원에 설명된 실시 예들에 한정되는 것으로 해석되어서는 아니된다.
본 발명의 개념에 따른 실시 예는 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있으므로 특정 실시 예들을 도면에 예시하고 본 명세서 또는 출원에 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 개념에 따른 실시 예을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1 및/또는 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만, 예컨대 본 발명의 개념에 따른 권리 범위로부터 이탈되지 않은 채, 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로도 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다.
도 1은 본 발명의 실시 예에 따른 이미지 센서의 개략적인 블락도를 나타낸다.
도 1을 참조하면, 이미지 픽-업 장치의 일 예로서 사용되는 이미지 센서(10)는 픽셀 어레이(20), 로우(또는 수직) 스캐너(30), 컬럼(또는 수평) 스캐너(40), 킥-백 노이즈 블락킹 회로 어레이(50), 및 스위칭 동작(또는 샘플링 동작)에 따라 킥-백 노이즈 블락킹 회로 어레이(50)로부터 출력된 아날로그 신호를 처리(예컨대, 아날로그 디지털 변환 동작과 상관 이중 샘플링 동작 중에서 적어도 하나를 수행)하는 신호 처리 회로 어레이(60)를 포함한다.
이미지 센서(10)는 신호 처리 회로 어레이(60)의 스위칭 동작(또는 샘플링 동작)을 제어하기 위한 적어도 하나의 스위칭 신호(S/W)를 발생하기 위한 스위칭 신호 발생기(53)를 더 포함할 수 있다. 이미지 센서(10)는 CMOS 공정을 통하여 제조될 수 있다.
픽셀 어레이(20)는 사각형-형태의 이미지 픽-업 영역을 형성하기 위하여 2차원적으로 배열된 다수의 단위 픽셀들(21)을 포함한다. 예컨대, 다수의 단위 픽셀들 (21) 각각은 도 2 내지 도 6에 도시된 바와 같이 하나의 광전 변환 소자(PD)와 4개의 트랜지스터들로 구현될 수 있다.
도 2 내지 도 6에 도시된 트랜지스터들의 개수는 설명의 편의를 위하여 도시된 것으로서 본 발명의 실시 예가 단위 픽셀(21)에 구현되는 트랜지스터들의 수에 제한되는 것은 아니다.
각각의 컬럼 라인(23)에는 다수의 단위 픽셀들(21)이 접속된다. 다수의 단위 픽셀들(21) 각각은 포토 다이오드(PD), 트랜스퍼 트랜지스터, 리셋 트랜지스터, 플로팅 확산노드(FD), 드라이브 트랜지스터, 및 픽셀 선택 트랜지스터를 포함한다.
포토 다이오드(PD)는 입사되는 빛을 전기적인 신호로 변환하여 광유발 전하(photo-generated charge)를 생성하고 축적하는 역할을 수행한다. 포토 다이오드(PD)의 애노드(anode)는 접지(VSS)에 접속되고 캐소드(cathode)는 트랜스퍼 트랜지스터에 접속된다.
상기 트랜스퍼 트랜지스터는 게이팅 신호(TX)에 응답하여 포토 다이오드(PD)에서 생성된 광유발 전하를 플로팅 확산노드(FD)로 전달한다. 상기 리셋 트랜지스터는 리셋 신호(RX)에 응답하여 포토 다이오드(PD)와 플로팅 확산노드(FD)를 리셋시킨다. 상기 드라이브 트랜지스터는 플로팅 확산 노드의 전압에 응답하여 소스 폴로워(source follower) 역할을 수행한다. 상기 픽셀 선택 트랜지스터는 선택 신호(SEL)에 응답하여 픽셀(21)로부터 생성된 전기적인 신호를 출력한다.
픽셀 어레이(20)의 컬럼 방향(수직 방향)으로 연장되어 구현된 로우(또는 수직) 스캐너(30)는 다수의 단위 픽셀들(21) 각각을 구동하기 위한 다수의 제어 신호들(TX, RX, 및 SEL)을 발생한다.
전자 셔터가 작동하고 단위 픽셀 신호들을 리드(read)할 때 픽셀 어레이(20)의 다수의 단위 픽셀들(21)은 스캐너 회로들(30과 40)에 의하여 순차적으로 스캔된다.
킥-백 노이즈 블락킹 회로 어레이(50)는 다수의 킥-백 노이즈 블락킹 회로들(51)을 포함한다. 다수의 킥-백 노이즈 블락킹 회로들(51) 각각은 각각의 컬럼 라인(23)과 각각의 신호 처리 회로(61) 사이에 접속되어 각각의 스위칭 동작(또는 샘플링 동작)시에 발생하는 각각의 스위칭 노이즈가 각각의 컬럼 라인(23)을 통하여 각각의 픽셀로 킥-백되는 현상을 방지한다. 여기서, 킥-백이란 스위칭 노이즈가 픽셀, 특히 플로팅 디퓨전 노드(FD)에 영향을 주는 현상을 의미한다.
신호 처리 회로 어레이(60)는 다수의 신호 처리 회로들(61)을 포함한다. 다수의 신호 처리 회로들(61) 각각의 동작은 도 2 내지 도 6을 참조하여 상세히 설명 될 것이다.
도 2는 본 발명의 실시 예에 따른 킥-백 노이즈를 감소시키기 위한 이미지 센호의 필수적인 부분을 나타낸다. 도 2를 참조하면, 신호 처리 회로(61)는 스위칭 신호(S/W)에 따라 스위칭 동작(또는 샘플링 동작, 오버 샘플링 동작)을 통하여 컬럼 라인(23)과 킥-백 노이즈 블락킹 회로(51)를 통하여 출력된 아날로그 신호, 예컨대 리셋 신호 또는 이미지 신호에 대하여 샘플링 동작을 수행한다.
킥-백 노이즈 블락킹 회로(51)는 스위칭 동작에 의하여 발생된 스위칭 노이즈가 컬럼 라인(23)을 따라 단위 픽셀(21), 특히 플로팅 디퓨젼 노드(FD)로 전달되는 것을 차단하거나 감소시키는 동작을 수행한다.
도 3은 본 발명의 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다. 도 3의 킥-백 노이즈 블락킹 회로(51)는 저항으로 구현될 수 있다. 킥-백 노이즈 블락킹 회로(51)의 저항 값이 증가함에 따라 플로팅 디퓨젼 노드(FD)로 전달되는 킥-백 노이즈는 감소한다.
신호 처리 회로(61)는 킥-백 노이즈 블락킹 회로(51)로부터 출력된 아날로그 신호를 디지털 신호로 변환하기 위한 아날로그 디지털 변환기(110), 및 아날로그 디지털 변환기(110)로부터 출력된 디지털 신호에 대해 상관 이중 샘플링을 수행하기 위한 디지털 상관 이중 샘플링 회로(117)를 포함한다.
아날로그 디지털 변환기(110)는 시그마-델타 모듈레이터(113)와 디지털 필터(115)를 포함할 수 있다. 아날로그 디지털 변환기(110)는 시그마-델타 아날로그 디지털 변환기로 구현될 수 있다.
적어도 하나의 스위치를 포함하는 시그마-델타 모듈레이터(113)는 적어도 하나의 스위칭 신호(S/W)에 응답하여 아날로그 신호를 디지털 신호로 변환한다. 시그마-델타 모듈레이터(113)는 델타-시그마 모듈레이터라고도 불린다. 시그마-델타 모듈레이터(113)는 인버터를 이용한 스위치드-커패시터 회로로 구현될 수 있다.
데시메이터(decimator)라고도 불리는 디지털 필터(115)는 시그마-델타 모듈레이터(113)로부터 출력된 N(N은 실수, N=1 또는 1.5)-비트 데이터 스트림으로부터 정보를 추출하고 데이터 전송률을 유용한 값으로 줄이는 기능을 수행한다. 예컨대, 디지털 필터(115)는 1-비트 데이터 스트림의 평균값을 계산할 수도 있다.
도 4는 본 발명의 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다. 도 3의 킥-백 노이즈 블락킹 회로(51)는 저항으로 구현될 수 있다.
신호 처리 회로(61)는 상관 이중 샘플링 회로(120) 및 아날로그 디지털 변환기(110)를 포함한다.
상관 이중 샘플링 회로(120)는 단위 픽셀(21)에 의하여 발생하고 컬럼 라인(23)과 킥-백 노이즈 블락킥 회로(51)을 통하여 출력된 신호들, 예컨대 리셋 신호와 이미지 신호에 대하여 상관 이중 샘플링을 수행한 후 상관 이중 샘플된 신호를 출력한다. 이때, 스위치드 커패시터 회로로 구현될 수 있는 상관 이중 샘플링 회로(120)는 적어도 하나의 스위칭 신호(S/W)에 응답하여 상관 이중 샘플링 동작을 수행할 수 있다.
아날로그 디지털 변환기(110)는 상관 이중 샘플된 신호를 디지털 신호로 변 환할 수 있다. 도 4를 참조하여 설명한 바와 같이 아날로그 디지털 변환기(110)는 시그마-델타 모듈레이터(113), 및 디지털 필터(115)를 포함할 수 있다. 또한, 아날로그 디지털 변환기(110)는 시그마-델타 아날로그 디지털 변환기로 구현될 수 있다.
도 5는 본 발명의 또 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다.
킥-백 노이즈 블락킹 회로(51)는 MOSFET로 구현될 수 있다. 실시 예에 따라 킥-백 노이즈 블락킹 회로(51)가 PMOSFET로 구현되는 경우 상기 PMOSFET의 게이트는 접지에 접속되어 상기 PMOSFET은 선형 영역에서 동작할 수 있다. 또한, 실시 예에 따라 킥-백 노이즈 블락킹 회로(51)가 NMOSFET로 구현되는 경우 NMOSFET의 게이트는 전원(예컨대, Vdd)에 접속되어 상기 NMOSFET는 선형 영역에서 동작할 수 있다.
즉, 킥-백 노이즈 블락킹 회로(51)가 MOSFET로 구현되는 경우 상기 MOSFET이 선형 영역에서 동작할 수 있도록 상기 MOSFET의 게이트로 바이어스 전압(또는 게이팅 전압; BIAS)이 공급될 수 있다. 이때, 이미지 센서는 바이어스 전압(BIAS)을 생성하기 위한 바이어스 전압 발생기(미 도시)를 더 포함할 수 있다.
도 5에 도시된 신호 처리 회로(61)는 도 4에 도시된 신호 처리 회로(61)와 실질적으로 동일하게 구현될 수 있다.
도 6은 본 발명의 또 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다. 도 6에 도시된 킥-백 노 이즈 블락킹 회로(51)의 구조와 동작은 도 5에 도시된 킥-백 노이즈 블락킹 회로(51)의 구조와 동작과 실질적으로 동일하다.
또한, 도 6에 도시된 신호 처리 회로(61)는 도 3에 도시된 신호 처리 회로 (61)와 실질적으로 동일하게 구현될 수 있다. 도 1 내지 도 6을 참조하여 설명한 바와 같이 킥-백 노이즈 블락킹 회로(51)는 신호 처리 회로(61)의 스위칭 동작 또는 샘플링 동작에 의하여 발생한 스위칭 노이즈가 컬럼 라인(23)을 통하여 픽셀(21), 즉 플로팅 디퓨젼 노즈(FD)로 킥-백되는 현상을 감소 또는 제거할 수 있는 효과가 있다.
도 7은 본 발명의 실시 예에 따른 이미지 센서를 포함하는 이미지 픽-업 장치의 블락도를 나타낸다. 도 7을 참조하면, 이미지 처리 시스템이라고도 불리는 이미지 픽-업 장치(200)은 시스템 버스(210)에 접속된 이미지 센서(10)와 프로세서(220)와 메모리 장치(230)를 포함한다. 또한, 이미지 픽-업 장치(200)는 적어도 하나의 인터페이스(240과 250)를 포함할 수 있다.
프로세서(120)는 이미지 센서(10)의 이미지 센싱 동작을 제어하고, 또한 신호 변환 동작, 예컨대 아날로그 디지털 변환 동작과 상관 이중 샘플링 동작 중에서 적어도 하나를 제어한다. 또한, 프로세서(120)는 이미지 센서(10)에 의하여 캡춰된 이미지 데이터를 반도체 장치(230)에 저장하는 동작을 제어한다.
프로세서(120)는 반도체 장치(230)의 데이터 라이트 동작, 또는 데이터 리드 동작을 전반적으로 제어할 수 있다. 프로세서(120)는 반도체 장치(230)에 저장된 데이터를 리드하여 입출력 인터페이스와 같은 제1인터페이스(240)를 통하여 외부로 전송하는 동작 또는 제1인터페이스(240)를 통하여 외부로부터 입력된 데이터를 반도체 장치(230)에 저장하는 동작을 제어할 수 있다.
또한, 프로세서(120)는 반도체 장치(230)에 저장된 데이터를 리드하여 무선인터페이스와 같은 제2인터페이스(250)를 통하여 외부로 무선으로 전송하는 동작 또는 제2인터페이스(250)를 통하여 외부로부터 무선으로 입력된 데이터를 반도체 장치(230)에 저장하는 동작을 제어할 수 있다.
만일, 이미지 픽-업 장치(200)는 휴대용 애플리케이션(port application)으로 구현될 수 있다. 휴대용 애플리케이션은 디지털 카메라, 이미지 센서(10)가 내장된 휴대용 통신 장치, 예컨대 PDA(personal digital assistants), 휴대 전화기 (Cellular telephone), PMP(portable multimedia player)일 수 있다. 또한, 휴대용 애플리케이션은 이미지 센서(10)가 내장된 차량자동항법장치(Automotive navigation system), 또는 이미지 센서(10)가 내장된 인공 위성 시스템일 수 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 상세한 설명이 제공된다.
도 1은 본 발명의 실시 예에 따른 이미지 센서의 개략적인 블락도를 나타낸다.
도 2는 본 발명의 실시 예에 따른 킥백 노이즈를 감소시키기 위한 이미지 센호의 필수적인 부분을 나타낸다.
도 3은 본 발명의 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다.
도 4는 본 발명의 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다.
도 5는 본 발명의 또 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다.
도 6은 본 발명의 또 다른 실시 예에 따른 킥-백 노이즈 블락킹 회로와 신호 처리 회로를 포함하는 이미지 센서의 회로도를 나타낸다.
도 7은 본 발명의 실시 예에 따른 이미지 센서를 포함하는 이미지 픽-업 장치의 블락도를 나타낸다.
Claims (10)
- 각각이 컬럼 라인에 접속되고 광전 변환 소자를 포함하는 다수의 픽셀들;스위칭 동작에 따라, 상기 컬럼 라인으로부터 출력된 신호를 처리하는 신호 처리회로; 및상기 스위칭 동작에 따라 발생한 킥-백 노이즈(kickback noise)를 감소시키기 위하여 상기 컬럼 라인과 상기 신호 처리회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함하고,상기 킥-백 노이즈 블락킹 회로는 게이트로 입력되는 게이팅 전압에 응답하여 선형 영역에서 동작하는 MOSFET인 이미지 센서.
- 삭제
- 삭제
- 제1항에 있어서, 상기 신호 처리회로는,상기 스위칭 신호에 따라, 상기 킥-백 노이즈 블락킹 회로로부터 출력된 신호에 대하여 상관 이중 샘플링(correlated double sampling)을 수행하기 위한 상관 이중 샘플링 회로; 및상기 상관 이중 샘플링 회로로부터 출력된 상관 이중 샘플된 아날로그 신호 를 디지털 신호로 변환하기 위한 아날로그 디지털 변환기를 포함하는 이미지 센서.
- 제1항에 있어서, 상기 신호 처리회로는,상기 스위칭 동작에 따라, 상기 킥-백 노이즈 블락킹 회로로부터 출력된 아날로그 신호를 디지털 신호로 변환하기 위한 아날로그 디지털 변환기; 및상기 아날로그 디지털 변환기로부터 출력된 상기 디지털 신호에 대하여 상관 이중 샘플링을 수행하기 위한 상관 이중 샘플링 회로를 포함하는 이미지 센서.
- 제4항 또는 제5항에 있어서, 상기 아날로그 디지털 변환기는 시그마-델타 모듈레이터와 디지털 필터를 포함하는 이미지 센서.
- 제4항 또는 5항에 있어서, 상기 아날로그 디지털 변환기는 시그마-델타 스위치드-커패시터인 이미지 센서.
- 이미지 센서; 및상기 이미지 센서의 동작을 제어하기 위한 프로세서를 포함하며,상기 이미지 센서는,각각이 컬럼 라인에 접속되고 광전 변환 소자를 포함하는 다수의 픽셀들;스위칭 동작에 따라, 상기 컬럼 라인으로부터 출력된 신호를 처리하는 신호 처리회로; 및상기 스위칭 동작에 따라 발생한 킥-백 노이즈(kickback noise)를 감소시키기 위하여 상기 컬럼 라인과 상기 신호 처리회로 사이에 접속되는 킥-백 노이즈 블락킹 회로를 포함하고,상기 킥-백 노이즈 블락킹 회로는 게이트로 입력되는 게이팅 전압에 응답하여 선형 영역에서 동작하는 MOSFET인 이미지 픽-업 장치.
- 삭제
- 제8항에 있어서, 상기 신호 처리 회로는 상기 킥-백 노이즈 블록킹 회로에 접속된 시그마 델타 아날로그 디지털 변환기를 포함하는 이미지 픽-업 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090002542A KR101543674B1 (ko) | 2009-01-13 | 2009-01-13 | 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 |
US12/656,008 US8638376B2 (en) | 2009-01-13 | 2010-01-13 | Image sensor for reducing kick-back noise and image pick-up device having the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090002542A KR101543674B1 (ko) | 2009-01-13 | 2009-01-13 | 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100083250A KR20100083250A (ko) | 2010-07-22 |
KR101543674B1 true KR101543674B1 (ko) | 2015-08-11 |
Family
ID=42318791
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090002542A KR101543674B1 (ko) | 2009-01-13 | 2009-01-13 | 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8638376B2 (ko) |
KR (1) | KR101543674B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101953805B1 (ko) | 2012-02-22 | 2019-06-03 | 삼성디스플레이 주식회사 | 표시 장치 |
CN104836966B (zh) * | 2015-04-20 | 2018-01-16 | 中国航天科技集团公司第九研究院第七七一研究所 | 一种cmos图像传感器列缓冲器信号完整性优化电路及其方法 |
US10972695B2 (en) | 2019-06-04 | 2021-04-06 | Semiconductor Components Industries, Llc | Image sensors with reduced signal sampling kickback |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007135158A1 (en) * | 2006-05-23 | 2007-11-29 | Thomson Licensing | Image sensor circuit |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6445320B1 (en) * | 1919-11-27 | 2002-09-03 | Yamaha Corporation | A/D conversion apparatus |
JPH11103418A (ja) * | 1997-09-29 | 1999-04-13 | Canon Inc | 光電変換装置 |
US6433822B1 (en) * | 1998-03-31 | 2002-08-13 | Intel Corporation | Method and apparatus for self-calibration and fixed-pattern noise removal in imager integrated circuits |
US6577258B2 (en) | 2001-10-01 | 2003-06-10 | Nokia Corporation | Adaptive sigma-delta data converter for mobile terminals |
JP3904111B2 (ja) * | 2002-06-04 | 2007-04-11 | ソニー株式会社 | 固体撮像装置及びその信号処理方法 |
JP2005198433A (ja) * | 2004-01-08 | 2005-07-21 | Rohm Co Ltd | 電源装置及びこれを用いた携帯機器 |
US7142142B2 (en) | 2004-02-25 | 2006-11-28 | Nelicor Puritan Bennett, Inc. | Multi-bit ADC with sigma-delta modulation |
JP2006333053A (ja) | 2005-05-26 | 2006-12-07 | Renesas Technology Corp | アナログデジタル変換器 |
KR100835682B1 (ko) | 2006-07-18 | 2008-06-09 | 고려대학교 산학협력단 | 노이즈에 따라 샘플링 주기를 제어하는 아날로그 디지털변환 장치, 이를 이용한 오디오 기록 장치 및 심박 조율장치 |
US7479916B1 (en) * | 2007-08-03 | 2009-01-20 | Tower Semiconductor Ltd. | High resolution column-based analog-to-digital converter with wide input voltage range for dental X-ray CMOS image sensor |
JP2009077098A (ja) * | 2007-09-20 | 2009-04-09 | Sony Corp | 固体撮像素子及びその駆動方法 |
JP4900200B2 (ja) * | 2007-11-15 | 2012-03-21 | ソニー株式会社 | 固体撮像素子、およびカメラシステム |
-
2009
- 2009-01-13 KR KR1020090002542A patent/KR101543674B1/ko active IP Right Grant
-
2010
- 2010-01-13 US US12/656,008 patent/US8638376B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007135158A1 (en) * | 2006-05-23 | 2007-11-29 | Thomson Licensing | Image sensor circuit |
Also Published As
Publication number | Publication date |
---|---|
US8638376B2 (en) | 2014-01-28 |
KR20100083250A (ko) | 2010-07-22 |
US20100177220A1 (en) | 2010-07-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10987421B2 (en) | Ramp signal generator of image sensor, and image sensor including same | |
US10531027B2 (en) | Backside illuminated global shutter pixel with active reset | |
US9100605B2 (en) | Global shutter with dual storage | |
US10249660B2 (en) | Split-gate conditional-reset image sensor | |
US8659339B2 (en) | Offset canceling circuit, sampling circuit and image sensor | |
KR101543645B1 (ko) | 투 패스 시그마-델타 아날로그-디지털 변환기 및 이를 포함하는 이미지 센서 | |
US7023369B2 (en) | Multiplexed-input-separated sigma-delta analog-to-digital converter design for pixel-level analog-to-digital conversion | |
KR20180059905A (ko) | 고 동적 범위 솔리드 스테이트 이미지 센서 및 카메라 시스템 | |
WO2013148833A1 (en) | Cmos image sensors implementing full frame digital correlated double sampling with global shutter | |
CN101320974A (zh) | 模数转换电路、其控制方法、固态成像设备和成像装置 | |
CN110351500B (zh) | 一种兼容两种曝光模式的cmos图像传感器读出电路 | |
EP1635470A1 (en) | Method and apparatus for a CMOS image sensor comprising a distributed amplifier and a multiplexed analog to digital converter | |
CN104967793B (zh) | 适用于cmos图像传感器的电源噪声抵消电路 | |
KR20140146864A (ko) | 프로그래머블 이득 증폭기와 이를 포함하는 장치들 | |
EP2005731A1 (en) | A/d converter using ramped transfer gate clocks | |
KR101543674B1 (ko) | 킥-백 노이즈를 감소시킬 수 있는 이미지 센서 및 이를 포함하는 이미지 픽-업 장치 | |
US7466255B1 (en) | Multiplexed-input-separated Σ-Δ analog-to-digital converter for pixel-level analog-to-digital conversion utilizing a feedback DAC separation | |
KR100737915B1 (ko) | 이미지 센서 그리고 그것을 위한 테스트 시스템 및 테스트방법 | |
Abbasi et al. | A DROIC based on PFM ADCs employing over-integration for error shaping | |
Abbasi et al. | A partially pixel-parallel DROIC for MWIR imagers with columnwise residue quantization | |
JP4311095B2 (ja) | 固体撮像装置およびその駆動方法 | |
Gao et al. | Research on a pulse-based high-line-rate TDI CMOS image sensor | |
Hassanli et al. | A compact, low-power, and fast pulse-width modulation based digital pixel sensor with no bias circuit | |
Takayanagi et al. | A 600× 600 pixel, 500 fps CMOS image sensor with a 4.4 µm pinned photodiode 5-transistor global shutter pixel | |
CN111314636B (zh) | 具有改进的列数据移位读取的cmos图像传感器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180731 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190731 Year of fee payment: 5 |