TWI690164B - 差和式類比數位轉換器及其操作方法 - Google Patents

差和式類比數位轉換器及其操作方法 Download PDF

Info

Publication number
TWI690164B
TWI690164B TW108114324A TW108114324A TWI690164B TW I690164 B TWI690164 B TW I690164B TW 108114324 A TW108114324 A TW 108114324A TW 108114324 A TW108114324 A TW 108114324A TW I690164 B TWI690164 B TW I690164B
Authority
TW
Taiwan
Prior art keywords
feedback signal
algorithm
circuit
analog
dynamic
Prior art date
Application number
TW108114324A
Other languages
English (en)
Other versions
TW202040946A (zh
Inventor
陳喬民
吳明遠
石世一
陳柏良
Original Assignee
智原科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 智原科技股份有限公司 filed Critical 智原科技股份有限公司
Priority to TW108114324A priority Critical patent/TWI690164B/zh
Priority to US16/529,765 priority patent/US10693490B1/en
Priority to CN201910707886.6A priority patent/CN111865322B/zh
Application granted granted Critical
Publication of TWI690164B publication Critical patent/TWI690164B/zh
Publication of TW202040946A publication Critical patent/TW202040946A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0634Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale
    • H03M1/0656Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the time domain, e.g. using intended jitter as a dither signal
    • H03M1/066Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the time domain, e.g. using intended jitter as a dither signal by continuously permuting the elements used, i.e. dynamic element matching
    • H03M1/0665Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the time domain, e.g. using intended jitter as a dither signal by continuously permuting the elements used, i.e. dynamic element matching using data dependent selection of the elements, e.g. data weighted averaging
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/32Delta-sigma modulation with special provisions or arrangements for power saving, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains, by selectively turning on stages when needed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/326Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors
    • H03M3/338Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors by permutation in the time domain, e.g. dynamic element matching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/462Details relating to the decimation process
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/466Multiplexed conversion systems
    • H03M3/472Shared, i.e. using a single converter for multiple channels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一種差和式(Σ-Δ)類比數位轉換器及其操作方法。Σ-Δ類比數位轉換器包括Σ-Δ調變器、動態元件匹配(DEM)電路以及控制電路。Σ-Δ調變器的輸入端用以接收類比訊號。Σ-Δ調變器經配置以依據回授訊號而將類比訊號轉換為數位訊號。DEM電路耦接至Σ-Δ調變器,以接收該數位訊號。DEM電路經配置以對數位訊號進行DEM演算法而產生回授訊號,並將回授訊號提供給Σ-Δ調變器。控制電路監聽數位訊號,以偵測靜音期間。控制電路在靜音期間禁能DEM電路,以暫停DEM演算法的進行。

Description

差和式類比數位轉換器及其操作方法
本發明是有關於一種類比數位轉換器(analog -to-digital converter, ADC),且特別是有關於一種差和式(Sigma-Delta,以下稱Σ-Δ)類比數位轉換器及其操作方法。
類比數位轉換器已廣泛應用於各種電子裝置(例如通訊裝置、消費性電子產品、音響設備等)。然而,在類比數位轉換器內部,無可避免的會有元件不匹配所造成的非線性問題。此類問題對於Σ-Δ調變器(Modulator)格外重要。動態元件匹配(dynamic element matching,以下稱DEM)技術可以解決類比數位轉換器的非線性問題。一般的DEM電路可以進行資料加權平均(Data Weighted Averaging,以下稱DWA)演算法,以提供回授訊號(數位碼)給Σ-Δ調變器。一般來說,DWA演算法之優點如下:可達成第一階雜訊整波(first-order noise shaping);其可降低類比數位轉換器內部的元件不匹配效應;從信號雜訊比(signal noise ratio,SNR)與整體諧波失真(total harmonic distortion,THD)的觀點來看,其效能較佳,因其可降低在類比數位轉換器的類比部份(如切換電容濾波器,switched-capacitor reconstruction filter,SCF)的輸入端的電容不匹配現象。不過,DWA演算法仍有待解決之問題。比如,DWA演算法可能會產生頻帶內音訊(in-band tone),所以,無雜訊動態範圍(spur-free dynamic range,SFDR)性能可能較差。
再者,當被輸入至類比數位轉換器的類比訊號處於靜音(mute)期間,一般的DEM電路仍然持續進行DWA演算法,以擾亂回授訊號(數位碼)。然而,對於處於靜音期間的類比訊號而言,DEM電路運行DWA演算法所耗費的功率是無意義的。
須注意的是,「先前技術」段落的內容是用來幫助了解本發明。在「先前技術」段落所揭露的部份內容(或全部內容)可能不是所屬技術領域中具有通常知識者所知道的習知技術。在「先前技術」段落所揭露的內容,不代表該內容在本發明申請前已被所屬技術領域中具有通常知識者所知悉。
本發明提供一種差和式(Sigma-Delta,以下稱Σ-Δ)類比數位轉換器(analog -to-digital converter, ADC)及其操作方法,用以在靜音(mute)期間降低動態元件匹配(dynamic element matching,以下稱DEM)電路的功耗。
本發明的一實施例提供一種Σ-Δ類比數位轉換器。所述Σ-Δ類比數位轉換器包括Σ-Δ調變器、DEM電路以及控制電路。Σ-Δ調變器的輸入端用以接收類比訊號。Σ-Δ調變器經配置以依據回授訊號而將類比訊號轉換為數位訊號。DEM電路耦接至Σ-Δ調變器,以接收該數位訊號。DEM電路經配置以對數位訊號進行至少一DEM演算法而產生回授訊號,並將回授訊號提供給Σ-Δ調變器。控制電路耦接至Σ-Δ調變器,以接收該數位訊號。控制電路監聽數位訊號,以偵測靜音期間。控制電路在靜音期間禁能DEM電路,以暫停所述至少一DEM演算法的進行。
本發明的一實施例提供一種Σ-Δ類比數位轉換器的操作方法。所述操作方法包括:由Σ-Δ調變器依據回授訊號而將類比訊號轉換為數位訊號;由DEM電路對數位訊號進行至少一DEM演算法,以產生回授訊號;由DEM電路將回授訊號提供給Σ-Δ調變器;由控制電路監聽數位訊號,以偵測靜音期間;以及由控制電路在靜音期間禁能DEM電路,以暫停所述至少一DEM演算法的進行。
本發明的一實施例提供一種Σ-Δ類比數位轉換器。所述Σ-Δ類比數位轉換器包括Σ-Δ調變器、第一DEM電路、第二DEM電路以及切換電路。Σ-Δ調變器的輸入端用以接收類比訊號。Σ-Δ調變器經配置以依據回授訊號而將類比訊號轉換為數位訊號。第一DEM電路的輸入端耦接至Σ-Δ調變器,以接收數位訊號。第一DEM電路經配置以對數位訊號進行第一DEM演算法而產生第一回授訊號。第二DEM電路的輸入端耦接至Σ-Δ調變器,以接收數位訊號。第二DEM電路經配置以對數位訊號進行不同於第一DEM演算法的第二DEM演算法,而產生第二回授訊號。切換電路的共同端耦接至Σ-Δ調變器,以提供回授訊號。切換電路的第一選擇端耦接至第一DEM電路,以接收第一回授訊號。切換電路的第二選擇端耦接至第二DEM電路,以接收第二回授訊號。
本發明的一實施例提供一種Σ-Δ類比數位轉換器的操作方法。所述操作方法包括:由Σ-Δ調變器依據回授訊號而將類比訊號轉換為數位訊號;由第一DEM電路對數位訊號進行第一DEM演算法,以產生第一回授訊號;由第二DEM電路對數位訊號進行不同於第一DEM演算法的第二DEM演算法,以產生第二回授訊號;以及由切換電路動態選擇第一回授訊號與第二回授訊號其中一者做為回授訊號。
基於上述,在本發明的一些實施例中,所述Σ-Δ類比數位轉換器及其操作方法可以在靜音期間禁能DEM電路,以暫停DEM演算法的進行。因此,在靜音期間DEM電路的功耗可以被降低。在本發明的另一些實施例中,所述Σ-Δ類比數位轉換器及其操作方法可以運行兩種(或更多種)DEM演算法,以產生兩種(或更多種)回授訊號。所述Σ-Δ類比數位轉換器可以動態選擇(切換)這些回授訊號其中一者給Σ-Δ調變器(亦即Σ-Δ調變器所接收的回授訊號混和了不同DEM演算法的輸出碼)。因此,相較於一般的Σ-Δ類比數位轉換器,本發明的實施例所述Σ-Δ類比數位轉換器的無雜訊動態範圍(spur-free dynamic range,SFDR)性能較佳。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖1是依照本發明的一實施例所繪示的一種多通道差和式(Sigma-Delta,以下稱Σ-Δ)類比數位轉換裝置100的電路方塊(circuit block)示意圖。多通道Σ-Δ類比數位轉換裝置100可以被應用於具有多個影音通道(多個監視攝影機)的監視系統。圖1所示多通道Σ-Δ類比數位轉換裝置100包括多工器110、Σ-Δ類比數位轉換器(analog -to-digital converter, ADC)120、降頻濾波器(decimation filter)130、解多工器140以及高通濾波器(high pass filter, HPF)150。多工器110的n個選擇端接收來自不同通道的多個類比訊號(例如音頻訊號)IN1、IN2、…、INn,其中通道的數量n可以依照設計需求來決定。
Σ-Δ類比數位轉換器120的輸入端耦接至多工器110的共同端,以接收類比訊號AIN。Σ-Δ類比數位轉換器120可以將類比訊號轉換為數位訊號。降頻濾波器130的輸入端耦接至Σ-Δ類比數位轉換器120的輸出端,以接收數位訊號DOUT。依照設計需求,降頻濾波器130可以是串聯積分梳形(cascaded integrator-comb, CIC)濾波器或是其他濾波器。解多工器140的共同端耦接至降頻濾波器130的輸出端。解多工器140的n個選擇端通過高通濾波器150提供多個數位訊號(例如音頻訊號)OUT1、OUT2、…、OUTn至不同通道。因此,多個通道可以分時共用單一個Σ-Δ類比數位轉換器120。
在圖1所示實施例中,Σ-Δ類比數位轉換器120包括差和(Σ-Δ)調變器121、動態元件匹配(dynamic element matching,以下稱DEM)電路122以及控制電路123。Σ-Δ調變器121的輸入端接收來自多工器110的類比訊號AIN。Σ-Δ調變器121可以依據回授訊號FB而將類比訊號AIN轉換為數位訊號DOUT。數位訊號DOUT被傳輸至降頻濾波器130的輸入端。依照設計需求,Σ-Δ調變器121可以是一般的(或習知的)Σ-Δ調變器或是其他Σ-Δ調變器。
圖2是依照本發明的一實施例所繪示的一種Σ-Δ類比數位轉換器120的操作方法的流程示意圖。請參照圖1與圖2。在步驟S210中,Σ-Δ調變器121可以依據回授訊號FB而將類比訊號AIN轉換為數位訊號DOUT。DEM電路122耦接至Σ-Δ調變器121,以接收數位訊號DOUT。在步驟S220中,DEM電路122可以對數位訊號DOUT進行至少一DEM演算法,以產生回授訊號FB。依照設計需求,所述至少一DEM演算法包括資料加權平均(Data Weighted Averaging,以下稱DWA)演算法、樹狀結構(Tree Structured)演算法或是其他DEM演算法。DWA演算法與樹狀結構演算法為公知技術,故在此不予贅述。DEM電路122在步驟S220中可以將回授訊號FB提供給Σ-Δ調變器121。
控制電路123耦接至Σ-Δ調變器121,以接收數位訊號DOUT。。在步驟S230中,控制電路123可以監聽數位訊號DOUT,以偵測靜音期間。舉例來說,當數位訊號DOUT在一段時間內都保持於某個數位碼(例如在數位訊號DOUT的值域中的中央值)時,控制電路123可以判斷數位訊號DOUT處於靜音期間(亦即類比訊號AIN處於靜音期間)。
在靜音期間,控制電路123可以禁能(disable)DEM電路122,以暫停所述至少一DEM演算法的進行(步驟S240)。因此,在靜音期間DEM電路122的功耗可以被降低。在靜音期間結束後,控制電路123可以致能(enable)DEM電路122,以恢復所述至少一DEM演算法的進行。
圖3是依照本發明的一實施例說明圖1所示動態元件匹配(DEM)電路122的電路方塊示意圖。圖3所示DEM電路122包括第一DEM電路310、第二DEM電路320以及切換電路330。在圖3所示實施例中,DEM電路122配置了兩個DEM電路310與320,然而DEM電路122的實施方式不應因此受限。依照設計需求,在其他實施例中,DEM電路122可以配置三個(或更多個)DEM電路。
圖4是依照本發明的一實施例所繪示的一種Σ-Δ類比數位轉換器120的操作方法的流程示意圖。請參照圖3與圖4。在步驟S410中,Σ-Δ調變器121可以依據回授訊號FB而將類比訊號AIN轉換為數位訊號DOUT。第一DEM電路310的輸入端耦接至Σ-Δ調變器121,以接收數位訊號DOUT。在步驟S420中,第一DEM電路310可以對數位訊號DOUT進行第一DEM演算法,以產生第一回授訊號FB1。第二DEM電路320的輸入端耦接至Σ-Δ調變器121,以接收數位訊號DOUT。在步驟S430中,第二DEM電路320可以對數位訊號DOUT進行的第二DEM演算法(不同於第一DEM演算法),以產生第二回授訊號FB2。
所述第一DEM演算法與所述第二DEM演算法可以依照設計需求來選定。舉例來說,所述第一DEM演算法可以包括位元連續性演算法,以及所述第二DEM演算法可以包括位元分散性演算法。所述位元連續性演算法可以包括資料加權平均(DWA)演算法或是其他演算法,而所述位元分散性演算法可以包括樹狀結構(Tree Structured)演算法或是其他演算法。
切換電路330的共同端耦接至Σ-Δ調變器121,以提供回授訊號FB。切換電路330的第一選擇端耦接至第一DEM電路310,以接收第一回授訊號FB1。切換電路330的第二選擇端耦接至第二DEM電路320,以接收第二回授訊號FB2。切換電路330可以是開關、多工器或是其他路由電路/元件。切換電路330受控於控制電路123,來動態動態選擇第一回授訊號FB1與第二回授訊號FB2其中一者做為回授訊號FB(步驟S440)。控制電路123可以依照預設切換規則來控制切換電路330的切換操作。所述預設切換規則可以依照設計需求來決定。
圖5是依照本發明的一實施例說明圖3所示切換電路330的切換操作示意圖。在圖5所示具體範例中,第一DEM電路310所進行的第一DEM演算法被假設是一般的資料加權平均(DWA)演算法,而第二DEM電路320所進行的第二DEM演算法被假設是一般的樹狀結構(Tree Structured)演算法。如圖5所示,第一DEM電路310可以對數位訊號DOUT分別在時間t1、t2、t3、t4、t5、t6、t7、t8、t9與t10進行DWA演算法,以產生第一回授訊號FB1。在圖5所示具體範例中,第一回授訊號FB1具有位元E1、位元E2、位元E3、位元E4、位元E5、位元E6、位元E7與位元E8。第二DEM電路320可以對數位訊號DOUT分別在時間t1~t10進行的樹狀結構演算法,以產生第二回授訊號FB2。在圖5所示具體範例中,第二回授訊號FB2具有位元E1~E8。在圖5所示表格中,填有數字的方格表示對應的位元的邏輯值為「真」,而空白的方格表示對應的位元的邏輯值為「偽」。
控制電路123可以依照預設切換規則來控制切換電路330的切換操作。基於控制電路123的控制,切換電路330可以動態動態選擇第一回授訊號FB1與第二回授訊號FB2其中一者做為回授訊號FB。舉例來說,在圖5所示具體範例中,切換電路330在時間t1選擇第一回授訊號FB1做為回授訊號FB,在時間t2選擇第二回授訊號FB2做為回授訊號FB,在時間t3選擇第二回授訊號FB2做為回授訊號FB,以及在時間t4選擇第一回授訊號FB1做為回授訊號FB。
第一DEM電路310所運行的第一DEM演算法與第二DEM電路320所運行的第二DEM演算法可以是互補的不同演算法。所述第一DEM演算法可以包括位元連續性演算法,以及所述第二DEM演算法可以包括位元分散性演算法。切換電路330可以動態選擇(切換)第一DEM演算法所產生的第一回授訊號FB1以及第二DEM演算法所產生的第二回授訊號FB2其中一者給Σ-Δ調變器121。亦即,Σ-Δ調變器121所接收的回授訊號FB混和了不同DEM演算法的輸出碼。因此,相較於一般的Σ-Δ類比數位轉換器,本發明的實施例所述Σ-Δ類比數位轉換器120的無雜訊動態範圍(spur-free dynamic range,SFDR)性能較佳。
圖6是依照本發明的一實施例說明圖3所示Σ-Δ類比數位轉換器120在靜音期間的切換操作示意圖。圖5所示表格與時間的相關說明可以適用於圖6所示具體範例,故不再贅述這些內容。
控制電路123可以監聽數位訊號DOUT,以偵測靜音期間。在圖6所示具體範例中,當數位訊號DOUT在一段時間內都保持於數位訊號DOUT的值域中的中央值(例如為「4」)時,控制電路123可以判斷數位訊號DOUT處於靜音期間(亦即類比訊號AIN處於靜音期間)。在此假設,控制電路123偵測到從時間t4至時間t8是靜音期間。在靜音期間,控制電路123可以禁能第一DEM電路310與第二DEM電路320。因此,第一DEM電路310在靜音期間可以暫停DWA演算法(第一DEM演算法)的進行,以及第二DEM電路320在靜音期間可以暫停樹狀結構演算法(第二DEM演算法)的進行。在靜音期間,控制電路123還可以控制切換電路330在靜音期間保持先前狀態,亦即以第一回授訊號FB1與第二回授訊號FB2其中一者做為回授訊號FB,如圖6所示。因此,在靜音期間DEM電路122的功耗可以被降低。
在靜音期間結束後,控制電路123在正常操作期間可以致能第一DEM電路310與第二DEM電路320,以恢復DWA演算法與樹狀結構演算法的進行。基於控制電路123的控制,切換電路330在正常操作期間可以動態選擇第一回授訊號FB1與第二回授訊號FB2其中一者做為回授訊號FB。
依照不同的設計需求,上述控制電路123、第一DEM電路310及/或第二DEM電路320的實現方式可以是硬體(hardware)、韌體(firmware)、軟體(software,即程式)或是前述三者中的多者的組合形式。
以硬體形式而言,上述控制電路123、第一DEM電路310及/或第二DEM電路320可以實現於積體電路(integrated circuit)上的邏輯電路。上述控制電路123、第一DEM電路310及/或第二DEM電路320的相關功能可以利用硬體描述語言(hardware description languages,例如Verilog HDL或VHDL)或其他合適的編程語言來實現為硬體。舉例來說,上述控制電路123、第一DEM電路310及/或第二DEM電路320的相關功能可以被實現於一或多個控制器、微控制器、微處理器、特殊應用積體電路(Application-specific integrated circuit, ASIC)、數位訊號處理器(digital signal processor, DSP)、場可程式邏輯閘陣列(Field Programmable Gate Array, FPGA)及/或其他處理單元中的各種邏輯區塊、模組和電路。
以軟體形式及/或韌體形式而言,上述控制電路123、第一DEM電路310及/或第二DEM電路320的相關功能可以被實現為編程碼(programming codes)。例如,利用一般的編程語言(programming languages,例如C、C++或組合語言)或其他合適的編程語言來實現上述控制電路123、第一DEM電路310及/或第二DEM電路320的相關功能。所述編程碼可以被記錄/存放在記錄媒體中,所述記錄媒體中例如包括唯讀記憶體(Read Only Memory,ROM)、存儲裝置及/或隨機存取記憶體(Random Access Memory,RAM)。電腦、中央處理器(Central Processing Unit,CPU)、控制器、微控制器或微處理器可以從所述記錄媒體中讀取並執行所述編程碼,從而達成相關功能。作為所述記錄媒體,可使用「非臨時的電腦可讀取媒體(non-transitory computer readable medium)」,例如可使用帶(tape)、碟(disk)、卡(card)、半導體記憶體、可程式設計的邏輯電路等。而且,所述程式也可經由任意傳輸媒體(通信網路或廣播電波等)而提供給所述電腦(或CPU)。所述通信網路例如是互聯網(Internet)、有線通信(wired communication)、無線通信(wireless communication)或其它通信介質。
綜上所述,在本發明的一些實施例中,Σ-Δ類比數位轉換器120及其操作方法可以在靜音期間禁能DEM電路122,以暫停DEM演算法的進行。因此,在靜音期間DEM電路122的功耗可以被降低。在本發明的另一些實施例中,Σ-Δ類比數位轉換器120及其操作方法可以運行兩種(或更多種)DEM演算法,以產生兩種(或更多種)回授訊號。Σ-Δ類比數位轉換器120可以動態選擇(切換)這些回授訊號其中一者給Σ-Δ調變器121。亦即,Σ-Δ調變器121所接收的回授訊號FB混和了不同DEM演算法的輸出碼。因此,相較於一般的Σ-Δ類比數位轉換器,本發明的實施例所述Σ-Δ類比數位轉換器120的無雜訊動態範圍(SFDR)性能較佳。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:多通道差和式(Σ-Δ)類比數位轉換裝置
110:多工器
120:差和式(Σ-Δ)類比數位轉換器
121:差和(Σ-Δ)調變器
122:動態元件匹配(DEM)電路
123:控制電路
130:降頻濾波器
140:解多工器
150:高通濾波器(HPF)
310:第一DEM電路
320:第二DEM電路
330:切換電路
AIN、IN1、IN2、INn:類比訊號
DOUT、OUT1、OUT2、OUTn:數位訊號
FB、FB1、FB2:回授訊號
S210~S240、S410~S440:步驟
t1、t2、t3、t4、t5、t6、t7、t8、t9、t10:時間
E1、E2、E3、E4、E5、E6、E7、E8:位元
圖1是依照本發明的一實施例所繪示的一種多通道差和式(Σ-Δ)類比數位轉換裝置的電路方塊(circuit block)示意圖。 圖2是依照本發明的一實施例所繪示的一種Σ-Δ類比數位轉換器的操作方法的流程示意圖。 圖3是依照本發明的一實施例說明圖1所示動態元件匹配(DEM)電路的電路方塊示意圖。 圖4是依照本發明的一實施例所繪示的一種Σ-Δ類比數位轉換器的操作方法的流程示意圖。 圖5是依照本發明的一實施例說明圖3所示切換電路的切換操作示意圖。 圖6是依照本發明的一實施例說明圖3所示Σ-Δ類比數位轉換器在靜音期間的切換操作示意圖。
100:多通道差和式(Σ-Δ)類比數位轉換裝置
110:多工器
120:差和式(Σ-Δ)類比數位轉換器
121:差和(Σ-Δ)調變器
122:動態元件匹配(DEM)電路
123:控制電路
130:降頻濾波器
140:解多工器
150:高通濾波器(HPF)
AIN、IN1、IN2、INn:類比訊號
DOUT、OUT1、OUT2、OUTn:數位訊號
FB:回授訊號

Claims (28)

  1. 一種差和式類比數位轉換器,包括:一差和調變器,具有一輸入端用以接收一類比訊號,經配置以依據一回授訊號而將該類比訊號轉換為一數位訊號;一動態元件匹配電路,耦接至該差和調變器以接收該數位訊號,經配置以對該數位訊號進行至少一動態元件匹配演算法而產生該回授訊號,並將該回授訊號提供給該差和調變器;以及一控制電路,耦接至該差和調變器以接收該數位訊號,其中該控制電路監聽該數位訊號以偵測一靜音期間,該控制電路在該靜音期間禁能該動態元件匹配電路以降低該動態元件匹配電路的功率消耗,且該動態元件匹配電路在該靜音期間暫停該至少一動態元件匹配演算法的進行。
  2. 如申請專利範圍第1項所述的差和式類比數位轉換器,其中該控制電路在該靜音期間結束後致能該動態元件匹配電路以恢復該至少一動態元件匹配演算法的進行。
  3. 如申請專利範圍第1項所述的差和式類比數位轉換器,其中該動態元件匹配電路包括:一第一動態元件匹配電路,具有一輸入端耦接至該差和調變器以接收該數位訊號,其中該第一動態元件匹配電路對該數位訊號進行一第一動態元件匹配演算法而產生一第一回授訊號;一第二動態元件匹配電路,具有一輸入端耦接至該差和調變器以接收該數位訊號,其中該第二動態元件匹配電路對該數位訊 號進行不同於該第一動態元件匹配演算法的一第二動態元件匹配演算法而產生一第二回授訊號;以及一切換電路,具有一共同端耦接至該差和調變器以提供該回授訊號,其中該切換電路的一第一選擇端耦接至該第一動態元件匹配電路以接收該第一回授訊號,以及該切換電路的一第二選擇端耦接至該第二動態元件匹配電路以接收該第二回授訊號。
  4. 如申請專利範圍第3項所述的差和式類比數位轉換器,其中該第一動態元件匹配演算法包括一位元連續性演算法,以及該第二動態元件匹配演算法包括一位元分散性演算法。
  5. 如申請專利範圍第4項所述的差和式類比數位轉換器,其中該位元連續性演算法包括一資料加權平均演算法,以及該位元分散性演算法包括一樹狀結構演算法。
  6. 如申請專利範圍第3項所述的差和式類比數位轉換器,其中該第一動態元件匹配電路受控於該控制電路,以及該控制電路在該靜音期間禁能該第一動態元件匹配電路以暫停該第一動態元件匹配演算法的進行。
  7. 如申請專利範圍第3項所述的差和式類比數位轉換器,其中該第二動態元件匹配電路受控於該控制電路,以及該控制電路在該靜音期間禁能該第二動態元件匹配電路以暫停該第二動態元件匹配演算法的進行。
  8. 如申請專利範圍第3項所述的差和式類比數位轉換器,其中該切換電路受控於該控制電路,該控制電路在一正常操作期 間控制該切換電路以動態選擇該第一回授訊號與該第二回授訊號其中一者做為該回授訊號,以及該控制電路在該靜音期間控制該切換電路以保持以該第一回授訊號與該第二回授訊號其中一者做為該回授訊號。
  9. 一種差和式類比數位轉換器的操作方法,包括:由一差和調變器依據一回授訊號而將一類比訊號轉換為一數位訊號;由一動態元件匹配電路對該數位訊號進行至少一動態元件匹配演算法,以產生該回授訊號;由該動態元件匹配電路將該回授訊號提供給該差和調變器;由一控制電路監聽該數位訊號,以偵測一靜音期間;以及由該控制電路在該靜音期間禁能該動態元件匹配電路,以降低該動態元件匹配電路的功率消耗,且該動態元件匹配電路在該靜音期間暫停該至少一動態元件匹配演算法的進行。
  10. 如申請專利範圍第9項所述的操作方法,更包括:由該控制電路在該靜音期間結束後致能該動態元件匹配電路,以恢復該至少一動態元件匹配演算法的進行。
  11. 如申請專利範圍第9項所述的操作方法,其中進行該至少一動態元件匹配演算法的步驟包括:由一第一動態元件匹配電路對該數位訊號進行一第一動態元件匹配演算法,以產生一第一回授訊號;由一第二動態元件匹配電路對該數位訊號進行不同於該第一 動態元件匹配演算法的一第二動態元件匹配演算法,以產生一第二回授訊號;以及由一切換電路動態選擇該第一回授訊號與該第二回授訊號其中一者做為該回授訊號。
  12. 如申請專利範圍第11項所述的操作方法,其中該第一動態元件匹配演算法包括一位元連續性演算法,以及該第二動態元件匹配演算法包括一位元分散性演算法。
  13. 如申請專利範圍第12項所述的操作方法,其中該位元連續性演算法包括一資料加權平均演算法,以及該位元分散性演算法包括一樹狀結構演算法。
  14. 如申請專利範圍第11項所述的操作方法,更包括:由該控制電路在該靜音期間禁能該第一動態元件匹配電路,以暫停該第一動態元件匹配演算法的進行。
  15. 如申請專利範圍第11項所述的操作方法,更包括:由該控制電路在該靜音期間禁能該第二動態元件匹配電路,以暫停該第二動態元件匹配演算法的進行。
  16. 如申請專利範圍第11項所述的操作方法,更包括:由該控制電路在一正常操作期間控制該切換電路,以動態選擇該第一回授訊號與該第二回授訊號其中一者做為該回授訊號;以及由該控制電路在該靜音期間控制該切換電路,以保持以該第一回授訊號與該第二回授訊號其中一者做為該回授訊號。
  17. 一種差和式類比數位轉換器,包括:一差和調變器,具有一輸入端用以接收一類比訊號,經配置以依據一回授訊號而將該類比訊號轉換為一數位訊號;一第一動態元件匹配電路,具有一輸入端耦接至該差和調變器以接收該數位訊號,其中該第一動態元件匹配電路經配置以對該數位訊號進行一第一動態元件匹配演算法而產生一第一回授訊號;一第二動態元件匹配電路,具有一輸入端耦接至該差和調變器以接收該數位訊號,其中該第二動態元件匹配電路經配置以對該數位訊號進行不同於該第一動態元件匹配演算法的一第二動態元件匹配演算法而產生一第二回授訊號;以及一切換電路,具有一共同端耦接至該差和調變器以提供該回授訊號,其中該切換電路的一第一選擇端耦接至該第一動態元件匹配電路以接收該第一回授訊號,以及該切換電路的一第二選擇端耦接至該第二動態元件匹配電路以接收該第二回授訊號,其中該切換電路在一正常操作期間將該第一回授訊號與該第二回授訊號提供給該差和調變器,使得該差和調變器在該正常操作期間的不同時間點分別接收該第一回授訊號與該第二回授訊號的其中之一,以提升該差和式類比數位轉換器的無雜訊動態範圍。
  18. 如申請專利範圍第17項所述的差和式類比數位轉換器,其中該第一動態元件匹配演算法包括一位元連續性演算法,以及該第二動態元件匹配演算法包括一位元分散性演算法。
  19. 如申請專利範圍第18項所述的差和式類比數位轉換器,其中該位元連續性演算法包括一資料加權平均演算法,以及該位元分散性演算法包括一樹狀結構演算法。
  20. 如申請專利範圍第17項所述的差和式類比數位轉換器,其中該第一動態元件匹配電路在一靜音期間暫停該第一動態元件匹配演算法的進行。
  21. 如申請專利範圍第17項所述的差和式類比數位轉換器,其中該第二動態元件匹配電路在一靜音期間暫停該第二動態元件匹配演算法的進行。
  22. 如申請專利範圍第17項所述的差和式類比數位轉換器,其中該切換電路在該正常操作期間動態選擇該第一回授訊號與該第二回授訊號其中一者做為該回授訊號,以及該切換電路在該靜音期間保持以該第一回授訊號與該第二回授訊號其中一者做為該回授訊號。
  23. 一種差和式類比數位轉換器的操作方法,包括:由一差和調變器依據一回授訊號而將一類比訊號轉換為一數位訊號;由一第一動態元件匹配電路對該數位訊號進行一第一動態元件匹配演算法,以產生一第一回授訊號;由一第二動態元件匹配電路對該數位訊號進行不同於該第一動態元件匹配演算法的一第二動態元件匹配演算法,以產生一第二回授訊號;以及 由一切換電路在一正常操作期間將該第一回授訊號與該第二回授訊號提供給該差和調變器,使得該差和調變器在該正常操作期間的不同時間點分別接收該第一回授訊號與該第二回授訊號的其中之一,以提升該差和式類比數位轉換器的無雜訊動態範圍。
  24. 如申請專利範圍第23項所述的操作方法,其中該第一動態元件匹配演算法包括一位元連續性演算法,以及該第二動態元件匹配演算法包括一位元分散性演算法。
  25. 如申請專利範圍第24項所述的操作方法,其中該位元連續性演算法包括一資料加權平均演算法,以及該位元分散性演算法包括一樹狀結構演算法。
  26. 如申請專利範圍第23項所述的操作方法,更包括:由該第一動態元件匹配電路在一靜音期間暫停該第一動態元件匹配演算法的進行。
  27. 如申請專利範圍第23項所述的操作方法,更包括:由該第二動態元件匹配電路在一靜音期間暫停該第二動態元件匹配演算法的進行。
  28. 如申請專利範圍第23項所述的操作方法,更包括:由該切換電路在該正常操作期間動態選擇該第一回授訊號與該第二回授訊號其中一者做為該回授訊號;以及由該切換電路在該靜音期間保持以該第一回授訊號與該第二回授訊號其中一者做為該回授訊號。
TW108114324A 2019-04-24 2019-04-24 差和式類比數位轉換器及其操作方法 TWI690164B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW108114324A TWI690164B (zh) 2019-04-24 2019-04-24 差和式類比數位轉換器及其操作方法
US16/529,765 US10693490B1 (en) 2019-04-24 2019-08-01 Sigma-delta analog-to-digital converter and operation method thereof
CN201910707886.6A CN111865322B (zh) 2019-04-24 2019-08-01 和差式模拟数字转换器及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108114324A TWI690164B (zh) 2019-04-24 2019-04-24 差和式類比數位轉換器及其操作方法

Publications (2)

Publication Number Publication Date
TWI690164B true TWI690164B (zh) 2020-04-01
TW202040946A TW202040946A (zh) 2020-11-01

Family

ID=71105007

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108114324A TWI690164B (zh) 2019-04-24 2019-04-24 差和式類比數位轉換器及其操作方法

Country Status (3)

Country Link
US (1) US10693490B1 (zh)
CN (1) CN111865322B (zh)
TW (1) TWI690164B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003003583A2 (en) 2001-06-27 2003-01-09 Nokia Corporation Method and apparatus for suppressing tones induced by cyclic dynamic element matching (dem) algorithms
WO2003030369A2 (en) 2001-10-01 2003-04-10 Nokia Corporation Adaptive sigma-delta data converter for mobile terminals
WO2006023726A1 (en) * 2004-08-19 2006-03-02 Intrinsix Corporation Hybrid heterodyne transmitters and receivers
WO2007120400A1 (en) * 2006-04-16 2007-10-25 Intrinsix Corporation Mismatch-shaping dynamic element matching systems and methods for multi-bit sigma-delta data converters
WO2010098918A2 (en) * 2009-02-27 2010-09-02 Freescale Semiconductor Inc. Continuous-time sigma-delta modulator with multiple feedback paths having independent delays

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5627536A (en) 1994-12-27 1997-05-06 Advanced Micro Devices, Inc. Multiplexed delta-sigma modulator
JPH0918343A (ja) * 1995-06-30 1997-01-17 Sanyo Electric Co Ltd Da変換回路
US7173550B1 (en) * 2001-07-13 2007-02-06 Cirrus Logic, Inc. Circuits, systems and methods for volume control in low noise 1-bit digital audio systems
EP1573420A4 (en) * 2001-07-13 2006-11-15 Cirrus Logic Inc CIRCUITS, SYSTEMS, AND METHODS FOR VOLUME ADJUSTMENT IN 1-BIT FORMAT DIGITAL HIGH FIDELITY SYSTEMS
US7183954B1 (en) * 2001-07-13 2007-02-27 Cirrus Logic, Inc. Circuits, systems and methods for volume control in low noise 1-bit digital audio systems
US6556159B1 (en) * 2001-09-17 2003-04-29 Cirrus Logic, Inc. Variable order modulator
JP4539446B2 (ja) * 2004-06-24 2010-09-08 ソニー株式会社 デルタシグマ変調装置及びデルタシグマ変調方法
US7561088B1 (en) 2008-04-16 2009-07-14 Adtran, Inc. Multi-loop data weighted averaging in a delta-sigma DAC
US7675448B1 (en) * 2008-09-01 2010-03-09 Mediatek Inc. Continuous-time sigma-delta modulator using dynamic element matching having low latency and dynamic element matching method thereof
EP2339754A1 (en) * 2009-12-23 2011-06-29 Nxp B.V. A converter
US8553909B2 (en) * 2011-04-29 2013-10-08 Smsc Holdings S.A.R.L. Low-power class D amplifier using multistate analog feedback loops
CN102832948B (zh) * 2012-09-07 2016-03-30 复旦大学 可重构的连续时间型高速低功耗sigma-delta调制器
US9077369B1 (en) * 2014-01-21 2015-07-07 Mixsemi Limited Delta-sigma modulator having multiple dynamic element matching shufflers
US10062391B2 (en) 2016-01-06 2018-08-28 Onkyo Corporation Audio processing device
US9900023B1 (en) * 2016-11-28 2018-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-stage delta-sigma pipelined successive approximation register analog-to-digital converter
US10164653B1 (en) * 2017-08-24 2018-12-25 Taiwan Semiconductor Manufacturing Company, Ltd. Analog to digital converter
US10200054B1 (en) * 2018-01-12 2019-02-05 Semiconductor Components Industries, Llc Adaptive dynamic element matching of circuit components
DE102018106071B4 (de) * 2018-03-15 2019-12-12 Tdk Electronics Ag Verstärkerschaltungsanordnung und Verfahren zum Kalibrieren derselben

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003003583A2 (en) 2001-06-27 2003-01-09 Nokia Corporation Method and apparatus for suppressing tones induced by cyclic dynamic element matching (dem) algorithms
WO2003030369A2 (en) 2001-10-01 2003-04-10 Nokia Corporation Adaptive sigma-delta data converter for mobile terminals
WO2006023726A1 (en) * 2004-08-19 2006-03-02 Intrinsix Corporation Hybrid heterodyne transmitters and receivers
WO2007120400A1 (en) * 2006-04-16 2007-10-25 Intrinsix Corporation Mismatch-shaping dynamic element matching systems and methods for multi-bit sigma-delta data converters
WO2010098918A2 (en) * 2009-02-27 2010-09-02 Freescale Semiconductor Inc. Continuous-time sigma-delta modulator with multiple feedback paths having independent delays

Also Published As

Publication number Publication date
CN111865322B (zh) 2024-03-22
US10693490B1 (en) 2020-06-23
TW202040946A (zh) 2020-11-01
CN111865322A (zh) 2020-10-30

Similar Documents

Publication Publication Date Title
US9564916B2 (en) Suppressing signal transfer function peaking in a feedforward delta sigma converter
CN106559080B (zh) 用于数模转换器的低功率切换技术
WO2007082237A1 (en) Sigma-delta modulation with offset
KR20120024758A (ko) 아날로그-디지털 변환을 위한 시그마-델타 변환기들 및 방법들
KR20130142952A (ko) 오버샘플링된 데이터 컨버터를 초핑하는 시스템 및 방법
US20110267210A1 (en) Shaping Inter-Symbol-Interference in Sigma Delta Converter
US9054731B2 (en) Integrator output swing reduction
US10348326B2 (en) Digital silicon microphone with interpolation
US7952506B2 (en) ΔΣ-type A/D converter
US8570202B2 (en) Digital-to-analog converter implementing hybrid conversion architecture
US8264391B2 (en) Area efficient selector circuit
TWI690164B (zh) 差和式類比數位轉換器及其操作方法
US20190289404A1 (en) Microphone Module
US9729164B2 (en) Dual processing paths for differential mode and common mode signals for an adaptable analog-to-digital converter (ADC) topology
TW201424275A (zh) 混合式數位類比轉換器與其方法
JP5113285B2 (ja) オフセットを用いるシグマ−デルタ変調
US6753799B2 (en) Randomizer for sigma-delta-type converter
Liu et al. 24-bit low-power low-cost digital audio sigma-delta DAC
Kumar et al. Multi-channel analog-to-digital conversion using a delta-sigma modulator without reset and a modulated-sinc-sum filter
TWI773615B (zh) 微控制器中的類比數位轉換器電路及其操作方法
CN103401558A (zh) 一种数模转换中数据平均的处理方法及装置
JP6401929B2 (ja) Δσd/aコンバータおよびそれを用いた信号処理回路および電子機器
US10566986B2 (en) Converting module and converting circuit
US20240039547A1 (en) Data-weighted element mismatch shaping in digital to analog converters
CN117155392A (zh) 多工作模式数模转换系统及其设计方法