CN1525306A - 通过信号校准的监视器互连补偿 - Google Patents
通过信号校准的监视器互连补偿 Download PDFInfo
- Publication number
- CN1525306A CN1525306A CNA2004100053912A CN200410005391A CN1525306A CN 1525306 A CN1525306 A CN 1525306A CN A2004100053912 A CNA2004100053912 A CN A2004100053912A CN 200410005391 A CN200410005391 A CN 200410005391A CN 1525306 A CN1525306 A CN 1525306A
- Authority
- CN
- China
- Prior art keywords
- monitor
- signal
- reference signal
- display
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0693—Calibration of display systems
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
- Digital Computer Display Output (AREA)
- Amplifiers (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Gyroscopes (AREA)
Abstract
为改进一标准的监视器互连的性能,例如,VGA监视器互连,计算机设备的显示适配器产生参考信号图象,使用所述参考信号图象校准由互连的显示监视器接收的信号。监视器从计算机通过所述互连与模拟显示信号一起接收参考信号图象,例如,在信号的消隐期间,以及基于参考信号与相应的控制值的一检测到的偏差,调整信号。在一个实施例中,计算机设备产生和发送参考信号图象,如果从监视器接收到它被装备以基于接收的参考信号图象执行校准的确认,以及否则正常地运行(在没有参考信号图象产生的情况下)。
Description
技术领域
本发明主要涉及监视器互连性能。更具体地说,本发明涉及用于校准由计算机监视器通过监视器互连接收的模拟信号的方法和设备,因而允许改进监视器互连性能,同时保持标准的连接器形状因素。
背景技术
VGA(视频图形阵列)模拟监视器互连方案已经由实际上现在在使用的所有个人计算机(PC)所选定使用。取代这种互连方案的各种努力纷纷出现又各各失败。市场继续使用这种类型的监视器互连,是因为它在安装基础上的低成本、普遍性,以及它全面的表现能力。
今天在广泛使用的现有的VGA模拟监视器互连方案,传输三个模拟显示信号(R,G和B),两种参考数字信号(HSYNC和VSYNC),和一些杂项数字控制信号。用在标准互连电缆两端的普通的连接器是3排15引脚D形(D-sub)连接器。物理监视器互连性能限制导致频率相关的降级(degradation),幅度失配,延迟失配,和模拟R、G和B信号的色度亮度干扰。这样的信号降级和可变性,通常在分辨率直到3百万象素的范围内,对于CRT和LCD监视器是可容忍的。然而,关于监视器互连性能的需求已经开始随着屏幕分辨率已经增加到超过3百万象素而快速增加。现有的标准监视器互连方案正在变成相对于提供增强的计算机用户经历和满足增长的用户期望的努力的一个限制因素。
用于实现更高水平的互连性能的先前的提议使用一不同的连接器形状因素(例如,Molex微交叉),或使用不同的电子信令(例如,DVI(交互式数字视频系统)使用数字信令),这与3排15引脚D形连接器(VGA)的巨大的安装基础不兼容。这样的提议已经导致消费者混淆和受挫,市场分裂和低采纳。
图1示出主机1和显示监视器3的常规安排。互连这些组件的是一标准的互连电缆5,在VGA连接器标准的情况下,电缆装备在具有模拟3排15引脚D形连接器的主机端。
图2示出背景技术的显示适配器7,诸如包括在常规的主机1内的VGA显示适配器。显示适配器7包括图形控制器9,它提供数字信号(显示数据11,DAC消隐信号13,和DOT时钟15)至随机存取存储器/数模转换器(RAMDAC)17,在RAM中包括色彩查找表。用DOT时钟同步地传输用于显示的每个象素的数据。RAMDAC17使用存储在RAM中的色彩查找表,将所接收的数字信号转换成数字颜色值,并将数字颜色值转换成模拟信号(分别为红(R),绿(G)和蓝(B)信号19、21和23),用于通过关联的标准(例如VGA)的互连5的信号线,输出到计算机监视器3的显示电路系统25。DAC消隐信号13使RAMDAC17在水平和垂直消隐期期间抑制R、G和B信号19、21和23,与显示同步脉冲HSYNCH27和VSYNCH29同步。显示同步脉冲HSYNC112和VSYNC114是由图形控制器9直接提供给计算机监视器的,也通过互连5。
计算机监视器显示电路系统25被配置成从主机1接收模拟R、G和B信号(分别是19、21和23)和HSYNC25和VSYNC27信号,并利用这些信号建立一相应的显示(例如,在CRT监视器的情况下,通过受控制的激励和偏转R、G和B扫描电子束枪)。
图3是用于CRT计算机监视器31的扫描过程的说明性表示。电子束33的路径(代表所提供的三个独立的电子束,每一个对应R、G和B颜色的每一个)以水平线扫过涂磷光体的屏幕,起始于屏幕的左上角。在到达水平线的末端时,返回轨迹或回扫35出现,在这期间消隐R、G和B电子束,因此不传输图象信息且在回扫期间在屏幕上没有痕迹出现。然后电子束沿着下一行水平线扫过屏幕,跟着另一行水平回扫。最后,电子束的路径沿着屏幕底部的水平线移动,完成屏幕的全部扫描,这称为一个场(field)。(在隔行扫描监视器的情况下,电子束在每个场内只每隔一行扫描,在随后的场中填充跳过的行)。每个场的完成跟着一垂直回扫37,在此期间再一次消隐R、G和B电子束,因此没有图象信息被传输且在垂直回扫期间没有痕迹出现在屏幕上。水平回扫35的时间段,在此期间电子束也被消隐,称为水平消隐期。垂直回扫37的时间段,在此期间电子束被消隐,称为垂直消隐期。电子束枪水平和垂直回扫的定时(以及关联的消隐期)是分别相关于水平和垂直同步脉冲HSYNCH27和VSYNC29建立的。
LCD显示以不同的原理工作,不包括光栅扫描或真正的垂直或水平回扫。改为,彩色LCD显示依赖于利用晶体管矩阵向液晶板的单元选择地施加电荷,晶体管矩阵依次控制从计算机的显示板后面发出的光的红、绿和蓝分量,通过在任何给定点(象素)的液晶板材料传输的程度。为保留与常规的模拟VGA监视器互连的巨大的安装基础兼容性,LCD显示监视器一般接受模拟输入信号。
对于高分辨率监视器应用,标准VGA互连的可用性受到标准的模拟3排15引脚D形VGA连接器的可用带宽的限制。可能存在通过改进互连本身的物理结构增加可用带宽,例如改进的屏蔽和阻抗控制,但这些方法具有固有的约束。这些可获得的改进是逐渐增加的,且另外物理改进(甚至保留3排15引脚D形形状因素的那些),要求由供应商确认和采纳。一种具有可能性的方法,用于在VGA(且一般地任何其它标准)的互连形状因素的可用带宽中提供实质上的增益,不依赖于对互连的物理修改,是非常令人想要的。
发明内容
本发明致力于上述需求,通过提供这样的设备和方法,使计算机监视器可校准所接收的模拟显示信号,基于与模拟显示信号一起传输的参考信号图象,例如,在其垂直消隐期中。在监视器的正常运行期间(即“忙碌中”)可实质上连续地对显示信号进行调整,因此增加标准的监视器互连的可用性,用于以更高的可用分辨率驱动高分辨率监视器。这与现有的监视器安排形成对比,在现有的监视器安排中,没有监视器接收器适应,且用户接受“看来好的”最高监视器安装设定值(可能低于最佳设定值)。
在本发明的第一个方面,提供一种方法,用于执行显示信号的校准,该信号由主机通过模拟监视器互连传输至计算机监视器。所述方法包括,通过模拟监视器互连传输显示信号至监视器;与显示信号一起,通过模拟监视器互连,传输构成参考信号图象的一组信号;以及在计算机监视器接收显示信号和参考信号图象,基于接收的参考信号图象与控制值的检测的偏差调整显示信号。
在本发明的第二方面,提供一种计算机监视器,用于通过模拟监视器互连接收显示信号和多路复用的参考信号图象。监视器包括用于在计算机监视器的正常运行期间,在预定的时间段,接收构成参考信号图象的模拟信号,以及将接收的参考信号图象与控制值比较。提供信号调整工具,且它被配置为,基于接收的参考信号图象与控制值的检测到的偏差,调整显示信号。
在本发明的第三方面,显示适配器提供在主机和计算机监视器之间通过监视器互连的通信。显示适配器包括图形控制器,用于产生相应于模拟显示信号的数字显示数据;参考信号图象发生器,用于从图形控制器接收信号,以及将相应于参考信号图象的数字数据与它合并;以及数字至模拟转换设备,用于接收相应于显示信号的数字数据和参考信号图象,以及基于它们输出包括显示信号和参考信号图象的信号。
在本发明的第四方面,计算机装置包括计算机设备和通过模拟监视器互连与计算机设备互连的计算机监视器。计算机设备包括图形控制器,用于产生相应于显示信号的的数字显示数据,参考信号图象发生器,用于从图形控制器接收信号,以及将相应于参考信号图象的数字数据与它合并,以及数字至模拟转换设备,用于接收相应于显示信号的数字数据和参考信号图象,以及基于它们输出包括所述显示信号和参考信号图象的模拟信号。计算机监视器包括信号比较电路系统,用于在计算机监视器的正常运行期间,在预定的时间周期,接收构成所述参考信号图象的模拟信号,以及将接收的参考信号图象与控制值比较;以及调整工具,被配置为,基于接收的参考信号图象与所述控制值的检测到的偏差,调整模拟显示信号。
通过下面结合附图的详细的较佳实施例的描述,本发明的上述或其它对象、特点和优点将是非常显而易见的并可完全理解的。
附图说明
图1是简化的透视图,示出由具有标准的(例如VGA)连接器形状因素的电缆互连的主机个人计算机和CRT显示监视器。
图2是背景技术的显示适配器的功能方框图,该显示适配器作为图1中所示的主机PC的部件,包括例示的计算机监视器的显示电路系统,和例示的标准的(VGA)互连的信号线。
图3是常规的CRT计算机监视器的光栅扫描的图示。
图4是按照本发明的修改的显示适配器的功能方框图。
图5是按照本发明的修改的计算机显示监视器电路系统的功能方框图,用于接收来自图4的显示适配器的信号。
图6是按照发明的过程的流程图,用于查询计算机监视器以确定校准能力,以及在检测到这样的能力时初始化发明的校准。
具体实施方式
参考图4,修改的显示适配器39,例如修改的VGA显示适配器,可作为另外的常规主机例如台式PC1(如在图1中所示的)的部件提供。修改的显示适配器39包括现有的图形控制器41,它提供数字显示数据43,DAC消隐信号45,DOT时钟脉冲47,和同步脉冲HSYNC49和VSYNC51,至包括参考信号图象发生器53的电路系统。参考信号图象发生器53将数字参考信号图象数据多路复用到数字显示数据43中,如将描述的。
在一较佳的实施例中,在垂直消隐期(VBI)期间,在水平回扫位置将数字参考信号图象数据注入数字数据流。参考信号图象发生器53利用HSYNCH和VSYNCH信号49、51,确定用于参考信号图象数据的注入的同步,并传递未改变的同步脉冲信号用于输出至监视器(例如通过标准的VGA互连至VGA监视器)。参考信号图象发生器53使用DOT时钟信号47用于定时校准信号的持续时间,当在注入校准信号时,抑制DAC消隐信号45至RAMDAC55。这可通过将修改的消隐信号45’的输出至RAMDAC55完成,信号45’使RAMDAC55在用于传输参考信号图象数据的VBI那些部分期间忽略信号数据。参考信号图象发生器53将包括多路复用的数字显示数据和参考信号图象数据的数据流传递至RAMDAC55。RAMDAC55将进入的数字显示数据和参考信号图象数据译成相应的数字颜色值,并执行那些数字颜色值的数字模拟信号转换,例如通过数字颜色值与查找表的比较,查找表包括用于产生单个象素的色彩所需要的三原色(R,G和B)的匹配电压电平。RAMDAC55因而提供包括在VBI中的预定的信号图象波形的模拟的R、G和B信号57、59、61,作为其输出。
在例示的实施例中,参考信号图象发生器53提供数字信号图象至RAMDAC55,以致RAMDAC55产生与模拟R、G和B数据(波形)多路复用的模拟参考信号图象。在例示的实施例中,将参考信号图象提供在VBI期间的水平回扫(即“行”)上的信号上。表1(下)提供十四个模拟参考信号图象的实例,这些模拟参考信号图象可在VBI期间的水平回扫行上被送到监视器。在实例中,特定的(单个的)参考信号图象被送到每一行。当然,可在VBI期间使用不同的参考信号图象,和更大或更小数量的行。如可替换的(或另外的)方案,可在水平消隐期之一期间发送多个参考信号图象,尽管在给定这个消隐期的相对更短的时间时,限制了在这种情况下的灵活性,因为接收的信号要“稳定”且接收电路系统要测量接收的信号所需要的时间。
过程 | 驱动信号 | 定时 | 测量 |
黑电平模拟信号补偿 | R、G、B至黑电平 | 在第1行垂直回扫后沿期间,和HSYNC[水平同步信号]的下降边一起,在一行内驱动 | 在监视器R、G、B接收器0.000伏特(调整黑偏移) |
中电平模拟信号补偿 | R、G、B至中电平 | 在第2行垂直回扫后沿期间,和HSYNC的下降边一起,在一行内驱动 | 在监视器R、G、B接收器0.350伏特。(调整增益) |
白电平模拟信号补偿 | R、G、B至全电平 | 在第3行垂直回扫后沿期间,和HSYNC的下降边一起,在一行内驱动 | 在监视器R、G、B接收器0.700伏特。(调整增益) |
数字信号至模拟信号的时滞模拟信号下降时间 | 在一个DOT时钟内驱动R从全电平至黑电平 | 在第4行垂直回扫后沿期间,同时和HSYNC的下降边一起在一行内驱动 | HSYNC下降边与R信号的时滞。测量R信号“黑电平”值。(调整时滞,确定信号带宽。) |
数字信号至模拟信号时滞模拟信号上升时间 | 在一个DOT时钟内驱动R从黑电平至全电平 | 在第5行垂直回扫后沿期间,同时和HSYNC的下降边一起驱动 | HSYNC下降边至R信号的时滞。测量R信号“全标度”值。(调整时滞,确定信号带宽。) |
模拟信号下降时滞 | 在一个DOT时钟内驱动R、G、B从全 | 在第6行垂直回扫后沿期间, | HSYNC下降边至每个R、G、B。 |
电平至黑电平 | 同时和HSYNC的下降边一起驱动 | 比较R、G、B同时采样的值。(调整时滞,确定信号带宽。) | |
模拟信号上升时滞 | 在一个DOT时钟内驱动R、G、B从黑电平至全电平 | 在第7行垂直回扫后沿期间,同时和HSYNC的下降边一起驱动 | HSYNC下降边至每个R、G、B。比较R、G、B同时采样的值。(调整时滞,确定信号带宽。) |
信号下降驱动器色度亮度干扰 | 在一个DOT时钟内驱动R从全电平至黑电平同时G、B在全电平 | 在第8行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 测量在G和B信号上的色度亮度干扰。(确定信号带宽和滤波。) |
驱动所有信号至全电平 | 驱动R、G、B至全电平 | 在第9行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 无 |
双下降驱动器色度亮度干扰 | 驱动R、B从全电平至黑电平而G在全电平 | 在第10行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 测量在G信号上的色度亮度干扰。(确定信号带宽和滤波。) |
驱动所有信号至黑电平 | 驱动R、G、B至黑电平 | 在第11行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 无 |
单一上升驱动器色度亮度干扰 | 在一个DOT时钟内驱动R从黑电平至黑电平同时G、B在黑电平 | 在第12行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 测量在G、B信号上的色度亮度干扰。(确定信号带宽和滤波。) |
驱动所有信号至黑电平 | 驱动R、G、B至黑电平 | 在第13行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 无 |
双上升驱动器色度亮度干扰 | 驱动R、B从黑电平至全电平而G在黑电平 | 在第14行垂直回扫后沿期间,和HSYNC的下降边一起驱动 | 测量在G信号上的色度亮度干扰。(确定信号带宽和滤波。) |
表1
由参考信号图象发生器53产生的且由显示适配器39的RAMDAC55转换成模拟信号的参考信号图象,由修改的监视器显示电路系统25’(图5)的信号比较电路系统63通过标准的(例如VGA)监视器互连接收。信号比较电路系统63,它可包括模拟电路系统、专用集成电路和/或在固件或软件的控制下运行的通用处理器,将信号比较电路系统63编程或配置为,比较所接收的参考信号图象与关联于相应的次数或时间间隔的控制值,例如在VBI的第一行0伏特(这时驱动每个R、G和B信号至黑电平))。到存在与预期的(控制)值的偏离的程度,这可因标准的监视器互连的限制而发生,可在将显示信号传递到现有的监视器显示电路系统65上之前,通过对显示信号进行适当的调整进行校准。在下面参考上述表1的示范性参考信号图象,更详细地讨论这个过程。
如在图5中看到的,修改的监视器显示电路系统25’包括信号比较电路系统63,连同分别用于R、G和B信号的调整电路模块67、69和71。每个调整模块可包括用于对接收信号实现调整的电路系统,例如,均衡、增益、相位、匹配和终端阻抗调整。比较电路系统63接收红、绿和蓝模拟显示信号57、59、61,并在预定的消隐期(例如,VBI的行)期间,将这些信号的检测到的参数,例如,电压、相位和频谱,与预编程的/设定的控制值比较。因为在消隐期(例如VBI)期间传输参考信号图象,所以输出显示保持不受影响。从比较得到的信号被反馈回信号调整模块67、69和71,以基于检测到的偏差调整相应的R、G和B信号。例示实施例的这种安排提供“慢”闭合的反馈回路,因为在测量之后进行调整,且没有确定进一步的调整的需求,直到下一个VBI(例如,每1/60秒)。信号比较电路系统63提供调整的(如有必要)R、G和B信号57’、59’和61’至现有的显示电路系统65,并同样继续传递HSYNCH和VSYNCH信号。比较电路系统63使用HSYNC和VSYNC,确定正在发送14个信号校准图象中的哪一个;明确地说,最好使用HSYNC的下降边(trailing edge)作为用于测量的公共时间基准点(common timing reference point)。在正在传输信号校准图象时VBI的那些部分期间,电路系统63也将在内部“消隐”信号57’、59’和61’输出至现有的显示电路系统65,因此这些图象不会不利地影响出现在监视器屏幕上被显示的图象的出现。在较佳的实施例中,电路系统63将在内部“消隐”信号57’、59’和61’输出至显示电路系统,用于14个在VBI期间的水平回扫。
参考表1,在例示的实施例中校准期间,参考信号图象发生器53产生数字信号,该信号使RAMDAC55在第一行的垂直回扫后沿(VBI)期间,驱动R、G和B信号至黑电平。在一行的时间段内,在HSYNC的下降边驱动信号至黑(0伏特),并被输出至监视器互连。监视器接收R、G和B信号,并将接收到的信号与信号的预期(比较)值0伏特比较。如果任何信号与预期值不一致,则必要时通过调整模块67、69和71,调整信号的黑偏移。例如,如果在行1期间接收到的黑偏移是0.02伏特,则将调整信号偏移,以使对于输入电压为0.02伏特,由信号比较电路系统63输出至显示电路系统65的信号为0伏特。
在第二行的垂直回扫后沿(VBI)期间,参考信号图象发生器531输出信号,使RAMDAC55在一行的时间段内,和HSYNC的下降边一起,驱动R、G和B信号至中电平(0.350伏特)。监视器接收R、G和B信号,并将接收到的信号与信号的预期值0.350伏特比较。如果任何信号与预期值不一致,则相应地调整信号的增益。
在第三行的垂直回扫后沿(VBI)期间,参考信号图象发生器53输出信号,使RAMDAC55在一行的时间段内,和HSYNC的下降边一起,驱动R、G和B信号至全(白)电平(full(white)level)(0.700伏特)。监视器接收R、G和B信号,并将接收到的信号与信号的预期值0.700伏特比较。如果任何信号与预期值不一致,则相应地调整信号的增益。
在第四行的垂直回扫后沿(VBI)的期间,参考信号图象发生器53输出信号,使RAMDAC55在一个DOT时钟周期内,和HSYNCH的下降边一起同时,驱动全电平R信号(0.700伏特)下降至黑电平。监视器接收R、G和B信号,并测量HSYNC下降边对于R信号的时滞(skew)。相应地调整时滞并确定信号带宽。如这里使用的,“带宽”指由监视器通过监视器互连接受的可用的显示信息传送性能,这直接关系到可得到的监视器分辨率。信号带宽近似地与信号边沿速率(信号上升/下降时间)成反比。这个近似性是从信号波形的傅立叶分析导出的。基本上,信号翻转越快,信号的频率含量(和信息传送性能)越高。
在第五行的垂直回扫后沿(VBI)期间,参考信号图象发生器53输出信号,使RAMDAC55在一个DOT时钟时间周期内,和HSYNCH的下降边一起同时,驱动黑电平R信号(0.000伏特)至全电平(0.700伏特)。监视器测量HSYNC下降边对于R信号的时滞。相应地调整时滞,并确定信号的带宽。
在第6行的垂直回扫后沿(VBI)期间,参考信号图象发生器53输出信号,使RAMDAC55在HSYNC的下降边,驱动R、G和B信号,在1个DOT时钟时间周期内从全电平至黑电平。监视器比较同时采样的R、G和B值,且如果R、G和B信号的任何一个改变的时刻没有同时发生,则调整信号的时滞;另外,确定信号带宽。
在第七行的垂直回扫后沿(VBI)期间,当参考信号发生器53,使RAMDAC55在一个DOT时钟时间周期内,和HSYNCH的下降边一起同时,驱动R、G和B信号从黑电平至全电平的时候,测量模拟信号上升时滞。监视器比较同时采样的R、G和B信号,且如果任何R、G和B信号的改变的时刻不同时发生,则相应地调整信号的时滞。
在第八行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号使RAMDAC55在一个DOT时钟时间周期内,驱动R信号从全电平至黑电平,而保持G和B信号在全电平。测量在G和B信号上的色度亮度干扰,并确定信号的带宽和滤波。可应用低通滤波器以减少高频色度亮度干扰,或者可调整信号终端在这个测量中,G和B信号应该经历最小的色度亮度干扰噪声。如果测量到这个噪声,那么可在所有R、G和B信号上应用或调整滤波或终端。
在第九行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号,使RAMDAC55驱动R、G和B信号至全电平,用于为在下一(第十)行期间的校准预置信号电平。
在第十行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号使RAMDAC55,驱动R和B信号在一个DOT时钟时间周期内从全电平至黑电平,同时保持G在全电平。基于实际的G信号与其比较值的偏差,确定在G信号上的色度亮度干扰,并确定信号的带宽和滤波。可应用低通滤波器以减少高频色度亮度干扰,或可调整信号终端以减少色度亮度干扰。在这个测量中,G信号应该经历最小色度亮度干扰噪声。如果测量到这个噪声,那么可在所有R、G和B信号上应用/调整滤波或终端。
在第十一行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号,使RAMDAC55驱动R、G和B信号至全电平,用于为在下一(第十二)行期间执行的校准预置信号电平。
在第十二行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号,使RAMDAC55驱动R信号在一个DOT时钟时间周期内从黑电平至全电平,同时保持G和B在黑电平。基于实际的G和B信号与其比较值的偏差,确定在G和B信号上的色度亮度干扰,并确定信号的带宽和滤波。可应用低通滤波器以减少高频色度亮度干扰,或可调整信号终端以减少色度亮度干扰。在这个测量中,G和B信号应该经历最小色度亮度干扰噪声。如果测量到这个噪声,那么可在所有R、G和B信号上应用/调整滤波或终端。
在第十三行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号,使RAMDAC55驱动R、G和B信号至黑电平,用于为要在下一(第十三)行期间执行的校准预置信号电平。
在第十四行的垂直回扫后沿(VBI)期间,和HSYNC的下降边一起,参考信号图象发生器53输出信号,使RAMDAC55驱动R和B信号在一个DOT时钟周期内从黑电平至全电平,同时保持G在黑电平。基于实际的G信号与其比较值的偏差,确定在G信号上的色度亮度干扰,并确定信号的带宽和滤波。可应用低通滤波器以减少高频色度亮度干扰,或可调整信号终端以减少色度亮度干扰。在这个测量中,G信号应该经历最小色度亮度干扰噪声。如果测量到这个噪声,那么可在所有R、G和B信号上应用/调整滤波或终端。
在本发明的另一个方面,主机可查询监视器以确定监视器是否能够执行已述的发明的校准。这可通过主机查询监视器的扩展的显示识别数据(extendedDisplaying Identification Data)(EDID)完成。如果监视器有能力,那么主机可有选择地通知显示器它将在VBI期间发送信号校准信号。通过显示数据通道/命令接口(Display Data Channel/Command Interface)(DDC/CI)信令,这在本领域是众所周知的且由视频电子标准协会(Video ElectronicsStandards Association)(VESA)定义的,主机可与监视器通信。不要求主机这样通知监视器。更确切地,预期能够执行发明的校准的监视器可被配置为在VBI期间自动地执行内部显示消隐(例如,如默认设定值)。在所述的较佳的实施例中,内部显示消隐对于在VBI期间前面的14个水平回扫行将自动地发生。
图6是流程图,示出用于查询监视器以确定其用于执行按照本发明的校准的能力(结构)。在步骤73,主机将查询送到连接的监视器。在步骤75,在接收一查询后,监视器通过将信息(例如EDID数据)送到主机,应答这个查询。在步骤77,计算机设备接收和读信息以确定所连接的监视器是否被装备以执行发明的校准。当确定这个监视器能够执行这样的校准,产生对于这个结果的消息并初始化这样的校准,在步骤74,通过在消隐期期间参考信号图象的产生,用于和模拟显示数据一起输出至监视器。如果监视器没有装备以执行这样的校准,可产生对于这个结果的消息,可使用这个消息禁止参考信号图象发生器53的操作(步骤81),因此修改的显示适配器39可以常规的方式运行。
已经按照各种例示的实施例描述了本发明的多方面。对于本领域普通技术人员,通过研究这个揭示,在所附的权利要求书的范围和精神内无数的其它实施例、修改方案和变化方案将出现。
Claims (21)
1.执行显示信号校准的方法,所述显示信号由主机通过模拟监视器互连传输至计算机监视器,所述方法包括:
通过模拟监视器互连,传输显示信号至监视器;
与显示信号一起,通过模拟监视器互连,传输构成参考信号图象的一组信号;以及
在计算机监视器接收显示信号和参考信号图象,以及基于接收的参考信号图象与控制值的检测到的偏差,调整显示信号。
2.如权利要求1所述的方法,其特征在于,所述参考信号图象是与所述显示信号多路复用的,用于通过所述模拟监视器互连传输。
3.如权利要求2所述的方法,其特征在于,预定的时间段包括显示信号的消隐期。
4.如权利要求3所述的方法,其特征在于,消隐期包括垂直消隐期。
5.如权利要求1所述的方法,其特征在于,监视器互连是VGA监视器互连。
6.如权利要求1所述的方法,还包括:
查询计算机监视器,以确定它是否被配置为基于接收的参考信号图象执行校准;以及
只当计算机监视器指示计算机监视器被配置为基于接收的参考信号图象执行校准时,执行所述构成参考信号图象的信号的传输。
7.计算机监视器,用于通过模拟监视器互连,接收模拟显示信号和多路复用的参考信号图象,所述监视器包括:
信号比较电路系统,用于在计算机监视器的正常运行期间,在预定的时间段,接收构成所述参考信号图象的模拟信号,以及将接收的参考信号图象与控制值比较;以及
信号调整工具,被配置为,基于接收的参考信号图象与所述控制值的检测到的偏差,调整所述模拟显示信号。
8.如权利要求7所述的计算机监视器,其特征在于,所述参考信号图象是与所述显示信号多路复用的,用于通过所述模拟监视器互连传输。
9.如权利要求8所述的计算机监视器,其特征在于,预定的时间段包括模拟显示信号的消隐期。
10.如权利要求9所述的计算机监视器,其特征在于,消隐期包括垂直消隐期。
11.如权利要求7所述的计算机监视器,其特征在于,监视器互连是VGA监视器互连。
12.如权利要求7所述的计算机监视器,其特征在于,计算机监视器被配置为,应答来自主机的查询,以表示它被配置为基于接收的信号图象执行校准。
13.显示适配器,用于在主机和计算机监视器之间通过监视器互连提供通信,所述显示适配器包括:
图形控制器,用于产生相应于模拟显示信号的数字显示数据;
参考信号图象发生器,用于从图形控制器接收信号,以及将相应于参考信号图象的数字数据与其合并;以及
数字至模拟转换设备,用于接收相应于所述信号的所述数字数据和所述参考信号图象,以及基于它们输出包括所述显示信号和所述参考信号图象的模拟信号。
14.如权利要求13所述的显示适配器,其特征在于,所述参考信号图象被放在模拟显示信号的消隐期内。
15.如权利要求14所述的显示适配器,其特征在于,消隐期包括模拟显示信号的垂直消隐期。
16.如权利要求13所述的显示适配器,所述显示适配器是VGA兼容的显示适配器。
17.如权利要求13所述的显示适配器,其特征在于:
所述适配器被配置为,传输查询至计算机监视器,以确定它是否被配置为基于接收的信号图象执行校准,以及从计算机监视器接收这样表示的应答;以及
依据从计算机监视器接收的、表示存在用于基于接收的信号图象执行校准的配置的应答,所述数字至模拟转换设备输出所述模拟信号,以及在没有这样一个信号的情况下则禁止。
18.一种计算机装置包括:
计算机设备;以及
计算机监视器,通过模拟监视器互连与所述计算机设备互连,其特征在于:
计算机设备包括:
图形控制器,用于产生相应于显示信号的数字显示数据;
参考信号图象发生器,用于从图形控制器接收信号,以及将相应于参考信号图象的数字数据与它合并;以及
数字至模拟转换设备,用于接收相应于所述显示信号的所述数字数据和所述参考信号图象,以及基于它们输出包括所述显示信号和所述参考信号图象的模拟信号;以及计算机监视器包括:
信号比较电路系统,用于在计算机监视器的正常运行期间,在预定的时间段,接收构成所述参考信号图象的模拟信号,以及将接收的参考信号图象与控制值比较;以及
调整工具,被配置为,基于接收的参考信号图象与所述控制值的检测到的偏差,调整所述模拟显示信号。
19.如权利要求18所述的计算机装置,其特征在于,预定的时间段包括计算机监视器的消隐期。
20.如权利要求19所述的计算机装置,其特征在于,消隐期包括垂直消隐期。
21.如权利要求18所述的计算机装置,其特征在于,监视器互连是VGA监视器互连。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/386,436 | 2003-03-13 | ||
US10/386,436 US7154493B2 (en) | 2003-03-13 | 2003-03-13 | Monitor interconnect compensation by signal calibration |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1525306A true CN1525306A (zh) | 2004-09-01 |
CN100527070C CN100527070C (zh) | 2009-08-12 |
Family
ID=33096707
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100053912A Expired - Fee Related CN100527070C (zh) | 2003-03-13 | 2004-02-12 | 执行显示信号校准的方法、计算机监视器和显示适配器 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7154493B2 (zh) |
EP (1) | EP1484741B1 (zh) |
JP (1) | JP5069840B2 (zh) |
CN (1) | CN100527070C (zh) |
AT (1) | ATE413678T1 (zh) |
DE (1) | DE602004017538D1 (zh) |
TW (1) | TWI379283B (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040218095A1 (en) * | 2003-04-29 | 2004-11-04 | Tuan Nguyen | System, method, and apparatus for transmitting data with a graphics engine |
US7450084B2 (en) | 2004-12-17 | 2008-11-11 | Microsoft Corporation | System and method for managing computer monitor configurations |
US7808554B2 (en) * | 2005-03-18 | 2010-10-05 | Displaymate Technologies Corporation | Automatic and interactive configuration and control of a video system |
TWI307081B (en) * | 2005-03-24 | 2009-03-01 | Via Tech Inc | Multi-view video switch control method and system |
US7893998B2 (en) * | 2005-07-29 | 2011-02-22 | Hewlett-Packard Development Company, L.P. | Audio over a standard video cable |
CN101243485B (zh) * | 2005-09-29 | 2011-05-18 | 株式会社尼康 | 内容再现系统 |
US20070222767A1 (en) * | 2006-03-22 | 2007-09-27 | David Wang | Glide touch sensor based interface for navigation infotainment systems |
JP4182997B2 (ja) | 2006-08-15 | 2008-11-19 | ソニー株式会社 | 伝送システム及び送受信装置 |
KR101321435B1 (ko) * | 2006-11-10 | 2013-10-25 | 삼성전자주식회사 | 컴퓨터 시스템 및 그 제어방법 |
US20090185076A1 (en) * | 2008-01-18 | 2009-07-23 | Po-Jui Chen | VGA port signal examining apparatus and method thereof |
US8310595B2 (en) * | 2008-04-21 | 2012-11-13 | Cisco Technology, Inc. | Phase determination for resampling video |
TWI368752B (en) * | 2008-04-29 | 2012-07-21 | Wistron Corp | Video calibration system capable of performing automatic calibration and related method |
JP2010170104A (ja) * | 2008-12-26 | 2010-08-05 | Rohm Co Ltd | タイミングコントロール回路およびそれを用いたディスプレイ装置 |
US8305368B2 (en) * | 2009-08-19 | 2012-11-06 | Himax Technologies Limited | Method for determining an optimum skew and adjusting a clock phase of a pixel clock signal and data driver utilizing the same |
TW201410003A (zh) * | 2012-08-24 | 2014-03-01 | Hon Hai Prec Ind Co Ltd | Vga信號修正系統及方法 |
US9100027B2 (en) * | 2013-03-12 | 2015-08-04 | Uniquify, Inc. | Data interface circuit for capturing received data bits including continuous calibration |
US11334509B2 (en) | 2013-03-12 | 2022-05-17 | Uniquify, Inc. | Continuous adaptive data capture optimization for interface circuits |
US9921993B2 (en) * | 2014-08-11 | 2018-03-20 | Qualcomm Incorporated | Memory circuit configuration schemes on multi-drop buses |
WO2020144890A1 (ja) * | 2019-01-10 | 2020-07-16 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ | 基地局、端末及び通信方法 |
CN112611688A (zh) * | 2020-12-30 | 2021-04-06 | 罗克佳华科技集团股份有限公司 | 一种大气监测设备的自动校准装置及方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4342029A (en) * | 1979-01-31 | 1982-07-27 | Grumman Aerospace Corporation | Color graphics display terminal |
US4922328A (en) * | 1989-03-23 | 1990-05-01 | Zenith Electronics Corporation | Velocity controlled CRT auto tracking system |
US5262759A (en) * | 1992-07-27 | 1993-11-16 | Cordata Incorporated | Removable computer display interface |
JPH07231409A (ja) * | 1994-02-18 | 1995-08-29 | Fujitsu General Ltd | セルフキャリブレーション回路 |
US5948091A (en) * | 1995-12-01 | 1999-09-07 | Texas Instruments Incorporated | Universal digital display interface |
JPH10133995A (ja) * | 1996-05-13 | 1998-05-22 | Sun Microsyst Inc | コンピュータ・システムと周辺装置間の最適能力を選択する方法および装置 |
US6437829B1 (en) * | 1997-01-16 | 2002-08-20 | Display Laboratories, Inc. | Alignment of cathode ray tube displays using a video graphics controller |
US5987624A (en) * | 1997-06-10 | 1999-11-16 | Paradise Electronics, Inc. | Method and apparatus for automatically determining signal parameters of an analog display signal received by a display unit of a computer system |
JPH1115425A (ja) * | 1997-06-26 | 1999-01-22 | Hitachi Ltd | 表示モード切り替え制御ディスプレイ |
US6314479B1 (en) | 1997-08-04 | 2001-11-06 | Compaq Computer Corporation | Universal multi-pin plug and display connector for standardizing signals transmitted between a computer and a display for a PC theatre interconnectivity system |
JPH11231994A (ja) * | 1998-02-16 | 1999-08-27 | Toshiba Corp | 表示装置とディスプレイに関する情報を取得する制御方法 |
JP2000194346A (ja) * | 1998-12-28 | 2000-07-14 | Nec Home Electronics Ltd | ディスプレイ装置並びに同装置を含むコンピュ―タシステム |
JP3504202B2 (ja) * | 1999-12-21 | 2004-03-08 | 株式会社ナナオ | 表示装置 |
JP2001195341A (ja) * | 2000-01-07 | 2001-07-19 | Seiko Epson Corp | ディスプレイアダプタ、ディスプレイ情報提供方法及び情報システムのセッティング方法 |
JP4656699B2 (ja) * | 2000-06-20 | 2011-03-23 | オリンパス株式会社 | 表示システム |
JP4541506B2 (ja) * | 2000-06-30 | 2010-09-08 | キヤノン株式会社 | 画像処理装置、画像処理方法及び記憶媒体 |
JPWO2002037285A1 (ja) * | 2000-10-30 | 2004-04-15 | ザインエレクトロニクス株式会社 | 半導体集積回路、それを用いた受信側装置、受信側装置の製造方法及び修理方法、並びに、画像提供方法 |
KR100633154B1 (ko) * | 2001-03-20 | 2006-10-11 | 삼성전자주식회사 | 모니터의 표시모드자동설정방법 및 그 시스템과,표시모드자동설정방법과 표시모드자동설정시스템이 저장된기록매체 |
JP3754635B2 (ja) * | 2001-07-17 | 2006-03-15 | Necディスプレイソリューションズ株式会社 | ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法 |
-
2003
- 2003-03-13 US US10/386,436 patent/US7154493B2/en not_active Expired - Fee Related
-
2004
- 2004-01-23 DE DE602004017538T patent/DE602004017538D1/de not_active Expired - Lifetime
- 2004-01-23 EP EP04001466A patent/EP1484741B1/en not_active Expired - Lifetime
- 2004-01-23 AT AT04001466T patent/ATE413678T1/de not_active IP Right Cessation
- 2004-02-09 JP JP2004032653A patent/JP5069840B2/ja not_active Expired - Fee Related
- 2004-02-12 CN CNB2004100053912A patent/CN100527070C/zh not_active Expired - Fee Related
- 2004-02-16 TW TW093103672A patent/TWI379283B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
ATE413678T1 (de) | 2008-11-15 |
EP1484741A3 (en) | 2006-04-19 |
JP2004280075A (ja) | 2004-10-07 |
TW200506807A (en) | 2005-02-16 |
US7154493B2 (en) | 2006-12-26 |
DE602004017538D1 (de) | 2008-12-18 |
EP1484741A2 (en) | 2004-12-08 |
JP5069840B2 (ja) | 2012-11-07 |
TWI379283B (en) | 2012-12-11 |
EP1484741B1 (en) | 2008-11-05 |
US20040196280A1 (en) | 2004-10-07 |
CN100527070C (zh) | 2009-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100527070C (zh) | 执行显示信号校准的方法、计算机监视器和显示适配器 | |
CN101266762B (zh) | 液晶显示器 | |
CN100437747C (zh) | 显示器及其驱动方法 | |
DE102013105559B4 (de) | Verfahren zum Detektieren einer Datenbittiefe und Schnittstellenvorrichtung für eine Anzeigevorrichtung, die dasselbe verwendet | |
CN1321480C (zh) | 液晶显示模块及具有该液晶显示模块的液晶显示器 | |
CN1956032A (zh) | 平板显示装置以及基于面板缺陷的图像质量控制方法 | |
CN100498892C (zh) | 制造平板显示器的方法和设备 | |
KR100506463B1 (ko) | 칼러액정표시의 구동회로 및 구동방법, 및 칼러액정표시장치 | |
KR930000455B1 (ko) | 플라즈마 디스플레이 컨트롤 시스템 및 방법 | |
US7098886B2 (en) | Flat panel display | |
CN108364619B (zh) | 显示驱动器和显示装置 | |
US7133016B2 (en) | Flat panel display and drive method thereof | |
CA2277312A1 (en) | Alignment of cathode ray tube displays using a video graphics controller | |
CN1945683A (zh) | 利用液晶显示板的显示设备和执行其定时控制选项的方法 | |
WO1998032277A9 (en) | Alignment of cathode ray tube displays using a video graphics controller | |
US20020122141A1 (en) | Video signal processing system for driving multiple monitors | |
JPH07502130A (ja) | カラー強調ディスプレイシステムとその使用方法 | |
US6801179B2 (en) | Liquid crystal display device having inversion flicker compensation | |
WO1993015497A1 (en) | Analog video interface for a digital video display | |
CN112820224B (zh) | 显示设备的显示控制方法及其装置、显示设备 | |
CN1345435A (zh) | 平面图像屏幕上相位平衡的方法和装置 | |
US7486283B1 (en) | Method and apparatus for communicating digital data from a computer system to a display device | |
EP1538595B1 (en) | Driving circuit of a liquid crystal display and driving method thereof | |
US7038669B2 (en) | System and method for providing a reference video signal | |
US5307083A (en) | Grayscale video conversion system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090812 Termination date: 20140212 |