CN1503043A - 有源矩阵基板和显示装置 - Google Patents

有源矩阵基板和显示装置 Download PDF

Info

Publication number
CN1503043A
CN1503043A CNA2003101183711A CN200310118371A CN1503043A CN 1503043 A CN1503043 A CN 1503043A CN A2003101183711 A CNA2003101183711 A CN A2003101183711A CN 200310118371 A CN200310118371 A CN 200310118371A CN 1503043 A CN1503043 A CN 1503043A
Authority
CN
China
Prior art keywords
mentioned
bus line
electric capacity
certain
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2003101183711A
Other languages
English (en)
Other versions
CN1273859C (zh
Inventor
吉田昌弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN1503043A publication Critical patent/CN1503043A/zh
Application granted granted Critical
Publication of CN1273859C publication Critical patent/CN1273859C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Mathematical Physics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

显示装置1配备了2块显示面板2、3,该2块显示面板2、3分别具有有源矩阵基板7、8,该有源矩阵基板7、8又包括:多条源总线线路4、5与多条栅总线线路9被配置成网格状、在上述多条源总线线路4、5与上述多条栅总线线路9的交叉部附近配置多个TFT、配备了经该TFT分别与上述源总线线路和栅总线线路进行电连接的像素电极。而且,在上述源总线线路4、5之中,源总线线路5被2块有源矩阵基板7、8所共有。另一方面,电容6a、6b被附加到仅被配置在有源矩阵基板7的源总线线路4上。由此,在配备了2块显示面板的显示装置中,可防止块裂等显示缺陷的发生。

Description

有源矩阵基板和显示装置
技术领域
本发明涉及采用了液晶、有机EL材料、无机EL材料之类的显示介质的有源矩阵基板、以及配备了有源矩阵基板的显示装置。更详细地说,本发明涉及用于配备了多块显示面板的显示装置的有源矩阵基板、以及配备了多块显示面板的显示装置。
背景技术
近年来,在移动电话之类的显示装置中,例如配备了2块显示面板的双面板式的装置开始得到普及。在图25中示出其一例。如图25所示,双面板式的显示装置181由主面板182和副面板183构成。
主面板182包含在基板上设置了薄膜晶体管(TFT)192的TFT基板184、与该TFT基板184相向的对置基板185、以及被夹持在TFT基板184与对置基板185之间的作为显示介质的液晶层(LC)194。
在TFT基板184上,设置多条栅总线线路188和多条源总线线路189。在该栅总线线路188与源总线线路189的交叉部附近,配置TFT192。该TFT192的栅与栅总线线路188连接,源与源总线线路189连接,同时漏与像素电极连接。然后,在该像素电极与设置在对置基板185上的对置电极(COM)193之间,对作为像素的LC194施加电压。通过在各TFT192中进行这种电压的施加来显示图像。
另外,在主面板182中还配备了栅驱动器190和源驱动器191。来自栅驱动器190的引出线与栅总线线路188连接,来自源驱动器191的引出线与源总线线路189连接。然后,从栅驱动器190、源驱动器191对各自的总线线路施加栅信号电压、源信号电压。
另一方面,副面板183包含在基板上设置了薄膜晶体管192的TFT基板186、与该TFT基板186相向的对置基板187、以及被夹持在TFT基板186与对置基板187之间的作为显示介质的液晶层(LC)194。
该副面板183经未图示的FPC(柔性印刷电路)等与主面板182连接。由此,从主面板182的栅驱动器190和源驱动器191经主面板182内的布线和FPC(柔性印刷电路)等对副面板183的各总线线路施加栅信号电压或源信号电压。
在TFT基板186上,设置多条栅总线线路188和多条源总线线路189。在该栅总线线路188与源总线线路189的交叉部附近,配置TFT192。该TFT192的栅与栅总线线路188连接,源与源总线线路189连接,同时漏与像素电极连接。然后,在该像素电极与设置在对置基板187上的对置电极(COM)193之间,对作为像素的LC194施加电压。通过在各TFT192中进行这种电压的施加来显示图像。
由此,在主面板182或副面板183中,可显示图像。再有,被主面板182和副面板183所共有的总线线路不限于在图25中示出的源总线线路189,也可以是栅总线线路。
关于现有的有源矩阵方式液晶显示体,例如在特开平7-168208号公报(公开日:1995年7月4日)中,在经耦合电容供给驱动信号时,公开了将各自的耦合电容的值定为大致相同的结构。由此,可进行无显示不均匀性的显示。
然而,在上述双面板式的显示装置181的结构中,在进行主面板182中的显示时,在一部分源总线线路中由于发生源信号的延迟,存在发生了块裂等显示缺陷这样的问题。
也就是说,如图25所示,双面板181包括主面板182和副面板183,在其中,各自的源总线线路189的条数是不同的。这时,主面板182的源总线线路189被分为与副面板183共有的第1布线组195和不与副面板183共有的第2布线组196。
在上述第1布线组195中,由于在使主面板182驱动时,副面板183的电容也成为负载,例如,如主面板182的电容为20pF,副面板183的电容为10pF,则第1布线组195的源总线线路的电容为30pF。另一方面,在第2布线组196中,由于副面板183的电容不成为负载,所以第2布线组196的源总线线路的电容为20pF的源总线线路的电容。
由于这样的电容差,在进行主面板182的显示时,源信号的延迟之差在第1布线组195与第2布线组196的边界处变得很明显,发生了块裂等的显示缺陷。再有,在这里,“块裂”是指以在显示面板内通过被配置成网格状的布线的信号的延迟之差为原因而发生的显示面板中的块状的显示不均匀性。
发明内容
本发明是鉴于上述问题而进行的,其目的在于,提供一种作为被应用于具备共有总线线路的多块显示面板的显示装置的有源矩阵基板的、在各显示面板中不发生块裂等显示缺陷的有源矩阵基板,以及一种具有这样的有源矩阵基板的显示装置。
为了解决上述课题,本发明的有源矩阵基板是多条第1总线线路与多条第2总线线路被配置成网格状、在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件、配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极的有源矩阵基板,其特征在于:第1电容被附加到上述多条第1总线线路的至少一条上,除附加了上述第1电容的上述第1总线线路外的第1总线线路与另一有源矩阵基板的第1总线线路连接。
上述有源矩阵基板是被配备在例如显示装置等内、配备了对置电极的对置基板与设置了像素电极的面相向地配置、在该有源矩阵基板与对置基板之间夹持了显示介质的作为显示面板而使用的。而且,例如驱动第1总线线路的源驱动器、驱动第2总线线路的栅驱动器分别与第1总线线路或第2总线线路连接。而且,从栅驱动器、源驱动器对各自的总线线路施加栅信号电压、源信号电压。由此,可进行从像素电极对显示介质施加所希望的电压的显示。
在该有源矩阵基板中,第1电容被附加到至少1条第1总线线路上。而且,除附加了上述第1电容的第1总线线路外的第1总线线路与另一有源矩阵基板的第1总线线路连接。
即,上述有源矩阵基板可与另一有源矩阵基板连接,共有第1总线线路。这样,如果第1总线线路被上述有源矩阵基板与另一有源矩阵基板所共有,则在采用上述有源矩阵基板和另一有源矩阵基板的显示装置中,可缩小被称之为显示区周边的边框的部分的宽度。另外,可削减驱动第1总线线路的驱动器的数目和输出端子的数目,以低成本实现具有小型显示模块的显示装置。
此外,第1电容被附加到上述有源矩阵基板不与另一有源矩阵基板共有的第1总线线路上。由此,在采用该有源矩阵基板进行显示时,可减小或不发生各条第1总线线路的电容的差异。因此,在上述有源矩阵基板和另一有源矩阵基板双方均可良好地进行显示而不至发生因输入到第1总线线路的信号的延迟之差引起的块裂等显示缺陷。
另外,本发明的显示装置是配备了多块显示面板的显示装置,其中,显示面板具有:多条第1总线线路与多条第2总线线路被配置成网格状、在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件、配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极的有源矩阵基板,其特征在于:第1电容被附加到上述多条第1总线线路的至少1条上,除附加了上述第1电容的上述第1总线线路外的上述第1总线线路被多块上述显示面板内的各有源矩阵基板所共有。
上述显示装置是配备了多块显示面板的显示装置,其中,显示面板具有:可用液晶、有机EL材料、无机EL材料之类的显示介质进行图像显示的有源矩阵基板。该显示装置可作为例如双面板式的移动电话等而被实现。
在上述显示装置的显示面板所配备的有源矩阵基板中,多条第1总线线路与多条第2总线线路被配置成网格状。而且,例如驱动第1总线线路的源驱动器、驱动第2总线线路的栅驱动器分别与第1总线线路或第2总线线路连接。而且,从栅驱动器、源驱动器对各自的总线线路施加栅信号电压、源信号电压。由此,可从像素电极对显示介质施加所希望的电压进行显示。再有,在上述显示装置中,驱动第1总线线路的驱动器可以是栅驱动器,驱动第2总线线路的驱动器可以是源驱动器。
在上述显示装置中,第1电容被附加到上述多条第1总线线路的至少1条上,除附加了上述第1电容的第1总线线路外的第1总线线路被多块显示面板内的各有源矩阵基板所共有。
即,上述显示装置由于在被分别提供给多块显示面板的有源矩阵基板之间共有第1总线线路,从而可缩小被称之为显示区周边的边框的部分的宽度。另外,可削减驱动第1总线线路的驱动器的数目和输出端子的数目,以低成本实现具有小型显示模块的显示装置。
此外,在上述显示装置中,第1电容被附加到未被多块显示面板共有的第1总线线路,即仅被配置在一块显示面板的有源矩阵基板上的第1总线线路上。由此,在具有像素数不同的多块显示面板的显示装置中进行图像显示时,可减小或不发生各条第1总线线路的电容的差异。因此,在全部多块显示面板上均可良好地进行显示而不至发生因输入到第1总线线路的信号的延迟之差引起的块裂等显示缺陷。
另外,本发明的显示装置是配备了多块显示面板的显示装置,其中,显示面板具有:多条第1总线线路与多条第2总线线路被配置成网格状、在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件、配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极的有源矩阵基板,其特征在于:上述多条第1总线线路被上述多块显示面板所共有,在上述显示面板的至少一块中,上述多条第1总线线路的至少一条不与上述有源矩阵基板内的上述像素电极连接,第1电容被附加到不与上述像素电极连接的上述第1总线线路上。
上述显示装置是配备了多块显示面板的显示装置,其中,显示面板具有:可用液晶、有机EL材料、无机EL材料之类的显示介质进行图像显示的有源矩阵基板。该显示装置可作为例如双面板式的移动电话等而被实现。
在上述显示装置的显示面板所配备的有源矩阵基板中,多条第1总线线路与多条第2总线线路被配置成网格状。而且,例如驱动第1总线线路的源驱动器、驱动第2总线线路的栅驱动器分别与第1总线线路或第2总线线路连接。而且,从栅驱动器、源驱动器对各自的总线线路施加栅信号电压、源信号电压。由此,可从像素电极对显示介质施加所希望的电压进行显示。再有,在上述显示装置中,驱动第1总线线路的驱动器可以是栅驱动器,驱动第2总线线路的驱动器可以是源驱动器。
在上述显示装置中,上述第1总线线路被多块显示面板所共有。按照该结构,在被分别提供给多块显示面板的有源矩阵基板之间,由于共有第1总线线路,从而可缩小被称之为显示区周边的边框的部分的宽度。另外,可削减驱动第1总线线路的驱动器的数目和输出端子的数目,以低成本实现具有小型显示模块的显示装置。
此外,在上述显示装置的多块显示面板的至少一块中,第1电容被附加到不与像素电极连接的第1总线线路上。即,例如在配备像素数不同的多块显示面板的显示面板中,就较小的显示面板而言,即使在第1总线线路不与像素电极连接的情况下,由于电容被附加到该第1总线线路上,可减小或不发生第1总线线路间的电容差。由此,在全部多块显示面板上均可良好地进行显示而不至发生因输入到第1总线线路的信号的延迟之差引起的块裂等显示缺陷。
本发明的其它的目的、特征和优点可通过以下所示的记载而得到充分理解。另外,本发明的效益在参照了附图的以下的说明中变得很明白。
附图说明
图1是示出本发明的实施例1的显示装置的结构的电路图。
图2是在本发明的实施例1的显示装置的主面板中示出附加电容用布线的配置状态的示意图。
图3是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图4是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图5是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图6是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图7是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图8是本发明的显示装置的一例,是用与图2中示出的显示装置不同的方法示出配置了附加电容用布线的显示装置的主面板的示意图。
图9是示出本发明的实施例2的显示装置的结构的电路图。
图10是示出本发明的实施例3的显示装置的结构的电路图。
图11是示出本发明的实施例4的显示装置的结构的电路图。
图12是示出本发明的实施例5的显示装置的结构的电路图。
图13是示出本发明的实施例6的显示装置的结构的电路图。
图14是示出本发明的实施例7的显示装置的结构的电路图。
图15是示出本发明的实施例8的显示装置的结构的电路图。
图16是示出本发明的实施例9的显示装置的结构的电路图。
图17是示出本发明的实施例10的显示装置的结构的电路图。
图18是示出本发明的实施例11的显示装置的结构的电路图。
图19是示出本发明的实施例12的显示装置的结构的电路图。
图20是示出本发明的实施例13的显示装置的结构的电路图。
图21是示出本发明的实施例14的显示装置的结构的电路图。
图22是示出本发明的实施例15的显示装置的结构的电路图。
图23是示出本发明的实施例16的显示装置的结构的电路图。
图24(a)是更具体地示出本发明的实施例1的显示装置的主面板的附加电容布线的结构的示意图。图24(b)是图24(a)中放大了用B示出的部分的图,图24(c)是图24(a)中放大了用C示出的部分的图。
图25是示出现有的显示装置的结构的电路图。
具体实施方式
以下对本发明的各种实施例进行说明,但本发明不限于本记述。
在本发明的各实施例中,作为本发明的有源矩阵基板的一例,对采用在折叠式移动电话的表面面板(主面板)或背面面板(副面板)中使用的有源型[TFT(薄膜晶体管)、TFD(薄膜二极管)等]的开关元件构成的有源矩阵基板进行说明。另外,在本实施例中,作为本发明的显示装置的一例,举出具有配备了上述有源矩阵基板的表面面板(主面板)和配备了经源总线线路与上述有源矩阵基板连接的另一有源矩阵基板的背面面板(副面板)的折叠式移动电话等显示装置为例进行说明。
(实施例1)
首先,在以下说明本发明的实施例1。
将示出本实施例1的显示装置1的结构的电路图示于图1。在本实施例的显示装置1中,配备大小不同的2块显示面板,即作为显示装置1中的主要的显示画面的主面板和与主面板相比显示像素数少的副面板。具体地说,如图1所示,显示装置1由主面板2(显示面板)和副面板3(显示面板)构成。主面板2包含在基板上设置了薄膜晶体管(TFT)的TFT基板7(有源矩阵基板)、与该TTFT基板7相向的对置基板7’、以及被夹持在TFT基板7与对置基板7’之间的作为显示介质的液晶层(LC)而形成。
另外,在TFT基板7上,多条源总线线路4、5(第1总线线路)与多条栅总线线路9(第2总线线路)被配置成网格状。在该源总线线路4、5与栅总线线路9的交叉部附近,配置TFT(开关元件)。该TFT的栅与栅总线线路9连接,源与源总线线路4、5连接,同时漏与未图示的像素电极连接。然后,在该像素电极与设置在对置基板7’上的对置电极(COM)之间,对作为像素的液晶层(LC)施加电压。通过在各TFT中进行这种电压的施加来显示图像。
此外,在主面板2中配备源驱动器201和栅驱动器202。来自源驱动器201的多条引出线与各源总线线路4、5连接,来自栅驱动器202的多条引出线与各栅总线线路9连接。然后,从源驱动器201、栅驱动器202对各自的总线线路施加栅信号电压、源信号电压。
另一方面,副面板3包含在基板上设置了薄膜晶体管的TFT基板8(有源矩阵基板)、与该TTFT基板8相向的对置基板8’、以及被夹持在TFT基板8与对置基板8’之间的作为显示介质的液晶层(LC)而形成。
该副面板3经未图示的FPC(柔性印刷电路)等与主面板连接。由此,从主面板2的源驱动器201和栅驱动器202经主面板2内的布线和上述FPC等对副面板3的各总线线路施加源信号电压或栅信号电压。
在副面板3的TFT基板8上,与主面板2同样地,多条源总线线路5与多条栅总线线路9被配置成网格状。在该源总线线路5与栅总线线路9的交叉部附近,配置TFT。该TFT的栅与栅总线线路9连接,源与源总线线路5连接,同时漏与未图示的像素电极连接。然后,在该像素电极与设置在对置基板8’上的对置电极(COM)之间,对作为像素的液晶层(LC)施加电压。通过在各TFT中进行这种电压的施加来显示图像。
按以上的做法,在主面板2或副面板3中,可显示图像。可是,在主面板2和副面板3中,源总线线路数目却不同。即,源总线线路5为主面板2和副面板3所共有,源总线线路4仅被配置在主面板2上。因此,在源总线线路5中,在使主面板2驱动时,副面板3的电容也成为负载。另一方面,在源总线线路4中,在使主面板2驱动时,只有主面板2的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容6a、6b(第1电容)被附加在仅配置在主面板2的TFT基板7上的各源总线线路4上。在本实施例的显示装置1中,如图1所示,该电容的附加是通过夹着绝缘膜等使源总线线路4与对置信号线9’交叉而形成的。最好假定电容6a、6b的大小是使源总线线路4与源总线线路5的电容之差减小或使电容之差消除这样的大小。由此,源总线线路4的信号延迟与源总线线路5的信号延迟之差不会发生,可防止因信号延迟之差而导致的显示缺陷等的发生。再有,电容6a、6b的大小或互相相同,或虽有差异但其程度不至对显示产生影响。
接着,对电容的附加方法进行说明。对附加电容的形成大致进行划分,有2种方法。第1种方法是增大现有布线的交叉部的面积的方法,另一种方法是设置附加电容用布线作为新布线的方法。作为上述的第1种方法,更具体地说,可举出既加粗总线线路的布线,又加粗与总线线路交叉的布线这样的方法。
这里,应用图2和图24(a)~图24(c),更具体地说明电容的附加方法的一例。再有,该附加方法是兼用上述2种方法的方法。
图2是示出在本实施例的显示装置1中的主面板2的附加电容用布线9’的配置状态的示意图。如图2所示,在主面板2中,Cs信号线和对置信号线作为共用的布线(Cs、对置信号线9’)而形成。
这里,Cs是指为了提高显示品位而另行设置的电容(存储电容),因为仅靠像素电容,保持工作是不稳定的,而且容易受到寄生电容的影响。而且,Cs信号线是指“Cs在共用布线上”(Cs onComarrangement)时使信号进入Cs总线线路203中的布线,对置信号线是经共用转移部204使信号进入对置电极的布线。该Cs、对置信号线9’是从主面板2的外部发送各信号的布线。
另外,上述“Cs在共用布线上”是指在Cs专用布线(Cs总线线路)上形成Cs的形态,通过隔着绝缘膜等使Cs总线线路与漏电极交叉而形成电容。上述Cs专用布线也往往与对置信号线等连接。与此相对照,“Cs在栅上”(Cs on Gate arrangement)是指在栅总线线路上形成Cs的形态,通过隔着绝缘膜等使栅总线线路与漏电极交叉而形成电容。再有,在“Cs在栅上”的情况下,Cs信号线不存在。
另外,如上所述,源驱动器201被设置在主面板2上,从该源驱动器201在主面板2内的显示区(在图2中,为虚线包围的部分)配置源总线线路4、5。在该源总线线路之中,经FPC等连接到副面板3上的是源总线线路5,未连接到副面板上的是源总线线路4。然后,在上述主面板2中,用于附加电容6a、6b的附加电容用布线9’被连接在对置信号线9’上,仅与源总线线路4交叉。
接着,用图24(a)~图24(c)说明上述主面板2中的电容6a、6b的更详细的结构。图24(a)是更具体地示出在主面板2中与夹持显示区而设置栅驱动器的端部相向的端部(即,经FPC等与副面板3连接的一侧的端部)的结构的示意图。另外,图24(b)是图24(a)中放大了用B示出的部分的图,图24(c)是图24(a)中放大了用C示出的部分的图。
图24(b)所示的源总线线路5与副面板3(这里未图示)连接,图24(b)、图24(c)所示的源总线线路4不与副面板3(这里未图示)连接。在连接了副面板3的状态下,由于源总线线路5的电容变得比源总线线路4的电容大,所以将电容附加在源总线线路4上。在图24(b)、图24(c)中,用D表示的部分是由栅布线材料构成的Cs、对置信号线9’。
在具有这样的结构的主面板2中,如图24(c)中的F所示,电容6a、6b通过在现有的Cs、对置信号线9’与源总线线路4的交叉部中加粗源总线线路4而被附加上去。与此同时,如图24(c)中的G所示,电容6a、6b通过将从Cs、对置信号线9’中分支出来的新的附加电容用布线(图24(c)中用H表示的部分)与源总线线路4交叉而形成。在图24(c)中,用E表示的部分是Cs、对置信号线9’(图24(c)中用D表示的部分)与附加电容用布线H的连接部分。
在该主面板2中,用栅布线材料布设Cs、对置信号线9’,而从Cs、对置信号线9’中分支出来的附加电容用布线9’却被切换为源布线材料。由此,在对附加电容的大小进行调整时,可不变更栅布线的图形而进行处理。另外,也可以用如下方法进行电容附加:用源布线材料布设源总线线路4,用与Cs、对置信号线9’相同的栅布线材料直接布设附加电容用布线9’。
可是,在图1和图2中,为了方便起见,省略了源总线线路4、5和栅总线线路数,但在实际的显示装置中,如图24(a)所示,却配备了众多的源总线线路和栅总线线路。
再有,作为设置附加电容布线的方法,除了设置连接在如图2所示的Cs、对置信号线9’上的附加电容用布线的方法外,可举出以下的方法。
如图3所示,第1种方法是设置连接在Cs信号线10上的附加电容用布线A的方法。如图4所示,第2种方法是设置连接在对置信号线9’上的附加电容用布线A的方法。如图5所示,第3种方法是切断Cs、对置信号线9’的一部分、制成附加电容用布线A的方法。如图6所示,第4种方法是切断Cs信号线10的一部分、制成附加电容用布线A的方法。如图7所示,第5种方法是切断对置信号线9’的一部分、制成附加电容用布线A的方法。如图8所示,第6种方法是独立地设置附加电容用布线专用的信号线A的方法。另外,作为未图示的其它方法,例如可通过使虚设像素(显示区以外的像素)的信号线及检查布线之类的Cs信号线和对置信号线以外的信号线与源总线线路交叉而形成附加电容。
上述第3种方法是在共有的场合采用Cs信号线和对置信号线的方法。上述第1、2、4、5种方法是在独立的场合采用Cs信号线和对置信号线的方法。上述第6种方法是既在共有的场合、又在独立的场合采用Cs信号线和对置信号线的方法。另外,为了避免静电及信号延迟,最好以包围显示区的方式配置Cs信号线和对置信号线,但像上述第3、4、5的方法那样,则进行了局部切断。
如采用上述各方法进行电容的附加,则由于可减小或消除各源总线线路的电容之差,在主面板和副面板双方均可进行良好的显示。
(实施例2)
接着,对本发明的实施例2进行说明。将示出本实施例2的显示装置11的结构的电路图示于图9。
如图9所示,实施例2的显示装置11与实施例1的显示装置1一样,是双面板式的装置,由主面板12(显示面板)和副面板13(显示面板)构成。在主面板12和副面板13中,源总线线路14、15(第1总线线路)和栅总线线路20(第2总线线路)被配置成网格状。主面板12的多条源总线线路15(第1总线线路)经未图示的FPC与副面板13的源总线线路15连接。另外,另一种源总线线路14(第1总线线路)仅被配置在主面板12上。在与对置信号线20’的交叉部附近,电容16a、16b(第1电容)被分别附加在各源总线线路14上,在与对置信号线20’的交叉部附近,电容17a、17b、17c(第2电容)被分别附加在各源总线线路15上。再有,对于上述电容的附加方法以外的方面,实施例2的显示装置11与实施例1的显示装置1有同样的结构。
在显示装置11中,与显示装置1的情形一样,对于仅配置在主面板12上的源总线线路14和被主面板12及副面板13所共有的源总线线路而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与源总线线路15的电容17a、17b、17c相比,源总线线路14的电容16a、16b的一方为大的电容。换言之,电容16a、16b和电容17a、17b、17c的大小最好被设定为减小或消除源总线线路14与源总线线路15的电容差这样的大小。由此,不产生源总线线路14的信号延迟与源总线线路15的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容16a、16b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容17a、17b、17c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜使源总线线路14、15与对置信号线19’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例3)
接着,对本发明的实施例3进行说明。将示出本实施例3的显示装置21的结构的电路图示于图10。
如图10所示,实施例3的显示装置21与实施例1的显示装置1一样,是双面板式的装置,由主面板22(显示面板)和副面板23(显示面板)构成。在主面板22和副面板23中,栅总线线路24、25(第1总线线路)与源总线线路29(第2总线线路)被配置成网格状。主面板22的多条栅总线线路25(第1总线线路)经未图示的FPC等与副面板23的栅总线线路25连接。另外,另一种栅总线线路24(第1总线线路)仅被配置在主面板22上。在与对置信号线29’的交叉部附近,电容26a、26b(第1电容)被分别附加在各栅总线线路24上。再有,实施例3的显示装置21的栅驱动器221和源驱动器222的配置与实施例1的显示装置1相反,从而栅总线线路24、25和源总线线路29也被配置成与显示装置1相反。
在显示装置21中,对于仅配置在主面板22上的栅总线线路24和被主面板22及副面板23所共有的栅总线线路25而言,其电容是不同的。也就是说,在栅总线线路25中,在使主面板22驱动时,副面板23的电容也成为负载。另一方面,在栅总线线路24中,在使主面板22驱动时,只是主面板22的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容26a、26b(第1电容)被附加在仅被配置在主面板22的TFT基板27上的各栅总线线路24上。由此,不产生栅总线线路24的信号延迟与栅总线线路25的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容26a、26b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路24、25与对置信号线29’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例4)
接着,对本发明的实施例4进行说明。将示出本实施例4的显示装置31的结构的电路图示于图11。
如图11所示,实施例4的显示装置31与实施例1的显示装置1一样,是双面板式的装置,由主面板32(显示面板)和副面板33(显示面板)构成。在主面板32和副面板33中,栅总线线路34、35(第1总线线路)与源总线线路40(第2总线线路)被配置成网格状。主面板32的多条栅总线线路35(第1总线线路)经未图示的FPC等与副面板33的栅总线线路35连接。另外,另一种栅总线线路34(第1总线线路)仅被配置在主面板32上。在与对置信号线40’的交叉部附近,电容36a、36b(第1电容)被分别附加在各栅总线线路34上;在与对置信号线40’的交叉部附近,电容37a、37b、37c(第2电容)被分别附加在各栅总线线路35上。再有,实施例3的显示装置31除了上述电容的附加方法以外,与实施例3的显示装置21为相同的结构。
在显示装置31中,与上述实施例一样,对于仅配置在主面板32上的栅总线线路34和被主面板32及副面板33所共有的栅总线线路35而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与栅总线线路35的电容37a、37b、37c相比,栅总线线路34的电容36a、36b的一方为大的电容。换言之,电容36a、36b和电容37a、37b、37c的大小最好被设定为减小或消除栅总线线路34与栅总线线路35的电容差这样的大小。由此,不产生栅总线线路34的信号延迟与栅总线线路35的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容36a、36b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容37a、37b、37c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路34、35与对置信号线40’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例5)
接着,对本发明的实施例4进行说明。将示出本实施例5的显示装置41的结构的电路图示于图12。
在本实施例的显示装置41中,配备了3块显示面板,即作为主要的显示画面的1块主面板和与主面板相比显示像素数少的2块副面板。具体地说,如图12所示,实施例5的显示装置41由主面板42(显示面板)和2块副面板43、44(显示面板)构成。在主面板42和副面板43、44中,源总线线路45、46(第1总线线路)与栅总线线路50(第2总线线路)被配置成网格状。主面板42的多条源总线线路46(第1总线线路)经未图示的FPC等与副面板43、44的源总线线路46连接。另外,另一种源总线线路45(第1总线线路)仅被配置在主面板42上。在与对置信号线50’的交叉部附近,电容47a、47b(第1电容)被分别附加在各源总线线路45上。再有,实施例5的显示装置41除了副面板的数目为2个外,与实施例1的显示装置1为相同的结构。
在显示装置41中,与上述实施例的情形一样,对于仅配置在主面板42上的源总线线路45和被主面板42及副面板43、44所共有的源总线线路46而言,其电容是不同的。也就是说,在源总线线路46中,在使主面板42驱动时,副面板43、44的电容也成为负载。另一方面,在源总线线路45中,在使主面板42驱动时,只有主面板42的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容47a、47b被附加在仅配置于主面板42的TFT基板48上的各源总线线路45上。由此,不产生源总线线路45的信号延迟与源总线线路46的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容47a、47b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使源总线线路45与对置信号线50’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例6)
接着,对本发明的实施例6进行说明。将示出本实施例6的显示装置51的结构的电路图示于图13。
如图13所示,实施例6的显示装置51与实施例5的显示装置41一样,由主面板52(显示面板)和2块副面板53、54(显示面板)构成。在主面板52和副面板53、54中,源总线线路55、56(第1总线线路)与栅总线线路253(第2总线线路)被配置成网格状。主面板52的多条源总线线路56(第1总线线路)经未图示的FPC等与副面板53、54的源总线线路56连接。另外,另一种源总线线路55(第1总线线路)仅被配置在主面板52上。在与对置信号线253’的交叉部附近,电容57a、57b(第1电容)被分别附加在各源总线线路55上;在与对置信号线253’的交叉部附近,电容58a、58b、58c(第2电容)被分别附加在各源总线线路56上。再有,实施例6的显示装置51除了上述电容的附加方法以外,与实施例5的显示装置41为相同的结构。
在显示装置51中,与上述实施例的情形一样,对于仅配置在主面板52上的源总线线路55和被主面板52及副面板53、54所共有的源总线线路56而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与源总线线路56的电容58a、58b、58c相比,源总线线路55的电容57a、57b的一方为大的电容。换言之,电容57a、57b和电容58a、58b、58c的大小最好被设定为减小或消除源总线线路55与源总线线路56的电容差这样的大小。由此,不产生源总线线路55的信号延迟与源总线线路56的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容57a、57b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容58a、58b、58c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使源总线线路55、56与对置信号线253’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例7)
接着,对本发明的实施例7进行说明。将示出本实施例7的显示装置61的结构的电路图示于图14。
如图14所示,实施例7的显示装置61与实施例5的显示装置41一样,由主面板62(显示面板)和2块副面板63、64(显示面板)构成。在主面板62和副面板63、64中,栅总线线路65、66(第1总线线路)与源总线线路70(第2总线线路)被配置成网格状。主面板62的多条栅总线线路66(第1总线线路)经未图示的FPC等与副面板63、64的栅总线线路66连接。另外,另一种栅总线线路65(第1总线线路)仅被配置在主面板62上。在与对置信号线70’的交叉部附近,电容67a、67b(第1电容)被分别附加在各栅总线线路65上。再有,实施例7的显示装置61的栅驱动器261和源驱动器262的配置与实施例5的显示装置41相反,从而栅总线线路65、66和源总线线路70也被配置成与显示装置41相反。
在显示装置61中,与上述实施例的情形一样,对于仅配置在主面板62上的栅总线线路65和被主面板62及副面板63、64所共有的栅总线线路66而言,其电容是不同的。也就是说,在栅总线线路66中,在使主面板62驱动时,副面板63、64的电容也成为负载。另一方面,在栅总线线路65中,在使主面板62驱动时,只是主面板62的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容67a、67b被附加在仅被配置在主面板62的TFT基板68上的各栅总线线路65上。由此,不产生栅总线线路65的信号延迟与栅总线线路66的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容67a、67b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路65与对置信号线70’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例8)
接着,对本发明的实施例8进行说明。将示出本实施例8的显示装置71的结构的电路图示于图15。
如图15所示,实施例8的显示装置71与实施例5的显示装置41一样,由主面板72(显示面板)和2块副面板73、74(显示面板)构成。在主面板72和副面板73、74中,栅总线线路75、76(第1总线线路)与源总线线路273(第2总线线路)被配置成网格状。主面板72的多条栅总线线路76(第1总线线路)经未图示的FPC等与副面板73、74的栅总线线路76连接。另外,另一种栅总线线路75(第1总线线路)仅被配置在主面板72上。在与对置信号线273’的交叉部附近,电容77a、77b(第1电容)被分别附加在各栅总线线路75上;在与对置信号线273’的交叉部附近,电容78a、78b、78c(第2电容)被分别附加在各栅总线线路76上。再有,实施例8的显示装置71除了上述电容的附加方法以外,与实施例7的显示装置61为相同的结构。
在显示装置71中,与上述实施例的情形一样,对于仅配置在主面板72上的栅总线线路75和被主面板72及副面板73、74所共有的栅总线线路76而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与栅总线线路76的电容78a、78b、78c相比,栅总线线路75的电容77a、77b的一方为大的电容。换言之,电容77a、77b和电容78a、78b、78c的大小最好被设定为减小或消除栅总线线路75与栅总线线路76的电容差这样的大小。由此,不产生栅总线线路75的信号延迟与栅总线线路76的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容77a、77b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容78a、78b、78c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路75、76与对置信号线273’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例9)
接着,对本发明的实施例9进行说明。
将示出本实施例9的显示装置81的结构的电路图示于图16。如图16所示,显示装置81是由主面板82(显示面板)和副面板83(显示面板)构成的双面板式的装置。主面板82包含在基板上设置了薄膜晶体管(TFT)的TFT基板87(有源矩阵基板)、与该TFT基板87相向的对置基板87’、以及被夹持在TFT基板87与对置基板87’之间的作为显示介质的液晶层(LC)而形成。
另外,在TFT基板87上,多条源总线线路84、85(第1总线线路)与多条栅总线线路89(第2总线线路)被配置成网格状。在该源总线线路84、85与栅总线线路89的交叉部附近,配置TFT(开关元件)。该TFT的栅与栅总线线路89连接,源与源总线线路84、85连接(第2总线线路),同时漏与未图示的像素电极连接。然后,在该像素电极与设置在对置基板87’上的对置电极(COM)之间,对作为像素的液晶层(LC)施加电压。通过在各TFT中进行这种电压的施加,可显示图像。
该主面板82经未图示的FPC等与副面板83连接。由此,形成为从副面板83的源驱动器281和栅驱动器282经副面板83内的布线和上述FPC等对主面板82的各总线线路施加源信号电压或栅信号电压的结构。
另一方面,副面板83包含在基板上设置了薄膜晶体管的TFT基板88(有源矩阵基板)、与该TFT基板88相向的对置基板88’、以及被夹持在TFT基板88与对置基板88’之间的作为显示介质的液晶层(LC)而形成。
在副面板83的TFT基板88上,与主面板82同样地,多条源总线线路85与多条栅总线线路89被配置成网格状。在该源总线线路85与栅总线线路89的交叉部附近,配置TFT。该TFT的栅与栅总线线路89连接,源与源总线线路85连接,同时漏与未图示的像素电极连接。然后,在该像素电极与设置在对置基板88’上的对置电极(COM)之间,对作为像素的液晶层(LC)施加电压。通过在各TFT中进行这种电压的施加,可显示图像。
此外,在副面板83上配备源驱动器281和栅驱动器282。来自源驱动器281的多条引出线与各源总线线路84、85连接,来自栅驱动器282的多条引出线与各栅总线线路89连接。然后,从源驱动器281、栅驱动器282对各自的总线线路施加栅信号电压、源信号电压。
如上所述,在本实施例9的显示装置81中,在副面板83侧设置源驱动器281和栅驱动器282。而且,源总线线路85在主面板82和副面板83双方均与其像素电极连接,但就源总线线路84而言,却仅在主面板82上与像素电极连接。即,各源总线线路84仅在主面板82的TFT基板87上与像素电极连接,在副面板83的TFT基板88上,具有作为连接源驱动器281的引出线与主面板82的源总线线路84的布线的功能。因此,在源总线线路85中,在使主面板82驱动时,副面板83的电容也成为负载。另一方面,在源总线线路84中,在使主面板82驱动时,只有主面板82的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容86a、86b(第1电容)被附加在各源总线线路84上。最好假定电容86a、86b的大小是使源总线线路84与源总线线路85的电容之差减小或使电容之差消除这样的大小。由此,源总线线路84的信号延迟与源总线线路85的信号延迟之差不会发生,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容86a、86b的大小互相相同也可,有差异但其程度不至对显示产生影响也可。对该电容的附加,例如可采用通过夹着绝缘膜等使源总线线路84与对置信号线89’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例10)
接着,对本发明的实施例10进行说明。将示出本实施例10的显示装置91的结构的电路图示于图17。
如图17所示,实施例10的显示装置91是双面板式的装置,由主面板92(显示面板)和副面板93(显示面板)构成。在主面板92和副面板93中,源总线线路94、95(第1总线线路)与栅总线线路100(第2总线线路)被配置成网格状。再有,本实施例的显示装置91与上述实施例9中说明过的显示装置一样,在副面板93侧设置源驱动器291和栅驱动器292。主面板92经未图示的FPC等与副面板93连接。
而且,源总线线路95在主面板92和副面板93双方均与其像素电极连接,但就源总线线路94而言,却仅在主面板92上与像素电极连接。即,各源总线线路94仅在主面板92的TFT基板98上与像素电极连接,在副面板93的TFT基板99上,具有作为连接源驱动器291的引出线与主面板92的源总线线路94的布线的功能。
在与对置信号线100’的交叉部附近,电容96a、96b(第1电容)被分别附加在各源总线线路94上;在与对置信号线100’的交叉部附近,电容97a、97b、97c(第2电容)被分别附加在各源总线线路95上。
在显示装置91中,与显示装置81的情形一样,对于仅在主面板92上与像素电极连接的源总线线路94和在主面板92及副面板93双方均与其像素电极连接的源总线线路95而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与源总线线路95的电容97a、97b、97c相比,源总线线路94的电容96a、96b的一方为大的电容。换言之,电容96a、96b和电容97a、97b、97c的大小最好被设定为减小或消除源总线线路94与源总线线路95的电容差这样的大小。由此,不产生源总线线路94的信号延迟与源总线线路95的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容96a、96b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容97a、97b、97c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使源总线线路94、95与对置信号线100’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例11)
接着,对本发明的实施例11进行说明。将示出本实施例11的显示装置101的结构的电路图示于图18。
如图18所示,实施例11的显示装置101是双面板式的装置,由主面板102(显示面板)和副面板103(显示面板)构成。在主面板102和副面板103中,栅总线线路104、105(第1总线线路)与源总线线路109(第2总线线路)被配置成网格状。再有,本实施例的显示装置101与上述实施例9中说明过的显示装置一样,在副面板103侧设置栅驱动器301和源驱动器302,主面板102经未图示的FPC等与副面板103连接。
而且,栅总线线路105在主面板102和副面板103双方均与其像素电极连接,但就栅总线线路104而言,却仅在主面板102上与像素电极连接。即,各栅总线线路104仅在主面板102的TFT基板107上与像素电极连接,在副面板103的TFT基板108上,具有作为连接栅驱动器301的引出线与主面板102的栅总线线路104的布线的功能。
在与对置信号线109’的交叉部附近,电容106a、106b(第1电容)被分别附加在各栅总线线路104上。再有,实施例11的显示装置101的栅驱动器301和源驱动器302的配置与实施例9的显示装置81相反,从而栅总线线路104、105和源总线线路109也被配置成与显示装置101相反。
在显示装置101中,对于仅在主面板102上与像素电极连接的栅总线线路104和在主面板102及副面板103双方均与其像素电极连接的栅总线线路105而言,其电容是不同的。也就是说,在栅总线线路105中,在使主面板102驱动时,副面板103的电容也成为负载。另一方面,在栅总线线路104中,在使主面板102驱动时,只有主面板102的电容成为负载。
为了减小或消除该电容之差到对显示不出现影响的大小,电容106a、106b被附加在仅被配置在主面板102的TFT基板107上的各栅总线线路104上。由此,不产生栅总线线路104的信号延迟与栅总线线路105的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容106a、106b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路104、105与对置信号线109’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例12)
接着,对本发明的实施例12进行说明。将示出本实施例12的显示装置111的结构的电路图示于图19。
如图19所示,实施例12的显示装置111是双面板式的装置,由主面板112(显示面板)和副面板113(显示面板)构成。在主面板112和副面板113中,栅总线线路114、115(第1总线线路)与源总线线路120(第2总线线路)被配置成网格状。再有,本实施例的显示装置111与上述实施例9中说明过的显示装置一样,在副面板113侧设置栅驱动器311和源驱动器312,主面板112经未图示的FPC等与副面板113连接。
而且,栅总线线路115在主面板112和副面板113双方均与其像素电极连接,但就栅总线线路114而言,却仅在主面板112上与像素电极连接。即,各栅总线线路114仅在主面板112的TFT基板118上与像素电极连接,在副面板113的TFT基板119上,具有作为连接栅驱动器311的引出线与主面板112的栅总线线路114的布线的功能。
在与对置信号线120’的交叉部附近,电容116a、116b(第1电容)被分别附加在各栅总线线路114上;在与对置信号线120’的交叉部附近,电容117a、117b、117c(第2电容)被分别附加在各栅总线线路115上。再有,实施例12的显示装置111除了上述电容的附加方法以外,与实施例11的显示装置101为相同的结构。
在显示装111中,与显示装置101的情形一样,对于仅在主面板112上与像素电极连接的栅总线线路114和在主面板112及副面板113双方均与其像素电极连接的栅总线线路115而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与栅总线线路115的电容117a、117b、117c相比,栅总线线路114的电容116a、116b的一方为大的电容。换言之,电容116a、116b和电容117a、117b、117c的大小最好被设定为减小或消除栅总线线路114与栅总线线路115的电容差这样的大小。由此,不产生栅总线线路114的信号延迟与栅总线线路115的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容116a、116b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容117a、117b、117c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路114、115与对置信号线120’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例13)
接着,对本发明的实施例13进行说明。将示出本实施例13的显示装置121的结构的电路图示于图20。
如图20所示,实施例13的显示装置121由主面板122(显示面板)和2块副面板123、124(显示面板)构成。在主面板122和副面板123、124中,源总线线路125、126(第1总线线路)与栅总线线路130(第2总线线路)被配置成网格状。再有,本实施例的显示装置121与上述实施例9中说明过的显示装置一样,在副面板123侧设置源驱动器321和栅驱动器322,主面板122经未图示的FPC等与副面板123连接。此外,另一副面板124经未图示的FPC等与主面板122连接。
而且,源总线线路126在主面板122和2块副面板123、124的全部均与其像素电极连接,但就源总线线路125而言,却仅在主面板122和副面板124上与像素电极连接。即,各源总线线路125仅在主面板122和副面板124的各TFT基板128和129b上与像素电极连接,在副面板123的TFT基板129a上,具有作为连接源驱动器321的引出线与主面板122的源总线线路125的布线的功能。
在与对置信号线130’的交叉部附近,电容127a、127b(第1电容)被分别附加在各源总线线路125上。再有,实施例13的显示装置121除了副面板的数目为2个外,与实施例9的显示装置81为相同的结构。
在显示装置121中,对于仅在主面板122和副面板124上与像素电极连接的源总线线路125和在全部面板上与像素电极连接的源总线线路126而言,其电容是不同的。也就是说,在源总线线路125中,在使主面板122驱动时,副面板123、124的电容也成为负载。另一方面,在源总线线路125中,在使主面板122驱动时,由于副面板123的电容不成为负载,所以电容产生差异。
为了减小或消除该电容之差到对显示不出现影响的大小,电容127a、127b被附加在仅被配置在主面板122的TFT基板128上的各源总线线路125上。由此,不产生源总线线路125的信号延迟与源总线线路126的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容127a、127b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使源总线线路125与对置信号线130’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例14)
接着,对本发明的实施例14进行说明。将示出本实施例14的显示装置131的结构的电路图示于图21。
如图21所示,实施例14的显示装置131由主面板132(显示面板)和2块副面板133、134(显示面板)构成。在主面板132和副面板133、134中,源总线线路135、136(第1总线线路)与栅总线线路333(第2总线线路)被配置成网格状。再有,本实施例的显示装置131与上述实施例9中说明过的显示装置一样,在副面板133侧设置源驱动器331和栅驱动器332,主面板132经未图示的FPC等与副面板133连接。此外,另一副面板134经未图示的FPC等与主面板132连接。
而且,源总线线路136在主面板132和2块副面板133、134的全部均与其像素电极连接,但就源总线线路135而言,却仅在主面板132和副面板134上与像素电极连接。即,各源总线线路135仅在主面板132和副面板134的各TFT基板139和140b上与像素电极连接,在副面板133的TFT基板140a上,具有作为连接源驱动器331的引出线与主面板132的源总线线路135的布线的功能。
在与对置信号线333’的交叉部附近,电容137a、137b(第1电容)被分别附加在各源总线线路135上;在与对置信号线333’的交叉部附近,电容138a、138b、138c(第2电容)被分别附加在各源总线线路136上。再有,实施例14的显示装置131除了上述电容的附加方法以外,与实施例13的显示装置121为相同的结构。
在显示装置131中,与上述实施例的情形一样,对于仅在主面板132和副面板134上与像素电极连接的源总线线路135和在全部面板上与像素电极连接的源总线线路136而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与源总线线路136的电容138a、138b、138c相比,源总线线路135的电容137a、137b的一方为大的电容。换言之,电容137a、137b和电容138a、138b、138c的大小最好被设定为减小或消除源总线线路135与源总线线路136的电容差这样的大小。由此,不产生源总线线路135的信号延迟与源总线线路136的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容137a、137b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容138a、138b、138c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使源总线线路135、136与对置信号线333’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例15)
接着,对本发明的实施例15进行说明。将示出本实施例15的显示装置141的结构的电路图示于图22。
如图22所示,实施例15的显示装置141由主面板142(显示面板)和2块副面板143、144(显示面板)构成。在主面板142和副面板143、144中,栅总线线路145、146(第1总线线路)与源总线线路150(第2总线线路)被配置成网格状。再有,本实施例的显示装置141与上述实施例9中说明过的显示装置一样,在副面板143侧设置栅驱动器341和源驱动器342,主面板142经未图示的FPC等与副面板143连接。此外,另一副面板144经未图示的FPC等与主面板142连接。
而且,栅总线线路146在主面板142和2块副面板143、144的全部均与其像素电极连接,但就栅总线线路145而言,却仅在主面板142和副面板144上与像素电极连接。即,各栅总线线路145仅在主面板142和副面板144的各TFT基板148和149b上与像素电极连接,在副面板143的TFT基板149a上,具有作为连接栅驱动器341的引出线与主面板142的栅总线线路145的布线的功能。
在与对置信号线150’的交叉部附近,电容147a、147b(第1电容)被分别附加在各栅总线线路145上。再有,实施例15的显示装置141
的栅驱动器341和源驱动器342的配置与实施例13的显示装置121相反,从而栅总线线路145、146和源总线线路150也被配置成与显示装置121相反。
在显示装置141中,与上述实施例的情形一样,对于仅在主面板142和副面板144上与像素电极连接的栅总线线路145和在全部面板上与像素电极连接的栅总线线路146而言,其电容是不同的。也就是说,在栅总线线路146中,在使主面板142驱动时,副面板143、144的电容也成为负载。另一方面,在栅总线线路145中,在使主面板142驱动时,由于副面板143的电容不成为负载,所以电容产生差异。
为了减小或消除该电容之差到对显示不出现影响的大小,电容147a、147b被附加在仅被配置在主面板142的TFT基板148上的各栅总线线路145上。由此,不产生栅总线线路145的信号延迟与栅总线线路146的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容147a、147b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路145与对置信号线150’交叉形成的方法。然而,电容的附加方法不限于此,也可采用实施例1中说明过的各种方法。
(实施例16)
接着,对本发明的实施例16进行说明。将示出本实施例16的显示装置151的结构的电路图示于图23。
如图23所示,实施例16的显示装置151由主面板152(显示面板)和2块副面板153、154(显示面板)构成。在主面板152和副面板153、154中,栅总线线路155、156(第1总线线路)与源总线线路353(第2总线线路)被配置成网格状。再有,本实施例的显示装置151与上述实施例9中说明过的显示装置一样,在副面板153侧设置栅驱动器351和源驱动器352,主面板152经未图示的FPC等与副面板153连接。此外,另一副面板154经未图示的FPC等与主面板152连接。
而且,栅总线线路156在主面板152和2块副面板153、154的全部均与其像素电极连接,但就栅总线线路155而言,却仅在主面板152和副面板154上与像素电极连接。即,各栅总线线路155仅在主面板152和副面板154的各TFT基板159和160b上与像素电极连接,在副面板153的TFT基板160a上,具有作为连接栅驱动器351的引出线与主面板152的栅总线线路155的布线的功能。
在与对置信号线353’的交叉部附近,电容157a、157b(第1电容)被分别附加在各栅总线线路155上;在与对置信号线353’的交叉部附近,电容158a、158b、158c(第2电容)被分别附加在各栅总线线路156上。再有,实施例16的显示装置151除了上述电容的附加方法以外,与实施例15的显示装置141为相同的结构。
在显示装151中,与上述实施例的情形一样,对于仅在主面板152和副面板154上与像素电极连接的栅总线线路155和在全部面板上与像素电极连接的栅总线线路156而言,其电容是不同的。因此,为了减小或消除该电容之差到对显示不出现影响的大小,与栅总线线路156的电容158a、158b、158c相比,栅总线线路155的电容157a、157b的一方为大的电容。换言之,电容157a、157b和电容158a、158b、158c的大小最好被设定为减小或消除栅总线线路155与栅总线线路156的电容差这样的大小。由此,不产生栅总线线路155的信号延迟与栅总线线路156的信号延迟之差,可防止因信号延迟之差而导致的显示缺陷等的发生。
再有,电容157a、157b的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可;电容158a、158b、158c的大小相互完全相同也可,有差异但其程度不至对显示产生影响也可。对电容的附加,例如可采用通过夹着绝缘膜等使栅总线线路155、156与对置信号线353’交叉形成的方法。然而,电容的附加方法不限于此,可采用实施例1中说明过的各种方法。
再有,在以上各实施例中,为了说明方便起见,可采用适当地省略了源总线线路和栅总线线路的数目的结构。在本发明中,源总线线路和栅总线线路的数目可针对各显示面板的大小而适当地加以变更。另外,本发明的显示装置的显示面板的数目也可根据需要适当地作出决定,而不限于上述实施例中说明过的2个或3个。
再有,在本发明的有源矩阵基板中,附加了上述第1电容的上述第1总线线路也可与另一有源矩阵基板内所配备的、未接像素电极的布线连接。
按照上述结构,在连接了像素电极的第1总线线路条数少的另一有源矩阵基板侧,可配备驱动第1总线线路的驱动器。
在上述有源矩阵基板中,比上述第1电容的容量小的第2电容可被附加到未附加上述第1电容的第1总线线路上。
即,在上述有源矩阵基板中,容量小的第2电容被附加到与另一有源矩阵基板共有第1总线线路的第1总线线路上,容量大的第1电容被附加到未与另一有源矩阵基板共有第1总线线路的第1总线线路上。由此,由于在各第1总线线路中可适当地进行电容的调节,所以能更可靠地减小各总线线路的电容差。于是,可进行更良好的图像显示。
在上述有源矩阵基板中,上述第1总线线路可与源驱动器连接,上述第2总线线路可与栅驱动器连接。
按照上述结构,由于可缩小输入到第1总线线路的源信号的延迟之差,所以不发生块裂等显示缺陷,可进行良好的显示。
在上述有源矩阵基板中,上述第1总线线路可与栅驱动器连接,上述第2总线线路可与源驱动器连接。
按照上述结构,由于可缩小输入到第1总线线路的栅信号的延迟之差,所以不发生块裂等显示缺陷,可进行良好的显示。
再有,配备了上述有源矩阵基板的显示装置也被包含在本发明中。这样的显示装置由于可缩小输入到第1总线线路的源信号或栅信号的延迟之差,所以能提供不发生块裂等显示缺陷、可进行良好的显示的显示装置。
另外,在本发明的显示装置中,比上述第1电容的容量小的第2电容可被附加到被多块上述显示面板共有的上述第1总线线路上。
在上述显示装置所配备的有源矩阵基板中,容量较大的第1电容可被附加到未被多块显示面板共有的第1总线线路上,容量较小的第2电容可被附加到上述以外的第1总线线路上。
按照上述结构,由于在各自的第1总线线路中可适当地进行电容的调节,所以能更可靠地减小各总线线路的电容差。于是,可进行更良好的图像显示。
在上述显示装置中,比上述第1电容的容量小的第2电容可被附加到未附加上述第1电容的上述第1总线线路上。
在上述显示装置所配备的有源矩阵基板中,容量较大的第1电容可被附加到在多块显示面板之中的至少一块内不与像素电极连接的第1总线线路上,容量较小的第2电容可被附加到上述以外的第1总线线路上。
按照上述结构,由于在各自的第1总线线路中可适当地进行电容的调节,所以能更可靠地减小各总线线路的电容差。于是,可进行更良好的图像显示。
再有,在上述各显示装置中,还配备了对上述第1总线线路和上述第2总线线路施加信号电压的源驱动器和栅驱动器,上述第1总线线路可与源驱动器连接,上述第2总线线路可与栅驱动器连接。
或者,在上述各显示装置中,还配备了对上述第1总线线路和上述第2总线线路施加信号电压的源驱动器和栅驱动器,上述第1总线线路可与栅驱动器连接,上述第2总线线路可与源驱动器连接。
另外,在上述各显示装置中,上述多块显示面板之中的一块可以是主面板,上述主面板以外的显示面板可以是其显示像素比该主面板少的副面板。
由此,可不发生因输入到第1总线线路的信号的延迟之差导致的块裂等显示缺陷,在显示像素数不同的全部多块显示面板中提供可良好地进行显示的显示装置。
在发明的详细说明事项中所进行的具体的实施例始终是用于阐明本发明的技术内容的实施例,不应仅限定于那样的具体例作狭义的解释,而可在本发明的宗旨和下述权利要求的范围内进行各种变更而付诸实施。

Claims (16)

1.一种有源矩阵基板(7、18、27、38、48、59、68、79、87、98、107、118、128、129b、139、140b、148、149b、159、160b中的某一块),它是多条第1总线线路(4和5、14和15、24和25、34和35、45和46、55和56、65和66、75和76、84和85、94和95、104和105、114和115、125和126、135和136、145和146、155和156中的某一条)与多条第2总线线路(9、20、29、40、50、70、89、100、109、120、130、150、253、273、333、353中的某一条)被配置成网格状、在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件(TFT)、配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极的有源矩阵基板(7、18、27、38、48、59、68、79、87、98、107、118、128、129b、139、140b、148、149b、159、160b中的某一块),其特征在于:
第1电容(6a、6b、16a、16b、26a、26b、36a、36b、47a、47b、57a、57b、67a、67b、77a、77b、86a、86b、96a、96b、106a、106b、116a、116b、127a、127b、137a、137b、147a、147b、157a、157b中的某一个)被附加到上述多条第1总线线路的至少一条上,
除附加了上述第1电容的上述第1总线线路(4、14、24、34、45、55、65、75、84、94、104、114、125、135、145、155中的某一条)外的第1总线线路(5、15、25、35、46、56、66、76、85、95、105、115、126、136、146、156中的某一条)与另一有源矩阵基板(8、19、28、39、49a、49b、60a、60b、69a、69b、80a、80b、88、99、108、119、129a、140a、149a、160a中的某一块)的第1总线线路(5、15、25、35、46、56、66、76、85、95、105、115、126、136、146、156中的某一条)连接。
2.如权利要求1所述的有源矩阵基板(87、98、107、118、128、139、148、159中某一块),其特征在于:
附加了上述第1电容(6a、6b、16a、16b、26a、26b、36a、36b、47a、47b、57a、57b、67a、67b、77a、77b、86a、86b、96a、96b、106a、106b、116a、116b、127a、127b、137a、137b、147a、147b、157a、157b中的某一个)的上述第1总线线路(84、94、104、114、125、135、145、155中的某一条)与另一有源矩阵基板(88、99、108、119、129a、140a、149a、160a中的某一块)内所配备的未接像素电极的布线连接。
3.如权利要求1所述的有源矩阵基板(18、38、59、79、98、118、139、159中某一块),其特征在于:
比上述第1电容的容量小的第2电容(17a、17b、17c、37a、37b、37c、58a、58b、58c、78a、78b、78c、97a、97b、97c、117a、117b、117c、138a、138b、138c、158a、158b、158c中的某一个)被附加到上述第1总线线路之中未附加上述第1电容(16a、16b、36a、36b、57a、57b、77a、77b、96a、96b、116a、116b、137a、137b、157a、157b中的某一个)的第1总线线路(15、35、56、76、95、115、136、156中的某一条)上。
4.如权利要求1至3的任一项中所述的有源矩阵基板(7、18、48、59、87、98、128、139中某一块),其特征在于:
上述第1总线线路(4、5、14、15、45、46、55、56、84、85、94、95、125、126、135、136中的某一条)与源驱动器(201、211、241、251、281、291、321、331中的某一个)连接,上述第2总线线路(9、20、50、253、89、100、130、333中的某一条)与栅驱动器(202、212、242、252、282、292、322、332中的某一个)连接。
5.如权利要求1至3的任一项中所述的有源矩阵基板(27、38、68、79、107、118、148、159中某一块),其特征在于:
上述第1总线线路(24、25、34、35、65、66、75、76、104、105、114、115、145、146、155、156中的某一条)与栅驱动器(221、231、261、271、301、311、341、351中的某一个)连接,上述第2总线线路(29、40、70、273、109、120、150、353中的某一条)与源驱动器(222、232、262、272、302、312、342、352中的某一个)连接。
6.一种显示装置(1、11、21、31、41、51、61、71、81、91、101、111、121、131、141、151中的某一个),其特征在于:
该显示装置配备了有源矩阵基板(7、18、27、38、48、59、68、79、87、98、107、118、128、129b、139、140b、148、149b、159、160b中的某一块),包括:
多条第1总线线路(4和5、14和15、24和25、34和35、45和46、55和56、65和66、75和76、84和85、94和95、104和105、114和115、125和126、135和136、145和146、155和156中的某一条)与多条第2总线线路(9、20、29、40、50、70、89、100、109、120、130、150、253、273、333、353中的某一条)被配置成网格状,
在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件(TFT),
配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极,
其中:
第1电容被附加到上述多条第1总线线路的至少一条上,
除附加了上述第1电容的上述第1总线线路(4、14、24、34、45、55、65、75、84、94、104、114、125、135、145、155中的某一条)外的第1总线线路(5、15、25、35、46、56、66、76、85、95、105、115、126、136、146、156中的某一条)与另一有源矩阵基板(8、19、28、39、49a、49b、60a、60b、69a、69b、80a、80b、88、99、108、119、129a、140a、149a、160a中的某一块)的第1总线线路(5、15、25、35、46、56、66、76、85、95、105、115、126、136、146、156中的某一条)连接。
7.一种显示装置(1、11、21、31、41、51、61、71、81、91、101、111、121、131、141、151中的某一个),它配备了多块显示面板(2、3、12、13、22、23、32、33、42、43、44、52、53、54、62、63、64、72、73、74、82、83、92、93、102、103、112、113、122、123、124、132、133、134、142、143、144、152、153、154中的某一块),该显示面板具有有源矩阵基板(7、8、18、19、27、28、38、39、48、49a、49b、59、60a、60b、68、69a、69b、79、80a、80b、87、88、98、99、107、108、118、119、128、129a、129b、139、140a、140b、148、149a、149b、159、160a、160b中的某一块),该有源矩阵基板又包括:多条第1总线线路(4和5、14和15、24和25、34和35、45和46、55和56、65和66、75和76、84和85、94和95、104和105、114和115、125和126、135和136、145和146、155和156中的某一条)与多条第2总线线路(9、20、29、40、50、70、89、100、109、120、130、150、253、273、333、353中的某一条)被配置成网格状、在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件(TFT)、配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极,其特征在于:
第1电容(6a、6b、16a、16b、26a、26b、36a、36b、47a、47b、57a、57b、67a、67b、77a、77b、86a、86b、96a、96b、106a、106b、116a、116b、127a、127b、137a、137b、147a、147b、157a、157b中的某一个)被附加到上述多条第1总线线路的至少1条上,
除附加了上述第1电容的上述第1总线线路(4、14、24、34、45、55、65、75、84、94、104、114、125、135、145、155中的某一条)外的上述第1总线线路(5、15、25、35、46、56、66、76、85、95、105、115、126、136、146、156中的某一条)被多块上述显示面板内的各有源矩阵基板所共有。
8.如权利要求7所述的显示装置(11、31、51、71、91、111、131、151中的某一个),其特征在于:
比上述第1电容的容量小的第2电容(17a、17b、17c、37a、37b、37c、58a、58b、58c、78a、78b、78c、97a、97b、97c、117a、117b、117c、138a、138b、138c、158a、158b、158c中的某一个)被附加到被多块上述显示面板(12、13、32、33、52、53、54、72、73、74、92、93、112、113、132、133、134、152、153、154中的某一块)所共有的上述第1总线线路(15、35、56、76、95、115、136、156中的某一条)上。
9.如权利要求7所述的显示装置(1、11、41、51、81、91、121、131中的某一个),其特征在于:
在上述显示装置中,还配备了对上述第1总线线路(4、5、14、15、45、46、55、56、84、85、94、95、125、126中的某一条)和上述第2总线线路(9、20、50、253、89、100、130、333中的某一条)施加信号电压的源驱动器和栅驱动器,上述第1总线线路与源驱动器(201、211、241、251、281、291、321、331中的某一个)连接,上述第2总线线路与栅驱动器(202、212、242、252、282、292、322、332中的某一个)连接。
10.如权利要求7所述的显示装置(21、31、61、71、101、111、141、151中的某一个),其特征在于:
在上述显示装置中,还配备了对上述第1总线线路(24、25、34、35、65、66、75、76、104、105、114、115、145、146、155、156中的某一条)和上述第2总线线路(29、40、70、273、109、120、150、353中的某一条)施加信号电压的源驱动器和栅驱动器,上述第1总线线路与栅驱动器(221、231、261、271、301、311、341、351中的某一个)连接,上述第2总线线路与源驱动器(222、232、262、272、302、312、342、352中的某一个)连接。
11.如权利要求7至10的任一项中所述的显示装置(1、11、21、31、41、51、61、71、81、91、101、111、121、131、141、151中的某一个),其特征在于:
上述多块显示面板中的一块是主面板(2、12、22、32、42、52、62、72、82、92、102、112、122、132、142、152中的某一块),上述主面板以外的显示面板是其显示像素数比该主面板少的副面板(3、13、23、33、43、44、53、54、63、64、73、74、83、93、103、113、123、124、133、134、143、144、153、154中的某一块)。
12.一种显示装置(1、11、21、31、41、51、61、71、81、91、101、111、121、131、141、151中的某一个),它配备了多块显示面板(2、3、12、13、22、23、32、33、42、43、44、52、53、54、62、63、64、72、73、74、82、83、92、93、102、103、112、113、122、123、124、132、133、134、142、143、144、152、153、154中的某一块),该显示面板具有有源矩阵基板(7、8、18、19、27、28、38、39、48、49a、49b、59、60a、60b、68、69a、69b、79、80a、80b、87、88、98、99、107、108、118、119、128、129a、129b、139、140a、140b、148、149a、149b、159、160a、160b中的某一块),包括:多条第1总线线路(4和5、14和15、24和25、34和35、45和46、55和56、65和66、75和76、84和85、94和95、104和105、114和115、125和126、135和136、145和146、155和156中的某一条)与多条第2总线线路(9、20、29、40、50、70、89、100、109、120、130、150、253、273、333、353中的某一条)被配置成网格状,在上述多条第1总线线路与上述多条第2总线线路的各交叉部附近配置多个开关元件(TFT),配备了经上述开关元件分别与上述第1总线线路和上述第2总线线路进行电连接的多个像素电极,其特征在于:
上述多条第1总线线路被上述多块显示面板所共有,
在上述显示面板的至少一块中,上述多条第1总线线路的至少一条不与上述有源矩阵基板内的上述像素电极连接,
第1电容(6a、6b、16a、16b、26a、26b、36a、36b、47a、47b、57a、57b、67a、67b、77a、77b、86a、86b、96a、96b、106a、106b、116a、116b、127a、127b、137a、137b、147a、147b、157a、157b中的某一个)被附加到不与上述像素电极连接的上述第1总线线路(4、14、24、34、45、55、65、75、84、94、104、114、125、135、145、155中的某一条)上。
13.如权利要求12所述的显示装置(11、31、51、71、91、111、131、151中的某一个),其特征在于:
比上述第1电容的容量小的第2电容(17a、17b、17c、37a、37b、37c、58a、58b、58c、78a、78b、78c、97a、97b、97c、117a、117b、117c、138a、138b、138c、158a、158b、158c中的某一个)被附加到上述第1总线线路之中未附加上述第1电容的第1总线线路(15、35、56、76、95、115、136、156中的某一条)上。
14.如权利要求12所述的显示装置(1、11、41、51、81、91、121、131中的某一个),其特征在于:
在上述显示装置中,还配备了对上述第1总线线路(4、5、14、15、45、46、55、56、84、85、94、95、125、126中的某一条)和上述第2总线线路(9、20、50、253、89、100、130、333中的某一条)施加信号电压的源驱动器和栅驱动器,上述第1总线线路与源驱动器(201、211、241、251、281、291、321、331中的某一个)连接,上述第2总线线路与栅驱动器(202、212、242、252、282、292、322、332中的某一个)连接。
15.如权利要求12所述的显示装置(21、31、61、71、101、111、141、151中的某一个),其特征在于:
在上述显示装置中,还配备了对上述第1总线线路(24、25、34、35、65、66、75、76、104、105、114、115、145、146、155、156中的某一条)和上述第2总线线路(29、40、70、273、109、120、150、353中的某一条)施加信号电压的源驱动器和栅驱动器,上述第1总线线路与栅驱动器(221、231、261、271、301、311、341、351中的某一个)连接,上述第2总线线路与源驱动器(222、232、262、272、302、312、342、352中的某一个)连接。
16.如权利要求12至15的任一项中所述的显示装置(1、11、21、31、41、51、61、71、81、91、101、111、121、131、141、151中的某一个),其特征在于:
上述多块显示面板中的一块是主面板(2、12、22、32、42、52、62、72、82、92、102、112、122、132、142、152中的某一块),上述主面板以外的显示面板是其显示像素数比该主面板少的副面板(3、13、23、33、43、44、53、54、63、64、73、74、83、93、103、113、123、124、133、134、143、144、153、154中的某一块)。
CNB2003101183711A 2002-11-25 2003-11-25 有源矩阵基板和显示装置 Expired - Fee Related CN1273859C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002341560A JP4145637B2 (ja) 2002-11-25 2002-11-25 アクティブマトリクス基板及び表示装置
JP341560/2002 2002-11-25
JP341560/02 2002-11-25

Publications (2)

Publication Number Publication Date
CN1503043A true CN1503043A (zh) 2004-06-09
CN1273859C CN1273859C (zh) 2006-09-06

Family

ID=32321968

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2003101183711A Expired - Fee Related CN1273859C (zh) 2002-11-25 2003-11-25 有源矩阵基板和显示装置

Country Status (5)

Country Link
US (1) US7268746B2 (zh)
JP (1) JP4145637B2 (zh)
KR (1) KR100569003B1 (zh)
CN (1) CN1273859C (zh)
TW (1) TWI257520B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109471306A (zh) * 2017-09-07 2019-03-15 苹果公司 具有补充负载结构的显示器
CN114333693A (zh) * 2021-12-10 2022-04-12 合肥维信诺科技有限公司 阵列基板、显示面板及显示装置

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100611164B1 (ko) * 2004-02-09 2006-08-09 삼성에스디아이 주식회사 듀얼형 평판 표시 디스플레이 소자 및 듀얼형 평판 표시 디스플레이 장치
JP4501525B2 (ja) * 2004-05-12 2010-07-14 カシオ計算機株式会社 表示装置及びその駆動制御方法
US7400306B2 (en) * 2004-06-02 2008-07-15 Au Optronics Corp. Driving method for dual panel display
JP4767554B2 (ja) * 2004-07-13 2011-09-07 セイコーインスツル株式会社 表示装置
US20060017666A1 (en) * 2004-07-20 2006-01-26 Lg Electronics Inc. Multi-panel display device and method of driving the same
CN100403396C (zh) * 2004-10-08 2008-07-16 统宝光电股份有限公司 驱动电路与使用其之多面板显示装置及电子元件
JP4761761B2 (ja) * 2004-12-02 2011-08-31 東芝モバイルディスプレイ株式会社 液晶表示装置
KR100702520B1 (ko) * 2005-04-27 2007-04-04 엘지전자 주식회사 듀얼 패널 장치
DE602006003252D1 (de) * 2005-04-27 2008-12-04 Lg Display Co Ltd Doppelbildschirmvorrichtung und Verfahren zu ihrer Ansteuerung
KR101108296B1 (ko) * 2005-04-28 2012-01-25 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4876437B2 (ja) * 2005-05-26 2012-02-15 カシオ計算機株式会社 表示装置の駆動方法
KR100708686B1 (ko) * 2005-05-27 2007-04-17 삼성에스디아이 주식회사 평판표시장치
KR20060134373A (ko) * 2005-06-22 2006-12-28 엘지전자 주식회사 듀얼 패널 장치
JP4817740B2 (ja) * 2005-07-19 2011-11-16 東芝モバイルディスプレイ株式会社 表示装置
KR100754123B1 (ko) * 2005-11-17 2007-08-31 삼성에스디아이 주식회사 액정표시장치
KR101054527B1 (ko) * 2005-12-22 2011-08-04 사천홍시현시기건유한공사 패시브 매트릭스형 유기 전계발광 표시장치
JP5020534B2 (ja) * 2006-04-28 2012-09-05 京セラディスプレイ株式会社 表示パネル
JP4449953B2 (ja) 2006-07-27 2010-04-14 エプソンイメージングデバイス株式会社 液晶表示装置
KR101337258B1 (ko) * 2007-02-21 2013-12-05 삼성디스플레이 주식회사 액정 표시 장치
KR101080114B1 (ko) 2009-12-31 2011-11-04 엠텍비젼 주식회사 알지비 인터페이스를 이용한 듀얼 디스플레이 제어 장치 및 그 방법
TWI420362B (zh) * 2010-04-19 2013-12-21 Au Optronics Corp 觸控面板
WO2014132799A1 (ja) * 2013-02-26 2014-09-04 シャープ株式会社 表示装置
JP6830765B2 (ja) * 2015-06-08 2021-02-17 株式会社半導体エネルギー研究所 半導体装置
EP3345180B1 (en) 2016-03-28 2024-10-02 Apple Inc. Light-emitting diode displays
WO2018220683A1 (ja) * 2017-05-29 2018-12-06 シャープ株式会社 表示装置及び表示装置の製造方法
CN112384965B (zh) * 2018-06-29 2023-04-18 京瓷株式会社 显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07168208A (ja) 1993-09-30 1995-07-04 Citizen Watch Co Ltd アクティブマトリックス方式液晶表示体
JP4085504B2 (ja) 1999-03-03 2008-05-14 セイコーエプソン株式会社 電子機器
JP3583356B2 (ja) * 1999-09-06 2004-11-04 シャープ株式会社 アクティブマトリクス型の液晶表示装置およびデータ信号線駆動回路、並びに、液晶表示装置の駆動方法
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
JP3854905B2 (ja) * 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109471306A (zh) * 2017-09-07 2019-03-15 苹果公司 具有补充负载结构的显示器
TWI683303B (zh) * 2017-09-07 2020-01-21 美商蘋果公司 具有補充負載結構的顯示器
US11100877B2 (en) 2017-09-07 2021-08-24 Apple Inc. Displays with supplemental loading structures
US11594190B2 (en) 2017-09-07 2023-02-28 Apple Inc. Displays with supplemental loading structures
US11929045B2 (en) 2017-09-07 2024-03-12 Apple Inc. Displays with supplemental loading structures
CN109471306B (zh) * 2017-09-07 2024-03-29 苹果公司 具有补充负载结构的显示器
CN114333693A (zh) * 2021-12-10 2022-04-12 合肥维信诺科技有限公司 阵列基板、显示面板及显示装置

Also Published As

Publication number Publication date
KR100569003B1 (ko) 2006-04-07
US7268746B2 (en) 2007-09-11
JP4145637B2 (ja) 2008-09-03
TW200417803A (en) 2004-09-16
KR20040045376A (ko) 2004-06-01
TWI257520B (en) 2006-07-01
US20040100431A1 (en) 2004-05-27
CN1273859C (zh) 2006-09-06
JP2004177528A (ja) 2004-06-24

Similar Documents

Publication Publication Date Title
CN1273859C (zh) 有源矩阵基板和显示装置
CN1285961C (zh) 驱动电路、光电装置及其驱动方法
CN1242312C (zh) 输入装置和输入输出装置
CN1208671C (zh) 液晶显示装置
CN1308743C (zh) 液晶显示装置及电子装置
CN1530711A (zh) 背光组件、液晶显示装置及形成微粒阻挡器的设备
CN100342419C (zh) 显示装置用驱动电路及显示装置
CN1991494A (zh) 液晶显示装置和显示装置
CN1766702A (zh) 液晶显示装置
CN1199080C (zh) 液晶显示装置
CN1806190A (zh) 液晶显示器
CN1407373A (zh) 显示装置
CN1388501A (zh) 脉冲输出电路、移位寄存器和显示器件
CN1625764A (zh) 液晶显示器及修改其灰度信号的方法
CN1725069A (zh) 电光装置和电子设备
CN101046593A (zh) 液晶装置及电子设备
CN1467693A (zh) 驱动电路、光电装置及其驱动方法
CN1892790A (zh) 集成电路装置及电子设备
CN1728207A (zh) 发光装置和电子设备
CN1831925A (zh) 半导体电路、电光装置的驱动电路及电子设备
CN1073242C (zh) 液晶显示装置的取代方法,液晶显示装置,电子器械及驱动电路
CN1645728A (zh) 升压电路、电源电路及液晶驱动装置
CN1832171A (zh) 半导体电路、显示装置及具有该显示装置的电子设备
CN1734548A (zh) 阻抗变换电路、驱动电路及控制方法
CN1402214A (zh) 电子装置、电-光装置和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060906

Termination date: 20131125