CN1248473C - 发射器 - Google Patents

发射器 Download PDF

Info

Publication number
CN1248473C
CN1248473C CNB998027243A CN99802724A CN1248473C CN 1248473 C CN1248473 C CN 1248473C CN B998027243 A CNB998027243 A CN B998027243A CN 99802724 A CN99802724 A CN 99802724A CN 1248473 C CN1248473 C CN 1248473C
Authority
CN
China
Prior art keywords
phase
modulator
frequency
reflector
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB998027243A
Other languages
English (en)
Other versions
CN1406426A (zh
Inventor
B·J·明尼斯
P·菲利佩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1406426A publication Critical patent/CN1406426A/zh
Application granted granted Critical
Publication of CN1248473C publication Critical patent/CN1248473C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2003Modulator circuits; Transmitter circuits for continuous phase modulation
    • H04L27/2007Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained
    • H04L27/2017Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained in which the phase changes are non-linear, e.g. generalized and Gaussian minimum shift keying, tamed frequency modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0975Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation in the phase locked loop at components other than the divider, the voltage controlled oscillator or the reference clock
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/185Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/40Arrangements for handling quadrature signals, e.g. complex modulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C2200/00Indexing scheme relating to details of modulators or modulation methods covered by H03C
    • H03C2200/0037Functional aspects of modulators
    • H03C2200/0058Quadrature arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/402Arrangements specific to bandpass modulators
    • H03M3/404Arrangements specific to bandpass modulators characterised by the type of bandpass filters used
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/43Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • H03M3/438Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
    • H03M3/452Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path with weighted feedforward summation, i.e. with feedforward paths from more than one filter stage to the quantiser input

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种发射器(10),包括一个相位调制器(12)和一个具有相对大功率的电压控制振荡器(VCO)(16)的锁相环路(PLL)(14)。PLL(14)包括一个相位敏感探测器(30),用于对从VCO输出端得到的一个相位比较频率和从相位调制器得到的相位调制中频载波进行比较。相位调制器(12)包括一个参考频率源(42),用于从所述源产生的参考频率得到四个正交相位分量的装置(44),和由复调制装置(50,52)控制的、用于在四个正交分量中进行随机内插而得到相位调制中频载波的相位选择装置(46)。

Description

发射器
技术领域
本发明涉及一个发射器,它在根据或者基于如GSM(Global System forMobile Communications)全球移动通信系统的标准所进行的蜂窝电话操作中有着特殊的、但不是唯一的应用。为方便说明,本发明将根据GSM900标准进行描述。
发射器可以是一个收发器的发射部分,在本说明书和权利要求书中的“发射器”概括了一种独立的发射器和一个收发器的发射部分。
背景技术
附图中的图1和图2分别表示用于GSM900的发射器噪声和调制标准,和一个用于调制的频谱板。图1指出关于一个+33dBm功率水平载波的每1Hz带宽的不希望的噪声的允许水平。在GSM的接收频带范围内,当Rx频带介于935MHz和960MHz之间时,噪声必须控制在-162dBc以下,并且当介于925MHz和935MHz之间时,噪声必须控制在-150dBc以下。如此低的噪声水平是不容易获得的,尤其是采用一个完全集成的发射器。
图2说明了频谱模板,以表明在接近于零频率载波的相位噪声上的调制频谱和极限。在400kHz和1800kHz之间,以及在-400kHz和-1800kHz之间,需要在相位噪声的模板和基底之间有一个10dB的余量。为了能够满足这个要求,在发射器VCO(电压控制振荡器)输出端的用于调制的相位轨道的误差在148位的随机数据中必须充分地小于5°rms和20°最高值。
发明技术方案
本发明的目的是提供一种能够达到预定的发射器噪声和调制规格并且能够被集成的发射器结构。
根据本发明,提供了一种发射器,它包括一个相位调制器和一个具有相对大功率的电压控制振荡器(VCO)的锁相环路,其中,该相位调制器包括一个参考频率源和用于对来自该参考频率源的至少两个相位分量之间进行随机内插以得到相位调制信号的装置。
本发明提供一种发射器,它包括一个相位调制器,一个具有相对大功率的电压控制振荡器(VCO)的锁相环路,和一个相位敏感探测器,该探测器的输入端与相位调制器的输出端相连接,该相位调制器包括一个参考频率源,用于从所述源产生的参考频率中得到至少两个相位分量的装置,和由调制器控制的相位选择装置,用于对该至少两个相位分量之间进行随机内插以得到一个相位调制信号。
本发明的一个实施例采用一个固定频率的稳定的参考振荡器,其输出被分成相同振幅的四个正交相位分量。一个单极的、四路抽头选择器从这四个正交相位分量中任选其一,用于输送到锁相环路(PLL)。为了精确获得所需要的瞬间相位,抽头选择器被制成是可以在这四个正交相位分量之间随机并且快速地跳跃,它实质上是一个内插的过程。由于快速跳跃,任何噪声都被移至需要的频带之外,并且通过环路滤波而被除。切换过程由一个两比特的复比特流调制器控制来进行,使得对应于所需要的相位值和量化噪声中的能量的抽头选择器的平均位置被转换为在PLL带宽之外的一个高的频率。
这种结构在载波附近产生非常低的噪声,并且容许在集成电路处理中有所变化。它是对中频(IF)载波进行调制的一种简单、灵活又容易实现的方法。
附图的简要说明
本发明将参考附图以举例的方式给予说明。附图中:
图1示出用于GSM900的发射器噪声和调制标准;
图2示出一个用于调制的模板;
图3是根据本发明的实施例的发射器的方框示意图;
图4是说明使用I和Qσ/δ调制器以四个相位值进行相位内插的示意图;和
图5是一个复σ/δ调制器的方框示意图,该调制器适用于说明图3所示的在发射器中使用的数字实现的复σ/δ调制器52的概念。
附图中,相同的标号用于指明相应的特征。
本发明的实现方式
图3所示的发射器10包括一个相位调制器12,该调制器提供一个中频(IF)载波,在该载波上可以进行适当相位的调制并进行任何需要的频率偏移,该调制的IF载波被输送至实际上是一个锁相环路(PLL)的一个发射环路14。
首先说明发射环路14,它包括一个大功率的发射器VCO16,该发射器可以在GSM的发射频带880至915MHz之间产生一个输出信号。VCO16的输出耦合至一个功率放大器18,而该放大器的输出又耦合至由一个天线20组成的一个信号传播器。
对VCO16的宽带调谐包括将输出信号频率向下混频成一个相位比较频率。VCO16的输出耦合至一个混频器22的一个输入端,而该混频器的第二个输入端连接至一个外部调谐VCO24。在发射器是收发器的一部分的情况下,VCO24可以用于产生接收器的本地振荡器频率(未示出)。混频结果经过一个低通滤波器26产生差频率。该差频率被耦合至一个相位比较器30的一个输入端32,可由一个分频器28选用。来自相位调制器12的调制IF载波耦合至相位比较器30的另一个输入端34。相位比较器30具有相位敏感检测器的功能,并产生一个表示输入端32和34的信号之间的相位差的信号,该信号经一个低通滤波器36提供给一个积分器38、40。积分器38、40产生一个输出电压,该电压用于按需要将VCO16频率下拉。
在工作中,PLL的任务是重新生成来自相位调制器12的调制IF载波上的相位调制,并尽可能准确地把它传送给VCO16。为此,它必须象一个可调的窄带过滤器那样工作,将IF载波中的处于调制频带以外的任何不希望的噪声滤掉。在GSM情况下,用于GSM的调制带宽伸延至空间为200KHz的频道以上达一个接近400KHz的数值。因此,环路带宽不能比该数字低太多,以避免使调制变形,但又不能比该数字高太多,以有效地衰减相位噪声。为了达到GSM的关于不合逻辑的发射的要求,环路必须一直对数量级为20MHz的大的频率偏移处对任何相位噪声进行极强的衰减。而且,环路VCO本身在20MHz偏移处产生的噪声必须非常低(即-162dBc/Hz),正因为如此,VCO必须有一个相对大的输出功率。
PLL的设计整体上说就是确定理想的环路动态范围(即环路带宽),使得发射器的输出可以通过5°的rms相位轨迹误差要求和频谱模板要求这两者,并且两者都要有很好的工作余量。发射环路14采用两个积分器,分别位于VCO16的内部和外部,使得环路对于确实处于环路带宽以内的频率而言是第二阶的。在外部环路积分器周围的前馈通道通过在一旦频率低于开环截止频率180KHz时强制环路传输函数回复到第一阶,从而确保环路的稳定性。在环路中附加的低通滤波器36是一个时间连续的模拟滤波器,它提供对于宽带相位噪声所需的强滤波能力。该滤波器是二阶的,使得环路有超过大约为400KHz的闭环路带宽的三阶特性。
在可选择的情况下,如果存在分频器28,发送器输出可以向下混频为多个相位比较频率。由于增加的环路频率增益,它具有增加的偏移调谐能力的优点。然而,增加的频率增益也相位调制器12输出中的相位量化噪声更低,这可能或不可能容易达到。当分频器比例N增加时,在所能达到的偏移调谐能力和在VCO16输出中呈现的相位噪声电平之间有一个平衡关系。为了保持用于调制的正确的相位轨道,同时在相位调制器12内的GMSK调制块50中所产生的瞬间相位偏移也要被N除。在仅采用一个分频器28对VCO16的输出进行频率转化的极端情况下,它具有可以省去混频器22和外部VCO24的优点,但必须注意不要严重损害系统的一个或者多个其它的性能参数。
再说明相位调制器12,其工作的基本原理就是获取稳定的参考振荡器42的正弦输出,在本例中为一个fref=52MHz的频率,并使用一个模拟分相器44以得到四个相关的输出相位,例如0°,90°,-90°,180°(如图所示)或者45°,135°,-135°,-45°。这四个相关的相位输出提供给抽头选择器46的各个抽头,抽头选择器被控制以产生提供给相位比较器30的输入端34的调制IF载波。
为了确保IF载波以正确的相位被调制,相位是通过在抽头选择器44的各个抽头之间进行随机和快速的转换从而在四个可用的相位之间进行内差而获得的。随机过程必须确保平均输出相位和所需值相同,并且在低频时噪声频谱包含尽量少的能量。
用于操作抽头选择器46以在四个相位值之间进行内插的信号是从加到GMSK(Gaussian Minimum Shift Keying)调制器块50的输入端48的输入数据信号中获得的。在GMSK块50的最后一级,通过取得余弦和正弦的瞬时相位偏移进行来构造一对复I和Q信号分量。此I和Q信号分量被输送给一个复σ/δ调制器52,它在一个频率fclock=fref时被时钟信号启动。这个复σ/δ调制器52使I和Q分量随机化,产生两个其值为+1和-1的脉冲流,它的序列有正确的平均值以及所需要的噪声频谱分布。这两个脉冲流作为一个两比特的地址,用来决定抽头选择器46的瞬时位置。结果就是,调制以及持续地被PLL滤波操作消除的量化噪声一起出现在抽头选择器的输出端的IF载波上。
相位比较通常是发生在中频,在缺少任何频率偏移的情况下,该中频就等于参考频率。然而,可以在相位调制器12内施加频率偏移而不需要改变与PLL相关的调谐VCO24的设置。施加一个频率偏移能够例如减少在调谐VCO中所需要的频率等级的数量。通过加入一个其斜率等于所需的频率偏移的相位斜坡,可以在GMSK调制块的输入端54以数字方式施加一个调谐偏移。调谐偏移也可以施加在σ/δ调制器56的输入端52。这个偏移量可以是正的或者是负的,而且其作用通过复σ/δ调制器52进行简单地传播,平均来说使抽头选择器46沿一个正的或负的方向进行旋转。因此,中频以相应的偏移从参考频率移动,而使调制的相位轨迹完全不受影响。(假定在环路中没有分频器28的情况下)发射环路14简单地对VCO16的输出进行同样转换,并在新的中频中进行相位比较。
向GMSK调制器50和复σ/δ调制器52施加同样的频率偏移的优点在于,量化噪声的频谱进行与调制完全相同的频率移动。因此,由于施加了调谐偏移,而且调谐偏移的界限大部分由σ/δ调制器内的数字过程的精度(例如,字长度和定点运算)以及VCO16的调谐能力来决定,信噪比没有增加。在对调谐偏移没有那么严格要求时,也需要对所选的参考频率进行考虑,尤其是对负的频率移动而言。在参考频率为52MHz时,在PLL中的图象滤波出现困难之前,很可能要容忍一个差不多-50MHz的移动。然而对一个正的频率移动来说,理论上对参考频率没有限制。
图4说明相位内插过程,并且示出在复σ/δ调制器52的输出端的I值和Q值的组合,以及抽头选择器46输出端的相应的相位组合。这些相位值位于一个同一直径的圆周上,如直径为0.7,它对应于复σ/δ调制器52的输入端的I和Q被缩放的系数。然后由I和Q分量的平均值Iav和Qav来决定相位的平均值或者是“插入”值。当复矢量的幅度在本系统中没有结果而且无论如何都会被抽头选择器46删除的时候,与矢量振幅相关的信息仍然保留在复σ/δ调制器52的输出端就是毫无意义的。因此,如果不得不采用一个与振幅分量相结合的非恒定的包络调制模式,它就能够在调制器之前被加入到缩放块中,并在调制器的输出端进行了适当的滤波后仍然能被删除。
在相位调制器12中使用的那种σ/δ调制器纯粹是一个数字元件。然而为了有助于说明,将σ/δ调制器考虑为一个如图5中所示的模拟等效过程也颇有帮助,该图详细地说明连续时间的一个复交叉耦合的低通的σ/δ调制器52。正交相关的信号I和Q被分别施给输入端60、61。各输入端60、61分别与一个四阶的σ/δ调制器62、64相连接。各调制器62、64分别包括一个由四个串联连接的跨导-电容积分器66、68、70、72,和67、69、71、73连接而成的环路滤波器。各调制器的四个积分器分别与四个回转器74、76、78、80交叉连接。每一级可在IF频带内各自设置一个频率以谐振;这个频率根据gm/C比率确定。但是通常都将它们设置为相同的频率。当这个频率为零时,交叉连接的回转器就变得多余了。C值依噪声要求来设定,电导gm设定来为所需的C值给出中心频率。将这些级交叉连接可以在每一个电容器的位置处引入一个负的电纳,该电纳的值由所需频率中的移动和回转器的特性导纳决定。四级66、68、70、72和67、69、71、73的输出在各相加级82和83组合。它们的输出分别施加到各1比特的量化元件84、86,在这些量化元件中分别对模拟信号进行过采样,从而分别在输出端88、89提供1比特的频率为fclock的信号。通过选择一个高的过采样比,就是说,在平均次数以上的采样次数越多,量化噪声传播的频率范围就越广,PLL完成去除此噪声的任务也就越容易。
量化元件84、86的输出被反馈,并且如果需要的话可以由缩放器90、92对其幅度进行缩放,并与各输入端60、61的信号在相加级90、91组合。此反馈环路确保在感兴趣的频带上由量化元件84、86产生的量化噪声的平均值尽可能小。
在实现发送器10时,GMSK调制器50和复σ/δ调制器52都是数字组件,因此不能遭受任何的物理损坏。它们可通过在通用的数字信号处理器(DSP)上的软件组合和专用的硬件共用处理器而实现。因此,它们具有很高的通用性,并且能够适用于除了与GSM相关的GMSK之外的调制模式。参考振荡器42、分相器44和抽头选择器46都是非常简单的模拟组件,都是PLL的组成部分。
尽管本发明已就用于得到四个相位分量的分相器44进行了描述,但如果相位内插的范围能够被限制的话,可以仅采用两个相位分量,或者尤其是如果相位旋转的方向能够被其它装置确定的话,可以采用多于四个的相位分量。
在本说明书和权利要求书中,前面提到的一个元件中的“一”并不排斥多个这种元件的存在。此外,“包括”也并不排斥所列范围之外的其他元件或等级的存在。
从本公开文件的阅读中,其它的改进对本领域的技术人员而言是很明显的。这种改进可以涉及可集成的发射器在设计、制造和使用上的其它已知特性及其部件,或者对于在此已描述的特性进行替代或增加的部分。
工业应用
特别是用于例如蜂窝电话设置的便携式设备的无线电发射器。

Claims (8)

1.一种发射器,它包括一个相位调制器,一个具有电压控制振荡器(VCO)的锁相环路,和一个相位敏感探测器,该探测器的输入端与所述相位调制器的输出端相连接,该相位调制器包括一个参考频率源,用于从所述源产生的参考频率中得到至少两个相位分量的装置,和由调制器控制的相位选择装置,用于对该至少两个相位分量之间进行随机内插以得到一个相位调制信号。
2.按照权利要求1所述的发射器,其特征在于,所述相位分量获得装置得到四个正交相位分量。
3.按照权利要求2所述的发射器,其特征在于,所述获得相位调制信号的装置包括一个用于构造一对复正交相关信号分量的调制器,和一个复σ/δ调制器,用于使这对复正交相关信号分量随机化,并产生两个包含一个两比特地址的脉冲流,该地址以使平均输出相位等于所需值的速度被施加于所述相位选择装置。
4.按照权利要求3所述的发射器,其特征在于,所述用于构造一对复正交相关信号分量的调制器是一个GMSK调制器。
5.按照权利要求3或4所述的发射器,其特征在于,偏移装置耦合于所述调制器和所述复σ/δ调制器,用于移动噪声频谱并用于施加一个调谐偏移。
6.按照权利要求1或2所述的发射器,其特征在于,所述相位敏感探测器被设置为对从VCO得到的一个相位比较频率和来自所述相位调制器的相位调制信号进行比较。
7.按照权利要求6所述的发射器,其特征在于,一个用于滤出宽带相位噪声的时间连续的模拟低通滤波器与所述相位敏感探测器相耦合,并且所述低通滤波器的输出施加于一个具有其输出耦合至VCO的积分器。
8.按照权利要求6或7所述的发射器,其特征在于,所述相位比较频率通过将VCO频率等分而获得。
CNB998027243A 1998-12-14 1999-12-13 发射器 Expired - Fee Related CN1248473C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GBGB9827363.4A GB9827363D0 (en) 1998-12-14 1998-12-14 Transmitter
GB9827363.4 1998-12-14

Publications (2)

Publication Number Publication Date
CN1406426A CN1406426A (zh) 2003-03-26
CN1248473C true CN1248473C (zh) 2006-03-29

Family

ID=10844096

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB998027243A Expired - Fee Related CN1248473C (zh) 1998-12-14 1999-12-13 发射器

Country Status (9)

Country Link
US (1) US6420940B1 (zh)
EP (1) EP1055283B1 (zh)
JP (1) JP4665121B2 (zh)
KR (1) KR100700411B1 (zh)
CN (1) CN1248473C (zh)
DE (1) DE69924097T2 (zh)
GB (1) GB9827363D0 (zh)
TW (1) TW444438B (zh)
WO (1) WO2000036742A2 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69933922T2 (de) * 1998-12-22 2007-09-13 Koninklijke Philips Electronics N.V. Sendeschaltung für ein Hochfrequenzsignal
EP1178601B1 (en) * 2000-08-04 2005-02-16 Freescale Semiconductor, Inc. Frequency modulation using a digital filter for baseband waveshaping
US6650875B1 (en) * 2000-08-30 2003-11-18 Skyworks Solutions, Inc. Transmitter architecture having a secondary phase-error correction loop including an amplitude reconstruction system
US6975686B1 (en) * 2000-10-31 2005-12-13 Telefonaktiebolaget L.M. Ericsson IQ modulation systems and methods that use separate phase and amplitude signal paths
US7409012B2 (en) * 2001-07-06 2008-08-05 Motorola, Inc. Modulator and signaling method
GB2394133A (en) * 2002-10-17 2004-04-14 Toumaz Technology Ltd Radio receiver with reconfigurable filtering arrangement
US7181180B1 (en) 2003-05-15 2007-02-20 Marvell International Ltd. Sigma delta modulated phase lock loop with phase interpolation
EP1499030A3 (en) * 2003-07-14 2006-02-08 Samsung Electronics Co., Ltd. Wideband quadrature generation technique requiring only narrowband components and method thereof
US7860189B2 (en) * 2004-08-19 2010-12-28 Intrinsix Corporation Hybrid heterodyne transmitters and receivers
US7535311B2 (en) * 2006-11-30 2009-05-19 Infineon Technologies Ag Direct wideband modulation of a frequency synthesizer
TWI340553B (en) * 2007-05-29 2011-04-11 Univ Nat Taiwan Frequency shift keying modulator having sigma-delta modulated phase rotator
KR101054215B1 (ko) * 2008-12-19 2011-08-03 한국전자통신연구원 위상 변조기 및 환경 변화에 따른 성능 변화를 보상하는 위상 변조 방법
US9490944B2 (en) * 2012-10-12 2016-11-08 Innoventure L.P. Phase sector based RF signal acquisition
US9621197B2 (en) 2015-03-10 2017-04-11 Samsung Electronics Co., Ltd. Bi-phased on-off keying (OOK) transmitter and communication method
CN105357159B (zh) * 2015-09-29 2018-11-02 北京邮电大学 一种九倍频qpsk光载毫米波信号的产生方法和系统
CN108020821B (zh) * 2017-12-27 2021-06-08 成都锐芯盛通电子科技有限公司 一种相控阵雷达天线波束控制电路检测系统及其实现方法
US11575550B2 (en) 2021-01-29 2023-02-07 Rockwell Collins, Inc. System and method for high-entropy gaussian minimum shift keying (HE-GMSK) modulation

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2537934B2 (ja) * 1987-12-28 1996-09-25 松下電器産業株式会社 変調器
JP3419484B2 (ja) * 1992-03-30 2003-06-23 株式会社東芝 変調器、送信器
US5511236A (en) * 1993-12-07 1996-04-23 National Semiconductor Corporation Half duplex RF transceiver
FI98020C (fi) * 1995-06-06 1997-03-25 Nokia Mobile Phones Ltd Digitaalisen signaalin modulointimenetelmä ja modulaattori
DE69535233D1 (de) * 1995-12-26 2006-11-02 Lsi Logic Corp Rauschverminderung in digitalen Frequenzsynthetisierern
US5825257A (en) * 1997-06-17 1998-10-20 Telecommunications Research Laboratories GMSK modulator formed of PLL to which continuous phase modulated signal is applied

Also Published As

Publication number Publication date
KR20010040927A (ko) 2001-05-15
TW444438B (en) 2001-07-01
CN1406426A (zh) 2003-03-26
US6420940B1 (en) 2002-07-16
DE69924097D1 (de) 2005-04-14
EP1055283B1 (en) 2005-03-09
KR100700411B1 (ko) 2007-03-27
GB9827363D0 (en) 1999-02-03
JP2003516647A (ja) 2003-05-13
JP4665121B2 (ja) 2011-04-06
DE69924097T2 (de) 2006-04-13
WO2000036742A2 (en) 2000-06-22
WO2000036742A3 (en) 2002-09-26
EP1055283A2 (en) 2000-11-29

Similar Documents

Publication Publication Date Title
CN1248473C (zh) 发射器
CN1225088C (zh) 用于通过噪声前馈减少振荡器噪声的方法和装置
CN1118137C (zh) 锁相环电路及其采用它的无线通信装置
CA2281522C (en) Delta-sigma based two-point angle modulation scheme
US5952895A (en) Direct digital synthesis of precise, stable angle modulated RF signal
AU746796B2 (en) A post-filtered delta sigma for controlling a phase locked loop modulator
US5303412A (en) Composite direct digital synthesizer
CA2083372C (en) Digital frequency synthesizer having afc and modulation applied to frequency divider
CN1047898C (zh) 频率合成器
CN1731680B (zh) 一种直接调制压控振荡器的频率调制器和调制方法
EP2064814B1 (en) Digital polar radiofrequency transmitting device with a radiofrequency reference oscillator and an integrated circuit comprising such device
CN1768479A (zh) 用于抖动补偿的方法和系统
WO2000021191A1 (en) Method and apparatus for generating a linearly modulated signal using polar modulation
CN1726649A (zh) 发送电路和使用了该电路的收发机
KR20010071066A (ko) 델타-시그마 디지털 대 아날로그 변환기를 갖는 하드웨어송수신기
US6415002B1 (en) Phase and amplitude modulation of baseband signals
WO2001011783A1 (en) Fractional- n frequency synthesiser
JP2844390B2 (ja) パラメータに寛容なpllシンセサイザ
EP1427108A1 (en) A third order sigma-delta modulator for noise shaping in a phase locked loop and method thereof
CN110933006B (zh) 一种fm调制信号的并行数字合成方法及其电路
US5751198A (en) Angular modulator with a phase variation divided and integrated
US5905413A (en) Angular modulator with a phase variation divided and integrated
US6650711B1 (en) Quadrature modulation with reduced phase-error distortion
CN219641817U (zh) 一种用于细步进低杂散频谱监测的接收机本振源
KR20220056790A (ko) 대역폭과 무관한 빠른 변조가 가능한 위상고정루프 기반의 주파수 변조 시스템 및 그 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: NXP CO., LTD.

Free format text: FORMER OWNER: ROYAL PHILIPS ELECTRONICS CO., LTD.

Effective date: 20070831

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20070831

Address after: Holland Ian Deho Finn

Patentee after: Koninkl Philips Electronics NV

Address before: Holland Ian Deho Finn

Patentee before: Koninklike Philips Electronics N. V.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060329

Termination date: 20181213