CN1234554A - 电子装置 - Google Patents

电子装置 Download PDF

Info

Publication number
CN1234554A
CN1234554A CN99102059.6A CN99102059A CN1234554A CN 1234554 A CN1234554 A CN 1234554A CN 99102059 A CN99102059 A CN 99102059A CN 1234554 A CN1234554 A CN 1234554A
Authority
CN
China
Prior art keywords
program
rom
correction
stored
cpu element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99102059.6A
Other languages
English (en)
Other versions
CN1214329C (zh
Inventor
坂井隆一
広濑耕司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1234554A publication Critical patent/CN1234554A/zh
Application granted granted Critical
Publication of CN1214329C publication Critical patent/CN1214329C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/66Updates of program code stored in read-only memory [ROM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

数据传递单元与存储校正程序和类似数据的外部非易失存储器相连,而且一旦检测到它与所述外部非易失存储器相连,它把外部非易失存储器的校正程序等传递到内部非易失存储器。在完成所述数据传递之后,将外部非易失存储器与数据传递单元断开。当之后复位CPU单元时,它把校正程序等传递到RAM单元、执行在ROM单元中的程序并一旦达到存储在RAM单元中的校正点还执行在RAM单元中的校正程序。

Description

电子装置
本发明涉及设有微处理器(录像机等装置)的电子装置。
过去,大多数电子装置是根据写入微处理器和只读存储器中的程序执行各种控制的装置。
图5示出现有技术的电子装置的例子。
只读存储单元51(下面简称为ROM51)存储用于操作中央处理单元53(下面简称为CPU53)的程序。随机存取存储单元52(下面简称为RAM52)存储有ROM校正数据(下面简称为RCD),它包括:
(1)用于校正存储在ROM51中程序的程序;
(2)校正点,它是用于启动执行校正程序的点的位置(locative)信息;和
(3)校正程序的版本号。
当达到校正的点(下面简称为校正点)时,CPU53执行存储在RAM52中的校正程序,其中校正点是用于启动执行在RAM52中的校正程序同时还执行存储在ROM51中的程序的点的位置信息。内部非易失存储器54(下面简称为存储器54)存储RCD,并根据CPU53的指令把RCD转移到RAM。
如上所述构成的现有技术的电子装置以下面所述的方法进行操作。
首先,不把RCD存储在存储器54中。如果在上述情况下把RCD存储在存储器54中,那么ROM应该具有在对CPU53复位的同时预先进行把数据传递到RAM52的程序。由于在这个例子中没有把RCD存储在存储器54中,所以不存在任何要传递到RAM52的RCD。因此CPU53只根据存储在ROM51中的程序进行操作。
如果在完成电子装置之后,在存储在ROM51中的程序中找到任何问题的情况下,用存储有用于校正问题的RCD的另一个非易失存储器代替存储器54。于是,在对CPU53复位的同时,CPU53把存储在经替换的存储器54中的RCD传递到RAM52。因此,CPU53执行在ROM51中的程序。当它达到存储在RAM52中的校正点时,CPU53还执行在RAM52中的校正程序。通过这种方法,可以校正存储在ROM51中的问题。
一般而言,ROM51具有较大的存储量,而且与存储器54相比需要较长的读出时间(lead-time)。因此,比起ROM51,替换存储器51在成本和时间上更有利。此外,可以重新使用去除的存储器54,因为它是可重写的(从而减小了成本)。
然而,在现有技术的上述电子装置中,需要拆卸装置以替换元件,从而校正存储在ROM51中的程序。由于上述原因,这样做消耗大量劳力。
本发明旨于避免上述问题,而且其目的在于提供可以容易地校正存储在ROM单元中的程序,而不必拆卸装置的电子装置。
为了获得这个目的,本发明的电子装置包括:
(1)ROM单元,它存储有用于操作CPU单元的程序;
(2)RAM单元,用于存储RCD,它包括用于校正在ROM单元中的程序的程序、校正点和校正程序的版本号;
(3)CPU单元,用于当它达到存储在RAM单元中的校正点时,执行在RAM单元中的校正程序,同时执行ROM单元的程序;
(4)内部非易失存储器,用于存储RCD,并根据CPU单元的命令把RCD传递到RAM单元;和
(5)数据传递单元,它能够通过接头连接存储RCD的外部非易失存储器与内部非易失存储器,而无需拆卸电子装置。
如果在完成电子装置之后,在存储在ROM单元中的程序中找到任何问题,那么准备用于校正程序的RCD并把RCD存储在与电子装置分开的外部非易失存储器中。然后,把外部非易失存储器与设置在电子装置中的接头相连。与接头相连的数据传递单元或者通过自动检测与在它外面存储RCD的外部非易失存储器相连或者根据CPU单元的命令,把存储在外部非易失存储器中的RCD传递到内部非易失存储器。通过这种方法,如上构成的本发明的电子装置能够容易地更新在内部非易失存储器中的RCD,而无需拆卸装置。然后,通过拔开和插上交流电源插头,或者通过关闭和打开电子装置的电源,复位CPU单元。CPU单元通过这种复位操作,把存储在内部非易失存储器中的RCD传递到RAM单元。当它达到存储在RAM单元中的校正点时,CPU单元执行在ROM单元中的程序,以及在RAM单元中的校正程序。通过这种方法,可以校正存储在ROM单元中的程序的问题。
因此,本发明的电子装置能够容易地校正存储在ROM单元中的程序,而无需如现有技术所要求的那样拆卸装置。
图1是示出本发明的第一示例实施例的电子装置的结构方框图;
图2是示出本发明的第二示例实施例的电子装置的结构方框图;
图3是示出本发明的第三示例实施例的电子装置的结构方框图;
图4是示出本发明的第四示例实施例的电子装置的结构方框图;和
图5是示出现有技术的电子装置的结构方框图。
现在参照附图说明本发明的示例实施例。
(第一示例实施例)
图1是本发明的第一示例实施例的电子装置的结构方框图。
ROM单元11(下面简称为ROM11)存储用于操作CPU单元13(下面简称为CPU13)的程序。RAM单元12(下面简称为RAM12)存储有RCD,它包括用于校正在ROM11中程序的程序、校正点和校正程序的版本号。当它在执行ROM11的程序的同时达到存储在RAM12中的校正点时,CPU13执行在RAM12中的校正程序。内部非易失存储器14(下面简称为存储器14)存储RCD并在CPU13的指令下把RCD转移到RAM12。当把存储RCD的外部非易失存储器16(下面简称为存储器16)连到接头100时,与接头100相连的传递单元15通过检测连接把RCD传递到存储器14。只有在RCD被存储在存储器16的情况下,传递单元15才传递数据。
如上所述构成的第一示例实施例的电子装置以下面所述的方法进行操作。
假设最初没有把RCD存储在存储器14中。还假设,只有把RCD存储在存储器14中,在ROM11中的程序最初就包括了在复位CPU13的同时把RCD传递到RAM12的处理过程。由于在这种情况下,没有把RCD存储在存储器14中,所以不存在要传递到RAM12中的任何RCD。于是,CPU13仅仅根据存储在ROM11中的程序进行操作。
在完成电子装置之后在存储在ROM11中的程序中找到任何问题的情况下,准备用于校正问题的RCD,而且把RCD存储在电子装置外部的存储器16中。于是,存储RCD的存储器16与电子装置的接头100相连。与在电子装置中的接头100相连的传递单元15检测存储器16的连接、证实是否把RCD存储在存储器16中并当证实存储RCD时,把在存储器16中的数据传递到存储器14中。然后,一旦完成把数据从存储器16传递到存储器14,就断开存储器16。
现在描述由传递单元15所采用的用于检测存储器16的连接的方法。用内部IC总线条(bus bar)(下面简称为IIC总线)把传递单元15与存储器16和存储器14相连。传递单元15作为主单元(master),而存储器16和存储器14作为从单元,以互相进行通信。作为IIC总线通信的一个特征,每个装置都分配有从单元地址以将与单根总线条相连的多个装置中一个一个区别开来。存储器16和存储器14也分别分配有从单元地址。传递单元15通过指定用于每个装置的从单元地址,还分别与存储器16和存储器14进行通信。
作为IIC总线通信的另一个特征,当主单元发送从单元地址时,分配有该从单元地址的装置返回确认信号。用这种方法交换数据同时确认正常通信。顺便说说,上述操作符合用于IIC总线通信的现存标准。
根据上面所述,下面描述用于检测与存储器16的连接的传递单元15的操作过程。传递单元15试图每隔一定时间就读取存储器16。(由于传递单元15在这些尝试中,送出读取操作的命令以及存储器16的指定的从单元地址,所以它不会偶然地读取存储器14。)然而,如果不连接存储器16,那么没有来自存储器16的任何确认信号返回到它。因此,知道未连接任何存储器16。如果连接存储器16,那么在传递单元15发出从单元地址后,就立即返回确认信号。因此,证实了存储器16的连接,而且可以在此之后接着读取数据。如上所述,对在IIC总线中从从单元地址返回的确认信号的检测可以确定是否连接存储器16。
然后,通过拔开或插上交流电源插头或者通过关闭和打开电子装置的电源,可以对CPU13复位。CPU13通过这种复位操作,把存储在存储器14中的RCD传递到RAM12。接着,当它达到存储在RAM12中的连接点时,CPU13执行在ROM11中的程序以及在RAM12中的校正程序。可以这种方法校正存储在ROM11中的程序的问题。
于是,在第一示例实施例中所述的是这种电子装置,它通过简单地从外面连接存储有外部RCD的可拆卸存储器16,能够容易地校正存储在ROM中的程序中存在的问题,而不必拆卸装置。
此外,由于本校正方法需要非常容易的操作,所以它在读出时间和可维护性方面是特别有优势的,其中所述操作过程包括:
第一步,将存储有预先准备的RCD的外部存储器连到电子装置,并将RCD传递到内部存储器;
第二步,将外部存储器与电子装置断开;和
第三步,拔开和插上交流电源插头。
如上所述,在第一示例实施例中的本发明具有实现在成本和维护性方面优良的电子装置的显著效果。虽然现有技术的电子装置需要一个外部存储器,它存储用于要校正的每个电子装置的RCD,但是本发明的第一示例实施例能使存储RCD的一个外部存储器校正大量电子装置。
虽然在例子中所述的是存储器16和存储器14都存储单个RCD,但是它们可以相同的方法运行,即使它们存储了多个RCD。
(第二示例实施例)
图2是示出本发明的第二示例实施例的电子装置的结构方框图。
ROM单元21(下面简称为ROM21)存储用于操作CPU单元23(下面简称为CPU23)的程序。RAM单元22(下面简称为RAM22)存储有RCD,它包括用于校正在ROM21中程序的程序、校正点和校正程序的版本号。当它达到存储在RAM22中的校正点时,CPU23执行在RAM22中的校正程序,同时执行ROM21的程序。内部非易失存储器24(下面简称为存储器24)存储RCD,并在CPU23的指令下把RCD传递到RAM22。当存储RCD的外部非易失存储器26(下面简称为存储器26)与接头110相连时,同样与接头110相连的传递单元25检测连接、把连接信息送到CPU23并在CPU23的命令下把数据传递到存储器24。传递单元25只有在把RCD存储在存储器26的情况下才传递数据。比较单元27把存储在存储器26中并通过传递单元读取的校正程序的版本号与从存储器24读取的校正程序的版本号相比较,并把结果送到CPU23。
如上所述构成的第二示例实施例的电子装置以下面所述的方法进行操作。
假设前面以在第一示例实施例中所述的方法已几次校正了该电子装置的ROM21,而且已把RCD存储在存储器24中。还假设如果以如第一示例实施例中相同的方法把RCD存储在存储器24中,在ROM21中的程序最初包括用于在复位CPU23的同时把RCD传递到RAM22的处理过程。
假设在存储在电子装置的ROM21中的程序中找到新问题。
以与第一示例实施例中相同的方法,准备用于校正问题的RCD,而且把RCD存储在电子装置外部的存储器26中。然后把存储RCD的存储器26与电子装置的接头110相连。与接头110相连的传递单元25检测存储器26的连接,并把该事实送到CPU23。此外,传递单元25读取存储在存储器26中的校正程序的版本,并把它送到比较单元27。比较单元27把从传递单元25接收到的存储器26的校正程序版本与当时存储在存储器24中的校正程序的版本相比较,并把结果送到CPU23。如果在存储器24中的校正程序的版本迟于存储器26的校正程序版本,那么CPU23命令传递单元25不要把在存储器26中的RCD传递到存储器24。相反,如果在存储器26中的校正程序版本迟于存储器24的校正程序版本,那么CPU23命令传递单元把在存储器26中的RCD传递到存储器24。传递单元25根据命令,把在存储器26中的RCD传递到存储器24。然后,一旦完成把RCD传递到存储器24,就去除存储器26与电子装置的连接。之后,通过执行与第一示例实施例相类似的操作,校正存储在ROM21中程序的问题。
如上所述,第二示例实施例具有能够通过避免由于在校正ROM21达多次的情况下人员出错而以较早的校正程序覆盖它,以最新校正程序更新ROM21的有利效果,此外还具有与能够容易地校正ROM21的第一示例实施例相同的效果。
(第三示例实施例)
图3是本发明的第三示例实施例的电子装置的结构方框图。
ROM单元31(下面检测为ROM31)存储用于操作CPU单元33(下面简称为CPU33)的程序。RAM单元32(下面简称为RAM32)存储有RCD,它包括用于校正在ROM31中的程序的程序、校正点和校正程序的版本号。当它达到存储在RAM32中的校正点时,CPU33执行在RAM32中的校正程序,同时执行ROM31的程序。内部非易失存储器34(下面简称为存储器34)存储RCD,而且在CPU33的命令下把RCD传递到RAM32。当存储RCD的外部非易失存储器36(下面简称为存储器36)与接头120相连时,同样与接头120相连的传递单元35检测该连接、把连接信息送到CPU33并在CPU33的命令下把数据传递到存储器34。比较器单元37将存储在存储器36中并通过传递单元35读取的校正程序的版本号与从存储器34读取的校正程序的版本号相比较,并把结果以及每个校正程序的版本号送到CPU33。显示单元38根据CPU33的命令,示出存储在存储器36中的校正程序的版本号以及存储在存储器34中的校正程序的版本号。操作单元39命令CPU33把存储在存储器36中的RCD送到存储器34。
如上所述构成的第三示例实施例的电子装置以下面所述的方法进行操作。
以与第二示例实施例相同的方式假设,存储器34已存储RCD,而且ROM31中的程序包括当复位CPU33时用于把在存储器34中的RCD传递到RAM32的操作过程。
再假设,在上述情况下,在存储在电子装置的ROM31中的程序中找到新的问题。
以与第二示例实施例中相同的方法,准备用于校正问题的RCD,而且把RCD存储在电子装置外部的存储器36中。然后,把存储RCD的存储器36连到电子装置的接头120。连到接头120的传递单元35检测存储器36的连接,而且把该事实送到CPU33。此外,传递单元35读取存储在存储器36中的校正程序的版本并把它送到比较器单元37。比较器单元37把从传递单元35接收到的存储器36的校正程序的版本与当时存储在存储器34中的校正程序的版本相比较,并把结果以及每个校正程序的版本号送到CPU33。CPU33命令显示单元38示出存储在存储器34中的校正程序的版本号以及存储在存储器36中的校正程序的版本号。显示单元38根据CPU33的命令显示它们。通过参照该显示,用户证实现存校正程序的版本,并输入CPU33的命令以通过操纵操作单元39更新校正程序的版本,如果他认为必要的话。只有在存储器36中的校正程序版本迟于存储器34的校正程序版本的情况下,CPU33才可能接受从操作单元39接收到的命令,当然还命令传递单元35把在存储器36中的RCD传递到存储器34。于是,传递单元35根据该命令把在存储器36中的RCD传递到存储器34。当把RCD传递到存储器34时,去除存储器36到电子装置的连接。于是,通过执行与第二示例实施例相类似的操作,校正存储在ROM31中的程序问题。
如上所述,第三示例实施例能够以与第二示例实施例中相同的方法避免由于差错用较早校正程序覆盖。此外,由于用户可以及时确认存储在该点的校正程序的版本,用户可以确定是否更新版本(而不是作出确定并自动执行)。因此,在有限应用(诸如,对于不必要更新的区域)的情况下,它具有避免对版本的不必要更新的优点。
(第四示例实施例)
图4是示出本发明的第四示例实施例的电子装置的结构方框图。
第一ROM单元41(下面简称为第一ROM41)存储用于操作第一CPU单元43(下面简称为第一CPU43)的程序。第一RAM单元42(下面简称为第一RAM42)存储有RCD,它包括用于检测在第一ROM41中的程序的程序、校正点和校正程序的版本号。当它达到存储在第一RAM42中的校正点时,第一CPU43执行在第一RAM42中的校正程序,同时执行第一ROM41的程序。第二ROM单元411(下面简称为第二ROM411)存储用于操作第二CPU单元413(下面简称为第二CPU413)的程序。第二RAM单元412(下面简称为第二CPU413)的程序。第二RAM单元412(下面简称为第二RAM412)存储有RCD,它包括用于校正在第二ROM411中的程序的程序、校正点和校正程序的版本号。当它达到存储在第二RAM412中的校正点时,第二CPU412执行在第二RAM412中的校正程序,同时执行第二ROM411的程序,还把从第一CPU43送出的RCD存储到第二RAM412。内部非易失存储器44(下面简称为存储器44)存储与存储在第一ROM41中的程序以及存储在第二ROM411中的程序相对应的RCD。此外,存储器44把与存储在第一ROM41中的程序相对应的RCD传递到第一RAM42,而且在第一CPU43的命令下,通过第一CPU43把与存储在第二ROM411中的程序相对应的其它RCD传递到第二CPU413。当存储RCD的外部非易失存储器46(下面简称为存储器46)与电子装置的接头相连时,传递单元45检测连接、把连接信息送到第一CPU43并在第一CPU43的命令下把RCD传递到存储器44。比较器单元47把存储在存储器46中并通过传递单元45读取的每个校正程序的版本号与从存储器44读取的每个校正程序的版本和相比较,并把结果和每个校正程序的版本送到第一CPU43。显示单元48在第一CPU43的命令下,示出存储在存储器46中的每个校正程序的版本号和以及存储在存储器44中的每个校正程序的版本号。操作单元49命令单元CPU43把存储在存储器46中的各个RCD送到存储器44。
具有如图4所示构成的上述结构的电子装置以下面所述的方法进行操作。
以与第三示例实施例相同的方式,假设存储器44已存储RCD。
还假设在第一ROM41中的程序包括这样的处理过程,其中当复位第一CPU43时,把在存储器44中与第一ROM41相对应的RCD传递到第一RAM42,而且通过第一CPU43把与第二ROM411相对应的RCD传递到第二CPU413。同样,假设在第二ROM411中的程序包括用于把从第一CPU43送出的RCD传递到第二RAM412。
再次假设,在上述情况下,在存储在第一ROM41中的程序和存储在电子装置的第二ROM411中的程序中找到新问题。
以与第三示例实施例相同的方法,准备用于校正问题的各个RCD,而且把RCD存储在电子装置外部的存储器46中。然后,把存储RCD的存储器46连到电子装置的接头130。与接头130相连的传递单元45检测连接,而且把该事实送到第一CPU43。此外,传递单元45读取存储在存储器46中的每个校正程序的版本并把它送到比较器单元47。比较器单元47把从传递单元45接收到的存储器46的各个校正程序的版本与当时存储在存储器44中的各个校正程序的版本相比较,并把结果以及各个校正程序的版本送到第一CPU43。一旦接收到这个信息,第一CPU43命令显示单元48示出在存储器44中各个校正程序的版本以及在存储器46中各个校正程序的版本。显示单元48根据第一CPU43的命令示出它们。通过参照该显示,用户证实现存校正程序的版本,而且输入用于第一CPU43的命令以通过操纵操作单元49更新校正程序的版本,如果他认为必要的话。只有在存储器46中各个校正程序的版本迟于在存储器44中校正程序的版本时,第一CPU43才可能接受从操作单元49接收到的命令,当然还命令传递单元45把在存储器46中的各个RCD传递到存储器44。于是,传递单元45根据该指令把在存储器46中的各个RCD传递到存储器44。当把各个RCD传递到存储器44时,去除存储器46与电子装置之间的连接。之后,通过拔开和插上交流电源插头或者通过关闭和打开电子装置的电源,复位第一CPU43。第一CPU43通过这个复位操作,把与存储在第一ROM41中的程序相对应的RCD传递到第一RAM42,而且把与存储在第二ROM411中的程序相对应的其它RCD传递到第二CPU413。第二CPU413还把从第一CPU43传递的RCD存储在第二RAM412中。之后,当它达到存储在第一RAM42中的校正点时,第一CPU43执行在第一ROM41中的程序以及在第一RAM42中的校正程序。可以这种方法校正存储在第一ROM41中的程序的问题。
类似地,当它达到存储在第二RAM412中的校正点时,第二CPU413通过执行在第二ROM411中的程序以及在第二RAM412中的校正程序,还能够校正在存储在第二ROM411中的程序中的问题。
如上所述,第四示例实施例能够通过只利用与一个CPU相连的一个传递单元和一个内部存储器,交换在多个CPU中的RCD,此外还具有如在第三示例实施例中所述的优点。结果是具有能够校正存储在甚至没有与内部存储器相连的多个ROM中的程序的显著效果。

Claims (5)

1.一种校正设置在电子装置中的内部ROM单元中的程序问题的方法,其特征在于,包括下列步骤:
(1)将存储ROM校正数据的外部存储器与所述电子装置相连,其中所述ROM校正数据包括用于在所述ROM单元中的程序的校正程序、所述校正点和所述校正程序的版本号;
(2)由所述电子装置中的数据传递单元证实所述外部存储器的所述连接,以及证实其中存储有所述ROM校正数据;
(3)利用所述电子装置中的CPU单元命令所述数据传递单元把在所述外部存储器中的所述ROM校正数据传递到内部存储器;
(4)在完成把所述数据传递到所述内部存储器之后复位所述CPU单元;
(5)由所述CPU单元把存储在所述内部存储器单元中的所述数据传递到在所述电子装置内的RAM单元;和
(6)一旦达到存储在所述内部RAM单元中的所述校正点,就执行在所述RAM单元中的所述校正程序。
2.一种电子装置,其特征在于,包括:
(1)ROM单元,存储有用于操作CPU单元的程序;
(2)RAM单元,用于存储ROM校正数据,其中所述ROM校正数据包括用于校正在所述ROM单元中的所述程序的校正程序,定义启动执行所述校正程序的点的位置信息的校正点和所述校正程序的版本号;
(3)CPU单元,用于当所述程序的所述执行位置达到存储在所述RAM单元中的所述校正点时,执行在所述RAM单元中的所述校正程序,同时执行所述ROM单元的所述程序;
(4)内部非易失存储器,用于存储所述ROM校正数据并在所述CPU单元的命令下把所述ROM校正数据传递到所述RAM单元;和
(5)数据传递单元,它能够与存储有所述ROM校正数据的可拆卸的外部非易失存储器相连,其中所述可拆卸的外部非易失存储器可与所述电子装置的外部分离而无需拆卸它,其中一旦检测到本身与所述外部非易失存储器相连,只有所述外部非易失存储器存储所述数据,所述数据传递单元才把所述ROM校正数据传递到内部非易失存储器。
3.一种电子装置,其特征在于,包括:
(1)ROM单元,它存储有用于操作CPU单元的程序;
(2)RAM单元,用于存储ROM校正数据,其中所述ROM校正数据包括用于校正在所述ROM单元中的所述程序的校正程序、限定启动执行所述校正程序的点的位置信息的校正点和所述校正程序的版本号;
(3)CPU单元,用于当所述程序的所述执行位置达到存储在所述RAM单元中的所述校正点时,执行在所述RAM单元中的所述校正程序,同时执行所述ROM单元的所述程序;
(4)内部非易失存储器,用于存储所述ROM校正数据并在所述CPU单元的命令下把所述ROM校正数据传递到所述RAM单元;
(5)数据传递单元,它能够与存储有所述ROM校正数据的可拆卸的外部非易失存储器相连,其中所述可拆卸的外部非易失存储器可与所述电子装置的外部分离而无需拆卸它,其中所述数据传递单元一旦检测到所述连接,就把它已与所述外部非易失存储器相连的信息传递到所述CPU单元,并在所述CPU单元的命令下把所述ROM校正数据传递到所述内部非易失存储器;和
(6)比较器单元,用于把存储在所述外部非易失存储器中并通过所述数据传递单元读取的所述校正程序的版本号与从所述内部非易失存储器读取的所述校正程序的版本号相比并把比较结果传递到所述CPU单元。
4.一种电子装置,其特征在于,包括:
(1)ROM单元,它存储有用于操作CPU单元的程序;
(2)RAM单元,用于存储ROM校正数据,其中所述ROM校正数据包括用于校正在所述ROM单元中的所述程序的校正程序、限定启动执行所述校正程序的点的位置信息的校正点和所述校正程序的版本号;
(3)CPU单元,用于当所述程序的所述执行位置达到存储在所述RAM单元中的所述校正点时,执行在所述RAM单元中的所述校正程序,同时执行所述ROM单元的所述程序;
(4)内部非易失存储器,用于存储所述ROM校正数据并在所述CPU单元的命令下把所述ROM校正数据传递到所述RAM单元;
(5)数据传递单元,它能够与存储有所述ROM校正数据的可拆卸的外部非易失存储器相连,其中所述可拆卸的外部非易失存储器可与所述电子装置的外部分离而无需拆卸它,其中所述数据传递单元一旦检测到所述连接,就把它已与所述外部非易失存储器相连的信息传递到所述CPU单元,并在所述CPU单元的命令下把所述ROM校正数据传递到所述内部非易失存储器;
(6)比较器单元,用于把存储在所述外部非易失存储器中并通过所述数据传递单元读取的所述校正程序的版本号与从所述内部非易失存储器读取的所述校正程序的版本号相比并把比较结果传递到所述CPU单元;
(7)显示单元,用于根据所述CPU单元的命令,示出存储在所述外部非易失存储器中的所述校正程序的所述版本号和存储在所述内部非易失存储器中的所述校正程序的所述版本号;和
(8)操作单元,用于输入所述CPU单元的命令将存储在所述外部非易失存储器中的所述ROM校正数据传递到所述内部非易失存储器。
5.如权利要求4所述的电子装置,其特征在于,还包括所述CPU单元、所述ROM单元和所述RAM单元的多种组合,以及利用它所述单元能够互相交换所述ROM校正数据的通信装置。
CN99102059.6A 1998-02-27 1999-03-01 电子装置 Expired - Fee Related CN1214329C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP046945/98 1998-02-27
JP046945/1998 1998-02-27
JP10046945A JPH11249886A (ja) 1998-02-27 1998-02-27 電子機器

Publications (2)

Publication Number Publication Date
CN1234554A true CN1234554A (zh) 1999-11-10
CN1214329C CN1214329C (zh) 2005-08-10

Family

ID=12761447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN99102059.6A Expired - Fee Related CN1214329C (zh) 1998-02-27 1999-03-01 电子装置

Country Status (5)

Country Link
US (1) US6532587B1 (zh)
EP (1) EP0939369B1 (zh)
JP (1) JPH11249886A (zh)
CN (1) CN1214329C (zh)
DE (1) DE69910469T2 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6728812B1 (en) * 1997-06-16 2004-04-27 Citizen Watch Co., Ltd. Portable information terminal
JP3707365B2 (ja) * 2000-07-18 2005-10-19 セイコーエプソン株式会社 携帯型メモリに格納されたシステムによるプロジェクタの起動
CA2439307A1 (en) * 2001-02-23 2002-09-06 Genicon Sciences Corporation Methods for providing extended dynamic range in analyte assays
JP2004272393A (ja) * 2003-03-05 2004-09-30 Matsushita Electric Ind Co Ltd Cpu内蔵型lsiおよびこれを用いた光ディスク装置並びにlsi装置
KR20060086730A (ko) * 2005-01-27 2006-08-01 삼성전자주식회사 복합영상기기의 프로그램 수정방법 및 시스템
JP2008009798A (ja) * 2006-06-30 2008-01-17 Matsushita Electric Ind Co Ltd ソフトウェア修正装置
US8463974B2 (en) * 2010-11-22 2013-06-11 Fujitsu Limited System and method for displaying information regarding an unengaged plug-in unit
US10916280B2 (en) * 2018-03-15 2021-02-09 Dell Products, L.P. Securely sharing a memory between an embedded controller (EC) and a platform controller hub (PCH)

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57155642A (en) * 1981-03-23 1982-09-25 Nissan Motor Co Ltd Computer capable of using correcting memory
US4607332A (en) * 1983-01-14 1986-08-19 At&T Bell Laboratories Dynamic alteration of firmware programs in Read-Only Memory based systems
US4691318A (en) * 1983-03-04 1987-09-01 Radyne Corporation Data transmission system with error correcting data encoding
JPS62147555A (ja) 1985-12-23 1987-07-01 Nec Corp プログラム内蔵集積回路
US4897813A (en) * 1988-02-19 1990-01-30 Unisys Corporation Partially programmable read-only memory system
JPH0241523A (ja) * 1988-08-02 1990-02-09 Fujitsu Ltd 版数管理方式
US5175828A (en) * 1989-02-13 1992-12-29 Hewlett-Packard Company Method and apparatus for dynamically linking subprogram to main program using tabled procedure name comparison
JPH03269725A (ja) * 1990-03-20 1991-12-02 Csk Corp コンピュータシステムのプログラムチェック方式
GB9011679D0 (en) * 1990-05-24 1990-07-11 Schlumberger Ind Ltd Mask-programmable microprocessors
FI912875A (fi) * 1991-06-14 1992-12-15 Nokia Mobile Phones Ltd Inskrivning av program i en radiotelefon
JPH05119997A (ja) * 1991-09-05 1993-05-18 Fujitsu Ltd パツチ投入方式
US5473775A (en) * 1991-10-11 1995-12-05 Kabushiki Kaisha Toshiba Personal computer using flash memory as BIOS-ROM
US5878256A (en) * 1991-10-16 1999-03-02 International Business Machine Corp. Method and apparatus for providing updated firmware in a data processing system
US5325532A (en) * 1992-09-25 1994-06-28 Compaq Computer Corporation Automatic development of operating system boot image
US5623604A (en) * 1992-11-18 1997-04-22 Canon Information Systems, Inc. Method and apparatus for remotely altering programmable firmware stored in an interactive network board coupled to a network peripheral
US5815722A (en) * 1992-11-18 1998-09-29 Canon Information Systems, Inc. In an interactive network board, a method and apparatus for remotely downloading and executing files in a memory
US5550997A (en) * 1992-11-18 1996-08-27 Canon Kabushiki Kaisha In an interactive network board, a method and apparatus for preventing inadvertent loading of a programmable read only memory
US5574926A (en) * 1993-03-11 1996-11-12 Olympus Optical Co., Ltd. One-chip microcomputer system having function for substantially correcting contents of program
US5546586A (en) * 1993-05-06 1996-08-13 Apple Computer, Inc. Method and apparatus for vectorizing the contents of a read only memory device without modifying underlying source code
US5481713A (en) * 1993-05-06 1996-01-02 Apple Computer, Inc. Method and apparatus for patching code residing on a read only memory device
US5828911A (en) * 1993-05-24 1998-10-27 Olympus Optical Co., Ltd. One chip microcomputer built-in system
US5768563A (en) * 1993-07-20 1998-06-16 Dell Usa, L.P. System and method for ROM program development
GB2290890B (en) * 1994-06-29 1999-03-24 Mitsubishi Electric Corp Information processing system
US5802549A (en) * 1995-12-14 1998-09-01 International Business Machines Corporation Method and apparatus for patching pages of ROM
US5805882A (en) * 1996-07-19 1998-09-08 Compaq Computer Corporation Computer system and method for replacing obsolete or corrupt boot code contained within reprogrammable memory with new boot code supplied from an external source through a data port
US5794054A (en) * 1996-07-19 1998-08-11 Compaq Computer Corporation Flash ROM sharing between a processor and a controller
US5819087A (en) * 1996-07-19 1998-10-06 Compaq Computer Corporation Flash ROM sharing between processor and microcontroller during booting and handling warm-booting events
KR100298420B1 (ko) * 1997-03-10 2001-10-24 윤종용 롬바이오스의업데이트방법
KR100213102B1 (ko) * 1997-04-11 1999-08-02 윤종용 피씨카드를 이용한 휴대용 정보단말의 프로그램을 갱신하는 방법 및 그에 따른 장치
JPH10289108A (ja) * 1997-04-17 1998-10-27 Matsushita Electric Ind Co Ltd リモートプログラムダウンロード装置
US6185678B1 (en) * 1997-10-02 2001-02-06 Trustees Of The University Of Pennsylvania Secure and reliable bootstrap architecture
US6338435B1 (en) * 1999-01-15 2002-01-15 Todd Carper Smart card patch manager

Also Published As

Publication number Publication date
EP0939369A2 (en) 1999-09-01
JPH11249886A (ja) 1999-09-17
CN1214329C (zh) 2005-08-10
DE69910469D1 (de) 2003-09-25
DE69910469T2 (de) 2004-07-01
EP0939369B1 (en) 2003-08-20
US6532587B1 (en) 2003-03-11
EP0939369A3 (en) 2000-11-22

Similar Documents

Publication Publication Date Title
US10102177B2 (en) Serial communication system, communication control unit, and electronic device for finding and assigning unused addresses
CN104871135B (zh) 控制装置、显示装置、固件更新方法和固件更新程序
CN1214329C (zh) 电子装置
CN1234562A (zh) 用于对-pci设备的i/o加载/存储操作的增强错误处理
JPH10507019A (ja) ステートマシンを用いたマイクロプロセッサプログラミングのための一体型構造及びその回路基板の組み立て方法
CN1156302A (zh) 视频显示设备
CN1297547A (zh) 照相机固件的自动更新
JPH07210395A (ja) ファームウェアメンテナンス方式
CN100346298C (zh) 远程加载或升级程序的系统及其方法
EP3585062B1 (en) Network system for identifying cable connection and method for authenticating cable id
CN100585690C (zh) 编程显示控制装置的方法及其装置
CN1220948C (zh) 获取计算机硬件信息的方法
CN1866209A (zh) 可升级固件的显示装置
CN1766912A (zh) 一种初始化存储卡的方法
CN1656777A (zh) 在分布式处理器节点系统中处理节点地址故障
KR101261022B1 (ko) 데이터 처리 장치 및 이의 프로그램 데이터 셋팅 방법
CN1230745C (zh) 用于并行执行多个任务的方法
CN1934515A (zh) 版本可编程电路模块
EP1768411A1 (en) Television camera system and respective configuring method
JP4430931B2 (ja) 画像形成装置及びそのファームウェアの更新方法
CN102455963B (zh) 电脑系统及其存取显示识别数据的控制系统
CN1206658C (zh) 半导体装置
CN102073510A (zh) 高密度服务器
US6789138B1 (en) Computer peripheral apparatus and a computer readable medium having a program for controlling the computer peripheral apparatus
JP2002006910A (ja) 更新機能付きプログラマブルコントローラおよびプログラマブルコントローラの機能拡張ユニットの機能更新方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee