CN1179274C - 集成电路,控制电子器件的电路和控制该电路的方法 - Google Patents

集成电路,控制电子器件的电路和控制该电路的方法 Download PDF

Info

Publication number
CN1179274C
CN1179274C CNB991034325A CN99103432A CN1179274C CN 1179274 C CN1179274 C CN 1179274C CN B991034325 A CNB991034325 A CN B991034325A CN 99103432 A CN99103432 A CN 99103432A CN 1179274 C CN1179274 C CN 1179274C
Authority
CN
China
Prior art keywords
signal
circuit
register
cpu
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB991034325A
Other languages
English (en)
Other versions
CN1236131A (zh
Inventor
�е���һ
中岛俊一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Innovations Co ltd Hong Kong
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN1236131A publication Critical patent/CN1236131A/zh
Application granted granted Critical
Publication of CN1179274C publication Critical patent/CN1179274C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/126Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Microcomputers (AREA)
  • Information Transfer Systems (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

控制电子器件的电连接到中央处理单元(104)和存储器(105)的集成电路,包括(a)在该单元的操作模式下操作的外部功能块(103i),(b)传输内部信号到功能块的通信装置(110),(c)通过该装置电连接到功能块的寄存器,其特征为(c)至少两个寄存器(106,107)能按中央处理单元指示用存储器中的初始值初始化,和(d)开关(109)接收选择寄存器中一个的外部信号,信号通过该寄存器传到通信装置。操作模式转换时,该电路不再需要初始化寄存器。

Description

集成电路,控制电子器件的电路和控制该电路的方法
技术领域
本发明涉及一种大规模集成电路(LSI),更具体地说是涉及控制LSI和包括能够迅速转换以不同的模式操作的系统的内部电路的电子器件的电路。
背景技术
当用常规电路装置交替操作具有不同的模式的系统来控制包括具有相同的结构的LSI的电子器件时,每当系统转换到另一种模式就必须初始化LSI。
图1是表示控制包括LSI的电子器件的常规电路的电路图。该示图包括中央处理单元(CPU)704,存储器705,多个LSI 701i(i=a,b,...),电联接CPU704和存储器705到LSI 701i的总线702。每个LSI 701i包括联接到总线702的寄存器706,外部功能块703i(i=a,b,...)和电联接到寄存器706,总线702,和外部功能块703i的通信装置710。
存储器705存储完成每种模式必须的初始值。当CPU704接收到请求转换模式的信号时,该CPU704从存储器705向寄存器706传输完成请求的模式必须的初始值。另外,通过通信装置710,CPU704传输命令信号给外部功能块703i,因此使得外部功能块703i完成请求的模式。
然而,图1中所示的通常电路存在如下的问题:
(a)当每次模式转换时,每个寄存器706的内容被消除;
(b)当每次模式转换时,必须使存储器705存取读取的初始值;
(c)必须控制总线702,以便读出初始值;
(d)软件需要承受控制总线702的负荷;和
(e)由于上述的情形,转换模式需要许多的时间。
例如,1994年6月14日公开未审查的日本专利JP.6-168180提出了能够以多种模式操作的包括寄存器的半导体集成电路。当在寄存器中设置了预定的数据时,该半导体集成电路被设计成从第一种模式转换到第二种模式。在一个实施例中,该半导体集成电路被设计成包括多个寄存器,预定的数据存放在某一寄存器中,只有该寄存器被复位。
建议的半导体集成电路还具有上述的问题。
发明内容
鉴于常规的电路存在的上述问题,本发明的的一个目的在于提供控制电子器件的电路,当进行模式转换时,不需要该电路初始化寄存器,因此可以缩短转换模式所需要的时间周期。本发明的另一个目的在于提供控制上述电路的方法。
在本发明的一个方面中,提供了电联接到中央处理单元和存储器二者的用来控制电子器件的集成电路,该集成电路包括(a)在由中央处理单元指示的操作模式下工作的外部功能块,(b)传送内部信号到外部功能块的通信装置,和(c1)通过通信装置电连接到外部功能块的寄存器,其特征在于还包括(c2)至少两个可根据中央处理单元的指示用存储在存储器中的希望的初始值来进行初始化的寄存器和(d)接收外部信号来选择这两个寄存器中的一个的开关,通过如此选定的寄存器向通信装置传送信号。
还提供了控制电子器件的电路,该电路包括(a)中央处理单元,(b)存储各与一种操作模式相关的一些初始值的存储器,(c)至少一个集成电路,和(d)电连接中央处理单元到该集成电路的总线,该集成电路包括(c1)在中央处理单元指示的操作模式下工作的外部功能块,(c2)传送内部信号至外部功能块的通信装置,和(c3)通过通信装置电连接到外部功能块的寄存器,其特征在于还包括(d)检测由中央处理单元传输的模式转换信号的检测电路,该集成电路进行操作的操作模式由该模式转换信号进行转换,该总线与该检测电路电连接,该集成电路还包括(c3)至少两个可根据中央处理单元的指示用存储在存储器中的希望的初始值来进行初始化的寄存器和(c4)接收由检测电路传输的选择信号来选择这两个寄存器中的一个的开关,通过如此选定的寄存器向通信装置传送信号。
在本发明的另一方面中,提供了控制用于控制电子器件的电路的方法,该电路包括中央处理单元,至少一个电连接到该中央处理单元的集成电路,该集成电路包括至少两个寄存器,以由中央处理单元指示的操作模式工作的外部功能块,以及传送内部信号至该外部功能块的通信装置,该方法包括如下步骤:(a)初始化每个寄存器为希望的模式,(b)根据由中央处理单元传输的模式转换信号选择一个寄存器,信号通过该选择的寄存器传送至通信装置,(c)使外部功能块在与模式转换信号相关的模式下工作,(d)当模式转换信号转换成为新的模式转换信号时,根据新的模式转换信号转换这些寄存器中的一个寄存器,和(e)以与新的模式转换信号相关的模式操作外部功能块。
在本发明的另外一个方面中,提供了计算机可读的记录介质,在其上存储了使计算机能够起到上述控制电子器件的控制电路的作用的程序。
还提供了计算机可读的记录介质,在其上存储了使计算机能够执行上述的方法的程序。
根据本发明,控制电子器件的集成电路包括至少两个寄存器,它接收外部信号,选择一个要使用的寄存器。因此,该选择的寄存器的内容可以在内部电路中有效地使用。因此本发明减少了软件负载作用,和当系统具有相同的结构,但以不同的模式交替操作时,可以缩短包括转换寄存器所必须的时间周期在内的转换模式所需的总时间周期。
例如,现在假定开关的控制端处在高电平,第一寄存器的内容有效。如果控制端接收具有低电平的信号,根据第二寄存器的内容执行操作该电路的软件。即使第二寄存器被选择以执行该软件,第一寄存器的内容保持有效。因此,如果控制端接收具有高电平的信号,第一寄存器再次启用。也就是仅用不通过中央处理单元的转换信号可以立即返回到先前的内容。
附图说明
图1是控制电子器件的具有LSI的电路的电路图;
图2是根据第一实施例具有控制电子器件的LSI的电路的电路图;
图3是图2中所示的电路的流程图;
图4是根据第二实施例具有控制电子器件的LSI的电路的电路图;
图5是图4中所示的电路的流程图;
图6是根据第三实施例控制电子器件的具有LSI的电路的电路图;
图7是图6中所示的电路的流程图。
具体实施方式
(第一实施例)
图2是根据本发明的第一实施例控制电子器件的电路的电路图。
所示的电路包括中央处理单元(cpu)104,在其上存储程序的记录介质112,多个LSI 101i(i=a,b,c...),检测电路111,和电联接CPU 104和存储器105到LSI 101i和检测电路111上的总线102。
每个LSI包括电联接到总线102上的第一寄存寄存106,电联接到总线102上的第二寄存器107,外部功能块103i(i=a,b,c...),电联接到总线102和外部功能块103i二者的通信装置,和根据由检测电路111传输模式转换信号选择第一和第二寄存器106和107中的一个和电联接选择的寄存器106或者107到通信装置110的开关109。
通过总线102,每个LSI 101i电联接到CPU 104和存储器105二者。CPU 104通过在每个LSI 101i中的通信装置110发送数据和接收来自每个外部功能块103i的数据。每个外部功能块103i被设计成用通过变化用于操作外部功能块103i的程序的不同的模式来操作。在第一个实施例中,每个外部功能块103i被设计以不同的模式1和2操作。在存储器105中存储与模式1和2相关的程序和数据。记录介质112存储控制该电路的程序。
检测电路111接收指示寄存器是被转换的外部信号。外部信号具有高或低电平。在接收外部信号时,检测电路111给开关109发送模式转换信号。开关109根据模式转换信号选择第一和第二寄存器106和107中的一个。选择的寄存器106或者107通过开关109发送输出信号给通信装置110。
例如,当接收的外部信号具有高电平时,检测电路111发送选择第一寄存器106的第一模式转换信号,当接收的外部信号具有低电平时,检测信号就发送选择第二寄存器107的第二模式转换信号。
检测电路111还发送表示接收的外部信号电平的信号到CPU 104。通信装置110包括缓冲器,I/O选择器等,和控制在这里通过的数据的传输。
图3是图2所示的电路的流程图。以下是解释图2中所示的电路的操作。第一和第二寄存器106和107分别是与模式1和2相关的。
在步骤201开始,在步骤202电源开启。于是CPU分别写模式1和2的初始值于第一和第二寄存器106和107,该初始值是在步骤203从存储器105读出的。
检测电路111检测接收的模式转换信号的电平。如果该模式转换电平是高电平(在步骤204中的是),检测电路111发送第一转换信号到开关109,以至在步骤211通过开关109联接第一寄存器106至通信装置110。如果模式转换信号是低电平(在步骤204中的否),检测电路111发送第二转换信号到开关109,以至在步骤221通过开关109联接第二寄存器107至通信装置110。
当模式转换信号是高电平(在步骤204中的是)时,检测电路111还用中断或通过寄存器发送信号到CPU 104,该信号指示该模式转换信号是处在高电平。于是CPU 104在步骤212中通过通信装置110发送指示模式1的信号到外部功能块103a,103b,103c...。在从CPU 104接收信号时,在步骤213中外部功能块103a,103b,103c...进行模式1下的操作。
然后,检测电路111在步骤214中确认是否指示操作应当完成的信号被发送。如果检测电路111接收了那样的信号(在步骤214中的是),检测电路111在步骤231中完成了该电路的操作。
如果检测电路111没有接收该信号(在步骤214中的否),检测电路111确认是否模式转换信号具有高的电平。如果模式转换信号具有高电平(在步骤215中的是),该步骤213和随后的步骤被重复。如果模式转换信号具有低电平(在步骤215中的否),在步骤221中该检测电路111发送第二个转换信号给开关109,以至通过开关109联接第二个寄存器107到通信装置110。
当模式转换信号是低电平时(在步骤215中的否),检测电路111还通过中断或通过寄存器发送信号到CPU104,该信号指示该模式转换信号具有低电平。然后,在步骤222中,该CPU104通过通信装置110发送表示模式2的信号到外部功能块103a,103b,103c...。在接收来自CPU104的信号时,在步骤223外部功能块103a,103b,103c...进行在模式2下的操作。
然后,检测电路111在步骤224中确认是否指示该操作应当完成的信号被发送。如果检测电路111接收了那个信号(在步骤224中的是),在步骤231中检测电路111完成该电路的操作。
如果检测电路111没有接收该信号(在步骤224中的否),检测电路111确认是否模式转换信号具有低电平。如果模式转换信号具有低电平(在步骤225中的是),步骤223和随后的步骤被重复。如果模式转换信号具有高电平(在步骤225中的否),在步骤221中检测电路111给开关109发送第二开关信号,以至通过开关109联接第一寄存器到通信装置110。此后,使得外部功能块103a,103b,103c工作在上述的模式1。
从记录介质112读出控制程序给CPU104,和通过CPU104控制图2中所示的电路的操作。根据读出的控制程序,CPU104完成下面的操作。
首先,第一和第二寄存器106和107每一个以存储在存储器105中的预定的模式初始化。然后,根据外部转换信号,开关109被联接到或者第一寄存器106或者第二寄存器107。因此,选择的寄存器106或者107通过通信装置发送输出信号给外部功能块103a,103b,103c...。
于是,使得外部功能块103a,103b,103c...以与检测到的开关信号相关的模式完成操作。
如果开关信号被切换,该开关109根据切换的外部开关信号联接到或者第一寄存器106,或者第二寄存器107。因此,选择的寄存器106或者107通过通信装置发送输出信号给外部功能块103a,103b,103c...。
于是,使得外部功能块103a,103b,103c...以与切换的开关信号相关的模式完成操作。
(第二实施例)
图4是根据本发明的第二实施例控制电子器件的电路的电路图。
该表示的电路包括中央处理单元(CPU)304,存储器305,存储程序的记录介质,多个LSI 301i(i=a,b,c...),检测电路311,和电联接CPU304和存储器305到LSI 301i和检测电路311的总线302。
每个LSI301i包括电联接到总线302上的第一寄存器306,电联接到总线302上的第二寄存器307,电联接到总线302上的第三寄存器308,外部功能块303i(i=a,b,c...),电联接到总线302和外部功能块303i二者的通信装置310,和根据由检测电路311发送的模式转换信号选择第一至第三寄存器306至308中的一个和电联接选择的寄存器306或307或308到通信装置310的开关309。
根据第二实施例的电路在结构上不同于具有通过开关309电联接到通信装置310的三个寄存器306,307和308的第一实施例。该第一,第二和第三寄存器306,307和308分别与模式1,2和3有关。
检测电路311发送具有高,中和低电平的模式转换信号。具体地说,当检测电路311发送高电平模式转换信号给开关109时,开关309电联接第一寄存器306到通信装置310。当检测电路311发送中电平模式转换信号给开关109时,开关309电联接第二寄存器307到通信装置310。当检测电路311发送低电平模式转换信号给开关109时,开关309电联接第三寄存器308到通信装置310。
除了上述的不同结构外,根据第二实施例的电路被设计具有与第一实施例相同的结构。
例如,高,中和低电平模式转换信号可以分别由如(1-1),(1-0)和(0-0)2位逻辑信号构成。
图5是图4中所示的电路的流程图。随后是解释图4中所示的电路的操作。第一,第二和第三寄存器306,307和308分别与模式1,2和3相关。
在步骤401开始,在步骤402电源被开启。然后,CPU分别在第一,第二和第三寄存器306,307和308中写入在步骤403中从存储器305中读出的初始值。
检测电路311检测接收的模式转换信号的电平。如果该模式转换电平具有高电平(在步骤404中的是),检测电路311发送第一转换信号给开关309,以在步骤411中通过开关309联接第一寄存器306到通信装置310。如果模式转换信号不具有高电平(在步骤404中的否),检测电路311检测是否模式转换信号具有中或低的电平。如果模式转换信号具有中等的电平(在步骤405中的是),检测电路发送第二转换信号给开关309,以便在步骤421中通过开关309联接第二寄存器307到通信装置310。如果模式转换信号不具有中等电平,或者模式转换信号具有低电平(步骤405中的否),检测电路311发送第三转换信号给开关309,以便在步骤431中通过开关309联接第三寄存器308到通信装置310。
当模式转换信号具有高电平(在步骤404中的是)时,检测电路311还通过中断或者寄存器发送信号给CPU304,该信号表示模式转换信号具有高电平。然后,在步骤412中CPU304通过通信装置310发送表示模式1的信号给外部功能块303a,303b,303c...。在接收由CPU304发送的信号时,在步骤413中外部功能块303a,303b,303c...进行模式1的操作。
然后,检测电路311在步骤414中确认是否表示操作应当完成的信号被传输。如果检测电路311接收步骤414中的是的信号,在步骤414中该检测电路311进行该电路的操作。
如果检测电路311没有接收到步骤414中的否的信号,检测电路311确认是否模式转换信号具有高电平。如果模式转换信号具有高电平(步骤415中的是),步骤413和随后的步骤被重复。如果模式转换信号不具有高电平,该检测电路311确认是否模式转换信号是高电平。如果模式转换信号具有中等电平(在步骤416中的是),步骤421和随后的步骤被重复。如果模式转换信号不具有中等电平(在步骤416中的否),步骤413被完成。
在步骤421(在步骤405中的是,在步骤416中的是,或者在步骤436中的否)中,检测电路311发送第二转换信号到开关309,以通过开关309联接第二寄存器307到通信装置310。检测电路311还通过中断或者第二寄存器307发送信号到CPU304,该信号表示模式转换信号具有中等电平。在步骤422中,CPU通过通信装置发送表示模式2的信号到外部功能块303a,303b,303c...。在从CPU接收信号时,在步骤423中外部功能块303a,303b,303c...完成模式2的操作。
然后,检测电路311在步骤424中确认是否表示操作应当完成的信号被发送。如果检测电路311接收在步骤424中的是的信号,在步骤441中,该检测电路311完成该电路的操作。如果检测电路311没有接收到在步骤424中的否的信号,检测电路311确认是否模式转换信号具有中等的电平。如果模式转换信号具有中等的电平(在步骤425中的是),步骤423和随后的步骤被重复。如果模式转换信号不具有中等电平(在步骤425中的否),检测电路确认是否模式转换信号具有高电平。如果模式转换信号具有高是电平(步骤426中的是),步骤411和随后的步骤被完成。如果模式转换信号不具有高电平(在步骤426中的否),也就是如果模式转换信号具有低电平,步骤431和随后的步骤被重复。
在步骤431中(在步骤405中的否,在步骤406中的否,或者在步骤426中的否),检测电路311发送第三转换信号给开关309,以至通过开关309联接第三寄存器308到通信装置310。检测电路311还通过中断或者第三寄存器308发送信号给CPU304,该信号表示模式转换信号具有低电平。然后,在步骤432中,CPU304通过通信装置310发送表示模式3的信号给外部功能块303a,303b,303c...。在从CPU304接收信号时,在步骤433中,外部功能块303a,303b,303c...以模式3完成操作。
然后,检测电路311在步骤434中,确认表示操作应当完成的信号被发送。如果检测电路311接收到在步骤434中的是的信号,在步骤441中检测电路311完成该电路的操作。如果检测电路311没有接收到在步骤434中的否的信号,检测电路311确认是否模式转换信号具有低电平。如果模式转换信号具有低电平(在步骤435中的是),步骤433和随后的步骤被重复。如果模式转换信号步具有低电平(步骤435中的否),检测电路311确认是否模式转换信号具有高电平。如果模式转换信号具有高电平(步骤436中的是),步骤411和随后的步骤被完成。如果模式转换信号不具有高电平(步骤436中的否),也就是如果模式转换信号具有中等电平,步骤421和随后的步骤被重复。
寄存器的数目在第一实施例中不限定为2和在第二实施例中不限定为3。应当注意到,每个LSI可以设计包括四个或者更多的寄存器。
(第三实施例)
图6是表示根据本发明的第三实施例的控制电子器件的电路的电路图。
所示的电路包括中央处理单元(CPU)504,存储器505,在这里存储程序的记录介质512,多个LSI 501i(i=a,b,c,...),检测电路511,电联接CPU504和存储器505到LSI501i和检测电路511的总线,和电联接该总线502到检测电路511的信号线513。
每个LSI 501i包括电联接到总线502的第一寄存器506,电联接到总线502的第二寄存器507,外部功能块503i(i=a,b,c,...),电联接总线502和外部能块503i二者的通信装置510,和根据从检测电路511传输的模式转换信号选择第一和第二寄存器506和507中的一个和电联接该选择的寄存器506或507到通信装置510的开关509。
因此,根据第三实施例的电路结构上不同于第一实施例,这就在于加上了信号线513。
当从CPU504通过信号线513传输高电平的信号给检测电路511,检测电路511允许接收外部模式转换信号。另一方面,当具有低电平的信号通过信号线513从CPU504发送给检测电路511时,检测电路511不允许接收外部模式转换信号。
当现在完成的时序不被中断时,CPU504通过信号线513发送具有低电平的信号到检测电路511。在一些应用中,除非时序已经结束,寄存器不能转换到变换到不同模式的另一寄存器。根据第三实施例,该电路可以工作于那种应用。
在上述的第三实施例中,可以用信号电路(未示出)替代信号线513。该信号电路可以置于总线502与检测电路511间,和它被设计成即使检测电路511接收了模式转换信号,保持开关509不动作。
图7是图6中表示的电路的流程图。此后,解释图6中所示的电路的操作。图7中的步骤601至604,步骤611至615,和步骤621至625分别与图3中的步骤201至204,步骤211至215,步骤221至225相同,因此,后面就不解释了。
如果,在步骤615中模式转换信号不具有高电平,只有当寄存器506和507允许切换时,步骤621和随后的步骤被完成,也就是,当通过信号线513传输的信号具有高电平时(在步骤616中的是)。当寄存器506和507不允许转换时,也就是当通过信号线513传输的信号具有低电平(步骤616中的否),步骤613和随后的步骤被再次完成,以至继续该模式1。
同样,如果在步骤625中模式转换信号不具有低电平,只有当寄存器506和507允许转换时,也就是,当通过信号线513发送信号具有高电(步骤626中的是)时,步骤611和随后的步骤被完成。当寄存器506和507不允许转换时,也就是,当通过信号线513传输的信号具有低电平(步骤626中的否),步骤623和随后的步骤被完成,以至继续该模式2。
根据第三实施例的电路提供了一个优点,即操作员不需要注意系统的状态就能够转换模式转换信号。
虽然每个LSI501i设计包括图6中的两个寄存器506和507,应当注意到,第三实施例可以应用到每个LSI被设计包括三个或更多的寄存器的电路。
以后解释存储完成在图2,4和6中所示的上述的电路的程序的记录介质的实施例。
存储完成上述的电路的程序的记录介质可以用计算机可读的编程语言对上述电路所作的编程功能来完成,和在诸如CD-ROM,软盘,磁带和任何其它的适合存储程序的记录介质上记录程序。
记录介质可以使用服务器中的硬盘。还可以根据本发明通过在诸如上述记录介质存储上述计算机程序,和通过网络由其它的计算机读取计算机程序来完成该记录介质。
在结合这些实施例描述本发明的同时,本发明提供了两个主要的优点。
首先,本发明可以快速地转换系统。这是由于每个设计的LSI包括多个寄存器,还有由于寄存器可以由外部转换信号直接转换。即使寄存器被转换,模式转换前寄存器保持的内容保持有效。因此,当模式转换时,每次不再需要在寄存器中变换来自存储器的不同的模式的初始值。
其次,可以减少运行软件的负荷。这是由于访问存储器的次数可以减少,随着处理时间的减少,在直到下一个模式开始的时间周期中,总线中的信息量减少了。

Claims (14)

1.一种电连接到中央处理单元和存储器二者的用于控制电子器件的集成电路,所说的集成电路包括:(a)在所说的中央处理单元指示的操作模式下操作的外部功能块;(b)传送内部信号到所说的外部功能块的通信装置;(c1)通过所说的通信装置电连接到所说的外部功能块的寄存器,其特征在于:
(c2)用存储在由所说的中央处理单元指示的存储器中的希望的初始值初始化的至少两个寄存器;
(d)接收选择所说的寄存器中的一个的外部信号的开关,通过所选择的寄存器信号被传输到所说的通信装置;和
(e)检测从所说的中央处理单元传输的模式转换信号的检测电路,由所说的模式转换信号转换所说的集成电路操作的操作模式。
2.根据权利要求1所说的集成电路,所说的寄存器的数目是2。
3.根据权利要求1所说的集成电路,所说的寄存器的数目是3。
4.一种控制电子器件的电路,包括:(a)中央处理单元;(b)存储与每一种操作模式相关的初始值的存储器;(c)至少一个集成电路;和(d)电连接所说的中央处理单元到所说的集成电路的总线,所说的集成电路包括:(c1)在所说的中央处理单元指示的操作模式下操作的外部功能块;(c2)传输内部信号到所说的外部功能块的通信装置;和(c3)通过所说的通信装置电连接到所说的外部功能块的寄存器,其特征在于:
(d)检测从所说的中央处理单元传输的模式转换信号的检测电路,由所说的模式转换信号转换所说的集成电路操作的操作模式,所说的总线电连接到所说的检测电路,
所说的集成电路还包括:
(c3)能够用存储在根据中央处理单元指示的存储器中的所希望的初始值初始化的至少两个寄存器;和
(c4)接收由所说的检测电路传输的以选择所说的寄存器中的一个的选择信号的开关,信号是通过所选择的寄存器传输到所说的通信装置。
5.根据权利要求4的电路,还包括在其上存储操作所说的电路的程序的记录介质。
6.根据权利要求4的电路,还包括位于中央处理单元和所说的检测电路之间的用于即使所说的开关接收到由所说的检测电路传输的选择信号,也要保持所说的开关不动作的信号电路。
7.根据权利要求4的电路,还包括电连接所说的中央处理单元到所说的检测电路的信号线,当通过所说的信号线从所说的中央处理单元向所说的检测电路传输的信号具有第一电平时,所说检测电路从所说的中央处理单元接收所说的模式转换信号,反之,当通过所说的信号线从所说的中央处理单元向所说的检测电路传输的信号具有第二电平时,所说的检测电路不从所说的中央处理单元接收所说的模式转换信号。
8.根据权利要求4至7中的任何一个的电路,其中的寄存器的数目是2。
9.根据权利要求4至7中的任何一个的电路,其中的寄存器的数目是3。
10.一种控制用于控制电子器件的电路的方法,所说的电路包括中央处理单元,和至少一个电连接到所说的中央处理单元的集成电路,所说的集成电路包括至少两个寄存器,在所说的中央处理单元指示的操作模式下操作的外部功能块,和传输内部信号到所说外部功能块的通信装置,所说的方法包括如下的步骤:
(a)始化每个所说的寄存器为希望的模式;
(b)根据从所说的中央处理单元传输的模式转换信号选择一个所说的寄存器,信号通过所说的选择的寄存器传输到所说的通信装置;
(c)在与所说的模式转换信号相关的模式下操作所说的外部功能块。
(d)当所说的模式转换信号转换为新的模式转换信号时,根据所说的新的模式转换信号转换所说的寄存器中的一个寄存器;和
(e)在与所说的新的模式转换信号相关的模式下操作所说的外部功能块。
11.根据权利要求10的方法,还包括使所说的步骤(d)和(e)不被完成的步骤。
12.根据权利要求10的方法,当所说的中央处理单元发送具有第一电平的信号时,其中所说的步骤(d)和(e)被完成,和当所说的中央处理单元发送具有第二电平的信号时,所说的步骤(d)和(e)不被完成。
13.根据权利要求10至12中的任何一个的方法,其中的所说的寄存器的数目是2。
14.根据权利要求10至12中的任何一个的方法,其中的所说的寄存器的数目是3。
CNB991034325A 1998-02-27 1999-02-27 集成电路,控制电子器件的电路和控制该电路的方法 Expired - Lifetime CN1179274C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP47808/1998 1998-02-27
JP04780898A JP3289775B2 (ja) 1998-02-27 1998-02-27 Lsi、該lsiを備えた電子機器の制御回路および該制御回路の制御方法
JP47808/98 1998-02-27

Publications (2)

Publication Number Publication Date
CN1236131A CN1236131A (zh) 1999-11-24
CN1179274C true CN1179274C (zh) 2004-12-08

Family

ID=12785675

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991034325A Expired - Lifetime CN1179274C (zh) 1998-02-27 1999-02-27 集成电路,控制电子器件的电路和控制该电路的方法

Country Status (5)

Country Link
US (1) US6366975B1 (zh)
JP (1) JP3289775B2 (zh)
CN (1) CN1179274C (zh)
AU (1) AU768395B2 (zh)
GB (1) GB2337616B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005010966A (ja) * 2003-06-18 2005-01-13 Olympus Corp Lsi装置
FR2966263B1 (fr) 2010-10-18 2013-04-05 Continental Automotive France Procede de controle d'un circuit integre, circuit integre et calculateur comportant un circuit integre
CN116244225A (zh) * 2021-12-08 2023-06-09 华为技术有限公司 存储介质、存储元件、存储介质配置方法及数据传输方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60168180A (ja) * 1984-02-13 1985-08-31 Fuji Xerox Co Ltd 磁気印刷方法
US4700381A (en) * 1984-05-30 1987-10-13 Siemens Aktiengesellschaft Circuit arrangement for centrally-controlled telecommunications exchange systems, comprising central control units and an alternate circuit arrangement
JPS62271021A (ja) 1986-05-20 1987-11-25 Nec Corp マイクロプログラム制御方式
ATE78114T1 (de) * 1987-04-22 1992-07-15 Ibm Adapterbusschalter zur verbesserung der verfuegbarkeit einer steuereinheit.
JPH01319847A (ja) 1988-06-21 1989-12-26 Matsushita Electric Ind Co Ltd オペレーティング・システム
JPH0264742A (ja) 1988-08-30 1990-03-05 Fujitsu Ltd 入出力装置空間アクセスレジスタ制御方式
EP0640229B1 (en) * 1992-05-15 1997-01-29 Zenith Data Systems Corporation Enhanced parallel port
US5467435A (en) * 1992-07-10 1995-11-14 Microsoft Corporation System and method for mode switching
JPH06168180A (ja) * 1992-11-30 1994-06-14 Hitachi Ltd 半導体集積回路
JPH0969070A (ja) 1995-09-01 1997-03-11 Nec Eng Ltd 情報処理装置の制御回路

Also Published As

Publication number Publication date
AU1846099A (en) 1999-09-09
GB2337616B (en) 2002-10-23
GB2337616A (en) 1999-11-24
US6366975B1 (en) 2002-04-02
GB9904371D0 (en) 1999-04-21
AU768395B2 (en) 2003-12-11
JP3289775B2 (ja) 2002-06-10
CN1236131A (zh) 1999-11-24
JPH11249998A (ja) 1999-09-17

Similar Documents

Publication Publication Date Title
US8239713B2 (en) Data storage device with bad block scan command
US6321285B1 (en) Bus arrangements for interconnection of discrete and/or integrated modules in a digital system and associated method
CN1277226C (zh) 分布式共享内存系统数据维护方法
US6141713A (en) Bus arbitrator with a hierarchical control structure
CN1208723C (zh) 处理有序数据请求到存储器的方法及设备
CN101036116A (zh) 跨多内核的分享监控快取列
CN1794214A (zh) 一种对非易失性存储器进行直接存储访问的方法及其装置
CN1955948A (zh) 用于管理高速缓存数据的数字数据处理设备和方法
CN1499388A (zh) 事件传送
CN1570907A (zh) 多处理器系统
CN1180430A (zh) 不按顺序执行读写指令的存储器控制器
CN1862495A (zh) 用于在执行被转换指令时维持环境的方法和装置
US7054983B2 (en) USB-HUB device and its control method
CN1179274C (zh) 集成电路,控制电子器件的电路和控制该电路的方法
CN1101961C (zh) 带有多个触发器的半导体集成电路
CN101047310A (zh) 过热保护电路与系统电路板
CN1127022C (zh) 具有地址变换的数据处理方法及设备
CN1841329A (zh) 对目标文件进行定位的方法和装置
CN1178130C (zh) 控制方法和电子装置
US6622210B2 (en) Microcontroller with improved access efficiency of instructions
CN1924833A (zh) 具有多阶快取架构的处理模块
CN1144124C (zh) 程序执行方法及利用该方法的装置
EP1285340B1 (en) Shared bus interface for digital signal processor
CN1577289A (zh) 用于控制cpu速度转换的装置和方法
CN1190925C (zh) 通用串行总线复合装置及其实现方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: LENOVO INNOVATION CO., LTD. (HONGKONG)

Free format text: FORMER OWNER: NEC CORP.

Effective date: 20141119

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; TO: HONG KONG, CHINA

TR01 Transfer of patent right

Effective date of registration: 20141119

Address after: Hongkong, China

Patentee after: LENOVO INNOVATIONS Co.,Ltd.(HONG KONG)

Address before: Tokyo, Japan

Patentee before: NEC Corp.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20041208