CN117835696A - 半导体结构及其制造方法 - Google Patents

半导体结构及其制造方法 Download PDF

Info

Publication number
CN117835696A
CN117835696A CN202211193866.XA CN202211193866A CN117835696A CN 117835696 A CN117835696 A CN 117835696A CN 202211193866 A CN202211193866 A CN 202211193866A CN 117835696 A CN117835696 A CN 117835696A
Authority
CN
China
Prior art keywords
steps
layer
top surface
support
step structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211193866.XA
Other languages
English (en)
Inventor
黄猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202211193866.XA priority Critical patent/CN117835696A/zh
Priority to PCT/CN2023/083452 priority patent/WO2024066247A1/zh
Publication of CN117835696A publication Critical patent/CN117835696A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本公开实施例涉及半导体技术领域,提供一种半导体结构及其制造方法,半导体结构包括:相邻的阵列区和外围区的基底;位于阵列区上的沿第一方向延伸的位线、沿第二方向延伸的半导体通道和沿第三方向延伸的字线;位于外围区上的阶梯结构,阶梯结构包括多个台阶,台阶与位线和字线中的一者一一接触连接;与台阶的顶面一一接触连接的多个导电柱,导电柱的延伸方向与位线和字线中的另一者的延伸方向相同;支撑骨架,位于任意相邻的两个导电柱之间,且与每一台阶接触连接。本公开实施例至少有利于提高阶梯结构的稳定性,以及降低相邻台阶之间的电干扰和相邻导电柱之间的电干扰。

Description

半导体结构及其制造方法
技术领域
本公开实施例涉及半导体技术领域,特别涉及一种半导体结构及其制造方法。
背景技术
二维或平面半导体器件中,存储单元均是水平方向上排列,因此,二维或平面半导体器件的集成密度可以由单位存储单元所占据的面积决定,则二维或平面半导体器件的集成密度极大地受到形成精细图案的技术影响,使得二维或平面半导体器件的集成密度的持续增大存在极限。因而,半导体器件的发展走向三维半导体器件。
然而,目前三维半导体器件中存储单元的布局,各功能器件的连线方式均需要全新的设计,例如在节省半导体器件布局面积的同时,半导体器件中的字线或位线如何引出与外围逻辑电路实现电连接是急需考虑的问题,而且,利用电连接结构将字线或位线引出的过程中,电连接结构的稳定性问题以及相邻电连接结构之间的电干扰问题均需考虑。
发明内容
本公开实施例提供一种半导体结构及其制造方法,至少有利于提高阶梯结构的稳定性,以及降低相邻台阶之间的电干扰和相邻导电柱之间的电干扰。
根据本公开一些实施例,本公开实施例一方面提供一种半导体结构,包括:基底,所述基底具有相邻的阵列区和外围区;位于所述阵列区上的沿第一方向延伸的位线、沿第二方向延伸的半导体通道和沿第三方向延伸的字线,所述第一方向、所述第二方向和所述第三方向两两相交;位于所述外围区上的阶梯结构,所述阶梯结构包括多个台阶,所述台阶与所述位线和所述字线中的一者一一接触连接;与所述台阶的顶面一一接触连接的多个导电柱,所述导电柱的延伸方向与所述位线和所述字线中的另一者的延伸方向相同;支撑骨架,位于任意相邻的两个所述导电柱之间,且与每一所述台阶接触连接;其中,沿所述导电柱的延伸方向上,任一所述台阶的顶面高度与另一所述台阶的顶面高度不同,且相邻所述台阶之间电绝缘。
在一些实施例中,沿所述导电柱的延伸方向上,所述支撑骨架远离所述基底的顶面为第一顶面,所述阶梯结构中距离所述基底最远的所述台阶远离所述基底的顶面为第二顶面,所述第一顶面不低于所述第二顶面,且,所述支撑骨架靠近所述基底的底面为第一底面,所述阶梯结构中距离所述基底最近的所述台阶靠近所述基底的底面为第二底面,所述第一底面不高于所述第二底面。
在一些实施例中,所述台阶沿所述第一方向和所述第二方向阵列排布。
在一些实施例中,沿所述阵列区指向所述外围区的方向上,沿所述第一方向上间隔排布的若干所述台阶的顶面高度逐渐降低,且沿所述第二方向上间隔排布的若干所述台阶的顶面高度也逐渐降低。
在一些实施例中,所述支撑骨架包括多个支撑层,任一所述支撑层与至少两个所述台阶接触连接,且多个所述台阶分别位于所述支撑层沿所述第一方向上相对的两侧和/或所述支撑层沿所述第二方向上相对的两侧。
在一些实施例中,所述台阶与所述位线一一接触连接;所述支撑骨架包括:沿所述第一方向和所述第二方向中的一个方向延伸的第一支撑层,沿所述第一方向和所述第二方向中的另一个方向间隔排布的第二支撑层;其中,所述第二支撑层位于相邻所述第一支撑层间的间隔中。
在一些实施例中,所述第一支撑层的延伸方向为参考方向,沿所述参考方向上间隔排布的多个所述台阶均与所述第一支撑层接触连接。
在一些实施例中,所述第一支撑层的延伸方向为参考方向,沿所述参考方向上间隔排布有多个所述第一支撑层,沿所述参考方向上间隔排布的多个所述台阶分别与多个所述第一支撑层接触连接。
在一些实施例中,所述台阶与所述位线一一接触连接;所述支撑骨架包括:沿所述第一方向和所述第二方向延伸的第一支撑层,位于相邻所述第一支撑层间的间隔中的第二支撑层;其中,所述第一支撑层与4个呈阵列排布的所述台阶接触连接,所述第一支撑层沿所述第一方向和/或所述第二方向间隔排布,所述第二支撑层与4个呈阵列排布的所述台阶接触连接。
在一些实施例中,所述支撑骨架为网格状结构,所述网格状结构具有多个空格,所述台阶位于所述空格中且与所述空格一一对应。
在一些实施例中,所述支撑骨架的材料包括氮化硅或氮氧化硅中的至少一者。
在一些实施例中,所述外围区包括位于所述阶梯结构和所述阵列区之间的间隔区,所述位线或所述字线还位于所述间隔区,所述半导体结构还包括:外围保护层,所述外围保护层位于所述间隔区上,且环绕所述间隔区的所述位线或所述字线沿所述第一方向延伸的侧壁。
在一些实施例中,所述外围保护层环绕所述阶梯结构沿所述导电柱的延伸方向延伸的侧壁,且部分所述外围保护层与所述阶梯结构之间具有间隔。
在一些实施例中,所述外围保护层的材料与所述支撑骨架的材料相同。
根据本公开一些实施例,本公开实施例另一方面还提供一种半导体结构的制造方法,包括:提供基底,所述基底具有相邻的阵列区和外围区;在所述阵列区上形成沿第一方向延伸的位线、沿第二方向延伸的半导体通道和沿第三方向延伸的字线,所述第一方向、所述第二方向和所述第三方向两两相交;在所述外围区上形成阶梯结构、导电柱和支撑骨架,其中,所述阶梯结构包括多个台阶,所述台阶与所述位线和所述字线中的一者一一接触连接;所述导电柱与所述台阶一一接触连接,所述导电柱的延伸方向与所述位线和所述字线中的另一者的延伸方向相同;所述支撑骨架位于任意相邻的两个所述导电柱之间,且与每一所述台阶接触连接;沿所述导电柱的延伸方向上,任一所述台阶的顶面高度与另一所述台阶的顶面高度不同,且相邻所述台阶之间电绝缘。
在一些实施例中,形成所述阶梯结构的步骤包括:在所述外围区上形成沿所述导电柱的延伸方向堆叠的多层初始堆叠结构,沿所述导电柱的延伸方向上,所述初始堆叠结构包括堆叠的第一半导体层和第二半导体层,所述初始堆叠结构具有靠近所述阵列区的间距区和位于所述间距区远离所述阵列区一侧的台阶区;对所述台阶区的所述初始堆叠结构进行第一图形化处理,以形成初始阶梯结构,所述初始阶梯结构包括多个初始台阶结构,沿所述导电柱的延伸方向上,任一所述初始台阶结构的顶面高度与另一所述初始台阶结构的顶面高度不同;对所述初始阶梯结构进行刻蚀,以形成间隔,在所述间隔中形成所述台阶。
在一些实施例中,在形成所述初始阶梯结构之后,在刻蚀所述初始阶梯结构以形成所述台阶之前,形成所述支撑骨架的步骤包括:形成第一介质层,所述第一介质层位于每一所述初始台阶结构的顶面,距离所述基底最远的所述初始台阶结构的顶面为参考顶面,所述第一介质层远离所述基底的顶面与所述参考顶面齐平;对所述初始阶梯结构和所述第一介质层进行第二图形化处理,以形成第一凹槽;形成填充满所述第一凹槽的所述支撑骨架。
在一些实施例中,所述第一介质层还位于所述初始阶梯结构沿所述第二方向上相对的两侧;在形成所述初始阶梯结构之后,在刻蚀所述初始阶梯结构以形成所述台阶之前,还包括:对所述间距区的所述初始堆叠结构和所述第一介质层进行第三图形化处理,以形成第二凹槽;形成填充满所述第二凹槽的外围保护层。
在一些实施例中,在形成所述外围保护层之后,所述对所述初始阶梯结构进行刻蚀以形成间隔,包括:去除位于所述初始阶梯结构和所述外围保护层之间的所述第一介质层,以露出所述初始阶梯结构沿所述第二方向上相对的两侧;沿所述第二方向上,刻蚀所述初始阶梯结构中的所述第二半导体层,以形成所述间隔;形成填充满所述间隔的所述台阶。
在一些实施例中,在形成所述台阶之后,还包括:沿所述第二方向上,刻蚀所述初始阶梯结构中的所述第一半导体层,以形成间隙;形成第二介质层,所述第二介质层填充满所述间隙,且填充满所述外围保护层和所述阶梯结构之间的间隔。
本公开实施例提供的技术方案至少具有以下优点:
位于基底阵列区上的位线、字线、半导体通道等电路结构构成存储单元,利用阶梯结构将字线或位线引出至外围区以连接外围控制电路。其中,阶梯结构中的台阶与字线一一对应,或者,阶梯结构中的台阶与位线一一接触连接,以通过台阶将在字线或位线引出;进一步的,导电柱与台阶一一接触连接,以进一步的将字线或位线引出;而且,支撑骨架位于任意相邻的两个导电柱之间,且与每一台阶接触连接,从而有利于利用支撑骨架降低相邻导电柱之间的电干扰,以及降低相邻台阶之间的电干扰,以实现对每一字线或位线的独立控制,此外,由于阶梯结构中各台阶之间的顶面高度均不相同,即阶梯结构自身的不规则性较高,支撑骨架有利于提高阶梯结构的稳定性,从而有利于提高半导体结构的稳定性。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制;为了更清楚地说明本公开实施例或传统技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1和图2为本公开一实施例提供的半导体结构的两种俯视结构示意图;
图3为本公开一实施例提供的半导体结构的一种局部立体结构示意图;
图4为本公开一实施例提供的半导体结构中阶梯结构的一种立体结构示意图;
图5为本公开一实施例提供的半导体结构中阶梯结构和支撑骨架的一种局部剖视结构示意图;
图6至图10为本公开一实施例提供的半导体结构的五种局部俯视结构示意图;
图11至图20为本公开另一实施例提供的半导体结构的制造方法各步骤对应的结构示意图。
具体实施方式
由背景技术可知,利用电连接结构将字线或位线引出,以与外围逻辑电路电连接的过程中,电连接结构的稳定性有待提高,相邻电连接结构之间的电干扰有待降低。
本公开实施提供一种半导体结构及其制造方法,半导体结构中,利用阶梯结构将阵列区的字线或位线引出至外围区以连接外围控制电路。其中,阶梯结构中的台阶与字线一一对应,或者,阶梯结构中的台阶与位线一一接触连接,以通过台阶将在字线或位线引出;进一步的,导电柱与台阶一一接触连接,以进一步的将字线或位线引出;而且,支撑骨架位于任意相邻的两个导电柱之间,且与每一台阶接触连接,从而有利于利用支撑骨架降低相邻导电柱之间的电干扰,以及降低相邻台阶之间的电干扰,以实现对每一字线或位线的独立控制,此外,由于阶梯结构中各台阶之间的顶面高度均不相同,即阶梯结构自身的不规则性较高,支撑骨架有利于提高阶梯结构的稳定性,从而有利于提高半导体结构的稳定性。
下面将结合附图对本公开的各实施例进行详细的阐述。然而,本领域的普通技术人员可以理解,在本公开各实施例中,为了使读者更好地理解本公开实施例而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本公开实施例所要求保护的技术方案。
本公开一实施例提供一种半导体结构,以下将结合附图对本公开一实施例提供的半导体结构进行详细说明。图1和图2为本公开一实施例提供的半导体结构的两种俯视结构示意图;
图3为本公开一实施例提供的半导体结构的一种局部立体结构示意图;图4为本公开一实施例提供的半导体结构中阶梯结构的一种立体结构示意图;图5为本公开一实施例提供的半导体结构中阶梯结构和支撑骨架的一种局部剖视结构示意图;图6至图10为本公开一实施例提供的半导体结构的五种局部俯视结构示意图。
需要说明的是,为了便于描述以及清晰地示意出半导体结构,本公开一实施例中的图1至图10均为半导体结构的局部结构示意图。
参考图1至图10,半导体结构包括:基底100,基底100具有相邻的阵列区110和外围区120;位于阵列区110上的沿第一方向X延伸的位线101、沿第二方向Y延伸的半导体通道102和沿第三方向延伸的字线103,第一方向X、第二方向Y和第三方向Z两两相交;位于外围区120上的阶梯结构104,阶梯结构104包括多个台阶114,台阶114与位线101和字线103中的一者一一接触连接;与台阶114的顶面一一接触连接的多个导电柱105,导电柱105的延伸方向与位线101和字线103中的另一者的延伸方向相同;支撑骨架106,位于任意相邻的两个导电柱105之间,且与每一台阶114接触连接;其中,沿导电柱105的延伸方向上,任一台阶114的顶面高度与另一台阶114的顶面高度不同,且相邻台阶114之间电绝缘。
在一些实施例中,第一方向X、第二方向Y和第三方向Z可以两两垂直,实际应用中,第一方向X、第二方向Y和第三方向Z中任意两者的夹角不为0°或180°即可。便于描述,后续以第一方向X、第二方向Y和第三方向Z两两垂直为示例进行详细说明。
在一些实施例中,参考图1和图2,沿第三方向Z上可以间隔排布有多条位线101,台阶114与位线101一一接触连接,即阶梯结构104用于将位线101从阵列区110中引出至外围区120。
其中,半导体结构还可以包括:电容结构112,半导体通道102沿第二方向Y上相对的两端中的一端与位线101接触连接,另一端与电容结构112接触连接。
需要说明的是,图1和图2中以一条位线101与4个半导体通道102接触连接为示例,实际应用中,对与同一位线101接触连接的半导体通道102的数量不做限制,且对与同一字线103接触连接的半导体通道102的数量也不做限制。
导电柱的具体构造至少包括以下两种实施例:
在一些实施例中,参考图1,导电柱105在垂直于第三方向Z上的截面形状可以为方形,即导电柱105为方柱。
在另一些实施例中,参考图2,导电柱105在垂直于第三方向Z上的截面形状可以为圆形,即导电柱105为圆柱。
在另一些实施例中,参考图3和图4,沿第一方向X上可以间隔排布有多条字线103,台阶114与字线103一一接触连接。即阶梯结构104用于将字线103从阵列区110中引出至外围区120。
需要说明的是,图3中以沿第一方向X上间隔排布有8条字线103,沿第三方向Z上间隔排布有4条位线101为示例,实际应用中,对沿第一方向X上间隔排布的字线103的数量不做限制,对沿第三方向Z上间隔排布的位线101的数量也不做限制。此外,为了便于图示,充分显示出阶梯结构104中多个台阶114之间的区别,图3和图4中未绘制出支撑骨架。
在一些实施例中,参考图4和图5,沿第三方向Z上,相邻台阶114之间具有第一间隔,阶梯结构104还包括:若干绝缘层144,一绝缘层144至少填充满一第一间隔。如此,通过绝缘层144实现不同台阶114之间的电绝缘。此外,绝缘层144还位于台阶114和基底100之间,以实现台阶114与基底100之间的电绝缘。
可以理解的是,参考图1至图3,半导体通道102可以沿第一方向X和第三方向Z间隔排布,沿第一方向X间隔排布的半导体通道102的数量与沿第一方向X间隔排布的字线103的数量一致,沿第三方向Z间隔排布的半导体通道102的数量与沿第三方向Z间隔排布的位线101的数量一致。
需要说明的是,图1至图3中,字线103可以包括栅介质层(图中未示出)和栅极(图中未示出),栅介质层环绕部分半导体通道102的侧壁,且栅介质层与半导体通道102一一对应,栅极沿第三方向Z延伸,且环绕栅介质层侧壁。其中,栅介质层由绝缘材料构成,栅极由导电材料构成。此外,为了便于后续的描述,后续以阶梯结构104用于将位线101引出至外围区120为示例进行详细说明。
以下将结合附图对本公开实施例进行更为详细的说明。
在一些实施例中,参考图5,沿导电柱105的延伸方向上,即第三方向Z上,支撑骨架106远离基底100的顶面为第一顶面a,阶梯结构104中距离基底100最远的台阶114远离基底100的顶面为第二顶面b,第一顶面a不低于第二顶面b,且,支撑骨架106靠近基底100的底面为第一底面c,阶梯结构104中距离基底100最近的台阶114靠近基底100的底面为第二底面d,第一底面c不高于第二底面d。如此,使得支撑骨架106可以与每一台阶114接触连接,以提高阶梯结构104的稳定性,以及降低相邻台阶114之间的电干扰。
需要说明的是,图5可以为图1或图2中阶梯结构104的部分剖面结构示意图,图5中与第一顶面a与第二顶面b齐平,第一底面c和第二底面d齐平为示例,如此,支撑骨架106与阶梯结构104中距离基底100最近的绝缘层144的顶面接触连接,实际应用中,支撑骨架106可以沿第三方向Z上贯穿整个阶梯结构104,即支撑骨架106可以嵌入距离基底100最近的绝缘层144中,或者,支撑骨架106的第一顶面a可以高于第二顶面b,以降低位于第二顶面b上的导电柱105(参考图1)与其他导电柱105之间的电干扰。
在一些实施例中,参考图4,台阶114可以沿第一方向X和第二方向Y阵列排布。
可以理解的是,为示意出阶梯结构104中不同台阶114之间的区别,将部分台阶114划分为多个子台阶154。沿基底100(参考图1)指向位线101(参考图1)的方向上,半导体结构可以依次包括第一位线、第二位线、第三位线、第四位线、第五位线、第六位线、第七位线和第八位线。其中,与第一位线同层设置的台阶114包括1个子台阶154;与第二位线同层设置的台阶114包括2个子台阶154,且相较于与第一位线对应的1个子台阶154沿第二方向Y多出一个子台阶154,与第二位线对应的导电柱105与该多出的子台阶154接触连接;以此类推,与第四位线同层设置的台阶114包括4个子台阶154,且相较于与第三位线对应的3个子台阶154沿第二方向Y多出1个子台阶154,与第四位线对应的导电柱105与该多出的1个子台阶154接触连接。
此外,与第五位线同层设置的台阶114包括5个子台阶154,相较于与第四位线对应的4个子台阶154沿第一方向X多出一个子台阶154,与第五位线对应的导电柱105与该多出的子台阶154接触连接;以此类推,与第八字线同层设置的台阶114包括8个子台阶154,且相较于与第七位线对应的7个子台阶154沿第一方向X多出1个子台阶154,与第八位线对应的导电柱105与该多出的1个子台阶154接触连接。
如此,实现台阶114整体沿第一方向X和第二方向Y阵列排布的趋势,以及实现沿导电柱105的延伸方向上,任一台阶114的顶面高度与另一台阶114的顶面高度不同,且相邻台阶114之间电绝缘。
需要说明的是,为示意出阶梯结构104中不同台阶114之间的区别,图4中以位于不同层的台阶114包含的子台阶154的数量以及排布方式的不同来呈现,在实际应用中,单一台阶114可以由多个相互独立的子台阶154构成,即多个子台阶154分别被制备,或者单一台阶114自身为一体结构,子台阶154只是为了显示出不同台阶114之间的差异而定义的特征,即组成单一台阶114中的多个子台阶154为一体结构。
在一些实施例中,沿阵列区110指向外围区120的方向上,即第一方向X上,沿第一方向X上间隔排布的若干台阶114的顶面高度逐渐降低,且沿第二方向Y上间隔排布的若干台阶114的顶面高度也逐渐降低。
如此,一方面实现台阶114沿第一方向X和第二方向Y的阵列排布,另一方面,沿第三方向Z上,有利于实现任一台阶114的顶面高度与另一台阶114的顶面高度不同。需要说明的是,图4中显示的阶梯结构104仅是一种具体的示例,在实际应用中,对阶梯结构104中不同台阶114的顶面高度沿第一方向X和第二方向Y上的变化趋势不做限制,只需满足任一台阶114的顶面高度与另一台阶114的顶面高度不同即可。
在一些实施例中,沿第三方向Z上,一台阶114的顶面高度与一位线101的顶面高度齐平,该台阶114的底面高度与该位线101的底面高度齐平。如此,一方面,有利于使得台阶114的一个端面与位线101的一个端面完全贴合,提高台阶114与位线101之间的接触面积,以降低台阶114与位线101之间的接触电阻;另一方面,有利于提高半导体结构整体的稳定性。
需要说明的是,台阶114的顶面高度指的是台阶114远离基底100一侧的表面,位线101的顶面高度指的是位线101远离基底100一侧的表面,台阶114的底面高度指的是台阶114靠近基底100一侧的表面,位线101的底面高度指的是位线101靠近基底100一侧的表面。
支撑骨架106至少包括以下五种实施例:
在一些实施例中,参考图6,支撑骨架106包括多个支撑层116,任一支撑层116与至少两个台阶114接触连接,且多个台阶114分别位于支撑层116沿第一方向X上相对的两侧和/或支撑层116沿第二方向Y上相对的两侧。
可以理解的是,对于某一台阶114而言,该台阶114在位于一支撑层116沿第一方向X上相对的两侧中的一侧时,该台阶114还可以位于另一支撑层116沿第二方向Y上相对的两侧中的一侧。如此,使得对于任意两个相邻的台阶114而言,该两个台阶114之间均具有支撑层116,以实现任意两个相邻台阶114之间的电绝缘。
在另一些实施例中,参考图7和图8,台阶114与位线101(参考图2)一一接触连接;支撑骨架106可以包括:沿第一方向X和第二方向Y中的一个方向延伸的第一支撑层126,沿第一方向X和第二方向Y中的另一个方向间隔排布的第二支撑层136;其中,第二支撑层136位于相邻第一支撑层126间的间隔中。
需要说明的是,图7和图8中以第一支撑层126沿第一方向X延伸,第二支撑层136沿第二方向Y延伸为示例,实际应用中,也可以是第一支撑层126沿第二方向Y延伸,第二支撑层136沿第一方向X延伸。
以下通过两种实施例对第一支撑层126和第二支撑层136的位置关系进行详细说明。
在一些实施例中,参考图7,第一支撑层126的延伸方向为参考方向,即第一方向X,沿参考方向上间隔排布的多个台阶114均与第一支撑层126接触连接。可以理解的是,多个第一支撑层126仅会沿第二方向Y间隔排布,第二支撑层136与沿第一方向X上相邻的2个台阶114接触连接。
在另一些实施例中,参考图8,第一支撑层126的延伸方向为参考方向,即第一方向X,沿参考方向上间隔排布有多个第一支撑层126,沿参考方向上间隔排布的多个台阶114分别与多个第一支撑层126接触连接。可以理解的是,多个第一支撑层126可以沿第一方向X和第二方向Y间隔排布,第二支撑层136与沿第一方向X上相邻的2个台阶114接触连接。
需要说明的是,图7和图8中以阶梯结构104包括12个台阶114,且以3*4的排布方式阵列排布为示例,实际应用中,对阶梯结构104中包含的台阶114的数量不做限制,且对多个台阶114沿第一方向X上排布的数量和沿第二方向Y上排布的数量均不做限制。此外,图8中以沿第一方向X上,第一支撑层126的数量为2个,且每一第一支撑层126分别与4个台阶114接触连接,该4个台阶114呈2*2的排布方式阵列排布为示例,实际应用中,对沿第一方向X上排布的第一支撑层126的数量不做限制,且对每一第一支撑层126接触连接的台阶114的数量不做限制。
在又一些实施例中,参考图9,台阶114与位线101(参考图2)一一接触连接;支撑骨架106包括:沿第一方向X和第二方向Y延伸的第一支撑层126,位于相邻第一支撑层126间的间隔中的第二支撑层136;其中,第一支撑层126与4个呈阵列排布的台阶114接触连接,第一支撑层126沿第一方向X和/或第二方向Y间隔排布,第二支撑层136与4个呈阵列排布的台阶114接触连接。
可以理解的是,第一支撑层126沿垂直于第三方向Z的平面中截面形状为十字形,第二支撑层136沿第二方向Y延伸,相邻的第一支撑层126和第二支撑层136共同与同样的两个台阶114接触连接,例如,沿第二方向Y上相邻的2个台阶114在第一方向X上具有相对的第一侧和第二侧,第一支撑层126位于第一侧,第二支撑层136位于第二侧。
需要说明的是,实际应用中,台阶114可以与字线103一一接触连接,图6至图9中的第一方向X和第三方向Z对调后,支撑骨架106适用于台阶114与字线103一一接触连接的情形。
在再一些实施例中,参考图10,支撑骨架106为网格状结构,网格状结构具有多个空格,台阶114位于空格中且与空格一一对应。
需要说明的是,本公开一实施例提供的支撑骨架106的具体构造包括但不限于图6至图10所示的五种示例,满足位于任意相邻的两个导电柱105之间,且与每一台阶114接触连接的支撑结构均可以作为支撑骨架106。
在上述实施例中,支撑骨架106的材料包括氮化硅或氮氧化硅中的至少一者。
在一些实施例中,参考图1和图2,外围区120包括位于阶梯结构104和阵列区110之间的间隔区130,位线101或字线103还位于间隔区130,半导体结构还包括:外围保护层107,外围保护层107位于间隔区130上,且环绕间隔区130的位线101或字线103沿第一方向X延伸的侧壁。如此,可以利用外围保护层107实现阶梯结构104与阵列区110中存储单元之间的电绝缘,降低阶梯结构104与阵列区110中存储单元之间的电干扰,而且,在制备阶梯结构104时,有利于避免制备工艺对阵列区110造成影响。
需要说明的是,图1和图2中以位线101还位于间隔区130,外围保护层107环绕间隔区130的位线101沿第一方向X延伸的侧壁为示例,实际应用中,字线103可以位于间隔区130,外围保护层107环绕间隔区130的字线103沿第一方向X延伸的侧壁。
在一些实施例中,继续参考图1和图2,外围保护层107环绕阶梯结构104沿导电柱105的延伸方向延伸的侧壁,且部分外围保护层107与阶梯结构104之间具有间隔。如此,有利于通过外围保护层107对阶梯结构104进行定位,以及提高对阶梯结构104整体的保护效果,而且,在制备阶梯结构104时,有利于避免制备工艺对阵列区110以及外围区120的其他区域造成影响。
可以理解的是,外围保护层107与阶梯结构104之间的间隔中可以具有介质层。
在一些实施例中,继续参考图1和图2,外围保护层107和阶梯结构104之间具有隔离层117,有利于提高半导体结构整体的稳定性。在一个例子中,隔离层117的材料可以为氧化硅。
在一些实施例中,外围保护层107的材料与支撑骨架106的材料相同。如此,有利于共同对半导体结构起到支撑作用,以提高半导体结构整体的稳定性。
综上所述,利用阶梯结构104将阵列区110的字线103或位线101引出至外围区120以连接外围控制电路。其中,阶梯结构104中的台阶114与字线103一一对应,或者,阶梯结构104中的台阶114与位线101一一接触连接,以通过台阶114将在字线103或位线101引出;进一步的,导电柱105与台阶114一一接触连接,以进一步的将字线103或位线101引出;而且,支撑骨架106位于任意相邻的两个导电柱105之间,且与每一台阶114接触连接,从而有利于利用支撑骨架106降低相邻导电柱105之间的电干扰,以及降低相邻台阶114之间的电干扰,以实现对每一字线103或位线101的独立控制,此外,由于阶梯结构104中各台阶114之间的顶面高度均不相同,即阶梯结构104自身的不规则性较高,支撑骨架106有利于提高阶梯结构104的稳定性,从而有利于提高半导体结构的稳定性。
本公开另一实施例还提供一种半导体结构的制造方法,用于制备本公开一实施例提供的半导体结构。以下将结合图1至图20对本公开另一实施例提供的半导体结构的制造方法进行详细说明。图11至图20为本公开另一实施例提供的半导体结构的制造方法各步骤对应的结构示意图。
需要说明的是,为了便于描述以及清晰地示意出半导体结构制作方法的步骤,本公开另一实施例中的图11至图20均为半导体结构的局部结构示意图。
,与前述实施例相同或相应的部分在此不再赘述。
参考图1至图20,半导体结构的制造方法包括:提供基底100,基底100具有相邻的阵列区110和外围区120;在阵列区110上形成沿第一方向X延伸的位线101、沿第二方向Y延伸的半导体通道102和沿第三方向Z延伸的字线103,第一方向X、第二方向Y和第三方向Z两两相交;在外围区120上形成阶梯结构104、导电柱105和支撑骨架106,其中,阶梯结构104包括多个台阶114,台阶114与位线101和字线103中的一者一一接触连接;导电柱105与台阶114一一接触连接,导电柱105的延伸方向与位线101和字线103中的另一者的延伸方向相同;支撑骨架106位于任意相邻的两个导电柱105之间,且与每一台阶114接触连接;沿导电柱105的延伸方向上,任一台阶114的顶面高度与另一台阶114的顶面高度不同,且相邻台阶114之间电绝缘。
需要说明的是,为了便于后续的描述,后续以阶梯结构104用于将位线101引出至外围区120,台阶114与位线101一一接触连接,导电柱105的延伸方向与字线103的延伸方向相同为示例进行详细说明。
在一些实施例中,形成阶梯结构104包括如下步骤:
参考图11,在外围区120上形成沿导电柱105的延伸方向堆叠的多层初始堆叠结构108,沿导电柱105的延伸方向上,即第三方向Z上,初始堆叠结构108包括堆叠的第一半导体层118和第二半导体层128,初始堆叠结构108具有靠近阵列区110(参考图1)的间距区138和位于间距区138远离阵列区110一侧的台阶区148。
需要说明的是,台阶区148中部分第一半导体层118所处的空间后续会用于形成绝缘层144(参考图1),台阶区148中部分第二半导体层128所处的空间后续会用于形成台阶114(参考图1),以构成阶梯结构104(参考图1)。
结合参考图11和图12,对台阶区148的初始堆叠结构108进行第一图形化处理,以形成初始阶梯结构124,初始阶梯结构124包括多个初始台阶结构134,沿导电柱105的延伸方向上,任一初始台阶结构134的顶面高度与另一初始台阶结构134的顶面高度不同。
可以理解的是,在基底100(参考图1)上正投影重合的剩余第一半导体层118和剩余第二半导体层128构成一初始台阶结构134。可以理解的是,初始台阶结构134中的第一半导体层118所处的空间后续会用于形成绝缘层144(参考图1),初始台阶结构134中的第二半导体层128所处的空间后续会用于形成台阶114(参考图1),以构成阶梯结构104(参考图1)。
参考图13至图17,对初始阶梯结构124进行刻蚀,以形成间隔,在间隔中形成台阶114。
以下对形成台阶114的步骤进行详细说明。
在一些实施例中,在形成初始阶梯结构124之后,在刻蚀初始阶梯结构124以形成台阶114之前,形成支撑骨架106可以包括如下步骤:
参考图13,形成第一介质层109,第一介质层109位于每一初始台阶结构134的顶面,距离基底100最远的初始台阶结构134的顶面为参考顶面,第一介质层109远离基底100的顶面与参考顶面齐平。可以理解的是,初始台阶结构134和第一介质层109整体构成一个长方体,有利于后续基于规则的长方体形成阶梯结构。
参考图14,对初始阶梯结构124和第一介质层109进行第二图形化处理,以形成第一凹槽(图中未示出);形成填充满第一凹槽的支撑骨架106。
需要说明的是,沿导电柱105的延伸方向上,即第三方向Z上,第一凹槽靠近基底100的底面为第三底面,初始阶梯结构124中距离基底100最近的第二半导体层128靠近基底100的底面为第四底面,第三底面不高于第四底面。如此,有利于形成至少贯穿大部分初始阶梯结构124的第一凹槽,使得支撑骨架106可以与每一台阶114接触连接,以提高阶梯结构104的稳定性,以及降低相邻台阶114之间的电干扰。
此外,图14中仅示意出一种制备支撑骨架106的第一凹槽,可以理解的是,基于第二图形化处理所采用的掩膜版的不同,可以制备不同形状的第一凹槽,以形成如图7至图10中任一项所述的支撑骨架106。
在一些实施例中,继续参考图14,第一介质层109还位于初始阶梯结构124沿第二方向Y上相对的两侧。可以理解的是,图14中以第一介质层109还位于初始阶梯结构124远离间距区138的一侧,且图14位于间距区138为示例。此外,参考图14,第一介质层109包括第三介质层119和第四介质层129,第三介质层119在基底100(参考图1)上的正投影位于初始阶梯结构124在基底100上的正投影中,第四介质层129位于初始阶梯结构124沿第二方向Y上相对的两侧以及位于初始阶梯结构124远离间距区138的一侧。
需要说明的是,在一些实施例中,第三介质层119和第四介质层129可以分步形成,即第一介质层109为多膜层结构;在另一些实施例中,第三介质层119和第四介质层129也可以一体成型,即第一介质层109为单膜层结构。本公开另一实施例提供的制造方法对如何形成第一介质层109不做限制。
参考图14至图16,在形成初始阶梯结构124之后,在刻蚀初始阶梯结构124以形成台阶114之前,制造方法还可以包括:对间距区138(参考图13)的初始堆叠结构108(参考图11)和第一介质层109进行第三图形化处理,以形成第二凹槽;形成填充满第二凹槽的外围保护层107。
其中,图16是图15所示结构沿截面方向AA1的局部剖视结构示意图。
需要说明的是,参考图16,对间距区138的初始堆叠结构108进行第三图形化处理的步骤中,与台阶区148(参考图13)接触连接的初始堆叠结构108不会被去除,使得形成的外围保护层107环绕初始阶梯结构124(参考图12)沿第一方向X延伸的侧壁。此外,在实际应用中,可以仅对第一介质层109进行第三图形化处理,以形成第二凹槽。
在一些实施例中,形成第二凹槽的步骤还可以包括:对台阶区148(参考图13)的第一介质层109进行第三图形化处理,以形成图15所示类似于方形环状的第二凹槽,从而形成类似于方形环状的外围保护层107。
需要说明的是,图15中以第二凹槽为方形环状为示例,在实际应用中,第二凹槽可以仅位于间距区138(参考图13)的初始堆叠结构108和初始阶梯结构124之间。可以理解的是,后续形成阶梯结构时,可以仅对被外围保护层107圈住的初始阶梯结构124进行刻蚀以及沉积工艺,避免对其他区域的半导体结构造成影响。
此外,在一些实施例中,可以通过同一步骤形成第一凹槽和第二凹槽,且通过同一步骤形成支撑骨架106和外围保护层107,如此有利于简化制备支撑骨架106和外围保护层107的工艺步骤,以及降低制备支撑骨架106和外围保护层107的成本。
在一些实施例中,参考图15至图17,在形成外围保护层107之后,对初始阶梯结构124进行刻蚀以形成间隔139,包括如下步骤:
参考图15,去除位于初始阶梯结构124和外围保护层107之间的第一介质层109,以露出初始阶梯结构124沿第二方向Y上相对的两侧。
在一些实施例中,第一介质层109还位于初始阶梯结构124远离间距区138(参考图13)的一侧,去除位于初始阶梯结构124和外围保护层107之间的第一介质层109时,还露出初始阶梯结构124远离间距区138的一侧。
结合参考图15至图17,沿第二方向Y上,刻蚀初始阶梯结构124中的第二半导体层128,以形成间隔139。由于支撑骨架106与每一第一半导体层118均接触连接,因而,在刻蚀第二半导体层128的步骤中,有利于通过支撑骨架106支撑剩余的第一半导体层118,避免剩余第一半导体层118受到刻蚀工艺的影响而坍塌,从而有利于提高形成的阶梯结构的尺寸精度。
参考图18,形成填充满间隔139的台阶114。
在一些实施例中,在形成台阶114之后,制造方法还包括如下步骤:
结合参考图18和图19,沿第二方向Y上,刻蚀初始阶梯结构124(参考图14)中的第一半导体层118,以形成间隙149。由于支撑骨架106与每一台阶114均接触连接,因而,在刻蚀第一半导体层118的步骤中,有利于通过支撑骨架106支撑台阶114,避免台阶114受到刻蚀工艺的影响而坍塌,从而有利于提高形成的阶梯结构的尺寸精度。
参考图19、图20和图1,形成第二介质层159,第二介质层159填充满间隙149,且填充满外围保护层107和阶梯结构104之间的间隔。
可以理解的是,填充满间隙149的第二介质层159即为绝缘层144(参考图5),剩余第二介质层159位于外围保护层107和阶梯结构104之间,剩余第二介质层159即为隔离层117。
继续参考图20,对第三介质层119进行第四图形化处理,以形成第四凹槽,一第四凹槽露出一台阶114;形成填充满第四凹槽的导电柱105。在一些实施例中,导电柱105远离基底100的顶面可以高于阶梯结构104远离基底100的最高顶面。
此外,在实际应用中,第三介质层119可以远离基底100的顶面可以高于阶梯结构104远离基底100的最高顶面,即第三介质层119覆盖每一台阶114远离基底100的顶面,后续通过形成第四凹槽来露出每一台阶114。
需要说明的是,为示意出半导体结构中的内部结构,图14至图19中对第四介质层129采用透视的绘制方式。
综上所述,本公开另一实施例提供的制造方法中,形成阶梯结构104的步骤中,支撑骨架106有利于避免刻蚀工艺对不需要进行刻蚀的结构造成影响,避免不需要进行刻蚀的结构坍塌,从而提高形成的阶梯结构104的尺寸精度。而且,外围保护层107有利于避免形成阶梯结构104的工艺对半导体结构的其他区域造成损伤。此外。本公开另一实施例提供的制造方法形成的半导体结构中,支撑骨架106位于任意相邻的两个导电柱105之间,且与每一台阶114接触连接,从而有利于利用支撑骨架106降低相邻导电柱105之间的电干扰,以及降低相邻台阶114之间的电干扰,以实现对每一字线103或位线101的独立控制,此外,由于阶梯结构104中各台阶114之间的顶面高度均不相同,即阶梯结构104自身的不规则性较高,支撑骨架106有利于提高阶梯结构104的稳定性,从而有利于提高半导体结构的稳定性。
本领域的普通技术人员可以理解,上述各实施方式是实现本公开的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本公开实施例的精神和范围。任何本领域技术人员,在不脱离本公开实施例的精神和范围内,均可作各种改动与修改,因此本公开实施例的保护范围应当以权利要求限定的范围为准。

Claims (20)

1.一种半导体结构,其特征在于,包括:
基底,所述基底具有相邻的阵列区和外围区;
位于所述阵列区上的沿第一方向延伸的位线、沿第二方向延伸的半导体通道和沿第三方向延伸的字线,所述第一方向、所述第二方向和所述第三方向两两相交;
位于所述外围区上的阶梯结构,所述阶梯结构包括多个台阶,所述台阶与所述位线和所述字线中的一者一一接触连接;
与所述台阶的顶面一一接触连接的多个导电柱,所述导电柱的延伸方向与所述位线和所述字线中的另一者的延伸方向相同;
支撑骨架,位于任意相邻的两个所述导电柱之间,且与每一所述台阶接触连接;
其中,沿所述导电柱的延伸方向上,任一所述台阶的顶面高度与另一所述台阶的顶面高度不同,且相邻所述台阶之间电绝缘。
2.如权利要求1所述的半导体结构,其特征在于,沿所述导电柱的延伸方向上,所述支撑骨架远离所述基底的顶面为第一顶面,所述阶梯结构中距离所述基底最远的所述台阶远离所述基底的顶面为第二顶面,所述第一顶面不低于所述第二顶面,且,所述支撑骨架靠近所述基底的底面为第一底面,所述阶梯结构中距离所述基底最近的所述台阶靠近所述基底的底面为第二底面,所述第一底面不高于所述第二底面。
3.如权利要求1所述的半导体结构,其特征在于,所述台阶沿所述第一方向和所述第二方向阵列排布。
4.如权利要求3所述的半导体结构,其特征在于,沿所述阵列区指向所述外围区的方向上,沿所述第一方向上间隔排布的若干所述台阶的顶面高度逐渐降低,且沿所述第二方向上间隔排布的若干所述台阶的顶面高度也逐渐降低。
5.如权利要求1至4任一项所述的半导体结构,其特征在于,所述支撑骨架包括多个支撑层,任一所述支撑层与至少两个所述台阶接触连接,且多个所述台阶分别位于所述支撑层沿所述第一方向上相对的两侧和/或所述支撑层沿所述第二方向上相对的两侧。
6.如权利要求5所述的半导体结构,其特征在于,所述台阶与所述位线一一接触连接;所述支撑骨架包括:沿所述第一方向和所述第二方向中的一个方向延伸的第一支撑层,沿所述第一方向和所述第二方向中的另一个方向间隔排布的第二支撑层;其中,所述第二支撑层位于相邻所述第一支撑层间的间隔中。
7.如权利要求6所述的半导体结构,其特征在于,所述第一支撑层的延伸方向为参考方向,沿所述参考方向上间隔排布的多个所述台阶均与所述第一支撑层接触连接。
8.如权利要求6所述的半导体结构,其特征在于,所述第一支撑层的延伸方向为参考方向,沿所述参考方向上间隔排布有多个所述第一支撑层,沿所述参考方向上间隔排布的多个所述台阶分别与多个所述第一支撑层接触连接。
9.如权利要求5所述的半导体结构,其特征在于,所述台阶与所述位线一一接触连接;所述支撑骨架包括:沿所述第一方向和所述第二方向延伸的第一支撑层,位于相邻所述第一支撑层间的间隔中的第二支撑层;
其中,所述第一支撑层与4个呈阵列排布的所述台阶接触连接,所述第一支撑层沿所述第一方向和/或所述第二方向间隔排布,所述第二支撑层与4个呈阵列排布的所述台阶接触连接。
10.如权利要求1或2所述的半导体结构,其特征在于,所述支撑骨架为网格状结构,所述网格状结构具有多个空格,所述台阶位于所述空格中且与所述空格一一对应。
11.如权利要求1所述的半导体结构,其特征在于,所述支撑骨架的材料包括氮化硅或氮氧化硅中的至少一者。
12.如权利要求1所述的半导体结构,其特征在于,所述外围区包括位于所述阶梯结构和所述阵列区之间的间隔区,所述位线或所述字线还位于所述间隔区,所述半导体结构还包括:外围保护层,所述外围保护层位于所述间隔区上,且环绕所述间隔区的所述位线或所述字线沿所述第一方向延伸的侧壁。
13.如权利要求12所述的半导体结构,其特征在于,所述外围保护层环绕所述阶梯结构沿所述导电柱的延伸方向延伸的侧壁,且部分所述外围保护层与所述阶梯结构之间具有间隔。
14.如权利要求12或13所述的半导体结构,其特征在于,所述外围保护层的材料与所述支撑骨架的材料相同。
15.一种半导体结构的制造方法,其特征在于,包括:
提供基底,所述基底具有相邻的阵列区和外围区;
在所述阵列区上形成沿第一方向延伸的位线、沿第二方向延伸的半导体通道和沿第三方向延伸的字线,所述第一方向、所述第二方向和所述第三方向两两相交;
在所述外围区上形成阶梯结构、导电柱和支撑骨架,其中,所述阶梯结构包括多个台阶,所述台阶与所述位线和所述字线中的一者一一接触连接;所述导电柱与所述台阶一一接触连接,所述导电柱的延伸方向与所述位线和所述字线中的另一者的延伸方向相同;所述支撑骨架位于任意相邻的两个所述导电柱之间,且与每一所述台阶接触连接;沿所述导电柱的延伸方向上,任一所述台阶的顶面高度与另一所述台阶的顶面高度不同,且相邻所述台阶之间电绝缘。
16.如权利要求15所述的制造方法,其特征在于,形成所述阶梯结构的步骤包括:
在所述外围区上形成沿所述导电柱的延伸方向堆叠的多层初始堆叠结构,沿所述导电柱的延伸方向上,所述初始堆叠结构包括堆叠的第一半导体层和第二半导体层,所述初始堆叠结构具有靠近所述阵列区的间距区和位于所述间距区远离所述阵列区一侧的台阶区;
对所述台阶区的所述初始堆叠结构进行第一图形化处理,以形成初始阶梯结构,所述初始阶梯结构包括多个初始台阶结构,沿所述导电柱的延伸方向上,任一所述初始台阶结构的顶面高度与另一所述初始台阶结构的顶面高度不同;
对所述初始阶梯结构进行刻蚀,以形成间隔,在所述间隔中形成所述台阶。
17.如权利要求16所述的制造方法,其特征在于,在形成所述初始阶梯结构之后,在刻蚀所述初始阶梯结构以形成所述台阶之前,形成所述支撑骨架的步骤包括:
形成第一介质层,所述第一介质层位于每一所述初始台阶结构的顶面,距离所述基底最远的所述初始台阶结构的顶面为参考顶面,所述第一介质层远离所述基底的顶面与所述参考顶面齐平;
对所述初始阶梯结构和所述第一介质层进行第二图形化处理,以形成第一凹槽;
形成填充满所述第一凹槽的所述支撑骨架。
18.如权利要求17所述的制造方法,其特征在于,所述第一介质层还位于所述初始阶梯结构沿所述第二方向上相对的两侧;在形成所述初始阶梯结构之后,在刻蚀所述初始阶梯结构以形成所述台阶之前,还包括:
对所述间距区的所述初始堆叠结构和所述第一介质层进行第三图形化处理,以形成第二凹槽;
形成填充满所述第二凹槽的外围保护层。
19.如权利要求18所述的制造方法,其特征在于,在形成所述外围保护层之后,所述对所述初始阶梯结构进行刻蚀以形成间隔,包括:
去除位于所述初始阶梯结构和所述外围保护层之间的所述第一介质层,以露出所述初始阶梯结构沿所述第二方向上相对的两侧;
沿所述第二方向上,刻蚀所述初始阶梯结构中的所述第二半导体层,以形成所述间隔;
形成填充满所述间隔的所述台阶。
20.如权利要求19所述的制造方法,其特征在于,在形成所述台阶之后,还包括:
沿所述第二方向上,刻蚀所述初始阶梯结构中的所述第一半导体层,以形成间隙;
形成第二介质层,所述第二介质层填充满所述间隙,且填充满所述外围保护层和所述阶梯结构之间的间隔。
CN202211193866.XA 2022-09-28 2022-09-28 半导体结构及其制造方法 Pending CN117835696A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211193866.XA CN117835696A (zh) 2022-09-28 2022-09-28 半导体结构及其制造方法
PCT/CN2023/083452 WO2024066247A1 (zh) 2022-09-28 2023-03-23 半导体结构及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211193866.XA CN117835696A (zh) 2022-09-28 2022-09-28 半导体结构及其制造方法

Publications (1)

Publication Number Publication Date
CN117835696A true CN117835696A (zh) 2024-04-05

Family

ID=90475810

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211193866.XA Pending CN117835696A (zh) 2022-09-28 2022-09-28 半导体结构及其制造方法

Country Status (2)

Country Link
CN (1) CN117835696A (zh)
WO (1) WO2024066247A1 (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10804284B2 (en) * 2018-04-11 2020-10-13 Sandisk Technologies Llc Three-dimensional memory device containing bidirectional taper staircases and methods of making the same
CN116546821A (zh) * 2019-12-24 2023-08-04 长江存储科技有限责任公司 半导体器件及其形成方法
US11744080B2 (en) * 2020-07-23 2023-08-29 Taiwan Semiconductor Manufacturing Company, Ltd. Three-dimensional memory device with word lines extending through sub-arrays, semiconductor device including the same and method for manufacturing the same

Also Published As

Publication number Publication date
WO2024066247A1 (zh) 2024-04-04

Similar Documents

Publication Publication Date Title
CN109075164B (zh) 3维电容器结构
US9076797B2 (en) 3D memory array
CN108538841B (zh) 半导体结构及其制造方法
KR20130040364A (ko) 수직형 반도체 소자의 제조 방법
CN110534517B (zh) 集成电路存储器及其形成方法、半导体集成电路器件
CN115332251A (zh) 半导体结构及其制造方法
KR102681792B1 (ko) 수직형 메모리 장치
TWI575714B (zh) 三維記憶體
TWI564996B (zh) 半導體裝置及其製造方法
CN117835696A (zh) 半导体结构及其制造方法
WO2022105747A1 (zh) 半导体器件及其制备方法
CN108133939B (zh) 三维半导体元件及其制造方法
KR20110013701A (ko) 반도체 소자 및 그 제조 방법
TWI626732B (zh) 具隔離擬置圖案之三維半導體元件
TWI616986B (zh) 半導體結構及其製造方法
US20240064954A1 (en) Semiconductor structure and method for manufacturing semiconductor structure
CN111987075A (zh) 三维电容器结构及其制作方法
CN112909004B (zh) 三维存储器及其制造方法
CN116997182B (zh) 存储器及其制造方法
CN117320442A (zh) 半导体结构及其制造方法
CN112368831A (zh) 一种集成电路
EP4329456A1 (en) Semiconductor structure and manufacturing method therefor
CN111244097B (zh) 三维存储器及三维存储器的制作方法
CN102332433B (zh) 存储器及其形成方法
CN108735728B (zh) 具隔离拟置图案的三维半导体元件

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination