CN117546227A - 像素电路、像素驱动方法和显示装置 - Google Patents
像素电路、像素驱动方法和显示装置 Download PDFInfo
- Publication number
- CN117546227A CN117546227A CN202280000831.1A CN202280000831A CN117546227A CN 117546227 A CN117546227 A CN 117546227A CN 202280000831 A CN202280000831 A CN 202280000831A CN 117546227 A CN117546227 A CN 117546227A
- Authority
- CN
- China
- Prior art keywords
- circuit
- control
- transistor
- electrically connected
- light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 238000004146 energy storage Methods 0.000 claims abstract description 17
- 238000004891 communication Methods 0.000 claims abstract description 12
- 239000003990 capacitor Substances 0.000 claims description 18
- 239000010409 thin film Substances 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 13
- 239000004065 semiconductor Substances 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本公开提供一种像素电路、像素驱动方法和显示装置。像素电路包括发光元件、驱动电路、第一发光控制电路、第一初始化电路、储能电路、补偿控制电路和数据写入电路;储能电路的第一端与驱动电路的控制端电连接,储能电路的第二端与发光元件的第一极电连接;数据写入电路在写入控制信号的控制下,将数据电压写入驱动电路的第一端;补偿控制电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通。本公开实施例所述的像素电路的结构与相关的像素电路的结构不同,并能够完成阈值电压补偿,并适用于低频驱动。
Description
本公开涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
随着显示技术领域的不断发展,有源矩阵有机发光二极管(Active Matrix Organic Light-Emitting Diode,简称AMOLED)显示装置凭借其全面屏、窄边框、高分辨率、卷曲穿戴、折叠等特点,得到广泛的应用。在相关技术中,不能提供一种全新的像素电路,以能够适用于低频驱动,并能够进行阈值电压补偿。
发明内容
在一个方面中,本公开实施例提供了一种像素电路,包括发光元件、驱动电路、第一发光控制电路、第一初始化电路、储能电路、补偿控制电路和数据写入电路;
所述第一发光控制电路分别与发光控制线、所述驱动电路的第一端与所述发光元件电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件之间连通;
所述第一初始化电路分别与复位控制线、第一初始电压端和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的控制端;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述发光元件的第一极电连接,所述储能电路用于储存电能;
所述数据写入电路分别与写入控制线、数据线和所述驱动电路的第一端电连接,用于在所述写入控制线提供的写入控制信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第一端;
所述补偿控制电路分别与补偿控制线、所述驱动电路的控制端和所述驱 动电路的第二端电连接,用于在所述补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通。
可选的,本公开至少一实施例所述的像素电路还包括第二发光控制电路;
所述第二发光控制电路分别与所述发光控制线、第一电压端和所述驱动电路的第二端电连接,用于在所述发光控制信号的控制下,控制所述第一电压端与所述驱动电路的第二端之间连通;
所述第一发光控制电路与所述发光元件的第一极电连接,所述发光元件的第二极与第二电压端电连接。
可选的,本公开至少一实施例所述的像素电路还包括第二初始化电路;
所述第二初始化电路分别与初始控制线、第二初始电压端和所述发光元件的第一极之间连通,用于在所述初始控制线提供的初始控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述发光元件的第一极。
可选的,所述数据写入电路包括第一晶体管,所述补偿控制电路包括第二晶体管;所述储能电路包括存储电容;所述驱动电路包括驱动晶体管;
所述第一晶体管的控制极与所述写入控制线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;
所述第二晶体管的控制极与所述补偿控制线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第二端电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述发光元件的第一极电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
可选的,所述第二发光控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管;
所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述第一电压端电连接,所述第三晶体管的第二极与所述驱动电路 的第二端电连接;
所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动电路的第一端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第一初始化电路包括第五晶体管;
所述第五晶体管的控制极与所述复位控制线电连接,所述第五晶体管的第一极与所述第一初始电压端电连接,所述第五晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述第二初始化电路包括第六晶体管;
所述第六晶体管的控制极与所述初始控制线电连接,所述第六晶体管的第一极与所述第二初始电压端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
可选的,本公开至少一实施例所述的像素电路还包括第三初始化电路;
所述第三初始化电路分别与所述复位控制线和第三初始电压端电连接,所述第三初始化电路与所述驱动电路的第一端或所述驱动电路的第二端电连接,所述第三初始化电路用于在所述复位控制线提供的复位控制信号的控制下,将所述第三初始电压端提供的第三初始电压写入所述驱动电路的第一端或所述驱动电路的第二端。
可选的,所述第三初始化电路包括第七晶体管;
所述第七晶体管的控制极与所述复位控制线电连接,所述第七晶体管的第一极与所述第三初始电压端电连接,所述第七晶体管的第二极与所述驱动电路的第一端或所述驱动电路的第二端电连接。
可选的,所述发光控制电路包括的晶体管、所述数据写入电路包括的晶体管、所述补偿控制电路包括的晶体管、所述驱动电路包括的晶体管、所述第一初始化电路包括的晶体管、所述第二初始化电路包括的晶体管和所述第三初始化电路包括的晶体管都为氧化物薄膜晶体管。
在第二个方面中,本公开实施例提供一种像素驱动方法,应用于上述的像素电路,显示帧包括先后设置的第一初始化阶段和补偿阶段;所述像素驱动方法包括:
在第一初始化阶段,第一初始化电路在复位控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的控制端;
在数据写入时间段,数据线提供数据电压,数据写入电路在写入控制信号的控制下,将所述数据电压写入驱动电路的第一端;
在补偿阶段,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在数据写入时间段开始时,驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,通过所述数据电压为所述储能电路充电,以改变所述驱动电路的控制端的电位,直至所述驱动电路的第一端与所述驱动电路的第二端之间断开;
所述数据写入时间段与所述补偿阶段为同一时间段,或者,所述数据写入时间段包含于所述补偿阶段。
可选的,所述像素电路包括第二发光控制电路;所述显示周期还包括设置于所述补偿阶段之后的第一发光阶段,所述像素驱动方法还包括:
在所述第一发光阶段,第一发光控制电路在发光控制信号的控制下,控制所述驱动电路的第一端与发光元件之间连通,第二发光控制电路在所述发光控制信号的控制下,控制第一电压端与所述驱动电路的第二端之间连通,所述驱动电路驱动所述发光元件发光。
可选的,所述像素电路还包括第二初始化电路;所述像素驱动方法还包括:
在所述补偿阶段,所述第二初始化电路在初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述发光元件的第一极,以控制所述发光元件不发光,对所述发光元件的第一极的电位进行重置,清除所述发光元件的第一极残留的电荷。
可选的,所述像素电路还包括第三初始化电路;所述像素驱动方法还包括:
在所述第一初始化阶段,所述第三初始化电路在复位控制信号的控制下,将第三初始电压端提供的第三初始电压写入所述驱动电路的第二端。
可选的,所述显示帧为刷新帧,显示周期还包括保持帧;所述保持帧包 括先后设置的第二初始化阶段和第二发光阶段;所述像素驱动方法还包括:
在所述第二初始化阶段,第二初始化电路在复位控制信号的控制下,将第二初始电压端提供的第二初始电压写入发光元件的第一极,以控制所述发光元件不发光,对所述发光元件的第一极的电位进行重置,清除所述发光元件的第一极残留的电荷;
在所述第二发光阶段,所述第一发光控制电路在发光控制信号的控制下,控制所述驱动电路的第一端与发光元件之间连通,所述第二发光控制电路在所述发光控制信号的控制下,控制第一电压端与所述驱动电路的第二端之间连通,所述驱动电路驱动所述发光元件发光。
在第三个方面中,本公开实施例提供一种显示装置,包括上述的像素电路。
图1是本公开实施例所述的像素电路的结构图;
图2是本公开至少一实施例所述的像素电路的结构图;
图3是本公开至少一实施例所述的像素电路的结构图;
图4是本公开至少一实施例所述的像素电路的电路图;
图5是本公开图4所示的像素电路的至少一实施例的工作时序图;
图6是本公开至少一实施例所述的像素电路的电路图;
图7是本公开图6所示的像素电路的至少一实施例的第一工作时序图;
图8是本公开图6所示的像素电路的至少一实施例的第二工作时序图;
图9是本公开至少一实施例所述的像素电路的电路图;
图10是本公开图9所示的像素电路的至少一实施例的第一工作时序图;
图11是本公开图9所示的像素电路的至少一实施例的第二工作时序图;
图12是本公开至少一实施例所述的像素电路的结构图;
图13是本公开至少一实施例所述的像素电路的电路图。
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行 清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
本公开所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本公开实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一电极,另一极称为第二电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一电极可以为漏极,所述第二电极可以为源极;或者,所述第一电极可以为源极,所述第二电极可以为漏极。
如图1所示,本公开实施例所述的像素电路包括发光元件10、驱动电路11、第一发光控制电路12、第一初始化电路13、储能电路14、补偿控制电路15和数据写入电路16;
所述第一发光控制电路12分别与发光控制线E1、所述驱动电路11的第一端与所述发光元件10电连接,用于在所述发光控制线E1提供的发光控制信号的控制下,控制所述驱动电路11的第一端与所述发光元件10之间连通;
所述第一初始化电路13分别与复位控制线R1、第一初始电压端I1和所述驱动电路11的控制端电连接,用于在所述复位控制线R1提供的复位控制信号的控制下,将所述第一初始电压端I1提供的第一初始电压Vint1写入所述驱动电路11的控制端;
所述储能电路14的第一端与所述驱动电路11的控制端电连接,所述储能电路14的第二端与所述发光元件10的第一极电连接,所述储能电路14用于储存电能;
所述数据写入电路16分别与写入控制线X1、数据线D1和所述驱动电路11的第一端电连接,用于在所述写入控制线X1提供的写入控制信号的控制下,将所述数据线D1提供的数据电压Vdata写入所述驱动电路11的第一端;
所述补偿控制电路15分别与补偿控制线B1、所述驱动电路11的控制端和所述驱动电路11的第二端电连接,用于在所述补偿控制线B1提供的补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通。
在本公开至少一实施例中,当所述像素电路工作于高频驱动模式时,所述补偿控制线B1和所述写入控制线X1可以接入同一控制信号,所述补偿控制线B1和所述写入控制线X1可以为相同的控制线;或者,所述补偿控制线B1和所述写入控制线X2可以接入不同的控制信号,所述补偿控制线B1和所述写入控制线X1可以为不同的控制线;
当所述像素电路工作于低频驱动模式时,所述补偿控制线B1和所述写入控制线X1接入不同的控制信号,所述补偿控制线B1和所述写入控制线X1可以为不同的控制线。
在本公开至少一实施例中,所述像素电路工作于高频驱动模式指的是:所述像素电路的刷新频率相对较高,例如,所述刷新频率可以大于预定频率,所述预定频率例如可以大于等于30Hz而小于等于50Hz,但不以此为限;
所述像素电路工作于低频驱动模式指的是:所述像素电路的刷新频率相对较低,例如,所述刷新频率可以小于预定频率。
本公开实施例所述的像素电路的结构与相关的像素电路的结构不同,并能够完成阈值电压补偿,并适用于低频驱动。
本公开实施例所述的像素电路在工作时,显示帧可以包括先后设置的第一初始化阶段和补偿阶段;
在第一初始化阶段,第一初始化电路13在复位控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vint1写入驱动电路11的控制端;
在数据写入时间段,数据线D1提供数据电压Vdata,数据写入电路16在写入控制信号的控制下,将所述数据电压Vdata写入驱动电路11的第一端;
在补偿阶段,补偿控制电路15在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在数据写入时间段开始时,驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,通过所述数据电压为所述储能电路14充电,以改变所述驱动电路11的控制端的电位,直至所述驱动电路11的第一端与所述驱动电路11的第二端之间断开,以能够进行阈值电压补偿;
所述数据写入时间段与所述补偿阶段为同一时间段,或者,所述数据写 入时间段包含于所述补偿阶段。
在具体实施时,当所述像素电路工作于低频驱动模式下时,所述显示帧可以为显示周期包括的刷新帧;当所述像素电路工作于高频驱动模式下时,所述显示帧可以为显示周期。
如图2所示,在图1所示的像素电路的实施例的基础上,本公开至少一实施例所述的像素电路还可以包括第二发光控制电路21;
所述第二发光控制电路21分别与所述发光控制线E1、第一电压端V1和所述驱动电路11的第二端电连接,用于在所述发光控制信号的控制下,控制所述第一电压端V1与所述驱动电路11的第二端之间连通;
所述第一发光控制电路12与所述发光元件10的第一极电连接,所述发光元件10的第二极与第二电压端V2电连接。
可选的,所述第一电压端V1可以为高电压端VDD,所述第二电压端V2可以为低电压端VSS,但不以此为限。
本公开如图2所示的像素电路的至少一实施例在工作时,所述显示周期还可以包括设置于所述补偿阶段之后的第一发光阶段;
在所述第一发光阶段,第一发光控制电路12在发光控制信号的控制下,控制所述驱动电路11的第一端与发光元件10之间连通,第二发光控制电路21在所述发光控制信号的控制下,控制第一电压端V1与所述驱动电路11的第二端之间连通,所述驱动电路11驱动所述发光元件10发光。
如图3所示,在图2所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括第二初始化电路31;
所述第二初始化电路31分别与初始控制线R2、第二初始电压端I2和所述发光元件10的第一极之间连通,用于在所述初始控制线R2提供的初始控制信号的控制下,将所述第二初始电压端I2提供的第二初始电压Vint2写入所述发光元件10的第一极,以控制所述发光元件10不发光,对所述发光元件10的第一极的电位进行重置,并清除所述发光元件10的第一极残留的电荷。
本公开如图3所示的像素电路的至少一实施例在工作时,在所述补偿阶段,所述第二初始化电路31在初始控制信号的控制下,将第二初始电压端I2 提供的第二初始电压Vint2写入所述发光元件10的第一极,以控制所述发光元件10不发光,并清除所述发光元件10的第一极残留的电荷。
在本公开图3所示的像素电路的至少一实施例工作于高频驱动模式时,所述初始控制线R2可以与所述补偿控制线B1接入相同的控制信号,所述初始控制线R2和所述补偿控制线B1可以为相同的控制线;但不以此为限;
在本公开图3所示的像素电路的至少一实施例工作于低频驱动模式时,所述初始控制线R2可以与所述补偿控制线B1接入不同的控制信号,所述初始控制线R2和所述补偿控制线B1可以为不同的控制线。
在本公开至少一实施例中,当所述像素电路工作于低频驱动模式时,所述显示帧可以为刷新帧,显示周期还包括保持帧;所述保持帧可以包括先后设置的第二初始化阶段和第二发光阶段;
在所述第二初始化阶段,第二初始化电路31在复位控制信号的控制下,将第二初始电压端I2提供的第二初始电压Vint2写入发光元件10的第一极,以控制所述发光元件10不发光,并清除所述发光元件10的第一极残留的电荷;
在所述第二发光阶段,所述第一发光控制电路12在发光控制信号的控制下,控制所述驱动电路11的第一端与发光元件10之间连通,所述第二发光控制电路21在所述发光控制信号的控制下,控制第一电压端V1与所述驱动电路11的第二端之间连通,所述驱动电路11驱动所述发光元件发光。
可选的,所述数据写入电路包括第一晶体管,所述补偿控制电路包括第二晶体管;所述储能电路包括存储电容;所述驱动电路包括驱动晶体管;
所述第一晶体管的控制极与所述写入控制线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;
所述第二晶体管的控制极与所述补偿控制线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第二端电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述发光元件的第一极电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
可选的,所述第二发光控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管;
所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述第一电压端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;
所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动电路的第一端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第一初始化电路包括第五晶体管;
所述第五晶体管的控制极与所述复位控制线电连接,所述第五晶体管的第一极与所述第一初始电压端电连接,所述第五晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述第二初始化电路包括第六晶体管;
所述第六晶体管的控制极与所述初始控制线电连接,所述第六晶体管的第一极与所述第二初始电压端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
如图4所示,在图3所示的像素电路的至少一实施例的基础上,所述数据写入电路16包括第一晶体管T1,所述补偿控制电路15包括第二晶体管T2;所述储能电路14包括存储电容C1;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;
所述第一晶体管T1的栅极与第一扫描控制线G1电连接,所述第一晶体管T1的漏极与所述数据线D1电连接,所述第一晶体管T1的源极与所述驱动晶体管T0的源极电连接;
所述第二晶体管T2的栅极与所述第一扫描控制线G1电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与所述有机发光二极管O1的阳极电连接;
所述第二发光控制电路21包括第三晶体管T3,所述第一发光控制电路12包括第四晶体管T4;
所述第三晶体管T3的栅极与所述发光控制线E1电连接,所述第三晶体管T3的漏极与高电压端VDD电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述发光控制线E1电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接,所述第四晶体管T4的源极与所述有机发光二极管O1的阳极电连接;
所述第一初始化电路13包括第五晶体管T5;
所述第五晶体管T5的栅极与所述复位控制线R1电连接,所述第五晶体管T5的漏极与所述第一初始电压端I1电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的栅极电连接;
所述第二初始化电路32包括第六晶体管T6;
所述第六晶体管T6的栅极与所述第一扫描控制线G1电连接,所述第六晶体管T6的漏极与所述第二初始电压端I2电连接,所述第六晶体管T6的源极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接。
本公开如图4所示的像素电路的至少一实施例为全新的7T1C像素电路,能够有效的支撑全氧化物器件特性。
在本公开如图4所示的像素电路的至少一实施例中,T1、T2、T3、T4、T5、T6和T0都为氧化物晶体管,T1、T2、T3、T4、T5、T6和T0都为NMOS晶体管(N型金属-氧化物-半导体晶体管),但不以此为限。
在本公开如图4所示的像素电路的至少一实施例中,补偿控制线、写入控制线和初始控制线为相同的控制线,都为第一扫描控制线G1,本公开如图4所示的像素电路的至少一实施例能够在高频驱动模式下工作。
在图4中,标号为N1的为第一节点,第一节点N1与T0的栅极电连接;标号为N2的为第二节点,第二节点N2与T0的漏极电连接;标号为N3的 为第三节点,第三节点N3与T0的源极电连接;标号为N4的为第四节点,第四节点N4与O1的阳极电连接。
如图5所示,本公开如图4所示的像素电路的至少一实施例在高频驱动模式下工作时,显示帧可以包括先后设置的第一初始化阶段S11、补偿阶段S12和第一发光阶段S13;
在所述第一初始化阶段S11,E1提供低电压信号,R1提供高电压信号,G1提供低电压信号,T5打开,I1提供第一初始电压Vint1,将第一初始电压Vint1写入第一节点N1,以使得在补偿阶段S12开始时,T0能够导通;
在所述补偿阶段S12,E1提供低电压信号,R1提供低电压信号,G1提供高电压信号,T1、T2和T6都打开,T5关断,数据线D1提供数据电压Vdata,I2提供第二初始电压端Vint2,将所述数据电压Vdata写入第三节点N3,并控制第一节点N1与第二节点N2之间连通;并将Vint2写入第四节点N4,以使得O1不发光,并清除残留于O1的阳极的电荷;
在所述补偿阶段S12开始时,T0打开,通过数据电压Vdata为C1充电,而改变第一节点N1的电位,直至T0关断,此时,第三节点N3的电位为Vdata,第一节点N1的电位和第二节点N2的电位都为Vdata+Vth;第四节点N4的电位为VINT2;Vth为T0的阈值电压;
在所述第一发光阶段S13,E1提供高电压信号,R1和G1提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述第一发光阶段S13,第四节点N4的电位为Vo+Vs;所述第一节点N1的电位变为Vdata+Vth+Vo+Vs-Vini2,Vgs等于Vdata+Vth-Vint2;其中,Vo为O1的起亮电压,Vs为所述低电压端VSS提供的低电压信号的电压值;
在所述第一发光阶段S13,T0驱动O1发光的驱动电流Io等于0.5K(Vdata-Vint2)
2;其中,K为T0的电流系数;由Io的公式可知,Io与T0的阈值电压Vth无关,能够进行阈值电压补偿。
在图5中,VN1为第一节点N1的电位,VN2为第二节点N2的电位,VN3为第三节点N3的电位,VN4为第四节点N4的电位。
在本公开至少一实施例中,Vint1可以大于等于0V而小于等于10V,例如,Vint1可以为0V、2V、4V、5V、6V、8V或10V;
Vint2可以大于等于-10V而小于等于0V,例如,Vint2可以为-10V、-8V、-7V、-6V、-4V、-2V或0V;
但不以此为限。
可选的,Vint2可以与所述低电压端VSS提供的低电压信号的电压值相同,但并不以此为限。
如图6所示,在图3所示的像素电路的至少一实施例的基础上,所述数据写入电路16包括第一晶体管T1,所述补偿控制电路15包括第二晶体管T2;所述储能电路14包括存储电容C1;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;
所述第一晶体管T1的栅极与第二扫描控制线G2电连接,所述第一晶体管T1的漏极与所述数据线D1电连接,所述第一晶体管T1的源极与所述驱动晶体管T0的源极电连接;
所述第二晶体管T2的栅极与所述第一扫描控制线G1电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与所述有机发光二极管O1的阳极电连接;
所述第二发光控制电路21包括第三晶体管T3,所述第一发光控制电路12包括第四晶体管T4;
所述第三晶体管T3的栅极与所述发光控制线E1电连接,所述第三晶体管T3的漏极与高电压端VDD电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述发光控制线E1电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接,所述第四晶体管T4的源极与所述有机发光二极管O1的阳极电连接;
所述第一初始化电路13包括第五晶体管T5;
所述第五晶体管T5的栅极与所述复位控制线R1电连接,所述第五晶体管T5的漏极与所述第一初始电压端I1电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的栅极电连接;
所述第二初始化电路32包括第六晶体管T6;
所述第六晶体管T6的栅极与所述第一扫描控制线G1电连接,所述第六晶体管T6的漏极与所述第二初始电压端I2电连接,所述第六晶体管T6的源极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接。
本公开如图6所示的像素电路的至少一实施例为全新的7T1C像素电路,能够有效的支撑全氧化物器件特性。
在本公开如图6所示的像素电路的至少一实施例中,T1、T2、T3、T4、T5、T6和T0都为氧化物晶体管,T1、T2、T3、T4、T5、T6和T0都为NMOS晶体管(N型金属-氧化物-半导体晶体管),但不以此为限。
在本公开如图6所示的像素电路的至少一实施例中,补偿控制线和初始控制线为相同的控制线,都为第一扫描控制线G1,写入控制线为第二扫描控制线G2,本公开如图6所示的像素电路的至少一实施例能够在高频驱动模式和低频驱动模式下工作。
在图6中,标号为N1的为第一节点,第一节点N1与T0的栅极电连接;标号为N2的为第二节点,第二节点N2与T0的漏极电连接;标号为N3的为第三节点,第三节点N3与T0的源极电连接;标号为N4的为第四节点,第四节点N4与O1的阳极电连接。
在本公开如图6所示的像素电路的至少一实施例中,第五晶体管T5在所述复位控制线R1提供的复位控制信号的控制下工作,以能够自由调节通过第一初始电压端I1提供的第一初始电压Vint1对所述驱动晶体管T0的栅极的电位进行重置的时间;第六晶体管T6在第一扫描控制线G1提供的第一扫描控制信号的控制下工作,能够在低频驱动模式下工作,对O1的阳极进行复位;第一晶体管T1在所述第二扫描控制线G2提供的第二扫描控制信号的控制下工作,以进行数据电压写入,第一晶体管T1和第六晶体管T6在不同的控制信号的控制下工作,以能够控制在低频驱动模式下工作时,在保持帧,控制T1持续关断,并在保持帧包括的第二初始阶段,控制T6打开。
如图7所示,本公开如图6所示的像素电路的至少一实施例在高频驱动模式下工作时,显示帧可以包括先后设置的第一初始化阶段S11、补偿阶段 S12和第一发光阶段S13;所述补偿阶段S12包括数据写入时间段S0;
在所述第一初始化阶段S11,E1提供低电压信号,R1提供高电压信号,G1提供低电压信号,G2提供低电压信号,T5打开,I1提供第一初始电压Vint1,将第一初始电压Vint1写入第一节点N1,以使得在所述数据写入时间段S0开始时,T0能够导通;
在所述补偿阶段S12,E1提供低电压信号,R1提供低电压信号,G1提供高电压信号,T2和T6打开,T5关断,I2提供第二初始电压端Vint2,第一节点N1与第二节点N2之间连通,并将Vint2写入第四节点N4,以使得O1不发光,并清除残留于O1的阳极的电荷;
在所述数据写入时间段S0,G2提供高电压信号,R1和E1都提供低电压信号,数据线D1提供数据电压Vdata,以将数据电压Vdata写入第三节点N3;
在所述数据写入时间段S0开始时,T0打开,以通过数据电压Vdata为C1充电,而改变第一节点N1的电位,直至T0关断,此时,第三节点N3的电位为Vdata,第一节点N1的电位和第二节点N2的电位都为Vdata+Vth;第四节点N4的电位为VINT2;Vth为T0的阈值电压;
在所述第一发光阶段S13,E1提供高电压信号,R1、G1和G2提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述第一发光阶段S13,第四节点N4的电位为Vo+Vs;所述第一节点N1的电位变为Vdata+Vth+Vo+Vs-Vini2,Vgs等于Vdata+Vth-Vint2;其中,Vo为O1的起亮电压,Vs为所述低电压端VSS提供的低电压信号的电压值;
在所述第一发光阶段S13,T0驱动O1发光的驱动电流Io等于0.5K(Vdata-Vint2)
2;其中,K为T0的电流系数;由Io的公式可知,Io与T0的阈值电压Vth无关,能够进行阈值电压补偿。
如图8所示,本公开如图6所示的像素电路的至少一实施例工作于低频驱动模式下时,显示周期可以包括刷新帧F1和至少一个保持帧F2;所述刷新帧F1可以包括先后设置的第一初始化阶段S11、补偿阶段S12和第一发光阶段S13;所述补偿阶段S12包括数据写入时间段S0;所述保持帧F2包括第二初始化阶段S21和第二发光阶段S22;
在所述第一初始化阶段S11,E1提供低电压信号,R1提供高电压信号,G1提供低电压信号,G2提供低电压信号,T5打开,I1提供第一初始电压Vint1,将第一初始电压Vint1写入第一节点N1,以使得在所述数据写入时间段S0开始时,T0能够导通;
在所述补偿阶段S12,E1提供低电压信号,R1提供低电压信号,G1提供高电压信号,T2和T6打开,T5关断,I2提供第二初始电压端Vint2,第一节点N1与第二节点N2之间连通,并将Vint2写入第四节点N4,以使得O1不发光,并清除残留于O1的阳极的电荷;
在所述数据写入时间段S0,G2提供高电压信号,R1和E1都提供低电压信号,数据线D1提供数据电压Vdata,以将数据电压Vdata写入第三节点N3;
在所述数据写入时间段S0开始时,T0打开,以通过数据电压Vdata为C1充电,而改变第一节点N1的电位,直至T0关断,此时,第三节点N3的电位为Vdata,第一节点N1的电位和第二节点N2的电位都为Vdata+Vth;第四节点N4的电位为VINT2;Vth为T0的阈值电压;
在所述第一发光阶段S13,E1提供高电压信号,R1、G1和G2提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述第一发光阶段S13,第四节点N4的电位为Vo+Vs;所述第一节点N1的电位变为Vdata+Vth+Vo+Vs-Vini2,Vgs等于Vdata+Vth-Vint2;其中,Vo为O1的起亮电压,Vs为所述低电压端VSS提供的低电压信号的电压值;
在所述第一发光阶段S13,T0驱动O1发光的驱动电流Io等于0.5K(Vdata-Vint2)
2;其中,K为T0的电流系数;由Io的公式可知,Io与T0的阈值电压Vth无关,能够进行阈值电压补偿;
在所述二初始化阶段S21,E1提供低电压信号,R1和G2提供低电压信号,G1提供高电压信号,T6和T2打开,I2提供第二初始电压Vint2,以将第二初始电压Vint2写入O1的阳极,以控制O1不发光,对O1的阳极的电位进行重置,并清除O1的阳极残留的电荷;并由于此时T3和T4关断,因此T2的打开不会对显示产生影响;
在所述第二发光阶段S22,E1提供高电压信号,R1、G1、G2和G3都 提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述保持帧F2,G2输出低电压信号,以使得T1关断,停止数据电压写入,以能够保持以刷新帧的亮度显示。
本公开如图6所示的像素电路的至少一实施例工作于低频驱动模式下时,在所述保持帧F1包括的第二发光阶段之前,在所述保持帧F1包括的第二初始化阶段,T6打开,以对O1的阳极的电位进行重置,以使得在每一保持帧,T0驱动O1发光之前,O1的阳极的电位都维持为相同电位,避免在低频显示时产生闪烁现象。
如图9所示,在图3所示的像素电路的至少一实施例的基础上,所述数据写入电路16包括第一晶体管T1,所述补偿控制电路15包括第二晶体管T2;所述储能电路14包括存储电容C1;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;
所述第一晶体管T1的栅极与第二扫描控制线G2电连接,所述第一晶体管T1的漏极与所述数据线D1电连接,所述第一晶体管T1的源极与所述驱动晶体管T0的源极电连接;
所述第二晶体管T2的栅极与所述第一扫描控制线G1电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与所述有机发光二极管O1的阳极电连接;
所述第二发光控制电路21包括第三晶体管T3,所述第一发光控制电路12包括第四晶体管T4;
所述第三晶体管T3的栅极与所述发光控制线E1电连接,所述第三晶体管T3的漏极与高电压端VDD电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述发光控制线E1电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接,所述第四晶体管T4的源极与所述有机发光二极管O1的阳极电连接;
所述第一初始化电路13包括第五晶体管T5;
所述第五晶体管T5的栅极与所述复位控制线R1电连接,所述第五晶体管T5的漏极与所述第一初始电压端I1电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的栅极电连接;
所述第二初始化电路32包括第六晶体管T6;
所述第六晶体管T6的栅极与所述第三扫描控制线G3电连接,所述第六晶体管T6的漏极与所述第二初始电压端I2电连接,所述第六晶体管T6的源极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接。
本公开如图9所示的像素电路的至少一实施例为全新的7T1C像素电路,能够有效的支撑全氧化物器件特性。
在本公开如图9所示的像素电路的至少一实施例中,T1、T2、T3、T4、T5、T6和T0都为氧化物晶体管,T1、T2、T3、T4、T5、T6和T0都为NMOS晶体管(N型金属-氧化物-半导体晶体管),但不以此为限。
在图9中,标号为N1的为第一节点,第一节点N1与T0的栅极电连接;标号为N2的为第二节点,第二节点N2与T0的漏极电连接;标号为N3的为第三节点,第三节点N3与T0的源极电连接;标号为N4的为第四节点,第四节点N4与O1的阳极电连接。
在本公开如图9所示的像素电路的至少一实施例中,补偿控制线、写入控制线和初始控制线为不同的控制线,补偿控制线为第一扫描控制线G1,写入控制线为第二扫描控制线G2,初始控制线为第三扫描控制线G3;本公开如图9所示的像素电路的至少一实施例能够在高频驱动模式和低频驱动模式下工作。
在本公开如图9所示的像素电路的至少一实施例中,第五晶体管T5在所述复位控制线R1提供的复位控制信号的控制下工作,以能够自由调节通过第一初始电压端I1提供的第一初始电压Vint1对所述驱动晶体管T0的栅极的电位进行重置的时间;第六晶体管T6在第三扫描控制线G3提供的第三扫描控制信号的控制下工作,以能够在低频驱动模式下工作,对O1的阳极进行复位;第一晶体管T1在所述第二扫描控制线G2提供的第二扫描控制信号的控制下工作,以进行数据电压写入,第一晶体管T1和第六晶体管T6在不同的 控制信号的控制下工作,以能够控制在低频驱动模式下工作时,在保持帧,控制T1持续关断,并在保持帧包括的第二初始阶段,控制T6打开。
如图10所示,本公开如图9所示的像素电路的至少一实施例工作于高频驱动模式下时,显示帧可以包括先后设置的第一初始化阶段S11、补偿阶段S12和第一发光阶段S13;所述补偿阶段S12包括数据写入时间段S0;
在所述第一初始化阶段S11,E1提供低电压信号,R1提供高电压信号,G1、G2和G3提供低电压信号,T5打开,I1提供第一初始电压Vint1,将第一初始电压Vint1写入第一节点N1,以使得在所述数据写入时间段S0开始时,T0能够导通;
在所述补偿阶段S12,E1提供低电压信号,R1提供低电压信号,G1提供高电压信号,G3提供高电压信号,T2和T6打开,T5关断,I2提供第二初始电压端Vint2,第一节点N1与第二节点N2之间连通,并将Vint2写入第四节点N4,以使得O1不发光,对O1的阳极的电位进行重置,并清除残留于O1的阳极的电荷;
在所述数据写入时间段S0,G2提供高电压信号,R1和E1都提供低电压信号,数据线D1提供数据电压Vdata,以将数据电压Vdata写入第三节点N3;
在所述数据写入时间段S0开始时,T0打开,以通过数据电压Vdata为C1充电,而改变第一节点N1的电位,直至T0关断,此时,第三节点N3的电位为Vdata,第一节点N1的电位和第二节点N2的电位都为Vdata+Vth;第四节点N4的电位为VINT2;Vth为T0的阈值电压;
在所述第一发光阶段S13,E1提供高电压信号,R1、G1和G2提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述第一发光阶段S13,第四节点N4的电位为Vo+Vs;所述第一节点N1的电位变为Vdata+Vth+Vo+Vs-Vini2,Vgs等于Vdata+Vth-Vint2;其中,Vo为O1的起亮电压,Vs为所述低电压端VSS提供的低电压信号的电压值;
在所述第一发光阶段S13,T0驱动O1发光的驱动电流Io等于0.5K(Vdata-Vint2)
2;其中,K为T0的电流系数;由Io的公式可知,Io与T0的阈值电压Vth无关,能够进行阈值电压补偿。
如图11所示,本公开如图9所示的像素电路的至少一实施例工作于低频驱动模式下时,显示周期可以包括刷新帧F1和至少一个保持帧F2;所述刷新帧F1可以包括先后设置的第一初始化阶段S11、补偿阶段S12和第一发光阶段S13;所述补偿阶段S12包括数据写入时间段S0;所述保持帧F2包括第二初始化阶段S21和第二发光阶段S22;
在所述第一初始化阶段S11,E1提供低电压信号,R1提供高电压信号,G1、G2和G3提供低电压信号,T5打开,I1提供第一初始电压Vint1,将第一初始电压Vint1写入第一节点N1,以使得在所述数据写入时间段S0开始时,T0能够导通;
在所述补偿阶段S12,E1提供低电压信号,R1提供低电压信号,G1提供高电压信号,G3提供高电压信号,T2和T6打开,T5关断,G1提供高电压信号,T2和T6打开,T5关断,I2提供第二初始电压端Vint2,第一节点N1与第二节点N2之间连通,并将Vint2写入第四节点N4,以使得O1不发光,对O1的阳极的电位进行重置,并清除残留于O1的阳极的电荷;
在所述数据写入时间段S0,G2提供高电压信号,R1和E1都提供低电压信号,数据线D1提供数据电压Vdata,以将数据电压Vdata写入第三节点N3;
在所述数据写入时间段S0开始时,T0打开,以通过数据电压Vdata为C1充电,而改变第一节点N1的电位,直至T0关断,此时,第三节点N3的电位为Vdata,第一节点N1的电位和第二节点N2的电位都为Vdata+Vth;第四节点N4的电位为VINT2;Vth为T0的阈值电压;
在所述第一发光阶段S13,E1提供高电压信号,R1、G1和G2提供低电压信号,T3和T4打开,T0驱动O1发光;
在所述第一发光阶段S13,第四节点N4的电位为Vo+Vs;所述第一节点N1的电位变为Vdata+Vth+Vo+Vs-Vini2,Vgs等于Vdata+Vth-Vint2;其中,Vo为O1的起亮电压,Vs为所述低电压端VSS提供的低电压信号的电压值;
在所述第一发光阶段S13,T0驱动O1发光的驱动电流Io等于0.5K(Vdata-Vint2)2;其中,K为T0的电流系数;由Io的公式可知,Io与T0的阈值电压Vth无关,能够进行阈值电压补偿;
在所述二初始化阶段S21,E1提供低电压信号,G3提供高电压信号,R1、G1和G2都提供低电压信号,T6打开,I2提供第二初始电压Vint2,以将第二初始电压Vint2写入O1的阳极,以控制O1不发光,对O1的阳极的电位进行重置,清除O1的阳极残留的电荷;
在所述第二发光阶段S22,E1提供高电压信号,R1、G1、G2和G3都提供低电压信号,T3和T4打开,T0驱动O1发光。
本公开如图9所示的像素电路的至少一实施例工作于低频驱动模式下时,在所述保持帧F1包括的第二发光阶段之前,在所述保持帧F1包括的第二初始化阶段,T6打开,以对O1的阳极的电位进行重置,以使得在每一保持帧,T0驱动O1发光之前,O1的阳极的电位都维持为相同电位,避免在低频显示时产生闪烁现象。
可选的,本公开至少一实施例所述的像素电路还可以包括第三初始化电路;
所述第三初始化电路分别与所述复位控制线和第三初始电压端电连接,所述第三初始化电路与所述驱动电路的第一端或所述驱动电路的第二端电连接,所述第三初始化电路用于在所述复位控制线提供的复位控制信号的控制下,将所述第三初始电压端提供的第三初始电压写入所述驱动电路的第一端或所述驱动电路的第二端。
在本公开至少一实施例中,所述像素电路还可以包括第三初始化电路,所述第三初始化电路可以在第一初始化电路对驱动电路的控制端的电位进行重置时,将第三初始电压写入所述驱动电路的第一端或所述驱动电路的第二端,增大驱动电路包括的驱动晶体管的偏压,以改善所述驱动晶体管的磁滞现象。
在本公开至少一实施例中,当第一初始电压Vint1为正值时,第三初始电压Vint3可以为负值,使得在第一初始化电路控制将第一初始电压Vint1写入驱动晶体管的栅极,第三初始化电路控制将第三初始电压Vint3写入驱动晶体管的第一极或驱动晶体管的第二极时,所述驱动晶体管的栅源电压远大于所述驱动晶体管的阈值电压Vth,增大所述驱动晶体管的偏压。
可选的,所述第三初始化电路包括第七晶体管;
所述第七晶体管的控制极与所述复位控制线电连接,所述第七晶体管的第一极与所述第三初始电压端电连接,所述第七晶体管的第二极与所述驱动电路的第一端或所述驱动电路的第二端电连接。
如图12所示,在图3所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还可以包括第三初始化电路110;
所述第三初始化电路110分别与所述复位控制线R1和第三初始电压端I3电连接,所述第三初始化电路110与所述驱动电路11的第二端电连接,所述第三初始化电路110用于在所述复位控制线R1提供的复位控制信号的控制下,将所述第三初始电压端I3提供的第三初始电压Vint3写入所述驱动电路11的第二端。
本公开如图12所示的像素电路的至少一实施例在工作时,在所述第一初始化阶段,所述第三初始化电路110在所述复位控制信号的控制下,将第三初始电压端I3提供的第三初始电压Vi3写入所述驱动电路11的第二端。
如图13所示,在图9所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括第三初始化电路110;
所述第三初始化电路110包括第七晶体管T7;
所述第七晶体管T7的栅极与所述复位控制线R1电连接,所述第七晶体管T7的漏极与所述第三初始电压端I3电连接,所述第七晶体管T7的源极与第二节点N2电连接。
在图13所示的像素电路的至少一实施例中,所有的晶体管都为氧化物晶体管,所有晶体管都为NMOS晶体管。
本公开如图13所示的像素电路的至少一实施例在工作时,在第一初始化阶段,R1提供高电压信号,T7打开,第三初始电压端I3提供第三初始电压Vint3,以将所述第三初始电压Vint3写入第二节点N2,T5导通,第一初始电压端Vint1提供第一初始电压Vint1,以将第一初始电压Vint1写入T0的栅极,增大驱动晶体管T0的偏压,以改善所述驱动晶体管T0的磁滞现象。
在本公开至少一实施例中,所述发光控制电路包括的晶体管、所述数据写入电路包括的晶体管、所述补偿控制电路包括的晶体管、所述驱动电路包括的晶体管、所述第一初始化电路包括的晶体管、所述第二初始化电路包括 的晶体管和所述第三初始化电路包括的晶体管可以都为氧化物薄膜晶体管。
本公开至少一实施例所述的显示装置包括上述的像素电路。
本公开实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本公开的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本公开所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本公开的保护范围。
Claims (16)
- 一种像素电路,包括发光元件、驱动电路、第一发光控制电路、第一初始化电路、储能电路、补偿控制电路和数据写入电路;所述第一发光控制电路分别与发光控制线、所述驱动电路的第一端与所述发光元件电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件之间连通;所述第一初始化电路分别与复位控制线、第一初始电压端和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的控制端;所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述发光元件的第一极电连接,所述储能电路用于储存电能;所述数据写入电路分别与写入控制线、数据线和所述驱动电路的第一端电连接,用于在所述写入控制线提供的写入控制信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第一端;所述补偿控制电路分别与补偿控制线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通。
- 如权利要求1所述的像素电路,其中,还包括第二发光控制电路;所述第二发光控制电路分别与所述发光控制线、第一电压端和所述驱动电路的第二端电连接,用于在所述发光控制信号的控制下,控制所述第一电压端与所述驱动电路的第二端之间连通;所述第一发光控制电路与所述发光元件的第一极电连接,所述发光元件的第二极与第二电压端电连接。
- 如权利要求2所述的像素电路,其中,还包括第二初始化电路;所述第二初始化电路分别与初始控制线、第二初始电压端和所述发光元件的第一极之间连通,用于在所述初始控制线提供的初始控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述发光元件的第一极。
- 如权利要求1所述的像素电路,其中,所述数据写入电路包括第一晶 体管,所述补偿控制电路包括第二晶体管;所述储能电路包括存储电容;所述驱动电路包括驱动晶体管;所述第一晶体管的控制极与所述写入控制线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述驱动电路的第一端电连接;所述第二晶体管的控制极与所述补偿控制线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第二端电连接;所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述发光元件的第一极电连接;所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
- 如权利要求2所述的像素电路,其中,所述第二发光控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管;所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述第一电压端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动电路的第一端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
- 如权利要求1所述的像素电路,其中,所述第一初始化电路包括第五晶体管;所述第五晶体管的控制极与所述复位控制线电连接,所述第五晶体管的第一极与所述第一初始电压端电连接,所述第五晶体管的第二极与所述驱动电路的控制端电连接。
- 如权利要求3所述的像素电路,其中,所述第二初始化电路包括第六晶体管;所述第六晶体管的控制极与所述初始控制线电连接,所述第六晶体管的 第一极与所述第二初始电压端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
- 如权利要求3所述的像素电路,其中,还包括第三初始化电路;所述第三初始化电路分别与所述复位控制线和第三初始电压端电连接,所述第三初始化电路与所述驱动电路的第一端或所述驱动电路的第二端电连接,所述第三初始化电路用于在所述复位控制线提供的复位控制信号的控制下,将所述第三初始电压端提供的第三初始电压写入所述驱动电路的第一端或所述驱动电路的第二端。
- 如权利要求8所述的像素电路,其中,所述第三初始化电路包括第七晶体管;所述第七晶体管的控制极与所述复位控制线电连接,所述第七晶体管的第一极与所述第三初始电压端电连接,所述第七晶体管的第二极与所述驱动电路的第一端或所述驱动电路的第二端电连接。
- 如权利要求8所述的像素电路,其中,所述发光控制电路包括的晶体管、所述数据写入电路包括的晶体管、所述补偿控制电路包括的晶体管、所述驱动电路包括的晶体管、所述第一初始化电路包括的晶体管、所述第二初始化电路包括的晶体管和所述第三初始化电路包括的晶体管都为氧化物薄膜晶体管。
- 一种像素驱动方法,应用于如权利要求1至10中任一权利要求所述的像素电路,显示帧包括先后设置的第一初始化阶段和补偿阶段;所述像素驱动方法包括:在第一初始化阶段,第一初始化电路在复位控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的控制端;在数据写入时间段,数据线提供数据电压,数据写入电路在写入控制信号的控制下,将所述数据电压写入驱动电路的第一端;在补偿阶段,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在数据写入时间段开始时,驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,通过所述数据电 压为所述储能电路充电,以改变所述驱动电路的控制端的电位,直至所述驱动电路的第一端与所述驱动电路的第二端之间断开;所述数据写入时间段与所述补偿阶段为同一时间段,或者,所述数据写入时间段包含于所述补偿阶段。
- 如权利要求11所述的像素驱动方法,其中,所述像素电路包括第二发光控制电路;所述显示周期还包括设置于所述补偿阶段之后的第一发光阶段,所述像素驱动方法还包括:在所述第一发光阶段,第一发光控制电路在发光控制信号的控制下,控制所述驱动电路的第一端与发光元件之间连通,第二发光控制电路在所述发光控制信号的控制下,控制第一电压端与所述驱动电路的第二端之间连通,所述驱动电路驱动所述发光元件发光。
- 如权利要求12所述的像素驱动方法,其中,所述像素电路还包括第二初始化电路;所述像素驱动方法还包括:在所述补偿阶段,所述第二初始化电路在初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述发光元件的第一极,以控制所述发光元件不发光,对所述发光元件的第一极的电位进行重置,清除所述发光元件的第一极残留的电荷。
- 如权利要求12所述的像素驱动方法,其中,所述像素电路还包括第三初始化电路;所述像素驱动方法还包括:在所述第一初始化阶段,所述第三初始化电路在复位控制信号的控制下,将第三初始电压端提供的第三初始电压写入所述驱动电路的第二端。
- 如权利要求13所述的像素驱动方法,其中,所述显示帧为刷新帧,显示周期还包括保持帧;所述保持帧包括先后设置的第二初始化阶段和第二发光阶段;所述像素驱动方法还包括:在所述第二初始化阶段,第二初始化电路在复位控制信号的控制下,将第二初始电压端提供的第二初始电压写入发光元件的第一极,以控制所述发光元件不发光,对所述发光元件的第一极的电位进行重置,清除所述发光元件的第一极残留的电荷;在所述第二发光阶段,所述第一发光控制电路在发光控制信号的控制下, 控制所述驱动电路的第一端与发光元件之间连通,所述第二发光控制电路在所述发光控制信号的控制下,控制第一电压端与所述驱动电路的第二端之间连通,所述驱动电路驱动所述发光元件发光。
- 一种显示装置,包括如权利要求1至10中任一权利要求所述的像素电路。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/088124 WO2023201616A1 (zh) | 2022-04-21 | 2022-04-21 | 像素电路、像素驱动方法和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117546227A true CN117546227A (zh) | 2024-02-09 |
Family
ID=88418723
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280000831.1A Pending CN117546227A (zh) | 2022-04-21 | 2022-04-21 | 像素电路、像素驱动方法和显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117546227A (zh) |
WO (1) | WO2023201616A1 (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160063922A1 (en) * | 2014-08-26 | 2016-03-03 | Apple Inc. | Organic Light-Emitting Diode Display |
CN109559686B (zh) * | 2019-01-18 | 2024-06-11 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、电致发光显示面板及显示装置 |
CN112530341B (zh) * | 2020-06-04 | 2023-05-26 | 友达光电股份有限公司 | 像素电路 |
CN112992070B (zh) * | 2021-02-25 | 2023-04-07 | 合肥维信诺科技有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN113270067B (zh) * | 2021-06-28 | 2022-05-03 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
CN113744683B (zh) * | 2021-09-03 | 2023-06-27 | 北京京东方技术开发有限公司 | 像素电路、驱动方法和显示装置 |
-
2022
- 2022-04-21 WO PCT/CN2022/088124 patent/WO2023201616A1/zh active Application Filing
- 2022-04-21 CN CN202280000831.1A patent/CN117546227A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2023201616A1 (zh) | 2023-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2022062747A1 (zh) | 像素电路、像素驱动方法、显示面板和显示装置 | |
US11195463B2 (en) | Pixel driving circuit, pixel driving method, display panel and display device | |
CN109509428B (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
CN111613180A (zh) | Amoled像素补偿驱动电路、方法及显示面板 | |
CN109389937B (zh) | 一种像素电路、显示装置及像素电路的驱动方法 | |
CN113990257B (zh) | 像素电路、驱动方法和显示装置 | |
CN113870786B (zh) | 像素电路、驱动发光和显示装置 | |
CN113593475B (zh) | 像素电路、驱动方法和显示装置 | |
CN113936599A (zh) | 像素电路、驱动方法和显示装置 | |
CN114241978A (zh) | 像素电路及其驱动方法和显示面板 | |
CN109256088B (zh) | 像素电路、显示面板、显示装置和像素驱动方法 | |
WO2022226727A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
CN113140182B (zh) | 像素电路、显示基板、显示面板和像素驱动方法 | |
CN113971930A (zh) | 像素电路、驱动方法、显示基板、制作方法和显示装置 | |
CN117546227A (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2023039891A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2023245675A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2023039893A1 (zh) | 像素电路、驱动方法和显示装置 | |
CN111681611B (zh) | 像素电路和显示装置 | |
WO2023245603A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2024109348A1 (zh) | 像素电路、驱动方法和显示装置 | |
US20240221641A1 (en) | Pixel circuit, driving method and display device | |
CN113077761B (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2023225931A1 (zh) | 像素电路、驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |