CN113936599A - 像素电路、驱动方法和显示装置 - Google Patents

像素电路、驱动方法和显示装置 Download PDF

Info

Publication number
CN113936599A
CN113936599A CN202111262942.3A CN202111262942A CN113936599A CN 113936599 A CN113936599 A CN 113936599A CN 202111262942 A CN202111262942 A CN 202111262942A CN 113936599 A CN113936599 A CN 113936599A
Authority
CN
China
Prior art keywords
control
circuit
voltage
light
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111262942.3A
Other languages
English (en)
Inventor
皇甫鲁江
王丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202111262942.3A priority Critical patent/CN113936599A/zh
Publication of CN113936599A publication Critical patent/CN113936599A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种像素电路、驱动方法和显示装置。所述像素电路包括发光元件和复位控制电路;所述复位控制电路在复位控制信号的控制下,在非发光阶段中的预定时间段,根据复位电压,控制发光元件的第一极的电位,以使得发光元件的第一极的电位与发光元件的第二极的电位之间的差值大于0而小于发光元件的起亮阈值电压。本发明能确保即使在低灰阶小电流驱动条件下,所述发光元件的第一极的电位也能快速上升,使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值达到所述起亮阈值电压以上,以快速响应发光。

Description

像素电路、驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
背景技术
在相关的像素电路中,在复位阶段,对像素电路中的发光元件的阳极的电位进行复位,以消除相关电容中的电荷,可有效防止噪声电流。所述相关电容例如可以包括发光元件的结电容和阳极节点寄生电容。但是这一复位机制存在副作用,当像素电路行刷新阶段结束,开始驱动发光元件发光时,驱动晶体管产生的驱动电流首先要对所述阳极节点电容充电,直至所述发光元件的阳极的电位上升,发光元件的结电压达到所述发光元件的起亮阈值电压以上,所述发光元件才逐步发光,尤其对于采用电流驱动方式的像素电路在低灰阶小电流驱动情况下,充电时间这一延迟可能会造成可觉察的不利影响,如加剧帧周期中亮度的起伏(闪烁)等。随着发光元件的效率的不断提高,相同亮度所需驱动电流逐步减小,复位后的阳极节点电容需要更多的时间充电升压,发光延迟及其影响更加严重。
发明内容
本发明的主要目的在于提供一种像素电路、驱动方法和显示装置,解决现有技术中复位后的发光元件的阳极节点电容需要较多的时间充电升压,而导致的发光延迟问题。
为了达到上述目的,本发明实施例提供了一种像素电路,包括发光元件和复位控制电路;
所述复位控制电路分别与所述发光元件的第一极、第一初始电压端和复位控制线电连接,用于在所述复位控制线提供的复位控制信号的控制下,在非发光阶段中的预定时间段,根据所述复位电压端提供的复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述发光元件的第二极与第一电压端电连接。
可选的,所述复位控制电路包括通断控制电路和电压控制电路;
所述电压控制电路的第一端与所述发光元件的第一极电连接;
所述通断控制电路分别与所述复位控制线、所述电压控制电路的第二端和所述复位电压端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,将所述复位电压写入所述电压控制电路的第二端;
所述电压控制电路用于当其第二端接入所述复位电压时,根据所述复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
可选的,所述复位控制电路包括通断控制电路和电压控制电路;
所述通断控制电路分别与所述复位控制线、所述发光元件的第一极和所述电压控制电路的第一端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,控制所述发光元件的第一极与所述电压控制电路的第一端之间连通;
所述电压控制电路的第二端与所述复位电压端电连接,所述电压控制电路用于在其第一端与所述发光元件的第一极连通时,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
可选的,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路第二端电连接,所述通断控制晶体管的第二极与所述复位电压端电连接。
可选的,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路的第一端电连接,所述通断控制晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述电压控制电路包括一个控制二极管,所述控制二极管的阳极为所述电压控制电路的第一端,所述控制二极管的阴极为所述电压控制电路的第二端;或者,
所述电压控制电路包括相互串联的N个控制二极管,第一控制二极管的阳极为所述电压控制电路的第一端,第N控制二极管的阴极为所述电压控制电路的第二端;第n控制二极管的阴极与第n+1控制二极管的阳极电连接;N为大于1的整数,n为小于N的正整数。
可选的,所述电压控制电路包括一个控制晶体管,所述控制晶体管的第一极为所述电压控制电路的第一端,所述控制晶体管的控制极与所述控制晶体管的第二极电连接,所述控制晶体管的第二极为所述电压控制电路的第二端;或者,
所述电压控制电路包括A个控制晶体管,第一控制晶体管的第一极为所述电压控制电路的第一端,所述第A控制晶体管的第二极为所述电压控制电路的第二端,第a控制晶体管的控制极与第a控制晶体管的第二极电连接,第b控制晶体管的第二极与第b+1控制晶体管的第一极电连接;A为大于1的整数,a为小于或等于A的正整数,b为小于A的正整数。
可选的,本发明至少一实施例所述的像素电路还包括驱动电路、初始化电路、补偿控制电路、第一发光控制电路、第二发光控制电路、数据写入电路和储能电路;
所述初始化电路分别与初始化控制线、初始电压端和所述驱动电路的控制端电连接,用于在所述初始化控制信号的控制下,将所述初始电压端提供的初始电压写入所述驱动电路的控制端;
所述补偿控制电路分别与扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与电源电压端电连接,所述储能电路用于储存电能;
所述第一发光控制电路分别与发光控制线、所述驱动电路的第一端与所述发光元件的第一极电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;
所述第二发光控制电路分别与所述发光控制线、所述电源电压端和所述驱动电路的第二端电连接,用于在所述发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第二端之间连通;
所述数据写入电路分别与所述扫描线、所述驱动电路的第二端和数据线电连接,用于在所述扫描信号的控制下,将所述数据线上的数据电压写入所述驱动电路的第二端;
所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通。
可选的,所述复位电压端与所述初始电压端为同一初始电压端。
可选的,所述复位控制线与所述初始化控制线为同一控制线;或者,
所述复位控制线与所述扫描线为同一控制线。
可选的,所述初始化电路包括第一晶体管,所述补偿控制电路包括第二晶体管;
所述第一晶体管的控制极与所述初始化控制线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述初始电压端电连接;
所述第二晶体管的控制极与所述扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述储能电路包括存储电容,所述第一发光控制电路包括第三晶体管,所述第二发光控制电路包括第四晶体管,所述数据写入电路包括第五晶体管,所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述驱动晶体管的第一极电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接;
所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动晶体管的第二极电连接,所述第四晶体管的第二极与所述电源电压端电连接;
所述第五晶体管的控制极与所述扫描线电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述数据线电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述电源电压端电连接。
可选的,所述发光元件为有机发光二极管;
所述发光元件的第一极为所述有机发光二极管的阳极,所述发光元件的第二极为所述有机发光二极管的阴极。
本发明实施例还提供了一种驱动方法,应用于上述的像素电路,所述驱动方法包括:
在非发光阶段中的预定时间段,复位控制电路根据复位电压,控制发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述非发光阶段为显示周期包括的除了发光阶段之外的时间段。
可选的,所述复位控制电路包括通断控制电路和电压控制电路;所述电压控制电路的第一端与所述发光元件的第一极电连接;所述通断控制电路分别与复位控制线、所述电压控制电路的第二端和复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路用于在所述复位控制信号的控制下,将所述复位电压写入所述电压控制电路的第二端,所述电压控制电路根据所述复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
可选的,所述复位控制电路包括通断控制电路和电压控制电路;所述通断控制电路分别与复位控制线、所述发光元件的第一极和所述电压控制电路的第一端电连接;所述电压控制电路的第二端与所述复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路在所述复位控制信号的控制下,控制所述发光元件的第一极与所述电压控制电路的第一端之间连通;所述电压控制电路控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
本发明实施例还提供了一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、驱动方法和显示装置能确保即使在低灰阶小电流驱动条件下,所述发光元件的第一极的电位也能快速上升,使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值达到所述起亮阈值电压以上,以快速响应发光。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的结构图;
图4是本发明至少一实施例所述的像素电路的结构图;
图5是本发明至少一实施例所述的像素电路的结构图;
图6是本发明至少一实施例所述的像素电路的电路图;
图7是本发明如图6所示的像素电路的至少一实施例的工作时序图;
图8是本发明至少一实施例所述的像素电路的电路图;
图9是本发明至少一实施例所述的像素电路的电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括发光元件EL和复位控制电路10;
所述复位控制电路10分别与所述发光元件EL的第一极、复位电压端和复位控制线RST电连接,用于在所述复位控制线RST提供的复位控制信号的控制下,在非发光阶段中的预定时间段,根据所述复位电压端提供的复位电压Vr,控制所述发光元件EL的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述发光元件的第二极与第一电压端V1电连接。
本发明实施例所述的像素电路通过复位控制电路10,在非发光阶段中的预定时间段,在复位控制信号的控制下,将复位电压Vr写入发光元件EL的第一极,使得发光元件EL的第一极的电位所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压,以保证所述发光元件EL不发光,并适当调高所述发光元件EL的第一极的电位,使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值略低于所述发光元件EL的起亮阈值电压,确保即使在低灰阶小电流驱动条件下,所述发光元件EL的第一极的电位也能快速上升,使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值达到所述起亮阈值电压以上,以快速响应发光,改善发光延迟现象。
在本发明至少一实施例中,所述预定时间段可以为所述非发光阶段包括的任意时间段。例如,显示周期可以包括先后设置的复位阶段、补偿阶段和发光阶段,则所述非发光阶段可以为所述显示周期包括的除了所述发光阶段之外的时间段;所述预定时间段可以为所述复位阶段或所述补偿阶段,或者,所述预定时间段可以包括所述复位阶段和所述补偿阶段;但不以此为限。
在本发明至少一实施例中,所述发光元件可以为有机发光二极管,所述发光元件的第一极可以为阳极,所述发光元件的第二极可以为阴极,所述发光元件的起亮阈值电压可以大于或等于2.5V而小于或等于4V,但不以此为限。
在具体实施时,所述复位电压端提供的复位电压可以为本发明实施例所述的像素电路采用的既有的直流电压,以不需要专门复位电源实现对发光元件的第一极的电位的适当复位。
可选的,在非发光阶段中的预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值可以大于或等于0.1Voth而小于或等于0.9Voth;其中,Voth为所述发光元件的起亮阈值电压。例如,在所述预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值可以为0.1Voth、0.2Voth、0.3Voth、0.4Voth、0.5Voth、0.6Voth、0.7Voth、0.8Voth或0.9Voth,但不以此为限。
在本发明至少一实施例中,当所述发光元件的起亮阈值电压为3.7V时,在所述预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位的差值可以为0.5V、0.8V、1V、1.5V、2V、2.5V、3V或3.2V,但不以此为限;
当所述发光元件的起亮阈值电压为2.5V时,在所述预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位的差值可以为0.3V、0.5V、0.8V、1V、1.2V、1.6V、1.8V或2.2V,但不以此为限;
当所述发光发光元件的起亮阈值电压为3V时,在所述预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位的差值可以为0.4V、0.6V、0.9V、1.2V、1.5V、1.9V、2.3V或2.6V,但不以此为限;
当所述发光发光元件的起亮阈值电压为4V时,在所述预定时间段,所述发光元件的第一极的电位与所述发光元件的第二极的电位的差值可以为0.5V、0.7V、1.1V、1.4V、1.7V、2.1V、2.4V、2.7V、3.1V或3.5V,但不以此为限。
如图2所示,在图1所示的像素电路的实施例的基础上,所述复位控制电路可以包括通断控制电路21和电压控制电路22;
所述电压控制电路22的第一端与所述发光元件EL的第一极电连接;
所述通断控制电路21分别与所述复位控制线RST、所述电压控制电路21的第二端和所述复位电压端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,将所述复位电压Vr写入所述电压控制电路22的第二端;
所述电压控制电路22用于当其第二端接入所述复位电压Vr时,根据所述复位电压Vr,控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压。
本发明如图2所示的像素电路的至少一实施例在工作时,在所述预定时间段,所述通断控制电路21用于在所述复位控制信号的控制下,将所述复位电压Vr写入所述电压控制电路22的第二端,所述电压控制电路22根据所述复位电压Vr,控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压。
可选的,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路第二端电连接,所述通断控制晶体管的第二极与所述复位电压端电连接。
如图3所示,在图1所示的像素电路的实施例的基础上,所述复位控制电路可以包括通断控制电路21和电压控制电路22;
所述通断控制电路21分别与所述复位控制线RST、所述发光元件EL的第一极和所述电压控制电路22的第一端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,控制所述发光元件EL的第一极与所述电压控制电路22的第一端之间连通;
所述电压控制电路22的第二端与所述复位电压端电连接,所述电压控制电路22用于在其第一端与所述发光元件EL的第一极连通时,控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压。
本发明如图3所示的像素电路的至少一实施例在工作时,在所述预定时间段,所述通断控制电路21在所述复位控制信号的控制下,控制所述发光元件EL的第一极与所述电压控制电路22的第一端之间连通;所述电压控制电路22控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压。
可选的,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路的第一端电连接,所述通断控制晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述电压控制电路包括一个控制二极管,所述控制二极管的阳极为所述电压控制电路的第一端,所述控制二极管的阴极为所述电压控制电路的第二端;或者,
所述电压控制电路包括相互串联的N个控制二极管,第一控制二极管的阳极为所述电压控制电路的第一端,第N控制二极管的阴极为所述电压控制电路的第二端;第n控制二极管的阴极与第n+1控制二极管的阳极电连接;N为大于1的整数,n为小于N的正整数。
可选的,所述电压控制电路包括一个控制晶体管,所述控制晶体管的第一极为所述电压控制电路的第一端,所述控制晶体管的控制极与所述控制晶体管的第二极电连接,所述控制晶体管的第二极为所述电压控制电路的第二端;或者,
所述电压控制电路包括A个控制晶体管,第一控制晶体管的第一极为所述电压控制电路的第一端,所述第A控制晶体管的第二极为所述电压控制电路的第二端,第a控制晶体管的控制极与第a控制晶体管的第二极电连接,第b控制晶体管的第二极与第b+1控制晶体管的第一极电连接;A为大于1的整数,a为小于或等于A的正整数,b为小于A的正整数。
本发明至少一实施例所述的像素电路还可以包括驱动电路、初始化电路、补偿控制电路、第一发光控制电路、第二发光控制电路、数据写入电路和储能电路;
所述初始化电路分别与初始化控制线、初始电压端和所述驱动电路的控制端电连接,用于在所述初始化控制信号的控制下,将所述初始电压端提供的初始电压写入所述驱动电路的控制端;
所述补偿控制电路分别与扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与电源电压端电连接,所述储能电路用于储存电能;
所述第一发光控制电路分别与发光控制线、所述驱动电路的第一端与所述发光元件的第一极电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;
所述第二发光控制电路分别与所述发光控制线、所述电源电压端和所述驱动电路的第二端电连接,用于在所述发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第二端之间连通;
所述数据写入电路分别与所述扫描线、所述驱动电路的第二端和数据线电连接,用于在所述扫描信号的控制下,将所述数据线上的数据电压写入所述驱动电路的第二端;
所述驱动电路的第二端与电源电压端电连接,所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通。
在具体实施时,本发明至少一实施例所述的像素电路还可以包括驱动电路、初始化电路、补偿控制电路、第一发光控制电路和储能电路,初始化电路在所述初始化控制信号的控制下,将初始电压写入所述驱动电路的控制端,补偿控制电路用于补偿驱动电路中的驱动晶体管的阈值电压,第一发光控制电路在发光控制信号的控制下,控制所述驱动电路的第一端与发光元件的第一极之间连通,驱动电路驱动发光元件发光。
如图4所示,在图2所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括驱动电路41、初始化电路42、补偿控制电路43、第一发光控制电路44、第二发光控制电路45、数据写入电路46和储能电路47;
所述初始化电路42分别与初始化控制线Rn、初始电压端和所述驱动电路41的控制端电连接,用于在所述初始化控制信号的控制下,将所述初始电压端提供的初始电压VINT写入所述驱动电路41的控制端;
所述补偿控制电路43分别与扫描线AZn、所述驱动电路41的控制端和所述驱动电路41的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路41的控制端与所述驱动电路41的第一端之间连通;
所述储能电路47的第一端与所述驱动电路41的控制端电连接,所述储能电路47的第二端与电源电压端VDD电连接,所述储能电路47用于储存电能;
所述第一发光控制电路44分别与发光控制线EM、所述驱动电路41的第一端与所述发光元件EL的第一极电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述驱动电路41的第一端与所述发光元件EL的第一极之间连通;
所述第二发光控制电路45分别与所述发光控制线EM、所述电源电压端VDD和所述驱动电路41的第二端电连接,用于在所述发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路41的第二端之间连通;
所述数据写入电路46分别与所述扫描线AZn、所述驱动电路41的第二端和数据线Data电连接,用于在所述扫描信号的控制下,将所述数据线Data上的数据电压写入所述驱动电路41的第二端;
所述驱动电路41用于在其控制端的电位的控制下,控制所述驱动电路41的第一端与所述驱动电路41的第二端之间连通。
本发明如图4所示的像素电路的至少一实施例在工作时,显示周期可以包括依次设置的复位阶段、补偿阶段和发光阶段;
在复位阶段,初始化电路42在所述初始化控制信号的控制下,将初始电压VINT写入所述驱动电路41的控制端,以使得在所述补偿阶段开始时,所述驱动电路41能够导通其第一端与所述驱动电路41的第二端之间的连通;
在所述复位阶段,所述通断控制电路21在所述复位控制信号的控制下,将所述复位电压Vr写入所述电压控制电路22的第二端,所述电压控制电路22根据所述复位电压Vr,控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压;
在补偿阶段,数据线提供数据电压Vdata,数据写入电路46在所述扫描信号的控制下,将所述数据电压Vdata写入驱动电路41的第二端,补偿控制电路43在所述扫描信号的控制下,控制所述驱动电路41的控制端与所述驱动电路41的第一端之间连通;
在所述补偿阶段开始时,所述驱动电路41在其控制端的电位的控制下,控制所述驱动电路41的第一端与所述驱动电路41的第二端之间连通,以通过所述数据电压为所述储能电路47充电,以提升所述驱动电路41的控制端的电位,直至所述驱动电路41断开其第一端与所述驱动电路41的第二端之间的连通,此时所述驱动电路41的控制端的电位变为Vdata+Vth,Vth为所述驱动电路41中的驱动晶体管的阈值电压;
在发光阶段,所述第一发光控制电路44在所述发光控制信号的控制下,控制所述驱动电路41的第一端与所述发光元件EL的第一极之间连通,所述第二发光控制电路45在所述发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路41的第二端之间连通;驱动电路41驱动发光元件EL发光。
在图4所示的像素电路的至少一实施例中,所述预定时间段可以为所述复位阶段。
如图5所示,在图3所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括驱动电路41、初始化电路42、补偿控制电路43、第一发光控制电路44、第二发光控制电路45、数据写入电路46和储能电路47;
所述初始化电路42分别与初始化控制线Rn、初始电压端和所述驱动电路41的控制端电连接,用于在所述初始化控制信号的控制下,将所述初始电压端提供的初始电压VINT写入所述驱动电路41的控制端;
所述补偿控制电路43分别与扫描线AZn、所述驱动电路41的控制端和所述驱动电路41的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路41的控制端与所述驱动电路41的第一端之间连通;
所述储能电路47的第一端与所述驱动电路41的控制端电连接,所述储能电路47的第二端与电源电压端VDD电连接,所述储能电路47用于储存电能;
所述第一发光控制电路44分别与发光控制线EM、所述驱动电路41的第一端与所述发光元件EL的第一极电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述驱动电路41的第一端与所述发光元件EL的第一极之间连通;
所述第二发光控制电路45分别与所述发光控制线EM、所述电源电压端VDD和所述驱动电路41的第二端电连接,用于在所述发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路41的第二端之间连通;
所述数据写入电路46分别与所述扫描线AZn、所述驱动电路41的第二端和数据线Data电连接,用于在所述扫描信号的控制下,将所述数据线Data上的数据电压写入所述驱动电路41的第二端;
所述驱动电路41用于在其控制端的电位的控制下,控制所述驱动电路41的第一端与所述驱动电路41的第二端之间连通。
本发明如图5所示的像素电路的至少一实施例在工作时,显示周期可以包括依次设置的复位阶段、补偿阶段和发光阶段;
在复位阶段,初始化电路42在所述初始化控制信号的控制下,将初始电压VINT写入所述驱动电路41的控制端,以使得在所述补偿阶段开始时,所述驱动电路41能够导通其第一端与所述驱动电路41的第二端之间的连通;
在补偿阶段,数据线提供数据电压Vdata,数据写入电路46在所述扫描信号的控制下,将所述数据电压Vdata写入驱动电路41的第二端,补偿控制电路43在所述扫描信号的控制下,控制所述驱动电路41的控制端与所述驱动电路41的第一端之间连通;
在补偿阶段,所述通断控制电路21在所述复位控制信号的控制下,控制所述发光元件EL的第一极与所述电压控制电路22的第一端之间连通;所述电压控制电路22控制所述发光元件EL的第一极的电位,以使得所述发光元件EL的第一极的电位与所述发光元件EL的第二极的电位之间的差值大于0而小于所述发光元件EL的起亮阈值电压;
在所述补偿阶段开始时,所述驱动电路41在其控制端的电位的控制下,控制所述驱动电路41的第一端与所述驱动电路41的第二端之间连通,以通过所述数据电压为所述储能电路47充电,以提升所述驱动电路41的控制端的电位,直至所述驱动电路41断开其第一端与所述驱动电路41的第二端之间的连通,此时所述驱动电路41的控制端的电位变为Vdata+Vth,Vth为所述驱动电路41中的驱动晶体管的阈值电压;
在发光阶段,所述第一发光控制电路44在所述发光控制信号的控制下,控制所述驱动电路41的第一端与所述发光元件EL的第一极之间连通,所述第二发光控制电路45在所述发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路41的第二端之间连通;驱动电路41驱动发光元件EL发光。
在图5所示的像素电路的至少一实施例中,所述预定时间段可以为所述补偿阶段。
可选的,所述复位电压端与所述初始电压端为同一初始电压端。
可选的,所述复位控制线与所述初始化控制线为同一控制线;或者,
所述复位控制线与所述扫描线为同一控制线。
在具体实施时,所述复位控制线与所述初始化控制线或所述扫描线为同一控制线,以能够减少采用的信号线的个数,利于实现窄边框。
可选的,所述初始化电路包括第一晶体管,所述补偿控制电路包括第二晶体管;
所述第一晶体管的控制极与所述初始化控制线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述初始电压端电连接;
所述第二晶体管的控制极与所述扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述储能电路包括存储电容,所述第一发光控制电路包括第三晶体管,所述第二发光控制电路包括第四晶体管,所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述驱动晶体管的第一极电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接;
所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动晶体管的第二极电连接,所述第四晶体管的第二极与所述电源电压端电连接;
所述第五晶体管的控制极与所述扫描线电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述数据线电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述电源电压端电连接。
可选的,所述发光元件为有机发光二极管;
所述发光元件的第一极为所述有机发光二极管的阳极,所述发光元件的第二极为所述有机发光二极管的阴极。
如图6所示,在图4所示的像素电路的至少一实施例中,所述发光元件为有机发光二极管O1;所述通断控制电路21包括通断控制晶体管To;所述电压控制电路22包括控制二极管Do;
所述通断控制晶体管To的栅极与初始化控制线Rn电连接,所述通断控制晶体管To的源极与所述控制二极管Do的阴极电连接,所述通断控制晶体管To的漏极与所述初始电压端电连接;所述初始电压端用于提供初始电压VINT
所述控制二极管Do的阳极与O1的阳极电连接;
所述初始化电路42包括第一晶体管T1,所述补偿控制电路43包括第二晶体管T2;所述驱动电路41包括驱动晶体管T0;
所述第一晶体管T1的栅极与所述初始化控制线Rn电连接,所述第一晶体管T1的源极与所述初始电压端电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的栅极电连接;
所述第二晶体管T2的栅极与所述扫描线AZn电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述储能电路47包括存储电容Cst,所述第一发光控制电路44包括第三晶体管T3,所述第二发光控制电路45包括第四晶体管T4;所述数据写入电路46包括第五晶体管T5;
所述驱动晶体管T0的栅极为所述驱动电路41的控制端,所述驱动晶体管T0的漏极为所述驱动电路41的第一端,所述驱动晶体管T0的源极为所述驱动电路41的第二端;
所述第三晶体管T3的栅极与所述发光控制线EM电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接,所述第三晶体管T3的源极与所述有机发光二极管O1的阳极电连接;
所述第四晶体管T4的栅极与所述发光控制线EM电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
所述第五晶体管T5的栅极与所述扫描线AZn电连接,所述第五晶体管T5的漏极与所述驱动晶体管T0的源极电连接,所述第五晶体管T5的漏极与所述数据线Data电连接;
所述存储电容Cst的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容Cst的第二端与所述电源电压端VDD电连接;
所述有机发光二极管O1的阴极与低电压线VSS电连接。
在图6所示的像素电路的至少一实施例中,所述复位电压端与所述初始电压端为同一电压端,所述复位控制线与所述初始化控制线Rn为同一控制线,但不以此为限。
在本发明至少一实施例中,VDD提供的电源电压信号的电压值可以大于或等于3V而小于或等于7V,例如,所述电源电压信号的电压值可以为4.6V,但不以此为限。
在具体实施时,VINT的电压值和VSS提供的低电压信号的电压值,通常以所述电源电压信号的电压值为基准,一般情况下,要求VINT的电压值比所述电源电压信号的电压值小7V以上,VSS提供的低电压信号的电压值比所述电源电压信号的电压值小6V以上。
在本发明至少一实施例中,VINT的电压值可以大于或等于-4V而小于0V,但不以此为限。在实际操作时,当显示面板的尺寸小或分辨率低的情况下,VINT的电压值可以更低一些。
在本发明至少一实施例中,VSS提供的低电压信号的电压值可以大于或等于-3V而小于或等于0V,例如,所述低电压信号的电压值可以为-2.4V,但不以此为限。在实际操作时,当显示面板的尺寸变大时,所述低电压信号的电压值可以更低。
在图6所示的像素电路的至少一实施例中,所有的晶体管都为PMOS管(P型金属-氧化物-半导体晶体管),但不以此为限。
如图7所示,本发明如图6所示的像素电路的至少一实施例在工作时,显示周期包括先后设置的复位阶段S1、补偿阶段S2和发光阶段S3;
在复位阶段S1,Rn提供低电压信号,AZn提供高电压信号,EM提供高电压信号,T1打开,以将VINT写入T0的栅极,使得在所述补偿阶段S2开始时,T0能够导通;To打开,VINT接入Do的阴极,此时,O1的阳极的电位Vand为VINT+Vdth,其中,Vdth为Do的导通电压;
在补偿阶段S2,Rn提供高电压信号,AZn提供低电压信号,EM提供高电压信号,数据线Data提供数据电压Vdata,T2和T5都打开,以将Vdata写入T0的源极,并控制T0的栅极与T0的漏极之间连通;
在所述补偿阶段S2开始时,T0导通,Vdata为Cst充电,以提升T0的栅极的电位,直至T0关断,T0的栅极的电位变为Vdata+Vth,Vth为T0的阈值电压;
在发光阶段S3,Rn和AZn都提供高电压信号,EM提供低电压信号,T3和T4都打开,T0驱动O1发光。
本发明如图6所示的像素电路的至少一实施例在工作时,在复位阶段S1,Vand与VSS的电压值的差值需要大于0而小于Voth,可以根据实际情况选择是否需要串联更多的控制二极管。其中,Voth为所述有机发光二极管O1的起亮阈值电压。
在本发明如图6所示的像素电路的至少一实施例中,所述电压控制电路22可以包括相互串联的N个控制二极管,第一控制二极管的阳极为所述电压控制电路的第一端,第N控制二极管的阴极为所述电压控制电路的第二端;第n控制二极管的阴极与第n+1控制二极管的阳极电连接;N为大于1的整数,n为小于N的正整数。
如图8所示,在图5所示的像素电路的至少一实施例中,所述发光元件为有机发光二极管O1;所述通断控制电路21包括通断控制晶体管To;所述电压控制电路22包括控制晶体管Tc;
所述通断控制晶体管To的栅极与所述扫描线AZn电连接,所述通断控制晶体管To的漏极与所述控制晶体管Tc的源极电连接,所述通断控制晶体管To的源极与所述有机发光二极管O1的阳极电连接;
所述控制晶体管Tc的栅极与所述控制晶体管Tc的漏极电连接,所述控制晶体管Tc的漏极与初始电压端电连接;所述初始电压端用于提供初始电压VINT
所述初始化电路42包括第一晶体管T1,所述补偿控制电路43包括第二晶体管T2;所述驱动电路41包括驱动晶体管T0;
所述第一晶体管T1的栅极与所述初始化控制线Rn电连接,所述第一晶体管T1的源极与所述初始电压端电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的栅极电连接;
所述第二晶体管T2的栅极与所述扫描线AZn电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的漏极电连接;
所述储能电路47包括存储电容Cst,所述第一发光控制电路44包括第三晶体管T3,所述第二发光控制电路45包括第四晶体管T4;所述数据写入电路46包括第五晶体管T5;
所述驱动晶体管T0的栅极为所述驱动电路41的控制端,所述驱动晶体管T0的漏极为所述驱动电路41的第一端,所述驱动晶体管T0的源极为所述驱动电路41的第二端;
所述第三晶体管T3的栅极与所述发光控制线EM电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接,所述第三晶体管T3的源极与所述有机发光二极管O1的阳极电连接;
所述第四晶体管T4的栅极与所述发光控制线EM电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
所述第五晶体管T5的栅极与所述扫描线AZn电连接,所述第五晶体管T5的漏极与所述驱动晶体管T0的源极电连接,所述第五晶体管T5的漏极与所述数据线Data电连接;
所述存储电容Cst的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容Cst的第二端与所述电源电压端VDD电连接;
所述有机发光二极管O1的阴极与低电压线VSS电连接。
在图8所示的像素电路的至少一实施例中,所有的晶体管都为PMOS管,但不以此为限。
在图8所示的至少一实施例中,所述控制晶体管Tc的阈值电压Vsth为负值,所述控制晶体管Tc的阈值电压的绝对值可以大于或等于2V而小于或等于3V;但不以此为限。
在图8所示的至少一实施例中,所述预定时间段为所述补偿阶段,在所述补偿阶段,O1的阳极的电位Vand为VINT+|Vsth|;则可以根据O1的阳极的电位设定Vsth,并当Vand-VINT大于3V时,本发明至少一实施例可以采用相互串联的至少两个控制晶体管。
例如,当VSS提供的低电压信号的电压值等于0V,VINT的电压值等于-1V,而在所述补偿阶段,期望将Vand设置为1.5V时,则本发明至少一实施例可以采用一个所述控制晶体管,并该控制晶体管的阈值电压为-2.5V;
当VSS提供的低电压信号的电压值等于0V,VINT的电压值等于-4V,而在所述补偿阶段,期望将Vand设置为2V时,则本发明至少一实施例可以采用两个所述控制晶体管,并该控制晶体管的阈值电压为-3V。
在图8所示的像素电路的至少一实施例中,所述复位电压端与所述初始电压端为同一电压端,所述复位控制线与所述扫描线AZn为同一控制线,但不以此为限。
在本发明至少一实施例中,VDD提供的电源电压信号的电压值可以大于或等于3V而小于或等于7V,例如,所述电源电压信号的电压值可以为4.6V,但不以此为限。
在具体实施时,VINT的电压值和VSS提供的低电压信号的电压值,通常以所述电源电压信号的电压值为基准,一般情况下,要求VINT的电压值比所述电源电压信号的电压值小7V以上,VSS提供的低电压信号的电压值比所述电源电压信号的电压值小6V以上。
在本发明至少一实施例中,VINT的电压值可以大于或等于-4V而小于或等于0V,但不以此为限。在实际操作时,当显示面板的尺寸小或分辨率低的情况下,VINT的电压值可以更低一些。
在本发明至少一实施例中,VSS提供的低电压信号的电压值可以大于或等于-3V而小于或等于0V,例如,所述低电压信号的电压值可以为-2.4V,但不以此为限。在实际操作时,当显示面板的尺寸变大时,所述低电压信号的电压值可以更低。
在图8所示的像素电路的至少一实施例中,Tc为二极管连接,Tc相当于一个二极管,该二极管的导通电压一定幅度大于0。
本发明如图8所示的像素电路的至少一实施例在工作时,显示周期包括先后设置的复位阶段S1、补偿阶段S2和发光阶段S3;
在复位阶段S1,Rn提供低电压信号,AZn提供高电压信号,EM提供高电压信号,T1打开,以将VINT写入T0的栅极,使得在所述补偿阶段S2开始时,T0能够导通;
在补偿阶段S2,Rn提供高电压信号,AZn提供低电压信号,EM提供高电压信号,数据线Data提供数据电压Vdata,T2和T5都打开,以将Vdata写入T0的源极,并控制T0的栅极与T0的漏极之间连通;
在补偿阶段S2,To打开,O1的阳极的电位Vand变为VINT+|Vsth|,Vsth为Tc的阈值电压;
在所述补偿阶段S2开始时,T0导通,Vdata为Cst充电,以提升T0的栅极的电位,直至T0关断,T0的栅极的电位变为Vdata+Vth,Vth为T0的阈值电压;
在发光阶段S3,Rn和AZn都提供高电压信号,EM提供低电压信号,T3和T4都打开,T0驱动O1发光。
本发明如图8所示的像素电路的至少一实施例在工作时,在补偿阶段S2,Vand与VSS的电压值的差值需要大于0而小于Voth,可以根据实际情况选择是否需要串联更多的控制晶体管。其中,Voth为所述有机发光二极管O1的起亮阈值电压。
在本发明如图8所示的像素电路的至少一实施例中,所述电压控制电路可以包括A个控制晶体管,第一控制晶体管的第一极为所述电压控制电路的第一端,所述第A控制晶体管的第二极为所述电压控制电路的第二端,第a控制晶体管的控制极与第a控制晶体管的第二极电连接,第b控制晶体管的第二极与第b+1控制晶体管的第一极电连接;A为大于1的整数,a为小于或等于A的正整数,b为小于A的正整数。
本发明图9所示的像素电路的至少一实施例与本发明图8所示的像素电路的至少一实施例中的区别在于:所述控制晶体管Tc的栅极与所述控制晶体管Tc的漏极电连接,所述控制晶体管Tc的源极与初始电压端电连接;所述初始电压端用于提供初始电压VINT
所述控制晶体管Tc为NMOS管(N型金属-氧化物-半导体晶体管),所述控制晶体管Tc为二极管连接,所述控制晶体管Tc相当于一个二极管,该二极管的导通电压一定幅度大于0。
在图9所示的至少一实施例中,所述控制晶体管Tc的阈值电压Vsth为正值,所述控制晶体管Tc的阈值电压可以大于或等于2V而小于或等于3V;但不以此为限。
在图9所示的至少一实施例中,所述预定时间段为所述补偿阶段,在所述补偿阶段,O1的阳极的电位Vand为VINT+|Vsth|;则可以根据O1的阳极的电位设定Vsth,并当Vand-VINT大于3V时,本发明至少一实施例可以采用相互串联的至少两个控制晶体管。
例如,当VSS提供的低电压信号的电压值等于0V,VINT的电压值等于-1V,而在所述补偿阶段,期望将Vand设置为1.5V时,则本发明至少一实施例可以采用一个所述控制晶体管,并该控制晶体管的阈值电压为2.5V;
当VSS提供的低电压信号的电压值等于0V,VINT的电压值等于-4V,而在所述补偿阶段,期望将Vand设置为2V时,则本发明至少一实施例可以采用两个所述控制晶体管,并该控制晶体管的阈值电压为3V。
本发明实施例所述的驱动方法,应用于上述的像素电路,所述驱动方法包括:
在非发光阶段中的预定时间段,复位控制电路根据复位电压,控制发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述非发光阶段为显示周期包括的除了发光阶段之外的时间段。
本发明实施例所述的驱动方法通过复位控制电路,在非发光阶段中的预定时间段,在复位控制信号的控制下,将复位电压写入发光元件的第一极,使得发光元件的第一极的电位所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压,以保证所述发光元件不发光,并适当调高所述发光元件的第一极的电位,使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值略低于所述发光元件的起亮阈值电压,确保即使在低灰阶小电流驱动条件下,所述发光元件的第一极的电位也能快速上升,使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值达到所述起亮阈值电压以上,以响应发光。
根据一种具体实施方式,所述复位控制电路可以包括通断控制电路和电压控制电路;所述电压控制电路的第一端与所述发光元件的第一极电连接;所述通断控制电路分别与复位控制线、所述电压控制电路的第二端和复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路用于在所述复位控制信号的控制下,将所述复位电压写入所述电压控制电路的第二端,所述电压控制电路根据所述复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
根据另一种具体实施方式,所述复位控制电路包括通断控制电路和电压控制电路;所述通断控制电路分别与复位控制线、所述发光元件的第一极和所述电压控制电路的第一端电连接;所述电压控制电路的第二端与所述复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路在所述复位控制信号的控制下,控制所述发光元件的第一极与所述电压控制电路的第一端之间连通;所述电压控制电路控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
本发明实施例所述的像素电路包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (17)

1.一种像素电路,其特征在于,包括发光元件和复位控制电路;
所述复位控制电路分别与所述发光元件的第一极、第一初始电压端和复位控制线电连接,用于在所述复位控制线提供的复位控制信号的控制下,在非发光阶段中的预定时间段,根据所述复位电压端提供的复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述发光元件的第二极与第一电压端电连接。
2.如权利要求1所述的像素电路,其特征在于,所述复位控制电路包括通断控制电路和电压控制电路;
所述电压控制电路的第一端与所述发光元件的第一极电连接;
所述通断控制电路分别与所述复位控制线、所述电压控制电路的第二端和所述复位电压端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,将所述复位电压写入所述电压控制电路的第二端;
所述电压控制电路用于当其第二端接入所述复位电压时,根据所述复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
3.如权利要求1所述的像素电路,其特征在于,所述复位控制电路包括通断控制电路和电压控制电路;
所述通断控制电路分别与所述复位控制线、所述发光元件的第一极和所述电压控制电路的第一端电连接,用于在所述复位控制信号的控制下,在非发光阶段中的预定时间段,控制所述发光元件的第一极与所述电压控制电路的第一端之间连通;
所述电压控制电路的第二端与所述复位电压端电连接,所述电压控制电路用于在其第一端与所述发光元件的第一极连通时,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
4.如权利要求2所述的像素电路,其特征在于,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路第二端电连接,所述通断控制晶体管的第二极与所述复位电压端电连接。
5.如权利要求3所述的像素电路,其特征在于,所述通断控制电路包括通断控制晶体管;
所述通断控制晶体管的控制极与所述复位控制线电连接,所述通断控制晶体管的第一极与所述电压控制电路的第一端电连接,所述通断控制晶体管的第二极与所述发光元件的第一极电连接。
6.如权利要求2或3所述的像素电路,其特征在于,所述电压控制电路包括一个控制二极管,所述控制二极管的阳极为所述电压控制电路的第一端,所述控制二极管的阴极为所述电压控制电路的第二端;或者,
所述电压控制电路包括相互串联的N个控制二极管,第一控制二极管的阳极为所述电压控制电路的第一端,第N控制二极管的阴极为所述电压控制电路的第二端;第n控制二极管的阴极与第n+1控制二极管的阳极电连接;N为大于1的整数,n为小于N的正整数。
7.如权利要求2或3所述的像素电路,其特征在于,所述电压控制电路包括一个控制晶体管,所述控制晶体管的第一极为所述电压控制电路的第一端,所述控制晶体管的控制极与所述控制晶体管的第二极电连接,所述控制晶体管的第二极为所述电压控制电路的第二端;或者,
所述电压控制电路包括A个控制晶体管,第一控制晶体管的第一极为所述电压控制电路的第一端,所述第A控制晶体管的第二极为所述电压控制电路的第二端,第a控制晶体管的控制极与第a控制晶体管的第二极电连接,第b控制晶体管的第二极与第b+1控制晶体管的第一极电连接;A为大于1的整数,a为小于或等于A的正整数,b为小于A的正整数。
8.如权利要求1至5中任一权利要求所述的像素电路,其特征在于,还包括驱动电路、初始化电路、补偿控制电路、第一发光控制电路、第二发光控制电路、数据写入电路和储能电路;
所述初始化电路分别与初始化控制线、初始电压端和所述驱动电路的控制端电连接,用于在所述初始化控制信号的控制下,将所述初始电压端提供的初始电压写入所述驱动电路的控制端;
所述补偿控制电路分别与扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与电源电压端电连接,所述储能电路用于储存电能;
所述第一发光控制电路分别与发光控制线、所述驱动电路的第一端与所述发光元件的第一极电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通;
所述第二发光控制电路分别与所述发光控制线、所述电源电压端和所述驱动电路的第二端电连接,用于在所述发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第二端之间连通;
所述数据写入电路分别与所述扫描线、所述驱动电路的第二端和数据线电连接,用于在所述扫描信号的控制下,将所述数据线上的数据电压写入所述驱动电路的第二端;
所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通。
9.如权利要求8所述的像素电路,其特征在于,所述复位电压端与所述初始电压端为同一初始电压端。
10.如权利要求8所述的像素电路,其特征在于,所述复位控制线与所述初始化控制线为同一控制线;或者,
所述复位控制线与所述扫描线为同一控制线。
11.如权利要求8所述的像素电路,其特征在于,所述初始化电路包括第一晶体管,所述补偿控制电路包括第二晶体管;
所述第一晶体管的控制极与所述初始化控制线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述初始电压端电连接;
所述第二晶体管的控制极与所述扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
12.如权利要求8所述的像素电路,其特征在于,所述储能电路包括存储电容,所述第一发光控制电路包括第三晶体管,所述第二发光控制电路包括第四晶体管,所述数据写入电路包括第五晶体管,所述驱动电路包括驱动晶体管;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述驱动晶体管的第一极电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接;
所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动晶体管的第二极电连接,所述第四晶体管的第二极与所述电源电压端电连接;
所述第五晶体管的控制极与所述扫描线电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述数据线电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述电源电压端电连接。
13.如权利要求1至5中任一权利要求所述的像素电路,其特征在于,所述发光元件为有机发光二极管;
所述发光元件的第一极为所述有机发光二极管的阳极,所述发光元件的第二极为所述有机发光二极管的阴极。
14.一种驱动方法,应用于如权利要求1至13中任一权利要求所述的像素电路,其特征在于,所述驱动方法包括:
在非发光阶段中的预定时间段,复位控制电路根据复位电压,控制发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压;
所述非发光阶段为显示周期包括的除了发光阶段之外的时间段。
15.如权利要求14所述的驱动方法,其特征在于,所述复位控制电路包括通断控制电路和电压控制电路;所述电压控制电路的第一端与所述发光元件的第一极电连接;所述通断控制电路分别与复位控制线、所述电压控制电路的第二端和复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路用于在所述复位控制信号的控制下,将所述复位电压写入所述电压控制电路的第二端,所述电压控制电路根据所述复位电压,控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
16.如权利要求14所述的驱动方法,其特征在于,所述复位控制电路包括通断控制电路和电压控制电路;所述通断控制电路分别与复位控制线、所述发光元件的第一极和所述电压控制电路的第一端电连接;所述电压控制电路的第二端与所述复位电压端电连接;
所述驱动方法包括:
在所述预定时间段,所述通断控制电路在所述复位控制信号的控制下,控制所述发光元件的第一极与所述电压控制电路的第一端之间连通;所述电压控制电路控制所述发光元件的第一极的电位,以使得所述发光元件的第一极的电位与所述发光元件的第二极的电位之间的差值大于0而小于所述发光元件的起亮阈值电压。
17.一种显示装置,其特征在于,包括如权利要求1至13中任一权利要求所述的像素电路。
CN202111262942.3A 2021-10-28 2021-10-28 像素电路、驱动方法和显示装置 Pending CN113936599A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111262942.3A CN113936599A (zh) 2021-10-28 2021-10-28 像素电路、驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111262942.3A CN113936599A (zh) 2021-10-28 2021-10-28 像素电路、驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN113936599A true CN113936599A (zh) 2022-01-14

Family

ID=79284746

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111262942.3A Pending CN113936599A (zh) 2021-10-28 2021-10-28 像素电路、驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN113936599A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115862550A (zh) * 2022-11-30 2023-03-28 惠科股份有限公司 阵列基板和显示面板
WO2024020997A1 (zh) * 2022-07-29 2024-02-01 京东方科技集团股份有限公司 像素电路和显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130113779A1 (en) * 2011-11-08 2013-05-09 Lg Display Co., Ltd. Organic light emitting diode display device
US20160063922A1 (en) * 2014-08-26 2016-03-03 Apple Inc. Organic Light-Emitting Diode Display
CN106652907A (zh) * 2017-01-05 2017-05-10 上海天马有机发光显示技术有限公司 有机发光显示面板、有机发光显示装置及像素补偿方法
CN107564477A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 有机发光显示器
CN109215585A (zh) * 2018-11-26 2019-01-15 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN109599062A (zh) * 2017-09-30 2019-04-09 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110808012A (zh) * 2019-11-28 2020-02-18 京东方科技集团股份有限公司 像素电路、移位寄存器单元、栅极驱动电路和显示装置
CN113327550A (zh) * 2021-06-16 2021-08-31 云谷(固安)科技有限公司 像素电路和显示面板
CN113421524A (zh) * 2021-06-18 2021-09-21 京东方科技集团股份有限公司 电压提供单元、电压提供方法和显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130113779A1 (en) * 2011-11-08 2013-05-09 Lg Display Co., Ltd. Organic light emitting diode display device
US20160063922A1 (en) * 2014-08-26 2016-03-03 Apple Inc. Organic Light-Emitting Diode Display
CN107564477A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 有机发光显示器
CN106652907A (zh) * 2017-01-05 2017-05-10 上海天马有机发光显示技术有限公司 有机发光显示面板、有机发光显示装置及像素补偿方法
CN109599062A (zh) * 2017-09-30 2019-04-09 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109215585A (zh) * 2018-11-26 2019-01-15 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN110808012A (zh) * 2019-11-28 2020-02-18 京东方科技集团股份有限公司 像素电路、移位寄存器单元、栅极驱动电路和显示装置
CN113327550A (zh) * 2021-06-16 2021-08-31 云谷(固安)科技有限公司 像素电路和显示面板
CN113421524A (zh) * 2021-06-18 2021-09-21 京东方科技集团股份有限公司 电压提供单元、电压提供方法和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024020997A1 (zh) * 2022-07-29 2024-02-01 京东方科技集团股份有限公司 像素电路和显示装置
CN115862550A (zh) * 2022-11-30 2023-03-28 惠科股份有限公司 阵列基板和显示面板
CN115862550B (zh) * 2022-11-30 2023-11-03 惠科股份有限公司 阵列基板和显示面板

Similar Documents

Publication Publication Date Title
CN112053661B (zh) 像素电路、像素驱动方法、显示面板和显示装置
CN107424563B (zh) 有机发光二极管显示装置
US10163394B2 (en) Pixel circuit and method for driving the same, display apparatus
US11195463B2 (en) Pixel driving circuit, pixel driving method, display panel and display device
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
US20200234633A1 (en) Pixel driving circuit and operating method thereof, and display panel
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
US8773332B2 (en) Driving circuit for pixels of an active matrix organic light-emitting diode display and method for driving pixels of an active matrix organic light-emitting diode display
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN114627807A (zh) 像素电路、驱动方法和显示装置
CN110556076B (zh) 像素电路、驱动方法及显示装置
CN111261098B (zh) 像素驱动电路及驱动方法、显示装置
CN113744683B (zh) 像素电路、驱动方法和显示装置
WO2019174372A1 (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN113936599A (zh) 像素电路、驱动方法和显示装置
CN114078430A (zh) 像素电路及显示面板
CN106448567B (zh) 像素驱动电路、驱动方法、像素单元和显示装置
CN113870786B (zh) 像素电路、驱动发光和显示装置
CN113990257B (zh) 像素电路、驱动方法和显示装置
CN109509434B (zh) 一种像素驱动电路、显示装置及驱动方法
US11361708B2 (en) Pixel circuit, pixel driving method and display device
CN113053297A (zh) 像素电路、像素驱动方法和显示装置
CN114882832B (zh) 像素驱动电路、显示面板和驱动方法
CN115294941A (zh) 像素电路及其驱动方法和显示面板
CN115529839A (zh) 像素电路、像素驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20220114