CN109389937B - 一种像素电路、显示装置及像素电路的驱动方法 - Google Patents

一种像素电路、显示装置及像素电路的驱动方法 Download PDF

Info

Publication number
CN109389937B
CN109389937B CN201710655739.XA CN201710655739A CN109389937B CN 109389937 B CN109389937 B CN 109389937B CN 201710655739 A CN201710655739 A CN 201710655739A CN 109389937 B CN109389937 B CN 109389937B
Authority
CN
China
Prior art keywords
unit
pixel circuit
signal input
transistor
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710655739.XA
Other languages
English (en)
Other versions
CN109389937A (zh
Inventor
徐文伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EverDisplay Optronics Shanghai Co Ltd
Original Assignee
EverDisplay Optronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EverDisplay Optronics Shanghai Co Ltd filed Critical EverDisplay Optronics Shanghai Co Ltd
Priority to CN201710655739.XA priority Critical patent/CN109389937B/zh
Publication of CN109389937A publication Critical patent/CN109389937A/zh
Application granted granted Critical
Publication of CN109389937B publication Critical patent/CN109389937B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Abstract

本发明实施例公开了一种像素电路、显示装置及像素电路的驱动方法,该像素电路包括数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件,通过补偿单元对驱动单元的阈值电压进行补偿,以使驱动单元产生驱动发光元件的驱动电流与驱动单元的阈值电压无关。本发明实施例提供的像素电路采用第一扫描信号和第二扫描信号控制各单元的导通与截止,使得在补偿阈值电压的前提下,不增加显示面板的边框面积及功耗,实现低功耗、窄边框的显示面板像素电路的阈值补偿,进一步提高显示质量。

Description

一种像素电路、显示装置及像素电路的驱动方法
技术领域
本发明实施例涉及显示驱动技术领域,尤其涉及一种像素电路、显示装置及驱动方法。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板因具有轻薄、省电等特点,而广泛应用于各类显示设备中。OLED显示技术无需背光灯,采用非常薄的有机材料涂层和玻璃基板,当有电流通过时,这些有机材料就会发光。
通常在OLED显示面板中,需要像素驱动电路为OLED持续点亮提供相应的条件。传统的OLED采用2T1C的驱动方式,如图1所示,该像素驱动电路中包括一个开关晶体管T1、一个驱动晶体管T2和一个存储电容Cst,开关晶体管T1导通后,将数据信号传输至驱动晶体管T2的栅极,数据信号同时被存储于存储电容Cst,驱动晶体管T2产生驱动电流,驱动OLED发光。但由于工艺制程和器件老化等原因,致使驱动晶体管T2的阈值电压漂移,在相同的灰阶电压下,不同像素驱动电路产生的驱动电流不同,进而驱动OLED产生的灰阶画面不同,从而影响显示效果。现有技术中,通过在电路中增加阈值补偿电路,以补偿驱动晶体管的阈值电压。但是需要使用发光控制信号控制有机发光二极管发光,而发光控制信号由发光控制电路提供,设置的发光控制电路增加面板的边框面积及功耗。
发明内容
针对上述存在问题,本发明的目的是提供一种像素电路、显示装置及驱动方法,以解决现有技术中像素电路阈值电压漂移造成显示异常的问题。
第一方面,本发明实施例提供了一种像素电路,包括:数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件;
所述数据写入单元的第一端与所述像素电路的数据信号输入端连接,所述数据写入单元的第二端与所述驱动单元的第一端连接,所述数据写入单元的控制端与所述像素电路的第一扫描信号输入端连接;
所述驱动单元的控制端与所述存储单元的第一端连接,所述存储单元的第二端与所述像素电路的第一电平信号输入端连接;
所述补偿单元的第一端与所述驱动单元的第二端连接,所述补偿单元的第二端与所述驱动单元的控制端连接,所述补偿单元的控制端与所述第一扫描信号输入端连接;
所述第一隔离单元的第一端与所述驱动单元的第一端连接,所述第一隔离单元的第二端与所述第一电平信号输入端连接,所述第一隔离单元的控制端与所述保持单元的第一端连接;
所述第二隔离单元的第一端与所述驱动单元的第二端连接,所述第二隔离单元的第二端与所述发光元件的第一极连接,所述第二隔离单元的控制端与所述保持单元的第一端连接;
所述发光元件的第二极与所述像素电路的第二电平信号输入端连接;
所述发光控制单元的第一端以及控制端与所述像素电路的第二扫描信号输入端连接,所述发光控制单元的第二端与所述保持单元的第一端连接,所述保持单元的第二端与所述像素电路的第三电平信号输入端连接;
所述补偿单元用于对所述驱动单元的阈值电压进行补偿,以使所述驱动单元产生驱动所述发光元件的驱动电流与所述驱动单元的阈值电压无关。
第二方面,本发明实施例还提供了一种显示装置,包括:多条扫描线和多条数据线,所述多条扫描线和所述多条数据线交叉限定多个像素;每一所述像素包括本发明实施例提供的像素电路。
第三方面,本发明实施例还提供了一种像素电路的驱动方法,所述像素电路包括数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件;
其中,所述数据写入单元的第一端与所述像素电路的数据信号输入端连接,所述数据写入单元的第二端与所述驱动单元的第一端连接,所述数据写入单元的控制端与所述像素电路的第一扫描信号输入端连接;
所述驱动单元的控制端与所述存储单元的第一端连接,所述存储单元的第二端与所述像素电路的第一电平信号输入端连接;
所述补偿单元的第一端与所述驱动单元的第二端连接,所述补偿单元的第二端与所述驱动单元的控制端连接,所述补偿单元的控制端与所述第一扫描信号输入端连接;
所述第一隔离单元的第一端与所述驱动单元的第一端连接,所述第一隔离单元的第二端与所述第一电平信号输入端连接,所述第一隔离单元的控制端与所述保持单元的第一端连接;
所述第二隔离单元的第一端与所述驱动单元的第二端连接,所述第二隔离单元的第二端与所述发光元件的第一极连接,所述第二隔离单元的控制端与所述保持单元的第一端连接;
所述发光元件的第二极与所述像素电路的第二电平信号输入端连接;
所述发光控制单元的第一端以及控制端与所述像素电路的第二扫描信号输入端连接,所述发光控制单元的第二端与所述保持单元的第一端连接,所述保持单元的第二端与所述像素电路的第三电平信号输入端连接;
所述驱动方法包括:
数据写入和阈值补偿阶段,所述数据写入单元、所示驱动单元以及补偿单元导通,所述数据信号输入端输入的信号经所述数据写入单元、驱动单元和阈值补偿单元传输至所述存储单元,所述存储单元进行充电,在所述驱动单元关断时,所述存储单元存储的电压与所述驱动单元的阈值电压关联;
发光阶段,所述发光控制单元导通,所述像素电路的第二扫描信号输入端输入的扫描信号传输至所述第一隔离单元的控制端、所述第二隔离单元的控制端、以及所述保持单元的第一端,所述保持单元保持所述第一隔离单元的控制端以及所述第二隔离单元控制端的电位,所述第一隔离单元和所述第二隔离单元导通,所述驱动单元产生的驱动电流经导通的第二隔离单元驱动所述发光元件发光,并且所述驱动电流与所述驱动单元的阈值电压无关。
本发明实施例提供的像素驱动电路、显示装置及像素电路的驱动方法,通过采用第一扫描信号和第二扫描信号控制像素电路中各单元的导通与截止,使得在补偿阈值电压的前提下,不增显示面板的边框面积及功耗,实现低功耗、窄边框的显示面板像素电路的阈值补偿。
附图说明
图1是现有技术中像素驱动电路的电路图;
图2是本发明实施例提供的一种像素电路的结构框图;
图3A是本发明实施例提供的一种像素电路的具体电路图;
图3B是本发明实施例提供的一种像素电路的驱动时序图;
图4是本发明又一实施例提供的一种像素电路的结构框图;
图5A是本发明又一实施例提供的一种像素电路的电路图;
图5B是本发明又一实施例提供的一种像素电路的驱动时序图;
图6是本发明实施例提供的一种像素电路驱动方法的流程图;
图7是本发明又一实施例提供的一种像素电路驱动方法的流程图;
图8是本发明实施例提供的一种显示装置的结构框图;
图9是本发明实施例提供的第二种显示装置的结构框图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例提供一种像素电路,该像素电路可应用于显示装置中。图2是本发明实施例提供的一种像素电路的结构框图,如图2所示,该像素电路包括:数据写入单元11、驱动单元12、补偿单元13、第一隔离单元14、第二隔离单元15、存储单元16、保持单元17、发光控制单元18和发光元件19。
数据写入单元11的第一端与该像素电路的数据信号输入端DATA连接,数据写入单元11的第二端与驱动单元12的第一端连接,数据写入单元11的控制端与该像素电路的第一扫描信号输入端Sn连接;驱动单元12的控制端与存储单元16的第一端连接,存储单元16的第二端与该像素电路的第一电平信号输入端ELVDD连接;补偿单元13的第一端与驱动单元12的第二端连接,补偿单元13的第二端与驱动单元12的控制端连接,补偿单元13的控制端与第一扫描信号输入端Sn连接;第一隔离单元14的第一端与驱动单元12的第一端连接,第一隔离单元14的第二端与第一电平信号输入端ELVDD连接,第一隔离单元14的控制端与保持单元17的第一端连接;第二隔离单元15的第一端与驱动单元12的第二端连接,第二隔离单元15的第二端与发光元件19的第一极连接,第二隔离单元15的控制端与保持单元17的第一端连接;发光元件19的第二极与该像素电路的第二电平信号输入端ELVSS连接;发光控制单元18的第一端以及控制端与该像素电路的第二扫描信号Sn+1的输入端连接,发光控制单元18的第二端与保持单元17的第一端连接,保持单元17的第二端与该像素电路的第三电平信号Vint的输入端连接。本发明实施例通过补偿单元13对驱动单元12的阈值电压进行补偿,以使驱动单元12产生驱动发光元件19的驱动电流与驱动单元12的阈值电压无关。
在像素电路的工作过程,在第一扫描信号输入端Sn输入的第一扫描信号的作用下,数据写入单元11和补偿单元13导通,驱动单元12也导通,数据信号输入端DATA输入的数据信号通过导通的数据写入单元11、驱动单元12和补偿单元13,向存储单元16的第一端充电,也即向驱动单元12的控制端充电,驱动单元12控制端的电压逐渐升高,直至驱动单元12关断。在驱动单元12关断时,驱动单元12的阈值电压存储于存储单元16的第一端。在第二扫描信号输入端Sn+1输入的第二扫描信号的作用下,发光控制单元18导通,对保持单元17进行充电,第一隔离单元14和第二隔离单元15导通,驱动单元12响应其控制端,也即存储单元16第一端的电压产生驱动电流,驱动电流与驱动单元12的阈值电压无关,驱动电流通过第二隔离单元15传输至发光元件19驱动发光元件19发光显示。在第二扫描信号输入端Sn+1停止输入第二扫描信号时,保持单元17持续提供电压控制第一隔离单元14和第二隔离单元15保持导通,发光元件19持续发光。
本发明实施例能够补偿驱动单元12的阈值电压,进而驱动单元12产生的驱动电流与驱动单元12的阈值电压无关,解决像素电路阈值电压漂移造成显示异常的问题,提高像素电路的可靠性。而且在实现发光元件19发光过程中,由第二扫描信号输入端Sn+1输入的第二扫描信号控制,并在停止输入第二扫描信号停止时,通过保持单元17可控制发光元件19持续发光,而现有技术中一般持续发光需要有发光信号控制,而发光信号需要有特定的驱动电路提供,例如由发光信号驱动电路(EOA)提供,本发明实施例中像素电路应用在显示面中时,不需要设计发光信号驱动电路,可节省电路面积,节省电路功耗。而发光信号驱动电路一般位于显示面板的边框区域,如此,可以实现显示面板的窄边框。
本发明实施例提供的像素电路中各单元可采用相应的电子元器件来实现其功能。图3A是本发明实施例提供的一种像素电路的电路图,结合图2,如图3A所示,数据写入单元11包括第一晶体管M1,驱动单元12包括第二晶体管M2,补偿单元13包括第三晶体管M3,第一隔离单元14包括第四晶体管M4,第二隔离单元15包括第五晶体管M5,存储单元16包括第一电容C1,保持单元17包括第二电容C2,发光控制单元18包括第六晶体管M6。此外,发光元件19可以为有机发光二极管OLED。
其中,第一晶体管M1的第一电极与像素电路的数据信号输入端DATA连接,第一晶体管M1的第二电极与第二晶体管M2的第一电极连接,以及第一晶体管M1的栅极与像素电路的第一扫描信号输入端Sn连接;第二晶体管M2的栅极与第一电容C1的第一端连接,第一电容C1的第二端与像素电路的第一电平信号输入端ELVDD连接;第三晶体管M3的第一电极与第二晶体管M2的第二电极连接,第三晶体管M3的第二电极与第二晶体管M2的栅极连接,以及第三晶体管M3的栅极与第一扫描信号输入端Sn连接;第四晶体管M4的第一电极与第二晶体管M2的第一电极连接,第四晶体管M4的第二电极与第一电平信号输入端ELVDD连接,以及第四晶体管M4的栅极与第二电容C2的第一端连接;第五晶体管M5的第一电极与第二晶体管M2的第二电极连接,第五晶体管M5的第二电极与有机发光二极管OLED的第一极(即阳极)连接,以及第五晶体管M5的栅极与第二电容C2的第一端连接;有机发光二极管OLED的第二极(即阴极)与像素电路的第二电平信号输入端ELVSS连接。第六晶体管M8的第一电极及栅极与像素电路的第二扫描信号的入端Sn+1连接,以及第六晶体管M8的第二电极与第二电容C2的第一端连接,第二电容C2的第二端与像素电路的第三电平信号输入端Vint连接。
图3B是本发明实施例提供的一种驱动时序图。下面结合图3A和图3B,示例性的以第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6为P型晶体管说明本发明实施例提供的像素电路的工作过程。像素电路的数据信号输入端DATA、第一扫描信号输入端Sn、第二扫描信号输入端Sn+1均输入相应的信号,控制各晶体管的导通关断。像素电路的工作过程可包括如下阶段:
在t1阶段,也称为数据写入和阈值补偿阶段,第一扫描信号输入端Sn输入低电平信号,第一晶体管M1和第三晶体管M3导通,此时,由于第二晶体管M2栅极为低电压,第二晶体管M2也导通。由此,数据信号输入端DATA输入的数据信号通过导通的第一晶体管M1、第二晶体管M2和第三晶体管M3,向第一电容C2的第一端充电,也即向第二晶体管M2的栅极充电,第二晶体管M2的栅极电压逐渐升高,直至第二晶体管M2的栅极和第二电极的电压差等于第二晶体管M2的阈值电压Vth时,第二晶体管M2关断,其中,第二晶体管M2的第二电极可为第二晶体管M2的源极。第二晶体管M2的第二极的电压为Vdata,Vdata为数据信号的电压值(不考虑晶体管上的压降),则第一电容C1第一端的电压V1=Vdata+Vth
在t2阶段,也称发光阶段,第一扫描信号输入端输入高电平信号,第一晶体管M1和第三晶体管M3关断。第二扫描信号输入端Sn+1输入低电平信号,第六晶体管M6的栅极和第一电极输入低电平信号,第六晶体管M6导通,并对第六晶体管M6的第二电极连接的第二电容C2进行充电,以将低电平的信号存储于第二电容C2第一端,该第二电容C2第一端存储的低电平信号能够保持后续发光元件的发光。同时,与第二电容C2的第一端连接的第四晶体管M4的栅极和第五晶体管M5的栅极均输入低电平的信号,致使第四晶体管M4和第五晶体管M5导通,此时第二晶体管M2响应其栅极,也即第一电容C1的第一端的电压产生驱动电流Id,其中,
Figure BDA0001369212810000101
其中,μ表示第二晶体管M2的载流子迁移率,W、L为第二晶体管M2中沟道的宽度和长度,Cox为第二晶体管M2单位面积的栅氧化层电容,VGS为第二晶体管M2栅极和第二电极之间的电压差,VELVDD为第一电平信号输入端ELVDD输入的第一电平信号的电压值。可以看到,该驱动电流Id与第二晶体管M2的阈值电压Vth无关,实现了对第二晶体管M2(驱动晶体管)阈值电压的补偿。且该驱动电流通过第五晶体管M5传输至有机发光二极管OLED,有机发光二极管OLED发光显示。此外,在第二扫描信号输入端Sn+1输入的第二扫描信号变为高电平的信号时,第六晶体管M6截止,第二电容C2中存储的低电平信号提供给第四晶体管M4的栅极和第五晶体管M5栅极,第四晶体管M4和第五晶体管M5保持导通,使得有机发光二极管OLED持续发光。t2阶段之后的阶段也为发光阶段,直到下一帧的数据写入和阈值补偿阶段和发光阶段到来。
图4是本发明又一实施例提供的一种像素电路的结构框图,如图4所示,本实施例在上述实施例的基础上增加了复位单元20、下拉单元21和稳压单元22。其中,复位单元20的第一端与存储单元16的第一端连接,复位单元20的第二端与像素电路的第三电平信号输入端Vint连接,复位单元20的控制端与像素电路的第三扫描信号输入端Sn-1连接;下拉单元21的第一端与发光元件19的第一极连接,下拉单元21的第二端与像素电路的第三电平信号输入端Vint连接,下拉单元21的控制端与像素电路的第一扫描信号输入端Sn连接;稳压单元22的第一端与第一隔离单元14的控制端连接,稳压单元22的第二端与像素电路的第一电平信号输入端ELVDD连接,稳压单元22的控制端与补偿单元13的控制端连接。
在本发明实施例提供的像素电路中复位单元20在第三扫描信号输入端Sn-1输入的第三扫描信号的作用下导通,第三电平信号输入端Vint输入的第三电平信号传输至驱动单元12的控制端,对像素电路中驱动单元12控制端的电位进行复位,也即是给驱动单元12的控制端输入一个恒定的电压值,即对驱动单元12的控制端进行初始化;而在第一扫描信号输入端Sn输入的第一扫描信号的作用下使得下拉单元21导通,由此像素电路的第二电平信号输入端Vint输入的第三电平信号经导通的下拉单元21传输至发光元件19的第一极,以此使得发光元件19在此时不会发光显示,避免像素电路不必要的功耗、以及发光元件19发光不稳定;稳压单元22的作用是在第一扫描信号输入端Sn输入第一扫描信号的作用下导通,导通时稳定第一隔离单元14的控制端和第二隔离单元15的控制端的电位,以在非显示发光阶段第一隔离单元14和第二隔离单元15保持关断状态,使得在阈值电压补偿阶段,驱动单元12的阈值电压及数据信号输入端DATA输入的数据信号能够存储至存储单元16中。
图4中复位单元20、下拉单元21和稳压单元22均可采用相应的电子元器件实现其功能。图5A是本发明又一实施例提供的像素电路的具体电路图。结合图4和图5A,复位单元20包括第七晶体管M7,下拉单元21包括第八晶体管M8,稳压单元22包括第九晶体管M9。
其中,第七晶体管M7的第一电极与第一电容C1的第一端连接,第七晶体管M7的第二电极与像素电路的第三电平信号输入端Vint连接,以及第七晶体管M7的栅极与像素电路的第三扫描信号输入端Sn-1连接;第八晶体管M8的第一电极与有机发光二极管OLED的第一极(即阳极)连接,第八晶体管M8的第二电极与像素电路的第三电平信号输入端Vint连接,以及第八晶体管M8的栅极与像素电路的第一扫描信号输入端Sn连接;第九晶体管M9的第一电极与第四晶体管M4的栅极连接,第九晶体管M9的第二电极与像素电路的第一电平信号输入端ELVDD连接,以及第九晶体管M9的栅极与第三晶体管M3的栅极连接,即第九晶体管M9的栅极与第三晶体管M3的栅极连接。
像素电路的数据信号输入端DATA、第一扫描信号输入端Sn、第二扫描信号输入端Sn+1、以及第三扫描信号输入端Sn-1均输入相应的信号,以控制各晶体管的导通和关断。结合5A和图5B,以第七晶体管M7、第八晶体管M8、以及第九晶体管M9均为P型晶体为示例说明本发明实施例像素电路的工作过程,本发明实施例像素电路的工作过程如下。
t0阶段,也称复位阶段或者初始化阶段,第三扫描信号输入端Sn-1输入低电平信号,第七晶体管M7导通,使得像素电路的第三电平信号输入端Vint输入的信号经导通的第七晶体管M6对第二晶体管M2栅极的电位进行初始化。
t1阶段,也即数据写入和阈值补偿阶段,第一扫描信号输入端Sn输入低电平信号,第一晶体管M1、第三晶体管M3、第八晶体管M7和第九晶体管M9导通,同时,第二晶体管M2的栅极在初始化后保持低电平信号的输入,因而第二晶体管M2也导通。由此,数据信号输入端DATA输入的数据信号Vdata通过导通的第一晶体管M1、第二晶体管M2和第三晶体管M3,向第一电容C1的第一端充电,也即向第二晶体管M2的栅极充电,第二晶体管M2的栅极电压逐渐升高,直至第二晶体管M2的栅极和第二电极的电压差等于第二晶体管M2的阈值电压Vth时,第二晶体管M2关断。此外,像素电路的第三电平信号输入端Vint输入的信号经导通的第八晶体管M7输入至有机发光二级管OLED的阳极,以对有机发光二极管OLED的阳极电极进行复位,以控制有机发光二极管在此阶段不进行发光显示。而第九晶体管M9的导通,使得像素电路的第一电平信号输入端ELVDD输入的信号经导通的第九晶体管M9输入至第四晶体管M4的栅极和第五晶体管M5的栅极,以控制第四晶体管M4和第五晶体管M5在此阶段关断,使得第二晶体管M2的阈值电压及数据信号输入端DATA输入的数据信号的电压能够存储至存储单元16中,以在此阶段对第二晶体管M2的阈值电压进行有效补偿。
t2阶段,也即发光阶段,第二扫描信号输入端Sn+1输入低电平信号,第六晶体管M6导通,并对第六晶体管M6的第二电极连接的第二电容C2进行充电,以将低电平的信号存储于第二电容C2中,该第二电容C2中存储的低电平信号能够保持后续发光元件的发光。同时,与第二电容C2的第一端连接的第四晶体管M4的栅极和第五晶体管M5的栅极均输入低电平的信号,第四晶体管M4和第五晶体管M5导通,此时第二晶体管M2响应其栅极,也即第一电容C1的第一端的电压产生驱动电流,该驱动电流与第二晶体管M2的阈值电压Vth无关。此外,在第二扫描信号输入端Sn+1输入第二扫描信号变为高电平的信号时,第二电容C1中存储的低电平信号为第四晶体管M4和第五晶体管M5的栅极持续提供低电平信号,以控制第四晶体管M4和第五晶体管M5保持导通,使得有机发光二极管OLED持续发光。
图5A中与图3A中相同器件的工作,可参见上述对图3A中电路工作过程的描述。
在发光阶段,通过第六晶体管M6对第二电容C2第一端进行充电,第二电容C2第一端为低电位,也即第六晶体管M6的第二电极为低电位,如果第六晶体管M6的宽长比的取值过小,无法对第二电容C2进行有效充电。而在后续发光阶段,第六晶体管M6第一电极输入的第二扫描信号将跳变为高电平,第八晶体管M8的第一电极为高电位,第六晶体管M6将产生漏电流,如果第六晶体刊M6的宽长比取值较大,将产生较大的漏电流,影响发光,而且功耗较高。第六晶体管M6的宽长比的取值范围为0.3~0.5,即可以保证在发光阶段对第二电容C2的充电,又防止在后续发光阶段具有较大的漏电流。另外,在发光阶段,第二电容C2的第一端为低电位,也即第九晶体管M9的第一电极为低电位,第九晶体管M9的第二电极与第一电平信号输入端ELVDD连接,第一电平信号输入端ELVDD输入高电平信号,第九晶体管M9将产生漏电流,第九晶体管M9在像素电路中宽长比的取值范围可以是0.3~0.5,如此可保证第九晶体管M9产生较小的漏电流。
可选的,第二电平信号输入端ELVSS和/或第三电平信号输入端Vint输入的电压小于所述第一电平信号输入端ELVDD输入的电压。此外,第二电平信号输入端ELVSS输入的电压和第三电平信号输入端Vint输入的电压可以相等。
本发明实施例还提供了一种像素电路的驱动方法,图6是本发明实施例提供的一种像素电路的驱动方法的流程图。该像素电路包括数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件;其中,所述数据写入单元的第一端与所述像素电路的数据信号输入端连接,所述数据写入单元的第二端与所述驱动单元的第一端连接,所述数据写入单元的控制端与所述像素电路的第一扫描信号输入端连接;所述驱动单元的控制端与所述存储单元的第一端连接,所述存储单元的第二端与所述像素电路的第一电平信号输入端连接;所述补偿单元的第一端与所述驱动单元的第二端连接,所述补偿单元的第二端与所述驱动单元的控制端连接,所述补偿单元的控制端与所述第一扫描信号输入端连接;所述第一隔离单元的第一端与所述驱动单元的第一端连接,所述第一隔离单元的第二端与所述第一电平信号输入端连接,所述第一隔离单元的控制端与所述保持单元的第一端连接;所述第二隔离单元的第一端与所述驱动单元的第二端连接,所述第二隔离单元的第二端与所述发光元件的第一极连接,所述第二隔离单元的控制端与所述保持单元的第一端连接;所述发光元件的第二极与所述像素电路的第二电平信号输入端连接;所述发光控制单元的第一端以及控制端与所述像素电路的第二扫描信号输入端连接,所述发光控制单元的第二端与所述保持单元的第一端连接,所述保持单元的第二端与所述像素电路的第三电平信号输入端连接。
该像素电路的驱动方法可用于驱动本发明实施例提供任意一种像素电路。相应的,如图6所示,该像素电路的驱动方法包括:
S601、数据写入和阈值补偿阶段,将数据信号写入像素电路,并进行相应的阈值补偿。
示例性的,在数据写入和阈值补偿阶段,第一扫描信号Sn的输入端输入的第一扫描信号Sn使得数据写入单元11、驱动单元12以及补偿单元13导通,由此使得数据信号DATA的输入端输入相应的数据信号,并经数据写入单元11、驱动单元12和阈值补偿单元13传输至存储单元16,以对存储单元16进行充电。
驱动单元12的控制端的电压逐渐升高,在驱动单元12关断时,存储单元16存储的电压与驱动单元12的阈值电压关联,从而完成像素电路的数据写入和阈值补偿。
S602、发光阶段,产生的驱动电流以使发光元件发光。
示例性的,在发光阶段,第二扫描信号Sn+1的输入端输入的第二扫描信号Sn+1使得发光控制单元18导通,同时,该像素电路的第二扫描信号Sn+1的输入端输入的第二扫描信号Sn+1传输至第一隔离单元14的控制端、第二隔离单元15的控制端、以及保持单元17的第一端,使得第一隔离单元14和第二隔离单元15导通,同时采用保持单元17保持第一隔离单元14的控制端以及第二隔离单元15控制端的电位。此时,驱动单元12产生的驱动电流经导通的第二隔离单元15驱动发光元件19发光,并且该驱动电流与驱动单元12的阈值电压无关。
图7是本发明实施例提供的又一像素电路驱动方法的流程图,该像素电路在上述实施例的基础上还包括复位单元,所述复位单元的第一端与所述存储单元的第一端连接,所述复位单元的第二端与所述像素电路的第三电平信号输入端连接,所述复位单元的控制端与所述像素电路的第三扫描信号输入端连接。
本发明实施例提供的像素电路的驱动方法在上述实施例的基础上进行了优化,增加了复位阶段,具体为:复位阶段,通过第三电平信号输入端输入的电平信号对驱动单元进行初始化。相应的,本发明实施例的驱动方法包括:
S701、复位阶段,通过第三电平信号输入端输入的电平信号对驱动单元进行初始化。
示例性的,在复位阶段,像素电路的第三扫描信号Sn-1的输入端输入的第三扫描信号Sn-1使得复位单元20导通,此时,第三电平信号Vint的输入端输入的第三电平信号通过导通的复位单元20传输至驱动单元12的控制端,以对驱动单元12进行初始化,从而完成对像素电路的复位。
S702、数据写入和阈值补偿阶段,将数据信号写入像素电路,并进行相应的阈值补偿。
S703、发光阶段,产生的驱动电流以使发光元件发光。
本发明实施例还提供了一种显示装置,图8是本发明实施例提供的一种显示装置的结构框图,该显示装置可应用于相应的显示设备中,如图7所示,显示装置80包括多条扫描线82和多条数据线81。其中,多条扫描线82和多条数据线81交叉限定多个像素83,且每一像素均包括本发明实施例提供的像素电路84。
其中,显示装置80的每行像素83对应一条扫描线82,且任一行像素83的像素电路的第一扫描信号输入端Sn与该行像素对应扫描线连接,第二扫描信号输入端Sn+1与下一行像素对应的扫描线连接。
此外,当显示装置80的像素电路84中还包括复位单元时,即该像素电路可以如图4所示。相应的,如图9所示,显示装置80的任一行像素的像素电路的第三扫描信号输入端Sn-1与上一行像素对应的扫描线连接。像素电路有扫描信号可实现工作,不需要发光信号控制,可以节省发光信号驱动电路,显示装置的边框可以做窄。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (18)

1.一种像素电路,其特征在于,包括:数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件;
所述数据写入单元的第一端与所述像素电路的数据信号输入端连接,所述数据写入单元的第二端与所述驱动单元的第一端连接,所述数据写入单元的控制端与所述像素电路的第一扫描信号输入端连接;
所述驱动单元的控制端与所述存储单元的第一端连接,所述存储单元的第二端与所述像素电路的第一电平信号输入端连接;
所述补偿单元的第一端与所述驱动单元的第二端连接,所述补偿单元的第二端与所述驱动单元的控制端连接,所述补偿单元的控制端与所述第一扫描信号输入端连接;
所述第一隔离单元的第一端与所述驱动单元的第一端连接,所述第一隔离单元的第二端与所述第一电平信号输入端连接,所述第一隔离单元的控制端与所述保持单元的第一端连接;
所述第二隔离单元的第一端与所述驱动单元的第二端连接,所述第二隔离单元的第二端与所述发光元件的第一极连接,所述第二隔离单元的控制端与所述保持单元的第一端连接;
所述发光元件的第二极与所述像素电路的第二电平信号输入端连接;
所述发光控制单元的第一端以及控制端与所述像素电路的第二扫描信号输入端连接,所述发光控制单元的第二端与所述保持单元的第一端连接,所述保持单元的第二端与所述像素电路的第三电平信号输入端连接;
所述补偿单元用于对所述驱动单元的阈值电压进行补偿,以使所述驱动单元产生驱动所述发光元件的驱动电流与所述驱动单元的阈值电压无关。
2.根据权利要求1所述的像素电路,其特征在于,所述数据写入单元包括第一晶体管,所述驱动单元包括第二晶体管,所述存储单元包括第一电容,所述补偿单元包括第三晶体管,所述第一隔离单元包括第四晶体管,所述第二隔离单元包括第五晶体管,所述保持单元包括第二电容,所述发光控制单元包括第六晶体管;
所述第一晶体管的第一电极与所述像素电路的数据信号输入端连接、第二电极与所述第二晶体管的第一电极连接、以及栅极与所述像素电路的第一扫描信号输入端连接;
所述第二晶体管的栅极与所述第一电容的第一端连接,所述第一电容的第二端与所述像素电路的第一电平信号输入端连接;
所述第三晶体管的第一电极与所述第二晶体管的第二电极连接、第二电极与所述第二晶体管的栅极连接、以及栅极与所述第一扫描信号输入端连接;
所述第四晶体管的第一电极与所述第二晶体管的第一电极连接、第二电极与所述第一电平信号输入端连接、以及栅极与所述第二电容的第一端连接;
所述第五晶体管的第一电极与所述第二晶体管的第二电极连接、第二电极与所述发光元件的第一极连接、以及栅极与所述第二电容的第一端连接;
所述第六晶体管的第一电极及栅极与所述像素电路的第二扫描信号输入端连接、以及第二电极与所述第二电容的第一端连接;
所述第二电容的第二端与所述像素电路的第三电平信号输入端连接。
3.根据权利要求2所述的像素电路,其特征在于,所述第六晶体管的宽长比的取值范围为0.3~0.5。
4.根据权利要求2所述的像素电路,其特征在于,还包括:复位单元;
所述复位单元的第一端与所述存储单元的第一端连接,所述复位单元的第二端与所述像素电路的第三电平信号输入端连接,所述复位单元的控制端与所述像素电路的第三扫描信号输入端连接。
5.根据权利要求4所述的像素电路,其特征在于,所述复位单元包括第七晶体管;
所述第七晶体管的第一电极与所述第一电容的第一端连接、第二电极与所述像素电路的第三电平信号输入端连接、以及栅极与所述像素电路的第三扫描信号输入端连接。
6.根据权利要求1所述的像素电路,其特征在于,还包括:下拉单元;
所述下拉单元的第一端与所述发光元件的第一极连接,所述下拉单元的第二端与所述像素电路的第三电平信号输入端连接,所述下拉单元的控制端与所述像素电路的第一扫描信号输入端连接。
7.根据权利要求6所述的像素电路,其特征在于,所述下拉单元包括第八晶体管;
所述第八晶体管的第一电极与所述发光元件的第一极连接、第二电极与所述像素电路的第三电平信号输入端连接、以及栅极端与所述像素电路的第一扫描信号输入端连接。
8.根据权利要求1所述的像素电路,其特征在于,还包括:稳压单元;
所述稳压单元的第一端与所述第一隔离单元的控制端连接,所述稳压单元的第二端与所述像素电路的第一电平信号输入端连接,所述稳压单元的控制端与所述补偿单元的控制端连接,所述稳压单元用于稳定所述第一隔离单元的控制端和所述第二隔离单元的控制端的电位。
9.根据权利要求8所述的像素电路,其特征在于,所述稳压单元包括第九晶体管;
所述第九晶体管的第一电极与所述第一隔离单元的控制端连接、第二电极与所述像素电路的第一电平信号输入端连接、以及栅极与所述补偿单元的控制端连接。
10.根据权利要求9所述的像素电路,其特征在于,所述第九晶体管的宽长比的取值范围为0.3~0.5。
11.根据权利要求1所述的像素电路,其特征在于,所述第二电平信号输入端和所述第三电平信号输入端输入的电压小于所述第一电平信号输入端输入的电压。
12.根据权利要求1所述的像素电路,其特征在于,所述第二电平信号输入端输入的电压和所述第三电平信号输入端输入的电压相等。
13.根据权利要求2所述的像素电路,其特征在于,各晶体管均为P型晶体管。
14.一种显示装置,其特征在于,包括:多条扫描线和多条数据线,所述多条扫描线和所述多条数据线交叉限定多个像素;每一所述像素包括权利要求1~13任一项所述的像素电路。
15.根据权利要求14所述的显示装置,其特征在于,每行所述像素对应一条所述扫描线;
任一行所述像素的像素电路的第一扫描信号输入端与该行所述像素对应所述扫描线连接,第二扫描信号输入端与下一行所述像素对应的所述扫描线连接。
16.根据权利要求15所述的显示装置,其特征在于,所述像素电路还包括复位单元;所述复位单元的第一端与所述存储单元的第一端连接,所述复位单元的第二端与所述像素电路的第三电平信号输入端连接,所述复位单元的控制端与所述像素电路的第三扫描信号输入端连接;
任一行所述像素的像素电路的第三扫描信号输入端与上一行所述像素对应的扫描线连接。
17.一种像素电路的驱动方法,其特征在于,所述像素电路包括数据写入单元、驱动单元、存储单元、补偿单元、第一隔离单元、第二隔离单元、保持单元、发光控制单元和发光元件;
其中,所述数据写入单元的第一端与所述像素电路的数据信号输入端连接,所述数据写入单元的第二端与所述驱动单元的第一端连接,所述数据写入单元的控制端与所述像素电路的第一扫描信号输入端连接;
所述驱动单元的控制端与所述存储单元的第一端连接,所述存储单元的第二端与所述像素电路的第一电平信号输入端连接;
所述补偿单元的第一端与所述驱动单元的第二端连接,所述补偿单元的第二端与所述驱动单元的控制端连接,所述补偿单元的控制端与所述第一扫描信号输入端连接;
所述第一隔离单元的第一端与所述驱动单元的第一端连接,所述第一隔离单元的第二端与所述第一电平信号输入端连接,所述第一隔离单元的控制端与所述保持单元的第一端连接;
所述第二隔离单元的第一端与所述驱动单元的第二端连接,所述第二隔离单元的第二端与所述发光元件的第一极连接,所述第二隔离单元的控制端与所述保持单元的第一端连接;
所述发光元件的第二极与所述像素电路的第二电平信号输入端连接;
所述发光控制单元的第一端以及控制端与所述像素电路的第二扫描信号输入端连接,所述发光控制单元的第二端与所述保持单元的第一端连接,所述保持单元的第二端与所述像素电路的第三电平信号输入端连接;
所述驱动方法包括:
数据写入和阈值补偿阶段,所述数据写入单元、所示驱动单元以及补偿单元导通,所述数据信号输入端输入的信号经所述数据写入单元、驱动单元和阈值补偿单元传输至所述存储单元,所述存储单元进行充电,在所述驱动单元关断时,所述存储单元存储的电压与所述驱动单元的阈值电压关联;
发光阶段,所述发光控制单元导通,所述像素电路的第二扫描信号输入端输入的扫描信号传输至所述第一隔离单元的控制端、所述第二隔离单元的控制端、以及所述保持单元的第一端,所述保持单元保持所述第一隔离单元的控制端以及所述第二隔离单元控制端的电位,所述第一隔离单元和所述第二隔离单元导通,所述驱动单元产生的驱动电流经导通的所述第二隔离单元驱动所述发光元件发光,并且所述驱动电流与所述驱动单元的阈值电压无关。
18.根据权利要求17所述的驱动方法,其特征在于,所述像素电路还包括复位单元,所述复位单元的第一端与所述存储单元的第一端连接,所述复位单元的第二端与所述像素电路的第三电平信号输入端连接,所述复位单元的控制端与所述像素电路的第三扫描信号输入端连接;
所述驱动方法还包括:
复位阶段,所述复位单元导通,所述第三电平信号输入端输入的电平信号通过导通的复位单元传输至所述驱动单元的控制端,以对所述驱动单元进行初始化。
CN201710655739.XA 2017-08-03 2017-08-03 一种像素电路、显示装置及像素电路的驱动方法 Active CN109389937B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710655739.XA CN109389937B (zh) 2017-08-03 2017-08-03 一种像素电路、显示装置及像素电路的驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710655739.XA CN109389937B (zh) 2017-08-03 2017-08-03 一种像素电路、显示装置及像素电路的驱动方法

Publications (2)

Publication Number Publication Date
CN109389937A CN109389937A (zh) 2019-02-26
CN109389937B true CN109389937B (zh) 2020-03-31

Family

ID=65412203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710655739.XA Active CN109389937B (zh) 2017-08-03 2017-08-03 一种像素电路、显示装置及像素电路的驱动方法

Country Status (1)

Country Link
CN (1) CN109389937B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109584788A (zh) * 2019-01-22 2019-04-05 京东方科技集团股份有限公司 像素驱动电路、像素单元及驱动方法、阵列基板、显示装置
US11514844B2 (en) 2019-09-12 2022-11-29 Beijing Boe Technology Development Co., Ltd. Pixel drive circuit, pixel unit, driving method, array substrate, and display apparatus
US20220199027A1 (en) * 2020-05-27 2022-06-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Array substrate, display panel and driving method of array substrate
CN112102784B (zh) * 2020-09-29 2022-11-04 京东方科技集团股份有限公司 一种像素驱动电路及其制作方法、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN106023900A (zh) * 2016-08-01 2016-10-12 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
CN106782313A (zh) * 2016-12-15 2017-05-31 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101396004B1 (ko) * 2011-08-17 2014-05-16 엘지디스플레이 주식회사 유기발광다이오드 표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN106023900A (zh) * 2016-08-01 2016-10-12 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
CN106782313A (zh) * 2016-12-15 2017-05-31 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板

Also Published As

Publication number Publication date
CN109389937A (zh) 2019-02-26

Similar Documents

Publication Publication Date Title
CN107424563B (zh) 有机发光二极管显示装置
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
CN107452331B (zh) 一种像素电路及其驱动方法、显示装置
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN107301839B (zh) 像素电路及其驱动方法
CN107358918B (zh) 一种像素电路及其驱动方法、显示装置
US20240119897A1 (en) Pixel Circuit and Driving Method Therefor and Display Panel
US8674914B2 (en) Display device and method of driving the same
EP2026318B1 (en) Electric current driving display device
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN109285503B (zh) 像素电路、像素阵列、显示装置和驱动方法
EP2200010B1 (en) Current-driven display
CN109754757B (zh) 像素驱动电路、显示装置及像素驱动方法
US11127342B2 (en) Pixel circuit for driving light emitting diode to emit light and method of controlling the pixel circuit
US11341912B2 (en) Pixel circuit and method for driving the same, display panel and display device
CN108777131B (zh) Amoled像素驱动电路及驱动方法
KR20210085514A (ko) 전계 발광 표시장치
CN111508426A (zh) 像素电路及其驱动方法、显示面板
CN109389937B (zh) 一种像素电路、显示装置及像素电路的驱动方法
WO2019041823A1 (zh) 像素电路及其驱动方法、显示基板和显示装置
WO2006103797A1 (ja) 表示装置およびその駆動方法
KR20210085050A (ko) 전계 발광 표시장치
CN113744683B (zh) 像素电路、驱动方法和显示装置
US10049621B2 (en) Organic light emitting display device with increased luminance uniformity
EP3843071A1 (en) Pixel unit, display panel and electronic device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 201506 No. nine, No. 1568 engineering road, Shanghai, Jinshan District

Patentee after: Shanghai Hehui optoelectronic Co., Ltd

Address before: 201506 No. nine, No. 1568 engineering road, Shanghai, Jinshan District

Patentee before: EverDisplay Optronics (Shanghai) Ltd.

CP01 Change in the name or title of a patent holder