CN117518949A - 唤醒复用电路及电子设备 - Google Patents

唤醒复用电路及电子设备 Download PDF

Info

Publication number
CN117518949A
CN117518949A CN202311743527.9A CN202311743527A CN117518949A CN 117518949 A CN117518949 A CN 117518949A CN 202311743527 A CN202311743527 A CN 202311743527A CN 117518949 A CN117518949 A CN 117518949A
Authority
CN
China
Prior art keywords
wake
circuit
signal
identification
identification signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311743527.9A
Other languages
English (en)
Inventor
许文超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TP Link Technologies Co Ltd
Original Assignee
TP Link Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TP Link Technologies Co Ltd filed Critical TP Link Technologies Co Ltd
Priority to CN202311743527.9A priority Critical patent/CN117518949A/zh
Publication of CN117518949A publication Critical patent/CN117518949A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Electronic Switches (AREA)

Abstract

一种唤醒复用电路及电子设备,属于电子电路技术领域,唤醒电路输出跳变信号,且在输出跳变信号后输出第一识别信号;控制电路根据跳变信号唤醒,并在唤醒后根据第一识别信号识别对应的唤醒电路,并执行相应的动作,通过增加多个唤醒电路实现对控制电路中的单片机唤醒引脚的扩展,使得单片机能够被多个唤醒源唤醒;还采用第一识别信号实现不同唤醒源之间的区分,使得单片机能够直接区分唤醒源,并根据对应的唤醒源进行动作,增强了唤醒复用电路的实用性。

Description

唤醒复用电路及电子设备
技术领域
本申请属于电子电路技术领域,尤其涉及一种唤醒复用电路及电子设备。
背景技术
带电池的产品都需要考虑单片机低功耗相关逻辑的设计。常见的单片机进入睡眠或者深度睡眠模式后,为了节省功耗,只允许外围电路通过特定的唤醒引脚的电平变化来唤醒,但是唤醒引脚的数量有限,无法满足设计需求,比如嵌入式单片机,进入低功耗的待机模式后,仅能通过复位引脚、外部看门狗复位、唤醒引脚的上升沿等外部中断来唤醒单片机。
针对这种单片机唤醒引脚不够用的场景,亟待提供一种唤醒复用电路,使单片机既能够被多个唤醒源唤醒,又可以直接区分唤醒源。
发明内容
本申请的目的在于提供一种唤醒复用电路及电子设备,旨在解决电子设备中单片机唤醒引脚不够用的问题。
本申请实施例提供了一种唤醒复用电路,包括控制电路和多个唤醒电路;
所述唤醒电路,配置为输出跳变信号,且在输出所述跳变信号后输出第一识别信号;
所述控制电路,与多个所述唤醒电路连接,配置为根据所述跳变信号唤醒,并在唤醒后根据所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
在其中一个实施例中,多个所述唤醒电路包括至少一个第一电平转换电路和至少一个唤醒源电路;
所述唤醒源电路,配置为输出所述唤醒信号,并在输出所述唤醒信号后输出第二识别信号;
所述第一电平转换电路,与所述控制电路连接,且与所述唤醒源电路一一对应连接,配置为根据所述唤醒信号输出所述跳变信号,并将所述第二识别信号转换为所述第一识别信号。
在其中一个实施例中,多个所述唤醒电路还包括至少一个按键电路;
所述按键电路,与所述控制电路连接,配置为根据感应到的操作输出所述跳变信号;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出所述第一识别信号,且根据输入的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
在其中一个实施例中,多个所述唤醒电路还包括至少一个第二电平转换电路;
所述第二电平转换电路,与所述控制电路连接,且与所述按键电路一一对应连接,配置为将所述第一识别信号进行电平转换;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出第一识别信号,且根据输入的电平转换后的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
在其中一个实施例中,还包括:
上拉电路,与所述控制电路和至少一个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行上拉。
在其中一个实施例中,还包括:
下拉电路,与所述控制电路和至少一个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行下拉。
在其中一个实施例中,多个所述唤醒电路包括至少一个按键电路;
所述按键电路,与所述控制电路连接,配置为根据感应到的操作输出所述跳变信号;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出第一识别信号,且根据输入的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
在其中一个实施例中,多个所述唤醒电路包括至少一个第二电平转换电路;
所述第二电平转换电路,与所述控制电路连接,且与所述按键电路一一对应连接,配置为将所述第一识别信号进行电平转换;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出所述第一识别信号,且根据输入的电平转换后的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
在其中一个实施例中,还包括:
上拉电路,与所述控制电路和至少一个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行上拉。
在其中一个实施例中,还包括:
下拉电路,与所述控制电路和至少一个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行下拉。
在其中一个实施例中,所述第一识别信号携带识别码;
当m等于2时,第1个唤醒电路对应识别码的每个数据单元包括n位的特征码,第1个唤醒电路对应识别码包括3个数据单元,第2个唤醒电路对应识别码的每个数据单元包括n位的特征码和3n位的预设位,第2个唤醒电路对应识别码至少包括2个数据单元;
当m大于等于3时,所述识别码包括y个相同的数据单元,第m个所述唤醒电路对应识别码的每个数据单元包括n位的特征码和2mny(m-2)+ny(m-3)+…+ny位的预设位;
其中,各个识别码的特征码不同,m和n均为大于1的整数,y大于等于m;
当所述跳变信号为上升沿时,所述预设位为1;当所述跳变信号为下降沿时,所述预设位为0。
本申请实施例还提供一种电子设备,所述电子设备包括上述的唤醒复用电路。
本申请实施例与现有技术相比存在的有益效果是:唤醒电路输出跳变信号,且在输出跳变信号后输出第一识别信号;控制电路根据跳变信号唤醒,并在唤醒后根据第一识别信号识别对应的唤醒电路,并执行相应的动作,通过增加多个唤醒电路实现对控制电路中的单片机唤醒引脚的扩展,使得单片机能够被多个唤醒源唤醒;还采用第一识别信号实现不同唤醒源之间的区分,使得单片机能够直接区分唤醒源,并根据对应的唤醒源进行动作,增强了唤醒复用电路的实用性。
附图说明
为了更清楚地说明本申请实施例中的技术申请,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例提供的唤醒复用电路的一种结构示意图;
图2为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图3为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图4为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图5为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图6为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图7为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图8为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图9为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图10为本申请一实施例提供的唤醒复用电路的另一种结构示意图;
图11为本申请一实施例提供的唤醒复用电路的一种部分示例电路原理图;
图12为本申请一实施例提供的唤醒复用电路的另一种部分示例电路原理图。
具体实施方式
为了使本申请所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
图1示出了本申请一实施例提供的唤醒复用电路的结构示意图,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
上述唤醒复用电路包括控制电路100和多个唤醒电路200。
唤醒电路200,配置为输出跳变信号,且在输出跳变信号后输出第一识别信号。
控制电路100,与多个唤醒电路200连接,配置为根据跳变信号唤醒,并在唤醒后根据第一识别信号识别对应的唤醒电路200,并执行相应的动作。
可以理解的是,当控制电路100支持下降沿唤醒时,跳变信号为下降沿,当控制电路100支持上升沿唤醒时,跳变信号为上升沿,当控制电路100支持双边沿唤醒时,跳变信号既可以为下降沿,也可以为上升沿。
需要说明的是,其中,第一识别信号为数字信号,相较于通过易受干扰的模拟信号进行唤醒源识别,通过数字信号的形式区分唤醒源,抗干扰能力更好,鲁棒性更好,系统稳定性更高。
控制电路100可以包括单片机,本申请对单片机的具体型号不做限制,通过增加多个唤醒电路200实现对单片机唤醒引脚的扩展,使得单片机能够通过同一个唤醒引脚被多个唤醒源唤醒;还采用第一识别信号实现不同唤醒源之间的区分,使得单片机能够直接区分唤醒源,根据对应的唤醒源进行动作,增强了电路的实用性。
作为示例而非限定,如图2所示,多个唤醒电路200包括至少一个第一电平转换电路220和至少一个唤醒源电路210。
唤醒源电路210,配置为输出唤醒信号,并在输出唤醒信号后输出第二识别信号。
第一电平转换电路220,与控制电路100连接,且与唤醒源电路210一一对应连接,配置为根据唤醒信号输出跳变信号,并将第二识别信号转换为第一识别信号。
唤醒源电路210可以包括唤醒源芯片,此处对多个唤醒源电路210中的唤醒源芯片种类不做限制。
通过第一电平转换电路220提升了电路的兼容性。
作为示例而非限定,如图3所示,多个唤醒电路200还包括至少一个按键电路230。
按键电路230,与控制电路100连接,配置为根据感应到的操作输出跳变信号。
控制电路100具体配置为根据跳变信号唤醒,并在唤醒后输出第一识别信号,且根据接入的第一识别信号识别对应的唤醒电路200,并执行相应的动作。
通过按键电路230实现控制电路100的唤醒,丰富了产品的功能。
作为示例而非限定,如图4所示,多个唤醒电路200还包括至少一个第二电平转换电路240。
第二电平转换电路240,与控制电路100连接,且与按键电路230一一对应连接,配置为将第一识别信号进行电平转换。
控制电路100具体配置为根据跳变信号唤醒,并在唤醒后输出第一识别信号,且根据接入的电平转换后的第一识别信号识别对应的唤醒电路200,并执行相应的动作。
通过第二电平转换电路240提升了电路的兼容性。
作为示例而非限定,如图5所示,唤醒复用电路还包括上拉电路300。
上拉电路300,与控制电路100和至少一个唤醒电路200连接,配置为对跳变信号和第一识别信号进行上拉。
通过上拉电路300实现了下降沿的跳变信号和第一识别信号的稳定性,提高了电路的可靠性。
作为示例而非限定,如图6所示,唤醒复用电路还包括下拉电路400。
下拉电路400,与控制电路100和至少一个唤醒电路200连接,配置为对跳变信号和第一识别信号进行下拉。
通过下拉电路400实现了上升沿的跳变信号和第一识别信号的稳定性,提高了电路的可靠性。
作为示例而非限定,如图7所示,多个唤醒电路200包括至少一个按键电路230。
按键电路230,与控制电路100连接,配置为根据感应到的操作输出跳变信号。
控制电路100具体配置为根据跳变信号唤醒,并在唤醒后输出第一识别信号,且根据接入的第一识别信号识别对应的唤醒电路200,并执行相应的动作。
通过按键电路230实现控制电路100的唤醒,丰富了产品的功能。
作为示例而非限定,如图8所示,多个唤醒电路200包括至少一个第二电平转换电路240。
第二电平转换电路240,与控制电路100连接,且与按键电路230一一对应连接,配置为将第一识别信号进行电平转换。
控制电路100具体配置为根据跳变信号唤醒,并在唤醒后输出第一识别信号,且根据接入的电平转换后的第一识别信号识别对应的唤醒电路200,并执行相应的动作。
通过第二电平转换电路240提升了电路的兼容性。
作为示例而非限定,如图9所示,唤醒复用电路还包括上拉电路300。
上拉电路300,与控制电路100和至少一个唤醒电路200连接,配置为对跳变信号和第一识别信号进行上拉。
通过上拉电路300实现了下降沿的跳变信号和第一识别信号的稳定性,提高了电路的可靠性。
作为示例而非限定,如图10所示,唤醒复用电路还包括下拉电路400。
下拉电路400,与控制电路100和至少一个唤醒电路200连接,配置为对跳变信号和第一识别信号进行下拉。
通过下拉电路400实现了上升沿的跳变信号和第一识别信号的稳定性,提高了电路的可靠性。
作为示例而非限定,第一识别信号携带识别码。
当m等于2时,第1个唤醒电路对应识别码的每个数据单元包括n位的特征码,第1个唤醒电路对应识别码包括3个数据单元,第2个唤醒电路对应识别码的每个数据单元包括n位的特征码和3n位的预设位,第2个唤醒电路对应识别码至少包括2个数据单元;
当m大于等于3时,识别码包括y个相同的数据单元,第m个唤醒电路对应识别码的每个数据单元包括n位的特征码和2mny(m-2)+ny(m-3)+…+ny位的预设位。
其中,各个识别码的特征码不同,m和n均为大于1的整数,y大于等于m。
当跳变信号为上升沿时,预设位为1;当跳变信号为下降沿时,预设位为0。
为了便于说明,当有2个唤醒电路、n为6、跳变信号为下降沿时,设第一个第一识别信号的特征码为001001,第二个第一识别信号的特征码为010101,可知第一个第一识别信号的识别码为001001001001001001,对第二个第一识别信号每个数据单元中的18位预设位分别补0,得到第二个第一识别信号的识别码为2组010101和18个0的组合,从而实现当两个第一识别信号同时触发时,控制电路100能够完整接收到第一个第一识别信号的第二个数据单元中的特征码和第二个第一识别信号的第三个数据单元中的特征码,并通过该特征码区分唤醒电路200,从而确保两个第一识别信号对应的中断动作均可触发。
当有3个唤醒电路、n为6、y等于3、跳变信号为下降沿时,设第一个第一识别信号的特征码为001001,第二个第一识别信号的特征码为010101,第三个第一识别信号的特征码为110110,根据上述规则,可知第一个第一识别信号的识别码为3组001001,第二个第一识别信号的识别码为3组010101和18个0的组合,第三个第一识别信号的识别码为3组110110和108个0的组合。
通过预设码补位实现了当m路唤醒信号同时触发的时候,m个中断都有触发,进而提高了唤醒复用电路的可靠性和实用性。
图11为本申请一实施例提供的唤醒复用电路控制电路100支持下降沿唤醒时的一种部分示例电路原理图;图12为本申请一实施例提供的唤醒复用电路控制电路100支持上升沿唤醒时的另一种部分示例电路原理图;为了便于说明,仅示出了与本申请实施例相关的部分,详述如下:
其中,如图11所示,当控制电路100支持下降沿唤醒时,第一电平转换电路220包括第一开关管Q1、第一电阻R1和第二电阻R2。
第一开关管Q1的控制端与第一电阻R1的第一端共同作为第一电平转换电路220的唤醒信号输入端和第二识别信号输入端,与唤醒源电路210连接,以输入唤醒信号和第二识别信号;第一开关管Q1的第一端与第二电阻R2的第一端连接,第二电阻R2的第二端作为第一电平转换电路220的跳变信号输出端和第一识别信号输出端,与控制电路100连接,以输出跳变信号和第一识别信号;第一开关管Q1的第二端与第一电阻R1的第二端连接于电源地。
此时,第一开关管Q1可以为N型金属氧化物半导体(negative channel metaloxide Semiconductor,NMOS)。
第二电平转换电路240包括第三开关管Q3。
第三开关管Q3的控制端作为第二电平转换电路240的第一识别信号输入端,与控制电路100连接,以输入第一识别信号;第三开关管Q3的第一端连接于第一电源VCC;第三开关管Q3的第二端作为第二电平转换电路240的电平转换后的第一识别信号输出端,与按键电路230连接,以输出电平转换后的第一识别信号。
此时,第三开关管Q3可以为P型金属氧化物半导体(positive channel MetalOxide Semiconductor,PMOS)。
按键电路230包括第一按键S1和第七电阻R7。
第一按键S1的第一端与第七电阻R7的第一端共同作为按键电路230的电平转换后的第一识别信号输入端,与第二电平转换电路240连接,以输入电平转换后的第一识别信号;第一按键S1的第二端作为按键电路230的跳变信号输出端和电平转换后的第一识别信号输出端,与控制电路100连接,以输出跳变信号和电平转换后的第一识别信号;第七电阻R7的第二端连接于电源地。
上拉电路300包括第三电阻R3。
需要说明的是,第二电阻R2的阻值远小于第三电阻R3的阻值,以便在第一开关管Q1导通时形成有效的下降沿唤醒信号;第七电阻R7的阻值远小于第三电阻R3的阻值,以便在第一按键S1被按下时形成有效的下降沿唤醒信号。
如图12所示,当控制电路100支持上升沿唤醒时,第一电平转换电路220包括第二开关管Q2、第四电阻R4和第五电阻R5。
第二开关管Q2的控制端和第四电阻R4的第一端共同作为第一电平转换电路220的唤醒信号输入端和第二识别信号输入端,与唤醒源电路210连接,以输入唤醒信号和第二识别信号;第二开关管Q2的第一端与第五电阻R5的第一端连接,第五电阻R5的第二端作为第一电平转换电路220的跳变信号输出端和第一识别信号输出端,与控制电路100连接,以输出跳变信号和第一识别信号;第二开关管Q2的第二端与第四电阻R4的第二端连接于第一电源VCC。
此时,第二开关管Q2可以为PMOS。
第二电平转换电路240包括第四开关管Q4。
第四开关管Q4的控制端作为第二电平转换电路240的第一识别信号输入端,与控制电路100连接,以输入第一识别信号;第四开关管Q4的第一端连接于电源地;第四开关管Q4的第二端作为第二电平转换电路240的电平转换后的第一识别信号输出端,与按键电路230连接,以输出电平转换后的第一识别信号。
此时,第四开关管Q4可以为NMOS。
按键电路230包括第二按键S2和第八电阻R8。
第二按键S2的第一端与第八电阻R8的第一端共同作为按键电路230的电平转换后的第一识别信号输入端,与第二电平转换电路240连接,以输入电平转换后的第一识别信号;第二按键S2的第二端作为按键电路230的跳变信号输出端和电平转换后的第一识别信号输出端,与控制电路100连接,以输出跳变信号和电平转换后的第一识别信号;第八电阻R8的第二端连接于第一电源VCC。
下拉电路400包括第六电阻R6。
需要说明的是,第五电阻R5的阻值远小于第六电阻R6的阻值,以便在第二开关管Q2导通时形成有效的上升沿唤醒信号;第八电阻R8的阻值远小于第六电阻R6的阻值,以便在第二按键S2被按下时形成有效的上升沿唤醒信号。
需要说明的是,控制电路100支持下降沿唤醒和控制电路100支持上升沿唤醒时,多个唤醒电路200均可以全部包括第一电平转换电路220和唤醒源电路210,也可以全部包括按键电路230,还可以既包括第一电平转换电路220和唤醒源电路210、也包括按键电路230,本申请对此不做任何限制。
以下结合工作原理对图11至图12所示的作进一步说明:
当控制电路100支持下降沿唤醒时,若唤醒电路200包括唤醒源电路210和第一电平转换电路220,唤醒源电路210输出高电平的唤醒信号到第一开关管Q1的控制端,第一开关管Q1导通,将唤醒信号转换为下降沿的跳变信号,第二电阻R2的第二端输出下降沿的跳变信号到控制电路100中的单片机的唤醒引脚,单片机被唤醒,唤醒源电路210再输出第二识别信号到第一开关管Q1的控制端,第一开关管Q1将第二识别信号转换为第一识别信号,第二电阻R2的第二端输出第一识别信号到单片机的唤醒引脚,单片机根据第一识别信号识别对应的唤醒源电路210,并执行相应的动作。
若唤醒电路200包括按键电路230和第二电平转换电路240,按下第一按键S1,第一按键S1根据感应到的操作从第一按键S1的第二端输出下降沿的跳变信号到控制电路100中的单片机的唤醒引脚,单片机被唤醒,并从单片机的多个通用输入输出端口输出多个携带不同识别码的第一识别信号到多个第三开关管Q3的控制端,多个第三开关管Q3分别对多个第一识别信号进行电平转换,并从第三开关管Q3的第二端输出电平转换后的第一识别信号到第一按键S1的第一端,被按下的第一按键S1所在通路将对应的第一识别信号从被按下的第一按键S1的第二端输出到单片机,单片机根据接收到的转换后的第一识别信号提取对应的识别码,以识别对应的按键电路230,并执行相应的动作。
当控制电路100支持上升沿唤醒时,若唤醒电路200包括唤醒源电路210和第一电平转换电路220,唤醒源电路210输出低电平的唤醒信号到第二开关管Q2的控制端,第二开关管Q2导通,将唤醒信号转换为上升沿的跳变信号,第五电阻R5的第二端输出上升沿的跳变信号到控制电路100中的单片机的唤醒引脚,单片机被唤醒,唤醒源电路210再输出第二识别信号到第二开关管Q2的控制端,第二开关管Q2将第二识别信号转换为第一识别信号,第五电阻R5的第二端输出第一识别信号到单片机的唤醒引脚,单片机根据第一识别信号识别对应的唤醒源电路210,并执行相应的动作。
若唤醒电路200包括按键电路230和第二电平转换电路240,按下第二按键S2,第二按键S2根据感应到的操作从第二按键S2的第二端输出上升沿的跳变信号到控制电路100中的单片机的唤醒引脚,单片机被唤醒,并从单片机的多个通用输入输出端口输出多个携带不同识别码的第一识别信号到多个第四开关管Q4的控制端,多个第四开关管Q4分别对多个第一识别信号进行电平转换,并从第四开关管Q4的第二端输出电平转换后的第一识别信号到第二按键S2的第一端,被按下的第二按键S2所在通路将对应的转换后的第一识别信号从被按下的第二按键S2的第二端输出到单片机,单片机根据接收到的第一识别信号提取对应的识别码,以识别对应的按键电路230,并执行相应的动作。
本申请实施例还提供一种电子设备,该电子设备包括上述的唤醒复用电路。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (12)

1.一种唤醒复用电路,其特征在于,包括控制电路和多个唤醒电路;
所述唤醒电路,配置为输出跳变信号,且在输出所述跳变信号后输出第一识别信号;
所述控制电路,与多个所述唤醒电路连接,配置为根据所述跳变信号唤醒,并在唤醒后根据所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
2.如权利要求1所述的唤醒复用电路,其特征在于,多个所述唤醒电路包括至少一个唤醒源电路和至少一个第一电平转换电路;
所述唤醒源电路,配置为输出唤醒信号,并在输出所述唤醒信号后输出第二识别信号;
所述第一电平转换电路,与所述控制电路连接,且与所述唤醒源电路一一对应连接,配置为根据所述唤醒信号输出所述跳变信号,并将所述第二识别信号转换为所述第一识别信号。
3.如权利要求2所述的唤醒复用电路,其特征在于,多个所述唤醒电路还包括至少一个按键电路;
所述按键电路,与所述控制电路连接,配置为根据感应到的操作输出所述跳变信号;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出所述第一识别信号,且根据输入的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
4.如权利要求3所述的唤醒复用电路,其特征在于,多个所述唤醒电路还包括至少一个第二电平转换电路;
所述第二电平转换电路,与所述控制电路连接,且与所述按键电路一一对应连接,配置为将所述第一识别信号进行电平转换;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出第一识别信号,且根据输入的电平转换后的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
5.如权利要求2至4任意一项所述的唤醒复用电路,其特征在于,还包括:
上拉电路,与所述控制电路和多个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行上拉。
6.如权利要求2至4任意一项所述的唤醒复用电路,其特征在于,还包括:
下拉电路,与所述控制电路和多个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行下拉。
7.如权利要求1所述的唤醒复用电路,其特征在于,多个所述唤醒电路包括至少一个按键电路;
所述按键电路,与所述控制电路连接,配置为根据感应到的操作输出所述跳变信号;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出第一识别信号,且根据输入的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
8.如权利要求7所述的唤醒复用电路,其特征在于,多个所述唤醒电路包括至少一个第二电平转换电路;
所述第二电平转换电路,与所述控制电路连接,且与所述按键电路一一对应连接,配置为将所述第一识别信号进行电平转换;
所述控制电路配置为根据所述跳变信号唤醒,并在唤醒后输出所述第一识别信号,且根据输入的电平转换后的所述第一识别信号识别对应的所述唤醒电路,并执行相应的动作。
9.如权利要求7至8任意一项所述的唤醒复用电路,其特征在于,还包括:
上拉电路,与所述控制电路和多个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行上拉。
10.如权利要求7至8任意一项所述的唤醒复用电路,其特征在于,还包括:
下拉电路,与所述控制电路和多个所述唤醒电路连接,配置为对所述跳变信号和所述第一识别信号进行下拉。
11.如权利要求1至8任意一项所述的唤醒复用电路,其特征在于,所述第一识别信号携带识别码;
当m等于2时,第1个唤醒电路对应识别码的每个数据单元包括n位的特征码,第1个唤醒电路对应识别码包括3个数据单元,第2个唤醒电路对应识别码的每个数据单元包括n位的特征码和3n位的预设位,第2个唤醒电路对应识别码至少包括2个数据单元;
当m大于等于3时,所述识别码包括y个相同的数据单元,第m个唤醒电路对应识别码的每个数据单元包括n位的特征码和2mny(m-2)+ny(m-3)+…+ny位的预设位;
其中,各个识别码的特征码不同,m和n均为大于1的整数,y大于等于m;
当所述跳变信号为上升沿时,所述预设位为1;当所述跳变信号为下降沿时,所述预设位为0。
12.一种电子设备,其特征在于,所述电子设备包括如权利要求1至11任意一项所述的唤醒复用电路。
CN202311743527.9A 2023-12-18 2023-12-18 唤醒复用电路及电子设备 Pending CN117518949A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311743527.9A CN117518949A (zh) 2023-12-18 2023-12-18 唤醒复用电路及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311743527.9A CN117518949A (zh) 2023-12-18 2023-12-18 唤醒复用电路及电子设备

Publications (1)

Publication Number Publication Date
CN117518949A true CN117518949A (zh) 2024-02-06

Family

ID=89762810

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311743527.9A Pending CN117518949A (zh) 2023-12-18 2023-12-18 唤醒复用电路及电子设备

Country Status (1)

Country Link
CN (1) CN117518949A (zh)

Similar Documents

Publication Publication Date Title
CN102150102B (zh) 具有低功率模式的电路
KR101350085B1 (ko) 전력 보존
KR20090035592A (ko) 클럭 에지 복원을 갖는 펄스 카운터
CN101303683A (zh) 控制接口和协议
CN109669524B (zh) 芯片的上电复位电路
US20200065116A1 (en) Method and circuit for waking up i2c device
US20140312929A1 (en) Self-Recovering Bus Signal Detector
JP5451309B2 (ja) 雑音除去回路及び雑音除去回路を備えた半導体装置
CN117518949A (zh) 唤醒复用电路及电子设备
CN114257234A (zh) 非整数除频器以及快闪存储器控制器
CN112202432A (zh) 一种低功耗按键和外部中断兼容唤醒电路及其控制方法
CN114578939A (zh) 一种单线唤醒和按键检测的电路
CN112187232B (zh) 一种上电检测电路及上电检测方法
CN111159962B (zh) 一种内嵌nvm芯片的低功耗设计方法及系统
CN108055034B (zh) 一种异步格雷码计数器
CN216956887U (zh) 一种单线唤醒和按键检测的电路
CN212749586U (zh) 一种在nb-iot系统中实现边沿触发唤醒转换的电路
RU2421772C2 (ru) Самосинхронное вычислительное устройство с адаптивным режимом питания ядра
CN217360118U (zh) 一种低功耗按键检测电路及芯片
CN220947579U (zh) 休眠唤醒电路及汽车、车载电子设备
CN111835320A (zh) 一种信号的边沿检测装置
TWI796881B (zh) 喚醒電路及處理電路
WO2011154775A1 (en) Memory unit, information processing device, and method
US20240019924A1 (en) Control device and operation method thereof
CN214315218U (zh) 一种多路混合唤醒控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination