CN101303683A - 控制接口和协议 - Google Patents

控制接口和协议 Download PDF

Info

Publication number
CN101303683A
CN101303683A CNA2008101258621A CN200810125862A CN101303683A CN 101303683 A CN101303683 A CN 101303683A CN A2008101258621 A CNA2008101258621 A CN A2008101258621A CN 200810125862 A CN200810125862 A CN 200810125862A CN 101303683 A CN101303683 A CN 101303683A
Authority
CN
China
Prior art keywords
signal
signal along
corresponding positions
single line
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2008101258621A
Other languages
English (en)
Inventor
J·克莱因
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fairchild Semiconductor Corp
Original Assignee
Fairchild Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fairchild Semiconductor Corp filed Critical Fairchild Semiconductor Corp
Publication of CN101303683A publication Critical patent/CN101303683A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dc Digital Transmission (AREA)

Abstract

控制接口和协议。在一个实施例中,一种用于控制接口的方法包括:通过单线接收传送信息位的信号;对于每一个信息位,为了确定对于该信息位的逻辑值,对于相应的位周期而比较单线上信号为低的时间部分与单线上信号为高的时间部分,该位周期从信号的一个操作沿到信号的下一个操作沿所定义。

Description

控制接口和协议
技术领域
本发明涉及用于电子装置的控制操作,尤其涉及一种控制接口和协议。
背景技术
现代的电子装置通常包括多个集成电路(IC)装置或“芯片”,它们中的每一个都执行一个或多个相应的功能,例如,处理、数据存储、感测、功率管理等。不同的IC装置可以通过印刷电路板(PCB)上的布线(迹线)连接到一起。对于许多电子装置来说,外围芯片(例如功率管理IC装置)由微处理器控制。用于数字控制的连接要求从简单(单一设置)到复杂(具有多个设定点的多个输出)变动。为了在处理器和外围芯片上减少PCB空间和节省I/O引脚,经常想要最小化控制微处理器和外围芯片之间的互连接口或者布线的数目。因为微处理器以多种速度和功率出现,微处理器和外围芯片之间的单线接口呈现了用于控制的限制性定时要求,这些对于系统设计者来说是有挑战性的。
先前开发的用于微处理器和外围芯片之间的控制接口的设计具有很多缺点。例如,根据一些先前开发的设计的控制接口可能相对较慢,要求为N位控制字发送2N个脉冲,或者在最小和/或最大脉冲宽度上具有限制性定时。一些先前开发的设计规定了单线控制协议,但是这些协议需要在脉冲宽度上的固定定时,从而在主机微控制器处理速度上设置了约束。
发明内容
根据本发明的实施例,一种用于控制接口的方法包括:接收通过单线传送信息位的信号;对于每一个信息位,为了确定该信息位的逻辑值,对于从信号的一个操作沿到信号的下一个操作沿所定义的相应的位周期,比较单线上信号为低的时间部分与单线上信号为高的时间部分。
根据本发明的另一个实施例,提供了一个用于控制接口的系统。该系统包括用于接收通过单线传送信息位的信号的电路。该电路通过对于信号的一个操作沿到信号的下一个操作沿所定义的相应的位周期,比较单线上信号为低的时间部分与单线上信号为高的时间部分,来确定每一个信息位的逻辑值,该位周期从。
对于本领域技术人员来说,本发明的重要的技术优点通过下面的图,描述和权利要求都可以变得显而易见。
附图说明
为了对本发明和其进一步的特征和优点有更加完整的理解,可以结合附图参考下面的描述。
图1是根据本发明的实施例的单线控制接口系统的方框图。
图2是根据本发明的实施例的用于解调器块的典型实现方式的示意图。
图3是根据本发明的实施例的用于控制协议的典型波形图。
图4是根据本发明的实施例的用于解调器块的另一典型实现方式的方框图。
具体实施方式
本发明的实施例以及它们的优点通过参考附图1至4非常容易理解。不同附图中相同的数字用于相同或者相应的部分。
在不同的实施例中,本发明提供了控制电路(例如,微处理器、微控制器、ASIC、或者其它适合的控制电路)和外围电路(例如,存储器芯片、功率管理芯片、或者其它适合的外围电路)之间的接口和协议。该控制接口和协议使用了单线(例如,布线、迹线(trace)或者其它适合的连接器),通过该单线,控制数据被提供在控制电路和外围电路之间的逻辑信号内。例如,对于从信号的一个下降沿到下一个下降沿所定义的周期,通过比较线上信号为低的时间部分与线上信号为高的时间部分,来为每一个数据位确定单线上逻辑信号的状态。在另一个实施例中,操作周期可以从信号的一个上升沿到下一个上升沿来定义。该说明书的剩余部分主要描述了使用信号的下降沿来定义位周期的实施例。然而,应当理解,本发明并不受此限制;用于定义位周期的信号操作沿(也就是,上升或者下降)是设计选择的一种原因。
如这里所描述的,本发明的实施例可以提供很多优点或特征。例如,不同实施例提供单线接口,具有N+1个时钟脉冲(例如,负沿)用于传送控制信息的块。而且,本发明的实施例不受定时变化的影响(例如,可以在50:1的频率范围内运行),如果需要可以被设计成高速运行(例如,大于1MBit/秒),可以具有高的信噪比。各个实施例当处于空闲状态时几乎不消耗电力,可以非常快的从空闲状态转换到唤醒状态。另外,一些实施例在主/从结构中在单线上可以实现双向(读/写)通信。
图1是根据本发明的一个实施例的单线控制接口系统10的方框图。控制接口系统10可以被并入电子装置的外围芯片中或者由电子装置中外围芯片使用从而与微处理器或者微控制器对接。在操作中,控制接口系统10通过单线例如,印刷电路板(PCB)上的迹线,从微控制器中接收控制信号。在一种类型的外围芯片中,控制接口系统10可以被并入功率管理IC或者在功率管理IC中使用。功率管理IC在功率变换器中用于为电子装置供电。在其它的能力中,功率变换器可以向下调整电压电平(降压变换器)或者向上调整电压电平(升压变换器)。功率变换器还可以将交流电(AC)功率转换为直流电(DC)功率,反之亦然。例如,本说明书的剩余部分描述了功率管理IC的上下文中的控制接口系统10和协议,但是本发明不受此限制。应当理解,控制接口和协议发现了与微控制器接口的任何外围芯片的广泛应用。
如所示出的,控制接口系统10包括解调器块12、移位寄存器块14、以及输出锁存器块16。解调器块12通过输入端上的单线或布线(例如,PCB上的迹线)耦合到微控制器。如这里所使用的,术语“耦合”或者“连接”,或者其任何的变化,覆盖了在两个或更多个元件之间直接或者间接的任何耦合或者连接。解调器块12从微控制器接收信号(DATAIN)。DATA IN信号是调制信号,其携带或者传送信息用于控制并入控制接口系统10或者在其中使用的功率管理IC或者其它外围芯片。DATA IN信号的调制可以由微控制器中简单的硬件或者软件程序执行。解调器块12解调DATA IN信号,以DATA信号的形式输出控制信息。解调器块12响应来自微控制器的DATA IN信号,还导出和输出CLOCK信号和RESET信号。在一个实施例中,CLOCK信号基于DATA IN信号的下降(或者前沿)沿而产生;如果DATA IN信号的值在一个相对长的时间周期内是高(或者低)就会产生RESET信号。
移位寄存器块14耦合到解调器块12并且从那里接收DATA、CLOCK、和RESET信号。DATA信号中的控制信息使用CLOCK信号(例如,可以是DATAIN信号的下降沿)被时钟脉冲打入到(clocked into)移位寄存器14。当从解调器块12接收控制信息时,移位寄存器块14存储和移位该控制信息。对于移位寄存器块14接收和输出控制数据的N位只需要N+1个时钟周期。CLOCK信号的N+1个脉冲之后(例如DATA IN信号的下降沿),移位寄存器块14在多个信号例如信号D0至D7中传输或者输出控制信息的N位的全部块到输出锁存器16。虽然示出了八个信号(例如,D[0:7]),应当理解本发明并不受此限制;其它实施例中可以使用更多或者更少的信号。另外,如果在相对长的时间周期内DATA IN信号处于给定的状态(高或者低),那么移位寄存器块14将由RESET信号重置。RESET信号将功率管理IC上的所有活动的电路断电。移位寄存器块14可以使用移位寄存器(例如,包括串联的多个触发器)和其它电路来实现,如本领域普通技术人员基于文中的描述能够理解的那样。
输出锁存器块16耦合到移位寄存器块14并且并行地接收控制信号D[0:7]以作为数据输入DI[0:7]。输出锁存器块16还耦合到解调器块12并接收RESET信号。输出锁存器块16以数据输出信号DO[0:7]输出控制信息,RESET信号用作为输出锁存器块16的CLOCK信号。可替换地,通过检测STOP BIT的开始来产生输出锁存器块16的CLOCK信号,这可以通过计数DATA线的下降沿来实现。数据输出信号DO[0:7]中的控制信息被提供给功率管理IC或者其它外围芯片用于相同的控制。这种控制信息可以用于支持或控制芯片上各种功能,例如,处理、数据存储、感测、功率管理等。
控制接口系统10使用了根据本发明的实施例的一种协议。任何比特流(例如,数据、控制或者其它信息)都可以进行通信。在这种由解调器块12实现的协议中,控制位被接收的每一次或者每一周期(TBIT)都被定义为在DATA IN信号的两个下降沿之间的时间。在每一个位时间或者周期(TBIT)期间,DATA IN信号的值对于时间THIGH的一些部分来说将是高的,而对于时间TLOW的另一部分来说是低的。对于任何给定的位时间或者位周期(TBIT),如果DATA IN信号在该TBIT期间为高的时间长于它为低的时间,则相应的控制位将具有逻辑1(HIGH)值。相反,如果DATA IN信号在TIBT期间为低的时间长于它为高的时间,相应的控制位将具有逻辑0(LOW)值。换句话说,如果在位时间(TBIT)期间TLOW大于THIGH,则控制数据的相应位具有LOW值;并且如果在位时间(TBIT)期间THIGH大于TLOW,控制数据的相应位具有HIGH值。因此,本发明的多个实施例是独立于频率的,因为它们只依赖于在进入的DATAIN信号中“HIGH”与”LOW”次数(THIGH和TLOW)的比例。这提供了一些先前开发的技术没有的优点,这些先前的技术要求时钟信号的固定脉冲宽度(或者时间周期),从而对微控制器编程和时钟频率设置了定时限制。
解调器块12对于每一个控制位输出数据。用于每一个控制位的数据在紧跟其位时间的DATA IN信号的下一个下降沿上被时钟脉冲打入到移位寄存器块14中的第一触发器内。另外,当(用于DATA IN信号的)线路处于空闲的时间长于处于重置周期(TRESET)时,解调器块12可以进入到低功率状态,等待DATAIN信号的下一个下降沿。这对于并入了控制接口系统10的电子装置来说提供了延长电池寿命的优点。
在不同的实施例中,控制接口系统10的全部或者一部分可以在单一或者多个半导体小片(通常被称为“芯片”)上或者分立元件上被实现。每一个小片都是一个单片电路结构,其例如由硅或者其它合适的材料形成。对于使用多个小片或者元件的实现,小片和元件可以被组装到具有用于在其之间传送信号的各种迹线的印刷电路板(PCB)上。在一个实施例中,例如,控制接口系统10实现在与由系统10支持的功率管理IC或者外围芯片相同的半导体小片上。
在一些实施例中,单独的控制接口系统10可以被提供在微控制器上,以发送控制信号到功率管理IC或者外围芯片。这允许了微控制器和外围芯片之间的双向通信。在这样的实施例中,将相同的或者分离的控制线(例如,PCB迹线)如用于第一控制接口系统一样来用于第二控制接口系统。
图2是根据本发明一实施例的用于解调器块12的典型实现的示意图。如文中所描述的,解调器块12从微控制器接收和解调信号(DATA IN),该信号携带或者传送用于功率管理IC或者其它外围芯片的控制信息。解调器块12实现用于单线控制的协议。在该协议中,在DATA IN信号中传送的每一位的逻辑状态由在位时间或位周期(TBIT)期间信号值为低的时间部分与信号值为高的时间部分进行比较来确定,位时间或位周期从DATAIN信号的一个下降沿到DATA IN信号的下一个下降沿来定义。
图2中示出的用于解调器块12的实现基本上是模拟的。如所述的,在这个实现中,解调器块12包括逻辑反相器20、单触发电路22、电流源24,26、电容器28、比较器30,32和开关36,38。逻辑反相器20从微控制器接收信号(DATAIN),并且将其反相。电流源26在RAMP节点与电容器28耦合。电流源26提供电流(I)。电流源24耦合到电源电压V+并提供另一电流,其大小大于从电流26输出的电流大小。例如,从电流源24输出的电流可以两倍于从电流源26输出的电流(例如2×I)。开关36响应于来自逻辑反相器20的输出信号。当DATAIN信号的值为高时,开关36打开,并且电流源26用电流I来来使电容器28放电。这导致了RAMP节点处电压下降。当DATA IN信号值为低时,开关36闭合,这使得电流源24用净电流I(也就是,(2×I)-I)来对电容器28充电。这导致了RAMP节点处的电压增大。
单触发电路22耦合到逻辑反相器20,并在DATA IN信号的每一下降沿,输出短脉冲(“单触发”)信号以闭合开关38,从而重置电容器28上的电压到中间电压(0.5×V+)。比较器30具有耦合到RAMP节点的一个输入端(反相),并且另一输入端(非反相)耦合到具有电源电压一半值(也就是0.5×V+)的参考电压。比较器30的输出是对于解调器块12的输出,并且可以包括信号40,该信号40传送在位时间或位周期(TBIT)内解调的相应控制位。
图2中还示出了触发器34,其在移位寄存器块14(图1)中可以是第一触发器。触发器34可以实现为“D”触发器,其具有输入(D)端、时钟(CLK)端、和输出(Q)端。触发器34被耦合以在D输入端接收来自比较器30的输出,以及在CLK端接收来自逻辑反相器20的输出。触发器34在DATA IN信号的下降沿存储比较器30的输出。触发器34在其Q输出端提供存储的值给移位寄存器块14的下一个触发器。
比较器32的一个输入端(反相)被耦合以接收RAMP信号,并且另一输入端(非反相)被耦合到具有电源电压十分之一的值(也就是,0.1×V+)的参考电压上。当线路(DATA IN)在某些重置周期(TRESET)中为高时,比较器32用于重置解调器块12。当DATA IN信号为高时,开关36将是打开的,导致电容器28放电。当电容器28被放电到低电压,(这里示出的是具有值0.1×V+的参考电压),比较器32将RESET信号驱动到逻辑高。
在用于解调器块12的操作中,最大位时间或位周期(TBIT)由DATA IN信号在触发RESET之前为高的最大时间来定义。在极端情况中,当TLOW非常短时,这个时间由需要将电容器28从重置电压(例如,0.5×V+)放电到比较器32的参考电压(例如0.1×v+)的时间来定义。位时间或位周期(TBIT)从DATAIN信号的一个下降沿延伸到DATA IN信号的下一个下降沿。当DATA IN信号的值下降时,单触发电路22使开关38闭合,从而重置RAMP节点的值到中间电压(例如0.5×V+)。这标志着操作TBIT周期的开始。在操作周期内,当DATAIN信号值为LOW,开关36闭合,从而使电流源24对电容器28充电并且RAMP节点的电压升高。当DATA IN信号为HIGH,开关36打开,从而使电流源26对电容器28放电;RAMP节点的电压降低。在DATA IN信号的下一个下降沿,起作用的位时间或位周期(TBIT)结束,并且比较器30的输出记录在触发器34内(其是移位寄存器块14的第一触发器)。
如果在相关的位时间或位周期(TBIT)期间,DATA IN信号为低的时间长于它为高的时间,在电容器28上将会有净的正电荷并且在RAMP节点上的电压将高于重置电压(也就是,0.5×V+)。这使得比较器30的输出为HIGH,从而逻辑“0”将被时钟脉冲打入到触发器34以作为用于控制位的数据。相反,如果在相同的周期内DATA IN信号为高的时间长于其为低的时间,则RAMP节点上的电压将低于重置电压。这导致比较器30的输出为LOW,从而逻辑“1”将被时钟脉冲打入到触发器34以作为用于控制位的数据。本发明的实施例因此提供了在宽范围的比特率(时钟频率)上控制数据的高噪声容限检测的优点,因为它们不依赖于或者需要任何用于时钟信号的固定周期。
在一个实施例中,用于每一个控制位的数据在DATA信号的下降沿被时钟脉冲打入到触发器34中(在移位寄存器块14中),在DATA信号的下降沿定义了相应的位时间或位周期(TBIT)的结束。
另外,当用于解调器块12的输入线处于空闲的时间长于某一周期(TRESET)时,解调器块12可以进入低功率状态,等待DATA IN信号的下一个下降沿。具体地,在一个实施例中,如果DATA IN信号的值在一个充分长的时间内保持为高,则电容器28将放电从而RAMP节点的电压接近0V。当RAMP节点电压跨过设置在接近0V的阈值(例如,0.1×V+)时,比较器32生成RESET信号,该信号可以用于去偏置(de-bias)所有的模拟电路从而将解调器块12设为低功率状态。RESET信号可以被锁存在输出锁存器块16。
图2中描述的用于解调器块12的实现相对简单并且可以很容易地在功率管理IC或者其它外围芯片上实现。
图3是根据本发明的一实施例的用于控制协议的典型波形图100。波形图100包括典型波形102,104,106和108,它们分别代表图2的解调器块12中的DATAIN信号的值、从单触发电路22输出的信号值、RAMP节点处的电压、和RESET信号值。
DATA IN信号(波形102)可替换地处于空闲状态或者传送控制数据。在一个实施例中,控制数据以块来传送,每一个块都具有N个控制位。控制数据的每一个位在其自己的位周期或者位时间(TBIT)中都被提供在DATA IN信号中。每一个位时间(TBIT)都被定义为从DATA IN信号的一个下降沿到DATA IN信号的下一个下降沿的周期。在每一个位时间或位周期(TBIT)期间,DATA IN信号的值在时间的某些部分为高(THIGH),而在时间的另一部分为低(TLOW)。在相应的位时间或位周期(TBIT,或者负的时钟沿之间的时间)期间,当DATAIN信号为高的时间长于其为低的时间时,控制数据的位具有逻辑1的值。相反,在相应的TBIT期间,当DATA IN信号为低的时间长于其为高的时间时,控制数据的位具有逻辑0的值。换句话说,如果在位时间(TBIT)期间,TLOW大于THIGH,则控制数据的相应位具有LOW值;并且如果在位时间(TBIT)期间,THIGH大于TLOW,则控制数据的相应位具有HIGH值。
从单触发电路22(波形104)输出的信号包括大量短脉冲,每一个短脉冲都响应于DATA IN信号的下降沿而产生。这些脉冲可以用于定义位时间(TBITs)。
RAMP节点(波形106)处的电压根据由于电流源24和26对电容器28的充放电而变化。当DATA IN信号为高,开关36打开,并且电流源26对电容器28放电,从而导致RAMP节点处的电压降低。当DATA IN信号为低,开关36闭合,从而使电流源24对电容器28充电。这导致了RAMP节点上的电压增高。RAMP节点上的电压在每一个单触发脉冲104期间(与DATA IN信号的下降沿一致)被重置到参考电平(例如,电源电压V+的一半)。
当RAMP节点上的电压下降到某个预定值(例如,接近0,例如电源电压V+的十分之一)以下时就会产生RESET信号(波形108),从而指示DATA信号处于空闲状态。RESET信号被用于将解调器块12放置到低功率状态,从而增加了并入控制接口系统10的电子装置的电池寿命。
图4是根据本发明的一个实施例的用于解调器块12的另一典型实现的方框图。如文中描述的,解调器块12从微控制器接收和解调信号(DATA IN),该微控制器携带或传送用于功率管理IC或者其它外围芯片的控制信息。
解调器块12实现用于单线控制的协议,其中在DATA IN信号中传送的每一个位的逻辑状态都通过在位时间或位周期(TBIT)期间将信号值为低的时间部分与信号值为高的部分进行比较来确定。每一个位时间或位周期(TBIT)开始于DATA IN信号的一个下降沿,结束于下一个下降沿。在每一个位时间或位周期(TBIT)期间,DATA IN信号的值在时间的某部分THIGH为高,而在时间的另一部分TLOW为低。对于任何给定的位时间或位周期(TBIT),如果在位时间(TBIT)期间,TLOW大于THIGH,则控制数据的相应位具有LOW值;并且如果在位时间(TBIT)期间,THIGH大于TLOW,则控制数据的相应位具有HIGH值。
图4中对于解调器块12的实现基本上是数字实现。如所述的,在该实现中,解调器块12包括逻辑反相器50、单脉冲电路52、振荡器54、以及升/降计数器56。逻辑反相器50从微控制器接收信号(DATA IN)并对其反相。逻辑反相器50的输出信号被提供给单脉冲电路52。振荡器54产生和输出时钟(CLK)信号,该信号被提供给升/降计数器56和单脉冲电路52。单脉冲电路52为时钟同步的,且在紧跟着DATA IN信号的每一个下降沿的第一时钟周期输出脉冲。来自单脉冲电路52的这个脉冲用于预置升/降计数器56。
升/降计数器56用于检测在给定位时间或位周期(TBIT)内的DATA IN信号的负载循环是大于还是小于50%。如果负载循环大于50%,则相应的控制位具有HIGH值。相反,如果负载循环小于50%,则相应的控制位具有LOW值。在每一个TBIT开始时(也就是,由DATA IN信号的下降沿标记),升/降计数器56被预置(由来自单脉冲电路52的脉冲)到预定值(例如,128或二进制10000000)。升/降计数器56当DATA IN信号为低时用每一个时钟周期(来自振荡器54)递增计数,并且当DATA IN信号为高时用每一个时钟周期递减计数。如果在相关的位时间或位周期(TBIT)期间,DATA IN信号为低的时间长于其为高的时间,则升/降计数器56将具有高于预置值的计数值(十进制的129至255,或者二进制的10000001至11111111)。这导致了计数器输出逻辑“1”作为用于相应的控制位的数据。相反,如果在同一周期内DATA IN信号为高的时间长于其为低的时间,则升/降计数器56将具有比预置值更低的计数值(例如十进制的0至127,或者二进制的00000000至01111111)。这导致计数器输出逻辑“0”作为用于相应的控制位的数据。如从上面计数器二进制值所看见的,二进制计数器的最高有效位(MSB)用于指示计数器是否已经计数到比中点更高或更低的值。在一个实施例中,升/降计数器56可以由例如8位升/降计数器实现。
类似于图3中波形108所示的RESET信号可以通过检测升/降计数器56何时达到0或者其满刻度值,由升/降计数器56使用简单的数字逻辑(未示出)来产生。当达到升/降计数器的任何一个限制时,振荡器54可以被闭合以节省功率直到DATA IN信号改变状态。
在一个实施例中,预置值可以是关于升/降计数器56的最高值的中间点。例如,对于8位计数器,预置值可以是“10000000”,其是最低值“00000000”和最高值“11111111”之间的中间值。在任意给定的位时间或位周期(TBIT)期间计数的净增加将不改变预置值的最高有效位(MSB)值(也就是“1”)。然而,在任何给定的位时间或位周期(TBIT)期间计数的净减少将把预置值的MSB值从“1”改变到“0”。因此,使用升/降计数器56的MSB作为控制位的值的指示符号是可能的。从升/降计数器56输出的MSB信号60在位时间或位周期(TBIT)内传送解调的相应的控制位。
升/降计数器56中位的数目确定了解调器块12可以容忍的最小TBIT到最大TBIT的范围。在一个实施例中,例如,最小TBIT时间是振荡器54的4个时钟周期,并且最大TBIT时间是振荡器54的2N个时钟周期(其中N是升/降计数器56中位的数目)。
还在图4中示出了移位寄存器58,其可以是移位寄存器块14中的第一触发器(图1)。移位寄存器58可以由“D”触发器实现,该“D”触发器具有输入(D)端、时钟(CLK)端、以及输出(Q)端。移位寄存器58被耦合以在D输入端接收来自升/降计数器56的输出。在一个实施例中,如所示出的,移位寄存器58在CLK端接收来自单脉冲电路52的输出,然后响应于来自单脉冲电路52的脉冲来存储升/降计数器56的输出。在另一实施例中,移位寄存器58可以在CLK端接收来自逻辑反相器50的输出。移位寄存器58在其Q输出端提供存储的值给移位寄存器块14的下一个触发器。
如文中所述,在不同的实施例中,本发明利用了使用单线来传输数字数据的通信协议。该协议具有健壮和容易解调的特征。调制可以由简单的硬件或者微控制器软件程序来实现。该协议可以在一个非常广的频率范围内工作。本发明的实施例可以用于,但是不限于,功率管理电路的数字控制。另外,根据本发明的实施例,提供用于单线控制的协议,由此逻辑信号的状态由数据线为低的位时间的部分与数据线为高的位时间的部分相比来确定。
虽然对本发明以及其优点进行了详细描述,但是应当理解在不脱离由附属权利要求定义的本发明的精神和范围的情况下可以对本发明进行各种改变,替代以及替换。也就是,本申请中包含的论述试图作为一个基本描述。应当理解特定的论述可能不能明确地描述所有可能的实施例;许多替代都是暗含的。并且也不能完全解释本发明的普通的特性,不能明确地示出每一个特性或者元件实际上如何表示一个更广的功能或者更多不同的替代或者等效元件。此外,这些都是暗含地包含在本公开内。本发明使用面向装置的术语,装置的每一个元件都隐含地执行一个功能。该描述和术语都没有试图限制权利要求的范围。

Claims (37)

1、一种用于控制接口的方法,包括:
通过单线接收传送信息位的信号;以及
对于每一个信息位,为了确定该信息位的逻辑值,对于在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期,比较单线上信号为低的时间部分与单线上信号为高的时间部分。
2、根据权利要求1的方法,其中信号的操作沿是下降沿。
3、根据权利要求1的方法,其中信号的操作沿是上升沿。
4、根据权利要求1的方法,其中比较包括:
在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为高时,对电容器充电;以及
在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为低时,对电容器放电。
5、根据权利要求4的方法,比较包括在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,比较电容器上的电压与参考电压。
6、根据权利要求4的方法,其中:
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,电容器上的电压高于参考电压,则信息位的逻辑值为HIGH;以及
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,电容器上的电压低于参考电压,则信息位的逻辑值为LOW。
7、根据权利要求4的方法,包括在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,重置电容器上的电压至预定值。
8、根据权利要求1的方法,其中比较包括:
在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为高时,计数器增加;以及
在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为低时,计数器减少。
9、根据权利要求8的方法,其中:
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,计数器的计数值低于预置值,则信息位的逻辑值为HIGH;以及
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,计数器的计数值高于预置值,则信息位的逻辑值为LOW。
10、根据权利要求8的方法,包括在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,将计数器重置到预定值。
11、根据权利要求1的方法,包括在已经确定了每一个信息位的逻辑值之后,在移位寄存器中存储每一个信息位。
12、根据权利要求11的方法,包括并行地从移位寄存器中将存储的多个信息位移出。
13、根据权利要求1的方法,其中信息位为处理、数据存储、感测、或者功率管理功能中的一个功能提供控制。
14、一种用于控制接口的系统,包括:
用于通过单线接收传送信息位的信号的电路;
用于对于从信号的一个操作沿到信号的下一个操作沿所定义的相应的位周期,通过比较单线上信号为低的时间部分与单线上信号为高的时间部分来确定每一个信息位的逻辑值的电路。
15、根据权利要求14的系统,其中信号的操作沿是下降沿。
16、根据权利要求14的系统,其中信号的操作沿是上升沿。
17、根据权利要求14的系统,其中用于确定每一个信息位的逻辑值的电路包括:
电容器,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为高时,该电容器可操作地被充电,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为低时,该电容器可操作地被放电;以及
耦合到该电容器的比较器,可操作用于在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,比较电容器上的电压和参考电压。
18、根据权利要求17的系统,其中:
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,电容器上的电压高于参考电压,则信息位的逻辑值为HIGH;以及
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,电容器上的电压低于参考电压,则信息位的逻辑值为LOW。
19、根据权利要求17的系统,包括:
第一电流源,可操作用于在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为高时,对电容器进行充电;以及
第二电流源,可操作用于在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为低时,对电容器进行放电。
20、根据权利要求17的系统,其中在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,重置电容器上的电压至预定值。
21、根据权利要求14的系统,其中用于确定每一个信息位的逻辑值的电路包括计数器,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为高时,该计数器可操作地增加,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为低时,该计数器可操作地减少。
22、根据权利要求21的系统,其中用于确定每一个信息位的逻辑值的电路包括用于向计数器提供时钟信号的振荡器。
23、根据权利要求21的系统,其中:
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,计数器的计数值低于预置值,则信息位的逻辑值为HIGH;以及
如果在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期结束时,计数器的计数值低于预置值,则信息位的逻辑值为LOW。
24、根据权利要求21的系统,包括在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,将计数器重置到预定值。
25、根据权利要求14的系统,包括移位寄存器,可操作用于在已经确定了每一个信息位的逻辑值之后,存储每一个信息位。
26、根据权利要求25的系统,其中并行地从移位寄存器中将存储的多个信息位移出。
27、根据权利要求14的系统,其中信息位为处理、数据存储、感测、或者功率管理功能中的一个功能提供控制。
28、一种用于控制接口的系统,包括:
用于通过单线接收传送信息位的信号的装置;
用于对于从信号的一个操作沿到信号的下一个操作沿所定义的相应的位周期,通过比较单线上信号为低的时间部分与单线上信号为高的时间部分来确定每一个信息位的逻辑值的装置。
29、根据权利要求28的系统,其中信号的操作沿是下降沿。
30、根据权利要求28的系统,其中信号的操作沿是上升沿。
31、根据权利要求28的系统,其中用于确定每一个信息位的逻辑值的装置包括:
电容器,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为高时,该电容器可操作地被充电,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为低时,该电容器可操作地被放电;以及
耦合到该电容器的比较器,可操作用于在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,比较电容器上的电压和参考电压。
32、根据权利要求28的系统,其中用于确定每一个信息位的逻辑值的装置包括计数器,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为高时,该计数器可操作地增加,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为低时,该计数器可操作地减少。
33、根据权利要求28的系统,其中信息位为处理、数据存储、感测、或者功率管理功能中的一个功能提供控制。
34、一种系统,包括:
控制电路,可操作用于以单线协议输出控制信息位;
单线,可操作用于携带传送控制位的信号,其中在单线协议中,对于从信号的一个操作沿到信号的下一个操作沿所定义的相应的位周期,可以通过比较单线上信号为低的时间部分与单线上信号为高的时间部分来确定每一个控制信息位的逻辑值;以及
外围电路,被耦合以通过单线从控制电路接收信号,该外围电路可操作用于解调该信号以获得控制信息位,其中控制信息位用于控制该外围电路。
35、根据权利要求34的系统,其中该外围电路包括:
电容器,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为高时,该电容器可操作地被充电,在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期期间,当单线上的信号为低时,该电容器可操作地被放电;以及
耦合到该电容器的比较器,可操作用于在从信号的一个操作沿到信号的下一个操作沿所定义的每一个相应位周期结束时,比较电容器上的电压和参考电压。
36、根据权利要求34的系统,其中该外围电路包括计数器,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为高时,该计数器可操作地增加,在从信号的一个操作沿到信号的下一个操作沿所定义的相应位周期期间,当单线上的信号为低时,该计数器可操作地减少。
37、根据权利要求34的系统,其中该外围电路包括功率管理集成电路装置。
CNA2008101258621A 2007-03-15 2008-03-14 控制接口和协议 Pending CN101303683A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/724,786 US7667534B2 (en) 2007-03-15 2007-03-15 Control interface and protocol
US11/724786 2007-03-15

Publications (1)

Publication Number Publication Date
CN101303683A true CN101303683A (zh) 2008-11-12

Family

ID=39762063

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2008101258621A Pending CN101303683A (zh) 2007-03-15 2008-03-14 控制接口和协议

Country Status (3)

Country Link
US (1) US7667534B2 (zh)
CN (1) CN101303683A (zh)
TW (1) TWI456902B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957507A (zh) * 2011-08-31 2013-03-06 北京中电华大电子设计有限责任公司 一种swp物理层s1信号解码方法
CN106486046A (zh) * 2015-08-31 2017-03-08 乐金显示有限公司 显示装置及其驱动方法
CN108306635A (zh) * 2017-01-12 2018-07-20 戴洛格半导体公司 通信接口
CN111090965A (zh) * 2018-10-23 2020-05-01 武汉上水微电子科技有限公司 一种使用单管脚实现数据和时钟的方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010069822A1 (en) * 2008-12-16 2010-06-24 St-Ericsson Sa Circuit system and method of controlling power management
TWI420821B (zh) * 2010-05-26 2013-12-21 Green Solution Tech Co Ltd 電源轉換裝置及其脈寬調變信號控制裝置
JP6163319B2 (ja) * 2013-02-25 2017-07-12 エスアイアイ・セミコンダクタ株式会社 発振停止検出回路及び電子機器
CN103605626B (zh) * 2013-10-17 2016-08-10 陕西万达信息工程有限公司 一种单线串行总线协议及转换电路
KR102379187B1 (ko) * 2014-12-26 2022-03-29 엘지디스플레이 주식회사 표시장치와 이의 구동방법
US9652431B2 (en) 2015-01-26 2017-05-16 Atmel Corporation Single wire communications using predictive host sampling window
US9490999B2 (en) 2015-01-28 2016-11-08 Atmel Corporation Single-wire communications using iterative baud learning

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5210846B1 (en) * 1989-05-15 1999-06-29 Dallas Semiconductor One-wire bus architecture
KR100281898B1 (ko) * 1998-07-21 2001-02-15 윤종용 데이터의 듀티 사이클을 보정하는 듀티 사이클 보정회로 및 그방법
US6438178B1 (en) * 1999-08-11 2002-08-20 Intel Corporation Integrated circuit for receiving a data stream
KR100507873B1 (ko) * 2003-01-10 2005-08-17 주식회사 하이닉스반도체 듀티 보정 회로를 구비한 아날로그 지연고정루프
US6936999B2 (en) * 2003-03-14 2005-08-30 Power-One Limited System and method for controlling output-timing parameters of power converters
US7053667B1 (en) * 2003-09-12 2006-05-30 Analog Devices, Inc. Single wire digital interface

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957507A (zh) * 2011-08-31 2013-03-06 北京中电华大电子设计有限责任公司 一种swp物理层s1信号解码方法
CN106486046A (zh) * 2015-08-31 2017-03-08 乐金显示有限公司 显示装置及其驱动方法
CN106486046B (zh) * 2015-08-31 2019-05-03 乐金显示有限公司 显示装置及其驱动方法
CN108306635A (zh) * 2017-01-12 2018-07-20 戴洛格半导体公司 通信接口
CN108306635B (zh) * 2017-01-12 2019-09-27 戴洛格半导体公司 通信接口
CN111090965A (zh) * 2018-10-23 2020-05-01 武汉上水微电子科技有限公司 一种使用单管脚实现数据和时钟的方法

Also Published As

Publication number Publication date
TWI456902B (zh) 2014-10-11
US20080224765A1 (en) 2008-09-18
TW200910769A (en) 2009-03-01
US7667534B2 (en) 2010-02-23

Similar Documents

Publication Publication Date Title
CN101303683A (zh) 控制接口和协议
KR100741470B1 (ko) 유에스비 장치를 위한 클럭 발생기
KR920003446B1 (ko) 단일 출력단에서 정부 펄스를 발생하는 출력회로
CN106487372A (zh) 包括单线接口的装置和具有该装置的数据处理系统
US10817765B2 (en) Semiconductor device and controller for asynchronous serial communication, and asynchronous serial communication method and system
CN102362432A (zh) 具有扫描测试支持的低功率双边沿触发存储单元及其时钟门控电路
CN108959155A (zh) 地址扩展电路和i2c通信接口芯片
CN203206209U (zh) 具有复用引脚的芯片
CN112583063B (zh) 控制器、充电线缆、识别充电线缆类型的系统及方法
US6646513B1 (en) Oscillator circuit having an improved capacitor discharge circuit
CN110413041A (zh) 一种芯片时钟电路及其控制方法
US8207877B2 (en) Serial interface, apparatus including the same, and method of using the same
CN114003541A (zh) 一种通用型iic总线电路及其传输方法
CN101617301A (zh) 集成电路和电子器件
CN202565240U (zh) 上电复位设备和上电复位电路
CN112650377A (zh) 一种i2c总线上拉供电方法、电路及芯片
CN208673327U (zh) 地址扩展电路和i2c通信接口芯片
CN208969655U (zh) 地址扩展电路和具有该电路的i2c通信接口芯片
CN207926553U (zh) 一种多功能开关控制器
CN112953221B (zh) 一种电压转换装置
CN101414209B (zh) 存储卡供电装置以及存储卡存取装置
CN110120805B (zh) 逻辑功能块、逻辑电路、集成电路及电子装置
CN104956442A (zh) 用于存储装置读取的设备和方法
US6937688B2 (en) State machine, counter and related method for gating redundant triggering clocks according to initial state
CN217982308U (zh) 上电时序复位电路、电子设备及智慧农业系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent for invention or patent application
CB02 Change of applicant information

Address after: Maine

Applicant after: Fairchild Semiconductor Corp.

Address before: Maine

Applicant before: Fairchild Semiconductor Corp.

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: FAIRCHILD SEMICONDUCTOR CORP. TO: FAIRCHILD SEMICONDUCTOR CO., LTD.

C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20081112