CN117377999A - 半导体装置、显示装置及电子设备 - Google Patents

半导体装置、显示装置及电子设备 Download PDF

Info

Publication number
CN117377999A
CN117377999A CN202280037156.XA CN202280037156A CN117377999A CN 117377999 A CN117377999 A CN 117377999A CN 202280037156 A CN202280037156 A CN 202280037156A CN 117377999 A CN117377999 A CN 117377999A
Authority
CN
China
Prior art keywords
circuit
terminal
selection circuit
layer
insulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280037156.XA
Other languages
English (en)
Inventor
上妻宗广
大贯达也
松崎隆德
伊藤港
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN117377999A publication Critical patent/CN117377999A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • G09F9/335Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes being organic light emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明的一个方式提供一种具有冗余性的半导体装置。半导体装置包括第一驱动电路、第二驱动电路、第一选择电路、第二选择电路及切换电路,第一驱动电路的输出端子与第一选择电路的输入端子及切换电路的第一端子电连接,第二驱动电路的输出端子与第二选择电路的输入端子及切换电路的第二端子电连接。

Description

半导体装置、显示装置及电子设备
技术领域
本发明的一个方式涉及一种半导体装置、显示装置及电子设备。
本发明的一个方式不局限于上述技术领域。本说明书等所公开的发明的技术领域涉及一种物体、驱动方法或制造方法。此外,本发明的一个方式涉及一种工序(process)、机器(machine)、产品(manufacture)或者组合物(composition ofmatter)。因此,具体而言,作为本说明书所公开的本发明的一个方式的技术领域的例子可以举出半导体装置、显示装置、液晶显示装置、发光装置、蓄电装置、摄像装置、存储装置、信号处理装置、处理器、电子设备、系统、它们的驱动方法、它们的制造方法或它们的检查方法。
背景技术
例如,可应用于VR(虚拟现实)或AR(增强现实)等XR的显示装置被要求。具体而言,例如,为了提高现实感及沉浸感,该显示装置被要求清晰度高且颜色再现性高等。
作为上述显示装置,例如可以应用液晶显示装置、具备有机EL(ElectroLuminescence:电致发光)或发光二极管(LED:Light Emitting Diode)等发光器件的发光装置等。此外,专利文献1公开了具备包含有机EL的发光器件的高像素数且高清晰度的显示装置。
[先行技术文献]
[专利文献]
[专利文献1]国际专利申请公开第2019/220278号
发明内容
发明所要解决的技术问题
如上所述,作为用于XR的设备,显示质量高的显示装置被需求。作为用于XR的设备所具有的显示装置,为了增强现实感及沉浸感,需要提高分辨率。在此情况下,在显示装置中,例如通过在规定尺寸中进行如减小像素间或布线间的间距宽度或者减小像素尺寸等设计,可以增加该尺寸内的像素个数。但是,在显示装置内的像素个数增多的情况下,每帧的数据量增多,由此驱动显示装置的驱动电路(例如,源极驱动电路或栅极驱动电路等)被要求高速工作。
另外,当提高显示装置的分辨率时,因为显示装置中的像素数增加,所以驱动显示装置的驱动电路的规模变大。由此,优选缩小用于XR的设备所具有的显示装置中的驱动电路的电路面积。作为缩小驱动电路的电路面积的方法,例如可以举出缩小晶体管等电路元件的尺寸等。然而,当缩小电路元件的尺寸时,该电路元件的特性有可能产生不均匀。这有可能导致驱动电路不能正常工作(在驱动电路中产生工作故障)。
本发明的一个方式的目的之一是提供一种功耗得到降低的半导体装置。此外,本发明的一个方式的目的之一是提供一种驱动电路具有冗余性的半导体装置。此外,本发明的一个方式的目的之一是提供一种成品率高的半导体装置。此外,本发明的一个方式的目的之一是提供一种新颖的半导体装置。此外,本发明的一个方式的目的之一是提供一种具有上述任一个或多个半导体装置的显示装置。此外,本发明的一个方式的目的之一是提供一种显示质量高的显示装置。此外,本发明的一个方式的目的之一是提供一种具有上述任意显示装置的电子设备。
注意,本发明的一个方式的目的不局限于上述目的。上述目的并不妨碍其他目的的存在。其他目的是指将在后面描述的上述目的以外的目的。本领域技术人员可以从说明书或附图等的记载中导出并适当抽出上述目的以外的目的。本发明的一个方式实现上述目的及其他目的中的至少一个目的。此外,本发明的一个方式不一定需要实现所有的上述目的及其他目的。
解决技术问题的手段
(1)
本发明的一个方式是一种包括第一驱动电路、第二驱动电路、第一选择电路、第二选择电路及切换电路的半导体装置,其中,第一驱动电路包括第一输出端子,第二驱动电路包括第二输出端子,第一选择电路包括输入端子及输出端子,第二选择电路包括输入端子及输出端子,切换电路包括第一端子及第二端子,第一输出端子与第一选择电路的输入端子及第一端子电连接,第二输出端子与第二选择电路的输入端子及第二端子电连接,第一驱动电路具有生成第一数据信号的功能及将第一数据信号输出到第一输出端子的功能,第二驱动电路具有生成第二数据信号的功能及将第二数据信号输出到第二输出端子的功能,第一选择电路具有使第一选择电路的输入端子与第一选择电路的输出端子间处于导通状态和非导通状态中的一个的功能,第二选择电路具有使第二选择电路的输入端子与第二选择电路的输出端子间处于导通状态和非导通状态中的一个的功能,并且,切换电路具有使第一端子与第二端子间处于导通状态和非导通状态中的一个的功能。
(2)
在上述(1)的半导体装置中,优选的是,具有以第一模式、第二模式及第三模式进行工作的功能,其中在第一模式中,使第一选择电路的输入端子与第一选择电路的输出端子间处于导通状态和非导通状态中的一个,使第二选择电路的输入端子与第二选择电路的输出端子间处于导通状态和非导通状态中的另一个,使第一端子与第二端子间处于导通状态,将第一数据信号通过第一驱动电路的输出端子输出到第一选择电路的输出端子和第二选择电路的输出端子中的一个,不将第二数据信号输出到第二驱动电路的输出端子,在第二模式中,使第一选择电路的输入端子与第一选择电路的输出端子间处于导通状态和非导通状态中的一个,使第二选择电路的输入端子与第二选择电路的输出端子间处于导通状态和非导通状态中的另一个,使第一端子与第二端子间处于导通状态,不将第一数据信号输出到第一驱动电路的输出端子,将第二数据信号通过第二驱动电路的输出端子输出到第一选择电路的输出端子和第二选择电路的输出端子中的一个,并且在第三模式中,使第一选择电路的输入端子与第一选择电路的输出端子间处于导通状态,使第二选择电路的输入端子与第二选择电路的输出端子间处于导通状态,使第一端子与第二端子间处于非导通状态,将第一数据信号通过第一驱动电路的输出端子输出到第一选择电路的输出端子,将第二数据信号通过第二驱动电路的输出端子输出到第二选择电路的输出端子。
(3)
在上述(1)或(2)的半导体装置中,优选的是,第一驱动电路包括第一信号生成电路及第一开关,第二驱动电路包括第二信号生成电路及第二开关,切换电路包括第三开关,第一信号生成电路的输出端子与第一开关的第一端子电连接,第一开关的第二端子与第一驱动电路的输出端子电连接,第二信号生成电路的输出端子与第二开关的第一端子电连接,第二开关的第二端子与第二驱动电路的输出端子电连接,第三开关的第一端子与第一端子电连接,第三开关的第二端子与第二端子电连接,第一信号生成电路具有生成第一数据信号的功能,并且第二信号生成电路具有生成第二数据信号的功能。
(4)
在上述(3)的半导体装置中,优选的是,第一开关、第二开关及第三开关各自为模拟开关。
(5)
本发明的另一个方式是一种包括上述(1)至(4)中任一项的半导体装置、第一像素电路及第二像素电路的显示装置,其中,第一像素电路与第一选择电路的输出端子电连接,并且,第二像素电路与第二选择电路的输出端子电连接。
(6)
本发明的另一个方式是一种包括第一驱动电路、第二驱动电路、第一选择电路、第二选择电路及切换电路的半导体装置,其中,第一驱动电路包括第一输出端子,第二驱动电路包括第二输出端子,第一选择电路包括输入端子及多个输出端子,第二选择电路包括输入端子及多个输出端子,切换电路包括第一端子及第二端子,第一输出端子与第一选择电路的输入端子及第一端子电连接,第二输出端子与第二选择电路的输入端子及第二端子电连接,第一驱动电路具有生成第一数据信号的功能及将第一数据信号输出到第一输出端子的功能,第二驱动电路具有生成第二数据信号的功能及将第二数据信号输出到第二输出端子的功能,第一选择电路具有使第一选择电路的输入端子与第一选择电路的多个输出端子中的至少一个间处于导通状态且使第一选择电路的输入端子与第一选择电路的多个输出端子中的其余的输出端子间处于非导通状态的功能,第二选择电路具有使第二选择电路的输入端子与第二选择电路的多个输出端子中的至少一个间处于导通状态且使第二选择电路的输入端子与第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态的功能,并且,切换电路具有使第一端子与第二端子间处于导通状态和非导通状态中的一个的功能。
(7)
在上述(6)的半导体装置中,优选的是,具有以第一模式、第二模式及第三模式进行工作的功能,其中在第一模式中,使第一选择电路的输入端子与第一选择电路的多个输出端子中的一个间或者第二选择电路的输入端子与第二选择电路的多个输出端子中的一个间处于导通状态,使第一选择电路的输入端子与第一选择电路的多个输出端子中的其余的输出端子间以及第二选择电路的输入端子与第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,使第一端子与第二端子间处于导通状态,将第一数据信号通过第一驱动电路的输出端子输出到第一选择电路的多个输出端子中的任一个或者第二选择电路的多个输出端子中的任一个,不将第二数据信号输出到第二驱动电路的输出端子,在第二模式中,使第一选择电路的输入端子与第一选择电路的多个输出端子中的一个间或者第二选择电路的输入端子与第二选择电路的多个输出端子中的一个间处于导通状态,使第一选择电路的输入端子与第一选择电路的多个输出端子中的其余的输出端子间以及第二选择电路的输入端子与第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,使第一端子与第二端子间处于导通状态,不将第一数据信号输出到第一驱动电路的输出端子,将第二数据信号通过第二驱动电路的输出端子输出到第一选择电路的多个输出端子中的任一个或者第二选择电路的多个输出端子中的任一个,并且在第三模式中,使第一选择电路的输入端子与第一选择电路的多个输出端子中的一个间处于导通状态且使第一选择电路的输入端子与第一选择电路的多个输出端子中的其余的输出端子间处于非导通状态,使第二选择电路的输入端子与第二选择电路的多个输出端子中的一个间处于导通状态且使第二选择电路的输入端子与第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,使第一端子与第二端子间处于非导通状态,将第一数据信号通过第一驱动电路的输出端子输出到第一选择电路的多个输出端子中的任一个,将第二数据信号通过第二驱动电路的输出端子输出到第二选择电路的多个输出端子中的任一个。
(8)
在上述(6)或(7)的半导体装置中,优选的是,第一驱动电路包括第一信号生成电路及第一开关,第二驱动电路包括第二信号生成电路及第二开关,切换电路包括第三开关,第一信号生成电路的输出端子与第一开关的第一端子电连接,第一开关的第二端子与第一驱动电路的输出端子电连接,第二信号生成电路的输出端子与第二开关的第一端子电连接,第二开关的第二端子与第二驱动电路的输出端子电连接,第三开关的第一端子与第一端子电连接,第三开关的第二端子与第二端子电连接,第一信号生成电路具有生成第一数据信号的功能,并且第二信号生成电路具有生成第二数据信号的功能。
(9)
在上述(8)的半导体装置中,优选的是,第一开关、第二开关及第三开关各自为模拟开关。
(10)
本发明的另一个方式是一种包括上述(6)至(9)中任一项的半导体装置、第一像素电路及第二像素电路的显示装置,其中第一像素电路与第一选择电路的多个输出端子中的至少一个电连接,并且第二像素电路与第二选择电路的多个输出端子中的至少一个电连接。
(11)
本发明的另一个方式是一种包括上述(6)至(9)中任一项的半导体装置、第一像素电路及第二像素电路的显示装置,其中第一像素电路与第一选择电路的多个输出端子中的所有输出端子电连接,并且第二像素电路与第二选择电路的多个输出端子中的所有输出端子电连接。
(12)
本发明的另一个方式是一种包括上述(5)、(10)或(11)所述的显示装置及框体的电子设备。
在本说明书等中,半导体装置是指利用半导体特性的装置,例如是指包括半导体元件(例如,晶体管、二极管或光电二极管等)的电路或包括该电路的装置等。此外,半导体装置是指能够利用半导体特性而发挥作用的所有装置。例如,作为半导体装置的例子,有集成电路、具备集成电路的芯片或封装等中容纳有芯片的电子构件。此外,例如,有时存储装置、显示装置、发光装置、照明装置或者电子设备等本身是半导体装置,或者包括半导体装置。
此外,在本说明书等中,当记载为“X与Y连接”时,表示在本说明书等中公开了如下情况:X与Y电连接的情况;X与Y在功能上连接的情况;以及X与Y直接连接的情况。因此,不局限于附图或文中所示的连接关系,例如其他的连接关系也在附图或文中所记载的范围内记载。X和Y都是对象物(例如,装置、元件、电路、布线、电极、端子、导电膜或层等)。
作为X和Y电连接的情况的一个例子,可以在X和Y之间连接一个以上的能够电连接X和Y的元件(例如开关、晶体管、电容元件、电感器、电阻元件、二极管、显示器件、发光器件或负载等)。此外,开关具有控制开启状态或关闭状态的功能。换言之,通过使开关处于导通状态(开启状态)或非导通状态(关闭状态)来控制是否使电流流过。
作为X与Y在功能上连接的情况的一个例子,例如可以在X与Y之间连接有一个以上的能够在功能上连接X与Y的电路(例如,逻辑电路(例如,反相器、NAND电路或NOR电路等)、信号转换电路(例如,数字模拟转换电路、模拟数字转换电路或伽马校正电路等)、电位电平转换电路(例如,电源电路(例如,升压电路或降压电路等)或改变信号的电位电平的电平转移电路等)、电压源、电流源、切换电路、放大电路(例如,能够增大信号振幅或电流量等的电路、运算放大器、差分放大电路、源极跟随电路或缓冲电路等)、信号产生电路、存储电路或控制电路等)。注意,例如,即使在X与Y之间夹有其他电路,当从X输出的信号传送到Y时,就可以说X与Y在功能上是连接着的。
此外,当明确地记载为“X与Y电连接”时,包括如下情况:X与Y电连接的情况(换言之,以中间夹有其他元件或其他电路的方式连接X与Y的情况);以及X与Y直接连接的情况(换言之,以中间不夹有其他元件或其他电路的方式连接X与Y的情况)。
例如,可以表现为“X、Y、晶体管的源极(或第一端子等)与晶体管的漏极(或第二端子等)互相电连接,X、晶体管的源极(或第一端子等)、晶体管的漏极(或第二端子等)与Y依次电连接”。或者,可以表现为“晶体管的源极(或第一端子等)与X电连接,晶体管的漏极(或第二端子等)与Y电连接,X、晶体管的源极(或第一端子等)、晶体管的漏极(或第二端子等)与Y依次电连接”。或者,可以表达为“X通过晶体管的源极(或第一端子等)及晶体管的漏极(或第二端子等)与Y电连接,X、晶体管的源极(或第一端子等)、晶体管的漏极(或第二端子等)、Y依次设置”。通过使用与这种例子相同的表达方法规定电路结构中的连接顺序,可以区分晶体管的源极(或第一端子等)与漏极(或第二端子等)而决定技术范围。注意,这种表达方法是一个例子,不局限于上述表达方法。在此,X和Y都是对象物(例如,装置、元件、电路、布线、电极、端子、导电膜或层等)。
此外,即使在电路图上独立的构成要素彼此电连接,也有时一个构成要素兼有多个构成要素的功能。例如,在布线的一部分用作电极时,一个导电膜兼有布线和电极的两个构成要素的功能。因此,本说明书中的“电连接”的范畴内还包括这种一个导电膜兼有多个构成要素的功能的情况。
在本说明书等中,“电阻元件”例如包括具有高于0Ω的电阻值的电路元件或布线等。因此,在本说明书等中,“电阻元件”例如包括具有电阻值的布线、电流流过源极和漏极之间的晶体管、二极管或线圈等。因此,“电阻元件”例如也可以称为“电阻”、“负载”或“具有电阻值的区域”等。与此相反,“电阻”、“负载”或“具有电阻值的区域”例如也可以称为“电阻元件”等。作为电阻值,例如优选为1mΩ以上且10Ω以下,更优选为5mΩ以上且5Ω以下,进一步优选为10mΩ以上且1Ω以下。此外,例如也可以为1Ω以上且1×109Ω以下。
在本说明书等中,“电容元件”例如包括具有高于0F的静电电容值的电路元件、具有高于0F的静电电容值的布线的区域、寄生电容或晶体管的栅极电容等。此外,“电容元件”、“寄生电容”或“栅极电容”等例如也可以称为“电容”等。与此相反,“电容”例如也可以称为“电容元件”、“寄生电容”或“栅极电容”等。此外,“电容”的“一对电极”例如也可以称为“一对导电体”、“一对导电区域”或“一对区域”等。静电电容值例如可以为0.05fF以上且10pF以下。此外,例如,也可以为1pF以上且10μF以下。
在本说明书等中,晶体管包括栅极、源极以及漏极这三个端子。栅极用作控制晶体管的导通状态的控制端子。用作源极或漏极的两个端子是晶体管的输入输出端子。根据晶体管的导电型(n沟道型或p沟道型)及对晶体管的三个端子施加的电位的高低,两个输入输出端子中的一方用作源极而另一方用作漏极。因此,在本说明书等中,“源极”和“漏极”可以相互调换。在本说明书等中,在说明晶体管的连接关系时,使用“源极和漏极中的一个”(第一电极或第一端子)或“源极和漏极中的另一个”(第二电极或第二端子)的表述。此外,根据晶体管的结构,有时除了上述三个端子以外还包括背栅极。在此情况下,在本说明书等中,有时将晶体管的栅极和背栅极中的一个称为第一栅极,将晶体管的栅极和背栅极的另一个称为第二栅极。并且,在相同晶体管中,有时可以将“栅极”与“背栅极”相互调换。此外,在晶体管包括三个以上的栅极时,在本说明书等中,有时将各栅极例如称为第一栅极、第二栅极或第三栅极等。
例如在本说明书等中,作为晶体管可以采用具有两个以上的栅电极的多栅结构晶体管。在多栅结构晶体管中,由于将沟道形成区域串联连接,所以成为多个晶体管串联连接的结构。因此,在多栅结构晶体管中,可以降低关态电流(off-state current),且提高晶体管的耐压性(提高可靠性)。另外,当多栅结构晶体管在饱和区域工作时,即便漏极-源极间的电压发生变化,漏极-源极间电流的变化也不太大,从而可以得到倾斜角平坦的电压-电流特性。在具有倾斜角平坦的电压-电流特性的晶体管中,可以实现理想的电流源电路或电阻值极高的有源负载。其结果是,在具有倾斜角平坦的电压-电流特性的晶体管中,例如可以实现特性良好的差动电路或电流反射镜电路等。
此外,在本说明书等中,电路图示出一个电路元件的情况有时包括该电路元件具有多个电路元件的情况。例如,电路图示出一个电阻的情况包括两个以上的电阻串联电连接的情况。此外,例如,电路图示出一个电容的情况包括两个以上的电容并联电连接的情况。此外,例如,电路图示出一个晶体管的情况包括两个以上的晶体管串联电连接且各晶体管的栅极彼此电连接的情况。同样,例如,电路图示出一个开关的情况包括该开关具有两个以上的晶体管,两个以上的晶体管串联电连接或者并联电连接并且各晶体管的栅极彼此电连接的情况。
此外,在本说明书等中,节点例如也可以根据电路结构或器件结构等称为端子、布线、电极、导电层、导电体或杂质区域等。此外,端子或布线等例如也可以称为节点。
此外,在本说明书等中,可以适当地调换“电压”和“电位”。“电压”是指与基准电位之间的电位差。例如,在基准电位为地电位(接地电位)时,可以将“电压”称为“电位”。地电位不一定意味着0V。此外,电位是相对性的。就是说,例如根据基准电位的变化而供应到布线的电位、施加到电路等的电位或从电路等输出的电位等也产生变化。
此外,在本说明书等中,“高电平电位”或“低电平电位”不意味着特定的电位。例如,在两个布线都被记为“用作供应高电平电位的布线”的情况下,两个布线所供应的高电平电位也可以互不相同。同样,在两个布线都被记为“用作供应低电平电位的布线”的情况下,两个布线所供应的低电平电位也可以互不相同。
在本说明书等中,“电流”是指电荷的移动现象(导电)。例如,“发生正带电体的导电”的记载可以替换为“在与其相反方向上发生负带电体的导电”的记载。因此,在本说明书等中,在没有特别的说明的情况下,“电流”是指载流子移动时的电荷的移动现象(导电)。在此,作为载流子例如可以举出电子、空穴、阴离子、阳离子或络离子等。注意,载流子根据电流流过的系统(例如,半导体、金属、电解液或真空中等)不同。此外,例如布线等中的“电流的方向”是带正电的载流子移动的方向,以正电流量记载。换言之,带负电的载流子移动的方向与电流方向相反,以负电流量记载。因此,在本说明书等中,在没有特别的说明的情况下,关于电流的正负(或电流的方向),例如“电流从元件A向元件B流过”等记载可以替换为“电流从元件B向元件A流过”等记载。此外,例如“对元件A输入电流”等记载可以替换为“从元件A输出电流”等记载。
此外,在本说明书等中,“第一”、“第二”或“第三”等序数词是为了避免构成要素的混淆而附加上的。因此,该序数词不限制构成要素的个数。此外,该序数词不限制构成要素的顺序。此外,例如,本说明书等的实施方式之一中附有“第一”的构成要素有可能在其他的实施方式或权利要求书中附有“第二”的构成要素。此外,例如,在本说明书等中,一个实施方式中的“第一”所指的构成要素有可能在其他实施方式或权利要求书中被省略。
在本说明书等中,例如,为了方便起见,有时使用“上”或“下”等表示配置的词句以参照附图说明构成要素的位置关系。此外,构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于本说明书等中所说明的表示配置的词句,根据情况可以适当地换词句。例如,在“位于导电体的顶面的绝缘体”的表述中,通过将所示的附图的方向旋转180度,也可以称为“位于导电体的下面的绝缘体”。
此外,“上”或“下”这样的术语不局限于构成要素的位置关系为“正上”或“正下”且直接接触的情况。例如,“绝缘层A上的电极B”的表述不一定必须在绝缘层A上直接接触地形成有电极B,也可以包括在绝缘层A与电极B之间包括其他构成要素的情况。
在本说明书等中,例如,有时使用“行”或“列”等词句以说明配置为矩阵状的构成要素及其位置关系。此外,构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于本说明书等中所说明的“行”或“列”等词句,根据情况可以适当地换词句。例如,在“行方向”的表述中,通过将所示的附图的方向旋转90度,也可以称为“列方向”。
此外,在本说明书等中,例如根据状况有时可以互相调换“膜”或“层”等词句。例如,有时可以将“导电层”调换为“导电膜”。例如,有时可以将“绝缘膜”调换为“绝缘层”。此外,例如根据情况有时可以使用其他词句代替“膜”或“层”等词句。例如,有时可以将“导电层”或“导电膜”调换为“导电体”。例如,有时可以将“绝缘层”或“绝缘膜”调换为“绝缘体”。
注意,在本说明书等中,例如“电极”、“布线”或“端子”等的词句不在功能上限定其构成要素。例如,有时将“电极”用作“布线”的一部分,反之亦然。再者,“电极”或“布线”的词句例如还包括多个“电极”或“布线”被形成为一体的情况等。此外,例如,有时将“端子”用作“布线”或“电极”等的一部分,反之亦然。再者,“端子”的词句例如还包括多个“电极”、“布线”或“端子”等被形成为一体的情况等。因此,例如,“电极”可以为“布线”或“端子”的一部分。此外,例如,“端子”可以为“布线”或“电极”的一部分。此外,例如,“电极”、“布线”或“端子”等的词句有时调换为“区域”等的词句。
在本说明书等中,例如根据情况有时可以互相调换“布线”、“信号线”或“电源线”等词句。例如,有时可以将“布线”调换为“信号线”。此外,例如有时可以将“布线”调换为“电源线”。反之亦然,例如有时可以将“信号线”或“电源线”调换为“布线”。此外,例如有时可以将“电源线”调换为“信号线”。反之亦然,例如有时可以将“信号线”换为“电源线”。此外,例如根据情况有时可以互相将施加到布线的“电位”调换为“信号”。反之亦然,例如有时可以将“信号”调换为“电位”。
在本说明书等中,半导体的杂质是指构成半导体膜的主要成分之外的物质。例如,浓度低于0.1atomic%的元素是杂质。当半导体包含杂质时,例如,半导体中的缺陷态密度有可能提高,载流子迁移率有可能降低或结晶性有可能降低。在半导体是氧化物半导体时,作为改变半导体特性的杂质,例如有第1族元素、第2族元素、第13族元素、第14族元素、第15族元素或主要成分之外的过渡金属等。尤其是,例如有氢(也包含于水中)、锂、钠、硅、硼、磷、碳或氮等。此外,当半导体是硅层时,作为改变半导体特性的杂质,例如有第1族元素、第2族元素、第13族元素或第15族元素等(有时不包含氧、氢)。
在本说明书等中,开关是指具有通过变为导通状态(开启状态)或非导通状态(关闭状态)来控制是否使电流流过的功能的元件。或者,开关是指具有选择并切换电流路径的功能的元件。因此,除了控制端子之外,开关有时还包括两个或三个使电流流过的端子。作为开关的一个例子,可以使用电开关或机械开关等。换而言之,开关只要可以控制电流,就不局限于特定的元件。
电开关的例子包括晶体管(例如双极晶体管或MOS晶体管等)、二极管(例如PN二极管、PIN二极管、肖特基二极管、金属-绝缘体-金属(MIM)二极管、金属-绝缘体-半导体(MIS)二极管或者二极管接法的晶体管等)或者组合这些元件的逻辑电路等。当作为开关使用晶体管时,晶体管的“导通状态”是指晶体管的源电极与漏电极在电性上短路的状态或能够使电流流过源电极与漏电极间的状态等。此外,晶体管的“非导通状态”是指晶体管的源电极与漏电极在电性上断开的状态。当将晶体管仅用作开关时,对晶体管的极性(导电型)没有特别的限制。
作为机械开关的例子,可以举出利用了MEMS(微电子机械系统)技术的开关。该开关具有以机械方式可动的电极,并且通过移动该电极来控制导通状态和非导通状态而进行工作。
此外,在本说明书等中,有时将在各颜色的发光器件(这里为蓝色(B)、绿色(G)及红色(R))中分别形成发光层或分别涂布发光层的结构称为SBS(Side By Side)结构。此外,在本说明书等中,有时将可发射白色光的发光器件称为白色发光器件。白色发光器件通过与着色层(例如,滤色片)组合可以实现以全彩色显示的显示装置。
此外,发光器件大致可以分为单结构和串联结构。单结构的器件在一对电极间包括一个发光单元。该发光单元优选包括一个以上的发光层。在该发光单元使用两个发光层得到白色发光的情况下,以两个发光层的各发光颜色处于补色关系的方式选择发光层即可。例如,通过使第一发光层的发光颜色与第二发光层的发光颜色处于补色关系,可以得到在发光器件整体上以白色发光的结构。此外,在该发光单元使用三个以上的发光层得到白色发光的情况下,三个以上的发光层的各发光颜色组合而得到在发光器件整体上以白色发光的结构即可。
串联结构的器件在一对电极间包括两个以上的多个发光单元。各发光单元优选包括一个以上的发光层。在串联结构的器件中,为了得到白色发光,采用组合从多个发光单元的各发光层发射的光来得到白色发光的结构即可。注意,得到白色发光的结构与单结构中的结构同样。此外,在串联结构的器件中,优选在多个发光单元间例如设置电荷产生层等中间层。
此外,在对上述白色发光器件(单结构或串联结构)和SBS结构的发光器件进行比较的情况下,可以使SBS结构的发光器件的功耗比白色发光器件低。由此,在本发明的一个方式的显示装置中,在想要降低功耗的情况下优选采用SBS结构的发光器件。另一方面,白色发光器件的制造工艺比SBS结构的发光器件简单。由此,在本发明的一个方式的显示装置中,通过适当地使用白色发光器件,可以降低制造成本或者提高制造成品率。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态。因此,也包括该角度为-5°以上且5°以下的状态。“大致平行”是指两条直线形成的角度为-30°以上且30°以下的状态。此外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态。因此,也包括该角度为85°以上且95°以下的状态。“大致垂直”是指两条直线形成的角度为60°以上且120°以下的状态。
发明效果
根据本发明的一个方式,可以提供一种功耗得到降低的半导体装置。此外,根据本发明的一个方式,可以提供一种驱动电路具有冗余性的半导体装置。此外,根据本发明的一个方式,可以提供一种成品率高的半导体装置。此外,根据本发明的一个方式,可以提供一种新颖的半导体装置。此外,根据本发明的一个方式,可以提供一种具有上述任一个或多个半导体装置的显示装置。此外,根据本发明的一个方式,可以提供一种显示质量高的显示装置。此外,根据本发明的一个方式,可以提供一种具有上述任意显示装置的电子设备。
注意,本发明的一个方式的效果不局限于上述效果。上述效果并不妨碍其他效果的存在。其他效果是指将在后面描述的上述效果以外的效果。本领域技术人员可以从说明书或附图等的记载中导出并适当抽出上述效果以外的效果。此外,本发明的一个方式具有上述效果及其他效果中的至少一个效果。因此,本发明的一个方式根据情况而有时没有上述效果。
附图简要说明
图1A至图1C是示出半导体装置的结构例子的图。
图2A及图2B是示出半导体装置的工作例子的图。
图3是示出半导体装置的工作例子的图。
图4A及图4B是示出半导体装置的工作例子的图。
图5是示出半导体装置的工作例子的图。
图6A及图6B是示出半导体装置的工作例子的图。
图7A及图7B是示出半导体装置的工作例子的图。
图8是示出半导体装置的结构例子的图。
图9是示出半导体装置的结构例子的图。
图10是示出半导体装置的结构例子的图。
图11是示出半导体装置的工作例子的图。
图12是示出半导体装置的工作例子的图。
图13是示出半导体装置的工作例子的图。
图14是示出半导体装置的工作例子的图。
图15是示出半导体装置的结构例子的图。
图16A至图16H是说明显示装置的结构例子的图。
图17A至图17D是说明像素230的电路结构例子的图。
图18A至图18D是说明发光元件的结构例子的图。
图19A至图19D是示出显示装置的结构例子的图。
图20A至图20D是示出显示装置的结构例子的图。
图21A及图21B是显示装置的立体图。
图22是示出显示装置的一个例子的截面图。
图23是示出显示装置的一个例子的截面图。
图24是示出显示装置的一个例子的截面图。
图25是示出显示装置的一个例子的截面图。
图26A是示出晶体管的结构例子的俯视图。图26B及图26C是示出晶体管的结构例子的截面图。
图27A是说明IGZO的结晶结构的分类的图。图27B是说明CAAC-IGZO膜的XRD谱的图。图27C是说明CAAC-IGZO膜的纳米束电子衍射图案的图。
图28A至图28F是说明电子设备的一个例子的图。
图29A至图29F是说明电子设备的一个例子的图。
图30A及图30B是说明电子设备的一个例子的图。
图31是说明电子设备的一个例子的图。
实施发明的方式
在本说明书等中,金属氧化物(metal oxide)是指广义上的金属的氧化物。金属氧化物例如被分类为氧化物绝缘体、氧化物导电体(包括透明氧化物导电体)或氧化物半导体(Oxide Semiconductor,也可以简称为OS)等。例如,在晶体管的沟道形成区域包含金属氧化物的情况下,有时将该金属氧化物称为氧化物半导体。换言之,在金属氧化物能够构成具有放大作用、整流作用及开关作用中的至少一个的晶体管的沟道形成区域时,该金属氧化物可以被称为金属氧化物半导体(metal oxide semiconductor)。此外,可以将OS晶体管称为包含金属氧化物或氧化物半导体的晶体管。
此外,在本说明书等中,有时将包含氮的金属氧化物也称为金属氧化物(metaloxide)。此外,也可以将包含氮的金属氧化物称为金属氧氮化物(metal oxynitride)。
此外,在本说明书等中,各实施方式所示的结构可以与其他实施方式所示的结构适当地组合而构成本发明的一个方式。此外,当在一个实施方式中示出多个结构例子时,可以适当地组合这些结构例子。
此外,例如可以将某一实施方式中说明的内容(或其一部分)应用/组合/替换成该实施方式中说明的其他内容(或其一部分)和另一个或多个其他实施方式中说明的内容(或其一部分)中的至少一个内容。
注意,实施方式中说明的内容是指各实施方式中利用各种附图所说明的内容或者利用说明书所记载的文章而说明的内容。
此外,通过将某一实施方式中示出的附图(或其一部分)与该附图的其他部分、该实施方式中示出的其他附图(或其一部分)和另一个或多个其他实施方式中示出的附图(或其一部分)中的至少一个附图组合,可以构成更多图。
参照附图说明本说明书所记载的实施方式。注意,实施方式可以以多个不同形式来实施。因此,所属技术领域的普通技术人员可以很容易地理解一个事实,就是其方式和详细内容可以在不脱离本发明的宗旨及其范围的条件下被变换为各种各样的形式。因此,本发明不应该被解释为仅限定在实施方式所记载的内容中。注意,在实施方式中的发明的结构中,有时在不同的附图中共同使用相同的附图标记来表示相同的部分或具有相同功能的部分,而省略反复说明。例如,在立体图等中,为了明确起见,有时省略部分构成要素的图示。
此外,在本说明书等中,在多个要素使用同一符号并且需要区分它们时,有时例如对符号附加“_1”,“[n]”或“[m,n]”等用于识别的符号。此外,例如在附图等中,在对符号附加“_1”,“[n]”或“[m,n]”等用于识别的符号的情况下,如果不需要在本说明书等中区分它们,有时不附加“_1”,“[n]”或“[m,n]”等用于识别的符号。
在附图中,为便于清楚地说明,有时夸大表示大小、层的厚度或区域。因此,附图并不局限于附图中的尺寸。此外,在附图中,示意性地示出理想的例子,因此本发明不局限于附图所示的形状或数值等。例如,可以包括因噪声或定时偏差等所引起的信号、电压或电流的不均匀等。
注意,在本说明书等中,“电极”、“布线”或“端子”等的词句不在功能上限定其构成要素。例如,有时将“电极”用作“布线”的一部分,反之亦然。再者,“电极”或“布线”的词句例如还包括多个“电极”或“布线”被形成为一体的情况等。此外,例如,有时将“端子”用作“布线”或“电极”等的一部分,反之亦然。再者,“端子”的词句例如还包括多个“电极”、“布线”或“端子”等被形成为一体的情况等。因此,例如,“电极”可以为“布线”或“端子”的一部分。此外,例如,“端子”可以为“布线”或“电极”的一部分。此外,例如,“电极”、“布线”或“端子”等的词句有时调换为“区域”等的词句。
(实施方式1)
在本实施方式中,说明本发明的一个方式的半导体装置。
图1A是用来说明本发明的一个方式的半导体装置的方框图。图1A所示的电路100A包括驱动电路111、驱动电路112、切换电路121、选择电路131A及选择电路132A。驱动电路111的输出端子111-O与选择电路131A的输入端子131A-I电连接。驱动电路112的输出端子112-O与选择电路132A的输入端子132A-I电连接。切换电路121的第一端子121-1与选择电路131A的输入端子131A-I电连接。切换电路121的第二端子121-2与选择电路132A的输入端子132A-I电连接。
驱动电路111包括信号生成电路SG1及开关SW1。信号生成电路SG1的输出端子与开关SW1的第一端子电连接。开关SW1的第二端子与驱动电路111的输出端子111-O电连接。开关SW1的控制端子与后述INV0的输出端子电连接。信号生成电路SG1具有生成第一数据信号的功能。
驱动电路112包括信号生成电路SG2及开关SW2。信号生成电路SG2的输出端子与开关SW2的第一端子电连接。开关SW2的第二端子与驱动电路112的输出端子112-O电连接。开关SW2的控制端子与后述INV1的输出端子电连接。信号生成电路SG2具有生成第二数据信号的功能。
切换电路121包括开关SC1。开关SC1的第一端子与切换电路121的第一端子121-1电连接。开关SC1的第二端子与切换电路121的第二端子121-2电连接。此外,在图1A中,开关SC1的控制端子与端子CHG1电连接。
开关SW1、开关SW2及开关SC1例如可以各自使用模拟开关。或者,开关SW1、开关SW2及开关SC1也可以各自使用一个或多个晶体管。此外,开关SW1、开关SW2及开关SC1也可以各自使用MEMS等机械开关。在本工作例子中,开关SW1、开关SW2及开关SC1各自使用模拟开关。并且,开关SW1、开关SW2及开关SC1各自在控制端子被施加高电平电位时成为开启状态,在控制端子被施加低电平电位时成为关闭状态。
本发明的一个方式的半导体装置可以使用包含各种半导体的晶体管。例如,本发明的一个方式的半导体装置可以使用在沟道形成区域中包含单晶半导体、多晶半导体、微晶半导体或非晶半导体的晶体管。注意,该半导体不局限于主要成分由单一元素构成的单个半导体(例如,硅(Si)或锗(Ge))。作为该半导体,例如可以使用化合物半导体(例如,硅锗(SiGe)或砷化镓(GaAs))或氧化物半导体等。
图1B是可用作开关SW1、开关SW2及开关SC1的模拟开关的电路图。图1B所示的模拟开关各自包括n沟道型晶体管Trnsw、p型沟道晶体管Trpsw及反相器INVsw。在该模拟开关中,例如通过向端子143供应高电平电位,端子141与端子142间成为导通状态。此外,例如通过向端子143供应低电平电位,端子141与端子142间成为非导通状态。另外,例如,开关SW1、开关SW2及开关SC1的各第一端子相当于图1B所示的端子141。此外,例如,开关SW1、开关SW2及开关SC1的各第二端子相当于图1B所示的端子142。此外,例如,开关SW1、开关SW2及开关SC1的各控制端子相当于图1B所示的端子143。
注意,高电平电位和低电平电位的各值例如优选为高电平电位与低电平电位的电位差大于n沟道型晶体管Trnsw及p型沟道晶体管Trpsw的各阈值电压的值。
端子STB0的电位通过反相器INV0被输入到驱动电路111。例如,通过向端子STB0供应高电平电位,信号生成电路SG1成为待机状态且开关SW1成为关闭状态。此外,例如,通过向端子STB0供应低电平电位,信号生成电路SG1成为活动状态且开关SW1成为开启状态。
端子STB1的电位通过反相器INV1被输入到驱动电路112。例如,通过向端子STB1供应高电平电位,信号生成电路SG2成为待机状态且开关SW2成为关闭状态。此外,例如,通过向端子STB1供应低电平电位,信号生成电路SG2成为活动状态且开关SW2成为开启状态。
端子CHG1的电位被输入到切换电路121。例如,通过向端子CHG1供应高电平电位,开关SC1成为开启状态。此外,例如,通过向端子CHG1供应低电平电位,开关SC1成为关闭状态。
此外,端子CHG1的电位可以为基于端子STB0及端子STB1的各电位的电位。例如,供应到端子CHG1的信号可以为通过供应到端子STB0的信号与供应到端子STB1的信号的异或生成的信号。由此,进行异或运算的电路也可以设置在电路100A的内部或外部。图1A示出进行异或运算的电路XOR设置在电路100A的外部的例子。
图1C是示出信号生成电路SG1及信号生成电路SG2的每一个的结构例子的方框图。图1C所示的信号生成电路包括传输晶体管逻辑电路PTL及放大器AMP。此外,放大器AMP包括作为输出端子的端子152以及作为输入控制工作状态的信号的端子的端子154。
传输晶体管逻辑电路PTL的输出端子与放大器AMP的输入端子电连接。
传输晶体管逻辑电路PTL例如具有将数字视频数据信号转换为模拟视频数据信号并将其输出到传输晶体管逻辑电路PTL的输出端子的功能。
放大器AMP例如具有放大输入到放大器AMP的输入端子的模拟视频数据信号并将其输出到端子152的功能。
放大器AMP具有根据输入到端子154的信号控制工作状态的功能。例如,通过向端子154供应高电平电位,放大器AMP进行工作,由此将由放大器AMP放大的模拟视频数据信号输出到端子152的功能成为有效。此外,例如,通过向端子154供应低电平电位,放大器AMP的工作停止,由此将信号输出到端子152的功能成为无效。因此,可以停止流过放大器AMP的恒定电流。
另外,在驱动电路111及驱动电路112的工作时,信号生成电路SG1及信号生成电路SG2各自例如根据输入到端子154的电位处于活动状态和待机状态中的任一个状态。活动状态例如是指如下状态:通过向端子154输入高电平电位,由放大器AMP向端子152供应模拟视频数据信号。待机状态例如是指如下状态:通过向端子154输入低电平电位,放大器AMP的工作停止,由此遮断向端子152供应模拟视频数据信号。
<选择电路的结构例子1>
本发明的一个方式的半导体装置中的选择电路可以包括一个或多个开关。图1A示出选择电路131A及选择电路132A各自包括一个开关的例子。
选择电路131A包括开关SE1。开关SE1的第一端子与选择电路131A的输入端子131A-I电连接。开关SE1的第二端子与端子SL1电连接。此外,在图1A中,开关SE1的控制端子与端子SEL1电连接。
选择电路132A包括开关SE2。开关SE2的第一端子与选择电路132A的输入端子132A-I电连接。开关SE2的第二端子与端子SL2电连接。此外,在图1A中,开关SE2的控制端子与端子SEL2电连接。
端子SEL1的电位被输入到选择电路131A。例如,通过向端子SEL1供应高电平电位,选择电路131A的输入端子131A-I与端子SL1间成为导通状态。此外,例如,通过向端子SEL1供应低电平电位,选择电路131A的输入端子131A-I与端子SL1间成为非导通状态。
端子SEL2的电位被输入到选择电路132A。例如,通过向端子SEL2供应高电平电位,选择电路132A的输入端子132A-I与端子SL2间成为导通状态。此外,例如,通过向端子SEL2供应低电平电位,选择电路132A的输入端子132A-I与端子SL2间成为非导通状态。
开关SE1及开关SE2可以使用与上述开关SW1、开关SW2及开关SC1同样的开关。
电路100A也可以与像素电路电连接。图1A示出电路100A电连接于像素电路PX1及像素电路PX2的例子。像素电路PX1通过端子SL1与电路100A电连接。此外,像素电路PX2通过端子SL2与电路100A电连接。
<工作模式的结构例子1>
电路100A可以根据情况切换多个模式而工作。作为多个模式,例如可以举出通常工作模式、冗余工作模式及高速工作模式等。
通常工作模式是将信号生成电路SG1所生成的第一数据信号供应到端子SL1和端子SL2中的一个的模式。冗余工作模式是将信号生成电路SG2所生成的第二数据信号供应到端子SL1和端子SL2中的一个的模式。高速工作模式是将信号生成电路SG1所生成的第一数据信号供应到端子SL1且将信号生成电路SG2所生成的第二数据信号供应到端子SL2的模式。
注意,虽然在图1A中未图示,但是图1A所示的电路也可以具有在电路100A的外部设置逻辑电路而向端子STB0及端子STB1的每一个供应由逻辑电路生成的信号的结构。此外,该逻辑电路优选具有将与通常工作模式、冗余工作模式及高速工作模式的各模式对应的电位供应到端子STB0、端子STB1及端子CHG1的每一个的功能。此外,该逻辑电路也可以根据情况改变该逻辑电路内的设定参数来将模式切换为通常工作模式、冗余工作模式和高速工作模式中的任一个。
接着,详细地说明通常工作模式、冗余工作模式及高速工作模式的各模式。
[通常工作模式的工作例子1]
图2A及图2B是用来说明通常工作模式中的开关SW1、开关SW2及开关SC1的状态、开关SE1及开关SE2的状态以及由信号生成电路生成的数据信号的流动的方框图。注意,以虚线箭头表示数据信号的流动。尤其是,图2A示出第一期间的电路100A的驱动状态。此外,图2B示出第二期间的电路100A的驱动状态。
在通常工作模式中,低电平电位被供应到端子STB0,高电平电位被供应到端子STB1。因此,开关SW1成为开启状态,开关SW2成为关闭状态,开关SC1成为开启状态。此外,通过信号生成电路SG1成为活动状态,第一数据信号被供应到信号生成电路SG1的输出端子。此外,通过信号生成电路SG2成为待机状态,遮断向信号生成电路SG2的输出端子供应数据信号。
图3是用来说明通常工作模式中的供应到端子SL1及端子SL2的电位的状态的时序图的一个例子。在图3的时序图中,期间T1示出图2A所示的第一期间的电位的状态,期间T2示出图2B所示的第二期间的电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图2A、图2B及图3中,将第一期间中信号生成电路SG1所生成的第一数据信号表示为数据信号D1_1,将第二期间中信号生成电路SG1所生成的第一数据信号表示为数据信号D1_2。此外,在图3中,在通常工作模式中,由于遮断向信号生成电路SG2的输出端子供应数据信号,所以以虚线表示信号生成电路SG2的输出端子的电位的状态SG2_O。
在通常工作模式中,信号生成电路SG1所生成的第一数据信号被供应到端子SL1和端子SL2中的一个。例如,在图2A及图3的期间T1所示的第一期间,高电平电位被供应到端子SEL1且低电平电位被供应到端子SEL2。因此,端子SL2保持之前的期间的电位,数据信号D1_1被供应到端子SL1。此外,例如,在图2B及图3的期间T2所示的第二期间,低电平电位被供应到端子SEL1且高电平电位被供应到端子SEL2。因此,端子SL1保持之前的期间的电位,数据信号D1_2被供应到端子SL2。
在通常工作模式的电路100A中,通过使信号生成电路SG2处于待机状态,可以停止信号生成电路SG2的放大器AMP的工作。由此,电路100A可以停止该放大器AMP的恒定电流。由此,本发明的一个方式的半导体装置可以降低功耗。
[冗余工作模式的工作例子1]
图4A及图4B是用来说明冗余工作模式中的开关SW1、开关SW2及开关SC1的状态、开关SE1及开关SE2的状态以及由信号生成电路生成的数据信号的流动的方框图。注意,以虚线箭头表示数据信号的流动。尤其是,图4A示出第一期间的电路100A的驱动状态。此外,图4B示出第二期间的电路100A的驱动状态。
在冗余工作模式中,高电平电位被供应到端子STB0,低电平电位被供应到端子STB1。因此,开关SW1成为关闭状态,开关SW2成为开启状态,开关SC1成为开启状态。此外,通过信号生成电路SG1成为待机状态,遮断向信号生成电路SG1的输出端子供应数据信号。此外,通过信号生成电路SG2成为活动状态,第二数据信号被供应到信号生成电路SG2的输出端子。
图5是用来说明冗余工作模式中的供应到端子SL1及端子SL2的电位的状态的时序图的一个例子。在图5的时序图中,期间T1示出图4A所示的第一期间的电位的状态,期间T2示出图4B所示的第二期间的电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图4A、图4B及图5中,将第一期间中信号生成电路SG2所生成的第二数据信号表示为数据信号D2_1,将第二期间中信号生成电路SG2所生成的第二数据信号表示为数据信号D2_2。此外,在图5中,在冗余工作模式中,由于遮断向信号生成电路SG1的输出端子供应数据信号,所以以虚线表示信号生成电路SG1的输出端子的电位的状态SG1_O。
在冗余工作模式中,信号生成电路SG2所生成的第二数据信号被供应到端子SL1和端子SL2中的一个。例如,在图4A及图5的期间T1所示的第一期间,高电平电位被供应到端子SEL1且低电平电位被供应到端子SEL2。因此,端子SL2保持之前的期间的电位,数据信号D2_1被供应到端子SL1。此外,例如,在图4B及图5的期间T2所示的第二期间,低电平电位被供应到端子SEL1且高电平电位被供应到端子SEL2。因此,端子SL1保持之前的期间的电位,数据信号D2_2被供应到端子SL2。
冗余工作模式的电路100A可以使电路100A具有冗余性。就是说,例如,当因电路100A的一部分的电路元件发生特性不良或工艺不良等而信号生成电路SG1不能正常输出第一数据信号时,电路100A可以将通常工作模式切换为冗余工作模式。因此,电路100A可以使用信号生成电路SG2所生成的第二数据信号。所以,电路100A的可靠性得到提高。由此,本发明的一个方式的半导体装置可以提高电路100A的制造成品率。
注意,在本实施方式中,说明图2A、图2B及图3为通常模式且图4A、图4B及图5为冗余模式的情况,但是不局限于此。在本发明的一个方式中,图2A、图2B及图3也可以为冗余模式,图4A、图4B及图5也可以为通常模式。
[高速工作模式的工作例子1]
图6A及图6B是用来说明高速工作模式中的开关SW1、开关SW2及开关SC1的状态、开关SE1及开关SE2的状态以及由信号生成电路生成的数据信号的流动的方框图。注意,以虚线箭头表示数据信号的流动。尤其是,图6A示出第一期间的电路100A的驱动状态。此外,图6B示出第二期间的电路100A的驱动状态。
在高速工作模式中,低电平电位被供应到端子STB0及端子STB1的每一个。因此,开关SW1成为开启状态,开关SW2成为开启状态,开关SC1成为关闭状态。此外,通过信号生成电路SG1成为活动状态,第一数据信号被供应到信号生成电路SG1的输出端子。此外,通过信号生成电路SG2成为活动状态,第二数据信号被供应到信号生成电路SG2的输出端子。
图7A是用来说明高速工作模式中的供应到端子SL1及端子SL2的电位的状态的时序图的一个例子。在图7A的时序图中,期间T1示出图6A所示的第一期间的电位的状态,期间T2示出图6B所示的第二期间的电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图6A、图6B及图7A中,将第一期间中信号生成电路SG1所生成的第一数据信号表示为数据信号D1_1,将信号生成电路SG2所生成的第二数据信号表示为数据信号D2_1。此外,将第二期间中信号生成电路SG1所生成的第一数据信号表示为数据信号D1_2,将信号生成电路SG2所生成的第二数据信号表示为数据信号D2_2。
在高速工作模式中,信号生成电路SG1所生成的第一数据信号被供应到端子SL1,信号生成电路SG2所生成的第二数据信号被供应到端子SL2。例如,在图6A及图7A的期间T1所示的第一期间,高电平电位被供应到端子SEL1及端子SEL2。因此,数据信号D1_1被供应到端子SL1,数据信号D2_1被供应到端子SL2。此外,例如,在图6B及图7A的期间T2所示的第二期间,高电平电位被供应到端子SEL1及端子SEL2。因此,数据信号D1_2被供应到端子SL1,数据信号D2_2被供应到端子SL2。
在高速工作模式的电路100A中,可以同时向端子SL1及端子SL2的每一个供应不同的数据信号。因此,高速工作模式的电路100A与通常工作模式相比可以高速地供应数据信号。由此,使用高速工作模式的电路100A的显示装置可以提高帧频。就是说,使用本发明的一个方式的半导体装置的显示装置可以提高电路性能。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
[写入率提高模式的工作例子]
此外,作为高速工作模式的变形例子,电路100A可以在写入率提高模式下工作。注意,电路100A在写入率提高模式与高速工作模式下的工作时序图不同。此外,电路100A的各开关的状态及数据信号的流动与高速工作模式下的情况相同,所以可以适当地参照上述高速工作模式的说明。
图7B是用来说明写入率提高模式中供应到端子SL1及端子SL2的电位的状态的时序图的一个例子。在图7B的时序图中,期间T1示出第一期间的电位的状态,期间T2示出第二期间的电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在写入率提高模式中,例如,在图7B的第一期间(期间T1)及第二期间(期间T2),高电平电位被供应到端子SEL1且高电平电位被供应到端子SEL2。因此,数据信号D1_1被供应到端子SL1,数据信号D2_1被供应到端子SL2。此外,在上述说明的写入率提高模式中,期间T1及期间T2的电路100A的各开关的状态及数据信号的流动对应于图6A。
写入率提高模式的电路100A可以在期间T1及期间T2的双方供应数据信号。因此,写入率提高模式的电路100A可以与通常工作模式相比延长数据信号的写入期间。由此,使用写入率提高模式的电路100A的显示装置可以提高数据信号的写入率。就是说,使用本发明的一个方式的半导体装置的显示装置可以提高电路性能。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
<变形例子1>
注意,本发明的一个方式的半导体装置不局限于图1A的方框图所示的结构例子。本发明的一个方式的半导体装置只要在解决技术问题的范围内就可以适当地改变。
图1A示出电路100A包括驱动电路111、驱动电路112、切换电路121、选择电路131A及选择电路132A的结构,但是不局限于此。本发明的一个方式的半导体装置也可以包括三个以上的驱动电路、两个以上的切换电路及三个以上的选择电路。
图8是示出本发明的一个方式的半导体装置的一个例子的方框图。图8所示的电路100B包括驱动电路111至驱动电路113、切换电路121及切换电路122以及选择电路131A至选择电路133A。驱动电路111的输出端子111-O与选择电路131A的输入端子131A-I电连接。驱动电路112的输出端子112-O与选择电路132A的输入端子132A-I电连接。驱动电路113的输出端子113-O与选择电路133A的输入端子133A-I电连接。切换电路121的第一端子121-1与选择电路131A的输入端子131A-I电连接。切换电路121的第二端子121-2与选择电路132A的输入端子132A-I电连接。切换电路122的第一端子122-1与选择电路132A的输入端子132A-I电连接。切换电路122的第二端子122-2与选择电路133A的输入端子133A-I电连接。
驱动电路113可以具有与图1A所说明的驱动电路111及驱动电路112同样的结构。此外,切换电路122可以具有与图1A所说明的切换电路121同样的结构。此外,选择电路133A可以具有与图1A所说明的选择电路131A及选择电路132A同样的结构。
图8所示的电路100B的结构与图1A所示的电路100A相比可以进一步降低功耗。此外,电路100B的结构与电路100A相比可以进一步具有冗余性。由此,本发明的一个方式的半导体装置通过具有电路100B的结构可以提高电路100B的制造成品率。此外,使用本发明的一个方式的半导体装置的显示装置通过具有电路100B的结构可以提高帧频或写入率等电路性能。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
<选择电路的结构例子2>
在图1A所示的电路100A中,选择电路131A及选择电路132A各自包括一个开关,但是不局限于此。在此,对选择电路包括多个开关时的电路100C的结构例子进行说明。
图9是示出电路100C的结构例子的方框图。图9所示的电路100C包括驱动电路111、驱动电路112、切换电路121、选择电路131C及选择电路132C。驱动电路111的输出端子111-O与选择电路131C的输入端子131C-I电连接。驱动电路112的输出端子112-O与选择电路132C的输入端子132C-I电连接。切换电路121的第一端子121-1与选择电路131C的输入端子131C-I电连接。切换电路121的第二端子121-2与选择电路132C的输入端子132C-I电连接。
在此,作为一个例子,说明选择电路131C及选择电路132C各自包括六个开关的情况。注意,该开关的个数不局限于六个,可以为2以上的整数。例如,该开关的个数也可以根据使用本发明的一个方式的半导体装置的显示装置的分辨率决定。具体而言,该开关的个数优选为显示装置的分辨率除以该开关的个数时能被整除的个数。此外,选择电路131C及选择电路132C各自所包括的开关的个数可以相同或不同。
选择电路131C包括开关SE1_1至开关SE1_6。开关SE1_1至开关SE1_6的各第一端子与选择电路131C的输入端子131C-I电连接。开关SE1_1至开关SE1_6的各第二端子分别与端子SL_1至端子SL_6电连接。
选择电路132C包括开关SE2_1至开关SE2_6。开关SE2_1至开关SE2_6的各第一端子与选择电路132C的输入端子132C-I电连接。开关SE2_1至开关SE2_6的各第二端子分别与端子SL_7至端子SL_12电连接。
选择电路131C作为一个例子具有使开关SE1_1至开关SE1_6中的至少一个开关处于开启状态且使其余的开关处于关闭状态的功能。具体而言,选择电路131C例如可以使用解复用器电路。
选择电路132C作为一个例子具有使开关SE2_1至开关SE2_6中的至少一个开关处于开启状态且使其余的开关处于关闭状态的功能。具体而言,选择电路132C例如可以使用解复用器电路。
开关SE1_1至开关SE1_6及开关SE2_1至开关SE2_6各自可以使用可用作上述开关SW1、开关SW2、开关SC1的开关。
电路100C也可以与像素电路电连接。图9示出电路100C电连接于像素电路PX_1至像素电路PX_6的例子。像素电路PX_1至像素电路PX_6的每一个分别通过端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10及端子SL_12与电路100C电连接。
注意,虽然图9示出端子SL_2、端子SL_4、端子SL_6、端子SL_7、端子SL_9及端子SL_11都不与像素电路连接的一个例子,但是不局限于此。本发明的一个方式也可以具有端子SL_2、端子SL_4、端子SL_6、端子SL_7、端子SL_9及端子SL_11都与像素电路连接的结构。
图10是示出本发明的一个方式的半导体装置的方框图。图10示出电路100C电连接于像素电路PX_1至像素电路PX_12的例子。像素电路PX_1至像素电路PX_12的每一个分别通过端子SL_1至端子SL_12与电路100C电连接。
如图9及图10所示,在本发明的一个方式中,对与电路100C连接的像素电路的个数没有限制。因此,在本发明的一个方式中,可以对应显示装置的分辨率增加或减少与电路100C连接的像素电路的个数,而不改变电路100C的结构。此时,电路100C可以以后述高分辨率模式工作。
注意,虽然在图9及图10中未图示,但是与图1A的电路100A同样,例如,反相器INV0、反相器INV1及电路XOR等也可以设置在电路100C的外部以控制电路100C的工作模式。注意,例如,反相器INV0、反相器INV1及电路XOR等的连接结构可以参照图1A的电路100A的记载。
<工作模式的结构例子2>
电路100C可以根据情况切换多个模式而工作。作为多个模式,例如可以举出通常工作模式、冗余工作模式、高速工作模式及高分辨率模式等。
通常工作模式是将图9中信号生成电路SG1所生成的第一数据信号供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10和端子SL_12中的任一个的模式。冗余工作模式是将图9中信号生成电路SG2所生成的第二数据信号供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10和端子SL_12中的任一个的模式。高速工作模式是将图9中信号生成电路SG1所生成的第一数据信号供应到端子SL_1、端子SL_3和端子SL_5中的任一个且将信号生成电路SG2所生成的第二数据信号供应到端子SL_8、端子SL_10和端子SL_12中的任一个的模式。高分辨率模式是将图10中信号生成电路SG1所生成的第一数据信号供应到端子SL_1至端子SL_6中的任一个且将信号生成电路SG2所生成的第二数据信号供应到端子SL_7至端子SL_12中的任一个的模式。
接着,详细地说明通常工作模式、冗余工作模式、高速工作模式及高分辨率模式的各模式。
[通常工作模式的工作例子2]
在通常工作模式中,低电平电位被供应到端子STB0,高电平电位被供应到端子STB1。因此,开关SW1成为开启状态,开关SW2成为关闭状态,开关SC1成为开启状态。此外,通过信号生成电路SG1成为活动状态,第一数据信号被供应到信号生成电路SG1的输出端子。此外,通过信号生成电路SG2成为待机状态,遮断向信号生成电路SG2的输出端子供应数据信号。
图11是用来说明通常工作模式中的供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10及端子SL_12的电位的状态的时序图的一个例子。在图11的时序图中,期间T1至期间T6分别示出第一期间至第六期间的各电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图11中,将第一期间至第六期间中信号生成电路SG1所生成的第一数据信号分别表示为数据信号D1_1至数据信号D1_6。此外,在通常工作模式中,由于遮断向信号生成电路SG2的输出端子供应数据信号,所以以虚线表示信号生成电路SG2的输出端子的电位的状态SG2_O。
在通常工作模式中,信号生成电路SG1所生成的第一数据信号依次被供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10和端子SL_12中的任一个。例如,在图11中,通过在期间T1选择电路131C选择端子SL_1,数据信号D1_1被供应到端子SL_1。通过在期间T2选择电路132C选择端子SL_8,数据信号D1_2被供应到端子SL_8。通过在期间T3选择电路131C选择端子SL_3,数据信号D1_3被供应到端子SL_3。通过在期间T4选择电路132C选择端子SL_10,数据信号D1_4被供应到端子SL_10。通过在期间T5选择电路131C选择端子SL_5,数据信号D1_5被供应到端子SL_5。通过在期间T6选择电路132C选择端子SL_12,数据信号D1_6被供应到端子SL_12。注意,在上述说明的通常工作模式中,在期间T1至期间T6的各期间,选择电路131C所选择的端子以外的端子保持之前的期间的电位。
在通常工作模式的电路100C中,通过使信号生成电路SG2处于待机状态,可以停止信号生成电路SG2的放大器AMP的工作。由此,本发明的一个方式的半导体装置可以降低功耗。
[冗余工作模式的工作例子2]
在冗余工作模式中,高电平电位被供应到端子STB0,低电平电位被供应到端子STB1。因此,开关SW1成为关闭状态,开关SW2成为开启状态,开关SC1成为开启状态。此外,通过信号生成电路SG1成为待机状态,遮断向信号生成电路SG1的输出端子供应数据信号。此外,通过信号生成电路SG2成为活动状态,第二数据信号被供应到信号生成电路SG2的输出端子。
图12是用来说明冗余工作模式中的供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10及端子SL_12的电位的状态的时序图的一个例子。在图12的时序图中,期间T1至期间T6分别示出第一期间至第六期间的各电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图12中,将第一期间至第六期间中信号生成电路SG2所生成的第二数据信号分别表示为数据信号D2_1至数据信号D2_6。此外,在冗余工作模式中,由于遮断向信号生成电路SG1的输出端子供应数据信号,所以以虚线表示信号生成电路SG1的输出端子的电位的状态SG1_O。
在冗余工作模式中,信号生成电路SG2所生成的第二数据信号依次被供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10和端子SL_12中的任一个。例如,在图12中,通过在期间T1选择电路131C选择端子SL_1,数据信号D2_1被供应到端子SL_1。通过在期间T2选择电路132C选择端子SL_8,数据信号D2_2被供应到端子SL_8。通过在期间T3选择电路131C选择端子SL_3,数据信号D2_3被供应到端子SL_3。通过在期间T4选择电路132C选择端子SL_10,数据信号D2_4被供应到端子SL_10。通过在期间T5选择电路131C选择端子SL_5,数据信号D2_5被供应到端子SL_5。通过在期间T6选择电路132C选择端子SL_12,数据信号D2_6被供应到端子SL_12。注意,在上述说明的冗余工作模式中,在期间T1至期间T6的各期间,选择电路131C所选择的端子以外的端子保持之前的期间的电位。
冗余工作模式的电路100C可以使电路100C具有冗余性。就是说,例如,当因电路100A的一部分的电路元件发生特性不良或工艺不良等而信号生成电路SG1不能正常输出第一数据信号时,电路100C可以将通常工作模式切换为冗余工作模式。因此,电路100C可以使用信号生成电路SG2所生成的第二数据信号。由此,本发明的一个方式的半导体装置可以提高电路100C的制造成品率。
注意,在本实施方式中,说明图11为通常模式且图12为冗余模式的情况,但是不局限于此。在本发明的一个方式中,图11也可以为冗余模式,图12也可以为通常模式。
[高速工作模式的工作例子2]
在高速工作模式中,低电平电位被供应到端子STB0及端子STB1的每一个。因此,开关SW1成为开启状态,开关SW2成为开启状态,开关SC1成为关闭状态。此外,通过信号生成电路SG1成为活动状态,第一数据信号被供应到信号生成电路SG1的输出端子。此外,通过信号生成电路SG2成为活动状态,第二数据信号被供应到信号生成电路SG2的输出端子。
图13是用来说明高速工作模式中的供应到端子SL_1、端子SL_3、端子SL_5、端子SL_8、端子SL_10及端子SL_12的电位的状态的时序图的一个例子。在图13的时序图中,期间T1至期间T6分别示出第一期间至第六期间的各电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图13中,将第一期间至第六期间中信号生成电路SG1所生成的第一数据信号分别表示为数据信号D1_1至数据信号D1_6,将信号生成电路SG2所生成的第二数据信号分别表示为数据信号D2_1至数据信号D2_6。
在高速工作模式中,信号生成电路SG1所生成的第一数据信号依次被供应到端子SL_1、端子SL_3和端子SL_5中的任一个,信号生成电路SG2所生成的第二数据信号被供应到端子SL_8、端子SL_10和端子SL_12中的任一个。例如,在图13中,通过在期间T1选择电路131C选择端子SL_1,数据信号D1_1被供应到端子SL_1,并且通过选择电路132C选择端子SL_8,数据信号D2_1被供应到端子SL_8。通过在期间T2选择电路131C选择端子SL_3,数据信号D1_2被供应到端子SL_3,并且通过选择电路132C选择端子SL_10,数据信号D2_2被供应到端子SL_10。通过在期间T3选择电路131C选择端子SL_5,数据信号D1_3被供应到端子SL_5,并且通过选择电路132C选择端子SL_12,数据信号D2_3被供应到端子SL_12。通过在期间T4选择电路131C选择端子SL_1,数据信号D1_4被供应到端子SL_1,并且通过选择电路132C选择端子SL_8,数据信号D2_4被供应到端子SL_8。通过在期间T5选择电路131C选择端子SL_3,数据信号D1_5被供应到端子SL_3,并且通过选择电路132C选择端子SL_10,数据信号D2_5被供应到端子SL_10。通过在期间T6选择电路131C选择端子SL_5,数据信号D1_6被供应到端子SL_5,并且通过选择电路132C选择端子SL_12,数据信号D2_6被供应到端子SL_12。注意,在上述说明的高速工作模式中,在期间T1至期间T6的各期间,选择电路131C所选择的端子以外的端子保持之前的期间的电位。
在高速工作模式的电路100C中,可以同时向端子SL_1及端子SL_8的每一个供应不同的数据信号,可以同时向端子SL_3及端子SL_10的每一个供应不同的数据信号,并且可以同时向端子SL_5及端子SL_12的每一个供应不同的数据信号。就是说,高速工作模式的电路100C可以在通常工作模式的二分之一的期间向与通常工作模式个数相同的端子供应数据信号。由此,使用本发明的一个方式的半导体装置的显示装置可以提高帧频或写入率等电路性能。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
[高分辨率模式的工作例子]
在高分辨率模式中,低电平电位被供应到端子STB0及端子STB1的每一个。因此,开关SW1成为开启状态,开关SW2成为开启状态,开关SC1成为关闭状态。此外,通过信号生成电路SG1成为活动状态,第一数据信号被供应到信号生成电路SG1的输出端子。此外,通过信号生成电路SG2成为活动状态,第二数据信号被供应到信号生成电路SG2的输出端子。
图14是用来说明高分辨率模式中的供应到端子SL_1至端子SL_12的电位的状态的时序图的一个例子。在图14的时序图中,期间T1至期间T6分别示出第一期间至第六期间的各电位的状态。此外,SG1_O及SG2_O分别示出信号生成电路SG1及信号生成电路SG2的各输出端子的电位的状态。
在图14中,将第一期间至第六期间中信号生成电路SG1所生成的第一数据信号分别表示为数据信号D1_1至数据信号D1_6,将信号生成电路SG2所生成的第二数据信号分别表示为数据信号D2_1至数据信号D2_6。
在高分辨率模式中,信号生成电路SG1所生成的第一数据信号被供应到端子SL_1至端子SL_6中的任一个,信号生成电路SG2所生成的第二数据信号被供应到端子SL_7至端子SL_12中的任一个。例如,在图14中,通过在期间T1选择电路131C选择端子SL_1,数据信号D1_1被供应到端子SL_1,并且通过选择电路132C选择端子SL_7,数据信号D2_1被供应到端子SL_7。通过在期间T2选择电路131C选择端子SL_2,数据信号D1_2被供应到端子SL_2,并且通过选择电路132C选择端子SL_8,数据信号D2_2被供应到端子SL_8。通过在期间T3选择电路131C选择端子SL_3,数据信号D1_3被供应到端子SL_3,并且通过选择电路132C选择端子SL_9,数据信号D2_3被供应到端子SL_9。通过在期间T4选择电路131C选择端子SL_4,数据信号D1_4被供应到端子SL_4,并且通过选择电路132C选择端子SL_10,数据信号D2_4被供应到端子SL_10。通过在期间T5选择电路131C选择端子SL_5,数据信号D1_5被供应到端子SL_5,并且通过选择电路132C选择端子SL_11,数据信号D2_5被供应到端子SL_11。通过在期间T6选择电路131C选择端子SL_6,数据信号D1_6被供应到端子SL_6,并且通过选择电路132C选择端子SL_12,数据信号D2_6被供应到端子SL_12。注意,在上述说明的高分辨率模式中,在期间T1至期间T6的各期间,选择电路131C所选择的端子以外的端子保持之前的期间的电位。
在高分辨率模式的电路100C中,可以同时向端子SL_1及端子SL_7的每一个供应不同的数据信号,可以同时向端子SL_2及端子SL_8的每一个供应不同的数据信号,可以同时向端子SL_3及端子SL_9的每一个供应不同的数据信号,可以同时向端子SL_4及端子SL_10的每一个供应不同的数据信号,可以同时向端子SL_5及端子SL_11的每一个供应不同的数据信号,并且可以同时向端子SL_6及端子SL_12的每一个供应不同的数据信号。就是说,高分辨率模式的电路100C可以在与通常工作模式相同的期间向通常工作模式的端子个数的两倍的端子供应数据信号。由此,通过在显示装置中使用本发明的一个方式的半导体装置,例如当能够以通常工作模式驱动4K分辨率的显示装置时,能够以高分辨率模式驱动8K分辨率的显示装置。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
<变形例子2>
注意,本发明的一个方式的半导体装置不局限于图9及图10的方框图所示的结构例子。本发明的一个方式的半导体装置只要在解决技术问题的范围内就可以适当地改变。
图15是示出本发明的一个方式的半导体装置的一个例子的方框图。作为一个例子,图15所示的电路100D是向红色、绿色及蓝色的像素电路供应视频数据信号的电路,其具有按每个颜色设置有电路100C的结构。例如,电路100D作为供应红色的视频数据信号的电路包括驱动电路111R、驱动电路112R、切换电路121R、选择电路131R及选择电路132R。驱动电路111R的输出端子与选择电路131R的输入端子电连接。驱动电路112R的输出端子与选择电路132R的输入端子电连接。切换电路121R的第一端子与选择电路131R的输入端子电连接。切换电路121R的第二端子与选择电路132R的输入端子电连接。此外,例如,电路100D作为供应绿色的视频数据信号的电路包括驱动电路111G、驱动电路112G、切换电路121G、选择电路131G及选择电路132G。驱动电路111G的输出端子与选择电路131G的输入端子电连接。驱动电路112G的输出端子与选择电路132G的输入端子电连接。切换电路121G的第一端子与选择电路131G的输入端子电连接。切换电路121G的第二端子与选择电路132G的输入端子电连接。此外,例如,电路100D作为供应蓝色的视频数据信号的电路包括驱动电路111B、驱动电路112B、切换电路121B、选择电路131B及选择电路132B。驱动电路111B的输出端子与选择电路131B的输入端子电连接。驱动电路112B的输出端子与选择电路132B的输入端子电连接。切换电路121B的第一端子与选择电路131B的输入端子电连接。切换电路121B的第二端子与选择电路132B的输入端子电连接。
另外,像素电路也可以设置在电路100D的外部。图15示出在电路100D的外部设置像素电路PX_1R至像素电路PX_6R、像素电路PX_1G至像素电路PX_6G以及像素电路PX_1B至像素电路PX_6B的例子。作为一个例子,像素电路PX_1R至像素电路PX_6R是发射红色光的像素电路。作为一个例子,像素电路PX_1G至像素电路PX_6G是发射绿色光的像素电路。作为一个例子,像素电路PX_1B至像素电路PX_6B是发射蓝色光的像素电路。像素电路PX_1R至像素电路PX_3R分别与选择电路131R的多个输出端子中的任一个电连接。像素电路PX_4R至像素电路PX_6R分别与选择电路132R的多个输出端子中的任一个电连接。像素电路PX_1G至像素电路PX_3G分别与选择电路131G的多个输出端子中的任一个电连接。像素电路PX_4G至像素电路PX_6G分别与选择电路132G的多个输出端子中的任一个电连接。像素电路PX_1B至像素电路PX_3B分别与选择电路131B的多个输出端子中的任一个电连接。像素电路PX_4B至像素电路PX_6B分别与选择电路132B的多个输出端子中的任一个电连接。
图15所示的电路100D的结构可以被看作红色、绿色及蓝色的各像素电路中设置有图9所示的电路100C的结构。就是说,可以对红色、绿色及蓝色的各数据信号进行伽马校正。因此,使用本发明的一个方式的半导体装置的显示装置可以提高显示质量。
注意,图15的电路100D示出向红色、绿色及蓝色这三种颜色的像素电路供应视频数据信号的电路结构,但是本发明的一个方式不局限于此。像素电路的颜色个数例如可以为两种颜色或四种以上的颜色。在本发明的一个方式中,在像素电路的颜色个数为两种颜色或四种以上的颜色的情况下,也可以在各颜色的像素电路中将电路100C设置在电路100D中。此外,图15的电路100D示出向红色、绿色及蓝色这三种颜色的像素电路供应视频数据信号的电路结构,但是本发明的一个方式不局限于此。本发明的一个方式例如也可以采用品红色、青色及黄色这三种颜色。此外,本发明的一个方式也可以以对应于选自红色、绿色、蓝色、品红色、青色和黄色中的一个以上的像素电路的方式构成电路100D。
(实施方式2)
在本实施方式中,说明使用本发明的一个方式的半导体装置的显示装置10的结构例子。图16A是说明显示装置10的方框图。显示装置10包括显示区域235、第一驱动电路部231及第二驱动电路部232。显示区域235包括配置为矩阵状的多个像素230。上述实施方式1所说明的本发明的一个方式的半导体装置可以用于第二驱动电路部232。或者,上述实施方式1所说明的本发明的一个方式的半导体装置可以用于第一驱动电路部231和第二驱动电路部232中的每一个或任一个。例如,多个图15所示的电路100D可以用于图16A所示的第二驱动电路部232。
第一驱动电路部231所包括的电路例如被用作扫描线驱动电路。第二驱动电路部232所包括的电路例如被用作信号线驱动电路。注意,显示装置10在隔着显示区域235与第一驱动电路部231相对的位置也可以设置某个电路。此外,显示装置10在隔着显示区域235与第二驱动电路部232相对的位置也可以设置某个电路。注意,在本说明书等中,有时将第一驱动电路部231及第二驱动电路部232所包括的电路总称为“外围驱动电路”。
作为外围驱动电路,例如可以使用移位寄存器、电平转换器、反相器、锁存器、模拟开关或逻辑电路等各种电路。在外围驱动电路中,例如可以使用晶体管或电容元件等。
例如,在显示装置10中,也可以作为构成像素230的晶体管使用OS晶体管,且作为构成外围驱动电路的晶体管使用Si晶体管(在形成沟道的半导体层中包含硅的晶体管)。OS晶体管的关态电流很低,由此可以降低功耗。Si晶体管的工作速度比OS晶体管快,由此Si晶体管优选被用于外围驱动电路。另外,在显示装置10中,也可以将OS晶体管用作构成像素230的晶体管和构成外围驱动电路的晶体管的双方。另外,在显示装置10中,也可以将Si晶体管用作构成像素230的晶体管和构成外围驱动电路的晶体管的双方。另外,在显示装置10中,也可以将Si晶体管用作构成像素230的晶体管,且将OS晶体管用作构成外围驱动电路的晶体管。
另外,也可以将Si晶体管和OS晶体管的双方用作构成像素230的晶体管。另外,也可以将Si晶体管和OS晶体管的双方用作构成外围驱动电路的晶体管。
在本发明的一个方式的显示装置中,作为用于Si晶体管的材料,例如可以举出单晶硅、多晶硅或非晶硅等。另外,在本发明的一个方式的显示装置中,可以使用半导体层中含有低温多晶硅(LTPS(Low Temperature Poly Silicon))的晶体管(以下,也称为LTPS晶体管)。LTPS晶体管具有高场效应迁移率以及良好的频率特性。
在本发明的一个方式的显示装置中,例如通过使用LTPS晶体管等Si晶体管,可以在同一衬底上形成需要以高频率驱动的电路(例如,源极驱动电路)和显示部。因此,可以使安装到显示装置的外部电路简化,可以缩减构件成本及安装成本。
OS晶体管的场效应迁移率比使用非晶硅的晶体管高得多。另外,OS晶体管的关闭状态下的源极和漏极间的泄漏电流(以下,也称为关态电流)极低。因此,可以长期间保持与该晶体管串联连接的电容中储存的电荷。另外,在本发明的一个方式的显示装置中,通过使用OS晶体管,可以降低显示装置的功耗。
另外,室温下的每沟道宽度1μm的OS晶体管的关态电流值可以为1aA(1×10-18A)以下、1zA(1×10-21A)以下或1yA(1×10-24A)以下。注意,室温下的每沟道宽度1μm的Si晶体管的关态电流值为1fA(1×10-15A)以上且1pA(1×10-12A)以下。因此,也可以说,OS晶体管的关态电流比Si晶体管的关态电流低10位左右。
另外,显示装置10包括大致平行地配置的m个(m为1以上的整数)布线236,且该m个布线236的电位被第一驱动电路部231所包括的电路控制。另外,显示装置10包括大致平行地配置的n个(n为1以上的整数)布线237,且该n个布线237的电位被第二驱动电路部232所包括的电路控制。
注意,图16A示出布线236及布线237连接于像素230的例子。但是,这只是一个例子,连接于像素230的布线不局限于布线236及布线237。
在显示装置10中,通过将控制红色光的像素230、控制绿色光的像素230以及控制蓝色光的像素230总用作一个像素240并控制每个像素230的发光量(发光亮度),能够实现全彩色显示。由此,该三个像素230分别被用作子像素。换言之,由三个子像素例如分别控制红色光、绿色光或蓝色光的发光量等(参照图16B)。此外,由三个子像素分别控制的光的颜色不局限于红色(R)、绿色(G)及蓝色(B)的组合,也可以是青色(C)、品红色(M)及黄色(Y)的组合(参照图16C)。
另外,作为构成一个像素240的三个像素230的配置方式,也可以采用Delta配置(参照图16D)。具体而言,也可以以使构成一个像素240的三个像素230的每一个的中心点连接的线形成三角形的方式配置。
另外,三个子像素(像素230)的各面积也可以不同。例如,当根据发光颜色而发光效率及可靠性等不同时,也可以按发光颜色改变三个子像素的各面积(参照图16E)。另外,也可以将图16E所示的子像素的配置称为“S-Stripe RGB排列”或“S条纹排列”等。
另外,在像素240中,也可以将四个子像素总用作一个像素。例如,也可以对分别控制红色光、绿色光及蓝色光的三个子像素追加控制白色光的子像素(参照图16F)。在显示装置10中,通过追加控制白色光的子像素,能够提高显示区域的亮度。此外,在像素240中,例如也可以对分别控制红色光、绿色光及蓝色光的三个子像素追加控制黄色光的子像素(参照图16G)。另外,在像素240中,例如也可以对分别控制青色光、品红色光及黄色光的三个子像素追加控制白色光的子像素(参照图16H)。
此外,在像素240中,通过增加用作一个像素的子像素的数量且适当地组合例如控制红色、绿色、蓝色、青色、品红色及黄色等的光的子像素而使用,可以提高半色调的再现性。因此,本发明的一个方式的显示装置可以提高显示质量。
本发明的一个方式的显示装置可以再现各种规格的色域。例如,可以再现如下规格的色域:在电视广播中使用的PAL(PhaseAlternating Line:逐行倒相)规格或NTSC(National Television System Committee:美国国家电视标准委员会)规格;在例如用于个人计算机、数码相机或打印机等电子设备的显示装置中广泛使用的sRGB(standard RGB:标准RGB)规格或Adobe RGB规格;在HDTV(High Definition Television,也被称为高清)中使用的ITU-R BT.709(International Telecommunication Union RadiocommunicationSector Broadcasting Service(Television)709:国际电信联盟无线电通信部门广播服务(电视)709)规格;在数字电影放映中使用的DCI-P3(Digital Cinema Initiatives P3:数字电影倡导联盟P3)规格;或者在UHDTV(Ultra High Definition Television,也被称为超高清)中使用的ITU-R BT.2020(REC.2020(Recommendation 2020:建议2020))规格;等。
另外,在本发明的一个方式中,例如通过将像素240配置为1920×1080的矩阵状,可以实现能够以所谓全高清(例如,也称为“2K分辨率”、“2K1K”或“2K”等)的分辨率进行全彩色显示的显示装置10。另外,在本发明的一个方式中,例如通过将像素240配置为3840×2160的矩阵状,可以实现能够以所谓超高清(例如,也称为“4K分辨率”、“4K2K”或“4K”等)的分辨率进行全彩色显示的显示装置10。另外,在本发明的一个方式中,例如通过将像素240配置为7680×4320的矩阵状,可以实现能够以所谓超高清(例如,也称为“8K分辨率”、“8K4K”或“8K”等)的分辨率进行全彩色显示的显示装置10。另外,在本发明的一个方式中,通过增加像素240,还可以实现能够以16K或32K的分辨率进行全彩色显示的显示装置10。
另外,显示区域235的像素密度优选为100ppi以上且10000ppi以下,更优选为1000ppi以上且10000ppi以下。例如,显示区域235的像素密度可以为2000ppi以上且6000ppi以下,也可以为3000ppi以上且5000ppi以下。
注意,显示区域235的纵横比(屏幕比)没有特别的限制。显示装置10的显示区域235例如可以对应于1:1(正方形)、4:3、16:9或16:10等各种纵横比。
另外,显示区域235的对角尺寸可以为0.1英寸以上且100英寸以下,也可以为100英寸以上。
当将显示装置10用作虚拟现实(VR:Virtual Reality)用显示装置或增强现实(AR:Augmented Reality)用显示装置时,可以将显示区域235的对角尺寸设定为0.1英寸以上且5.0英寸以下,优选为0.5英寸以上且2.0英寸以下,更优选为1英寸以上且1.7英寸以下。例如,也可以将显示区域235的对角尺寸设定为1.5英寸或1.5英寸附近。在显示装置10中,通过将显示区域235的对角尺寸设定为2.0英寸以下,优选为1.5英寸附近,可以以曝光装置(典型的是扫描装置)的一次曝光处理进行处理,所以可以提高制造工艺的生产率。
<像素230的电路结构例子>
图17A是示出像素230的电路结构例子的图。像素230包括像素电路431及显示元件432。
因此,各布线236与在显示区域235中配置为p行q列的像素电路431中的配置在任意行的q个像素电路431电连接。此外,各布线237与配置为p行q列的像素电路431中的配置在任意列的p个像素电路431电连接。
像素电路431包括晶体管436、电容元件433、晶体管451及晶体管434。此外,像素电路431与显示元件432电连接。
晶体管436的源电极和漏电极中的一个与被供应数据信号(也称为“视频信号”)的布线(下面,称为信号线DL)电连接。并且,晶体管436的栅电极与被供应栅极信号的布线(下面,称为扫描线GL)电连接。信号线DL及扫描线GL分别相当于布线237及布线236。晶体管436具有控制将数据信号写入到节点435的功能。
电容元件433的一对电极中的一个与节点435电连接,另一个与节点437电连接。此外,晶体管436的源电极和漏电极中的另一个与节点435电连接。
电容元件433具有保持写入到节点435的数据的存储电容的功能。
晶体管451的源电极和漏电极中的一个与电位供应线VL_a电连接,另一个与节点437电连接。并且,晶体管451的栅电极与节点435电连接。
晶体管434的源电极和漏电极中的一个与电位供应线V0电连接,另一个与节点437电连接。并且,晶体管434的栅电极与扫描线GL电连接。
显示元件432的阳极和阴极中的一个与电位供应线VL_b电连接,另一个与节点437电连接。
作为显示元件432,例如可以使用有机电致发光元件(也称为“有机EL元件”)等发光元件(也称为“发光器件”)。但是,显示元件432不限定于此。显示元件432例如也可以使用由无机材料构成的无机EL元件。注意,有时将“有机EL元件”和“无机EL元件”统称为“EL元件”。
EL元件的发光颜色可以根据构成EL元件的材料例如为白色、红色、绿色、蓝色、青色、品红色或黄色等。
作为实现彩色显示的方法,有如下方法:组合发光颜色为白色的显示元件432和着色层的方法;以及在每个像素设置发光颜色不同的显示元件432的方法。前者的方法的生产率比后者的方法高。另一方面,在后者的方法中,需要根据每个像素形成显示元件432,所以其生产率比前者的方法低。但是,在后者的方法中,可以得到其色纯度比前者的方法高的发光颜色。通过在后者的方法中使显示元件432具有微腔结构,可以进一步提高色纯度。
显示元件432可以使用低分子化合物或高分子化合物。此外,显示元件432还可以包含无机化合物。构成显示元件432的层例如可以通过蒸镀法(包括真空蒸镀法)、转印法、印刷法、喷墨法或涂敷法等的方法形成。
发光元件432例如也可以包含量子点等无机化合物。例如,通过将量子点用于发光层,也可以将其用作发光材料。
作为电源电位,例如可以使用相对高电位一侧的电位或相对低电位一侧的电位。将高电位一侧的电源电位称为高电源电位(也称为“VDD”)。将低电位一侧的电源电位称为低电源电位(也称为“VSS”)。此外,也可以将接地电位用作高电源电位或低电源电位。例如,在高电源电位为接地电位的情况下,低电源电位为低于接地电位的电位。此外,例如在低电源电位为接地电位的情况下,高电源电位为高于接地电位的电位。
例如,高电源电位VDD被供应到电位供应线VL_a和电位供应线VL_b中的一个,并且低电源电位VSS被供应到电位供应线VL_a和电位供应线VL_b中的另一个。
在包括像素电路431的显示装置中,由外围驱动电路所包括的电路依次选择各行的像素电路431,由此使晶体管436及晶体管434成为开启状态来将数据信号写入到节点435。
由于晶体管436及晶体管434成为关闭状态,数据被写入到节点435的像素电路431成为保持状态。再者,根据写入到节点435的数据的电位,控制流在晶体管451的源电极与漏电极之间的电流量。此时,显示元件432以对应于该电流量的亮度发光。通过逐行依次进行上述步骤,包括像素电路431的显示装置可以显示图像。此外,晶体管451也被称为“驱动晶体管”。
在提高像素230所包括的发光器件的发光亮度时,需要增大流过该发光器件的电流量。为此,需要提高像素电路431所包括的驱动晶体管的源极-漏极间电压。OS晶体管的源极-漏极间的耐压比Si晶体管高。因此,OS晶体管可以对源极-漏极间施加高电压。由此,在像素230所包括的发光器件中,通过作为像素电路431所包括的驱动晶体管使用OS晶体管,可以增大流过该发光器件的电流量而提高发光亮度。
当在饱和区域中工作时,与Si晶体管相比,OS晶体管的对于栅极-源极间电压的变化的源极-漏极间电流的变化细小。因此,在作为像素电路431所包括的驱动晶体管使用OS晶体管的像素230中,可以根据该驱动晶体管的栅极-源极间电压的变化详细决定流过源极-漏极间的电流,所以可以详细控制流过该像素230所包括的发光器件的电流量。因此,使用该像素230的显示装置可以增大该像素230中的灰度数。
此外,关于当在饱和区域中工作时流过的电流的饱和特性,与Si晶体管相比,OS晶体管即使逐渐地提高源极-漏极间电压也可以使稳定的电流(饱和电流)流过。因此,通过将OS晶体管用作驱动晶体管,即使例如包含EL材料的发光器件的电流-电压特性发生不均匀,也可以使稳定的电流流过发光器件。也就是说,当OS晶体管在饱和区域中工作时,即使提高源极-漏极间电压,源极-漏极间电流也几乎不变。因此,使用OS晶体管的显示装置可以使发光器件的发光亮度稳定。
在本发明的一个方式的显示装置中,如上所述,通过作为像素电路所包括的驱动晶体管使用OS晶体管,例如可以实现“黑色模糊的抑制”、“发光亮度的上升”、“多灰度化”以及“发光器件不均匀的抑制”等。
图17B示出图17A所示的像素230的电路结构的变形例子。在图17B所示的电路结构中,晶体管436的栅电极电连接于被供应第一扫描信号的线(以下称为扫描线GL1)。另外,晶体管434的栅电极电连接于被供应第二扫描信号的线(以下称为扫描线GL2)。
另外,在图17B所示的电路结构中,除了图17A所示的电路结构以外还包括晶体管438。晶体管438的源电极和漏电极中的一个电连接于电位供应线V0,另一个电连接于节点435。再者,晶体管438的栅电极电连接于被供应第三扫描信号的线(以下称为扫描线GL3)。
扫描线GL1相当于图16A中的布线236。在图16A中没有示出分别对应于扫描线GL2及扫描线GL3的布线,扫描线GL2及扫描线GL3与第一驱动电路部231电连接。
例如,在希望使图17B所示的像素230进行黑色显示时,使晶体管434和晶体管438都成为开启状态。此时,晶体管451的源电极和栅电极的电位相等。由此,在像素230中,晶体管451的栅极电压成为0V,可以遮蔽流过显示元件432的电流。
另外,构成像素电路431的晶体管的一部分或全部也可以由包括背栅极的晶体管构成。在图17B所示的电路结构中,作为晶体管使用包括背栅极的晶体管。例如,晶体管434、晶体管436及晶体管438的栅极与背栅极电连接。另外,在晶体管451中,背栅极与节点437电连接。
图17C示出图17A所示的像素230的电路结构的变形例子。图17C所示的电路结构具有从图17A所示的电路结构中去除晶体管434及电位供应线V0的结构。关于其他结构,可以参照图17A所示的电路结构的说明。因此,为了避免重复说明,省略图17C所示的电路结构的详细说明。
另外,如上所述,构成像素电路431的晶体管的一部分或全部也可以由包括背栅极的晶体管构成。例如,在图17D所示的像素230中,也可以作为晶体管436使用包括背栅极的晶体管而将该晶体管的背栅极与栅极电连接。另外,也可以作为晶体管451使用包括背栅极的晶体管而将该晶体管的背栅极与源极和漏极中的一个电连接。
<发光元件的结构例子>
对可用于本发明的一个方式的半导体装置的发光元件(也称为发光器件)进行说明。
如图18A所示,发光元件61在一对电极(导电层171和导电层173)间包括EL层172。EL层172例如可以由层4420、发光层4411及层4430等的多个层构成。层4420例如可以包括含有电子注入性高的物质的层(电子注入层)及含有电子传输性高的物质的层(电子传输层)等。发光层4411例如包含发光化合物。层4430例如可以包括含有空穴注入性高的物质的层(空穴注入层)及含有空穴传输性高的物质的层(空穴传输层)。
包括设置在一对电极间的层4420、发光层4411及层4430的结构可以用作单一的发光单元。在本说明书等中,将图18A的结构称为单结构。
此外,图18B是图18A所示的发光元件61所包括的EL层172的变形例子。具体而言,图18B所示的发光元件61包括导电层171上的层4430-1、层4430-1上的层4430-2、层4430-2上的发光层4411、发光层4411上的层4420-1、层4420-1上的层4420-2以及层4420-2上的导电层173。例如,在将导电层171及导电层173分别用作阳极及阴极时,层4430-1被用作空穴注入层,层4430-2被用作空穴传输层,层4420-1被用作电子传输层,层4420-2被用作电子注入层。或者,在将导电层171及导电层173分别用作阴极及阳极时,层4430-1被用作电子注入层,层4430-2被用作电子传输层,层4420-1被用作空穴传输层,层4420-2被用作空穴注入层。通过发光元件61采用这种层结构,能够向发光层4411有效地注入载流子,而提高发光层4411内的载流子的再结合效率。
此外,如图18C所示,层4420与层4430之间设置有多个发光层(发光层4411、发光层4412及发光层4413)的结构也是单结构的变形例子。
如图18D所示,多个发光单元(EL层172a及EL层172b)隔着中间层(电荷产生层)4440串联连接的结构在本说明书等中被称为串联结构或叠层结构。通过发光元件61采用串联结构,可以实现能够进行高亮度发光的发光元件。
另外,当发光元件61具有图18D所示的串联结构时,可以使EL层172a和EL层172b的发光颜色相同。例如,EL层172a及EL层172b的发光颜色也可以都是绿色。当显示区域235包括R、G及B这三种子像素且各子像素包括发光元件时,各子像素的发光元件也可以具有串联结构。具体而言,R的子像素的EL层172a及EL层172b都包含能够发射红色光的材料。此外,G的子像素的EL层172a及EL层172b都包含能够发射绿色光的材料。此外,B的子像素的EL层172a及EL层172b都包含能够发射蓝色光的材料。换言之,发光层4411和发光层4412的材料也可以相同。在图18D所示的串联结构的发光元件61中,通过使EL层172a和EL层172b的发光颜色相同,可以降低单位发光亮度的电流密度。因此,可以提高该发光元件61的可靠性。
发光元件的发光颜色可以根据构成EL层172的材料例如为红色、绿色、蓝色、青色、品红色、黄色或白色等。另外,通过使发光元件具有微腔结构,可以进一步提高色纯度。
发光层例如也可以包含每个发光呈现R(红)、G(绿)、B(蓝)、Y(黄)或O(橙)等的两种以上的发光物质。白色发光元件优选具有发光层包含两种以上的发光物质的结构。在本发明的一个方式的发光元件中,在使用两种发光物质得到白色发光的情况下,选择各发光处于补色关系的两种发光物质即可。例如,在本发明的一个方式的发光元件中,通过使第一发光物质的发光颜色与第二发光物质的发光颜色处于补色关系,可以得到在发光元件整体上以白色发光的发光元件。此外,在本发明的一个方式的发光元件中,在使用三种以上的发光物质得到白色发光的情况下,三种以上的发光物质的各发光颜色组合而得到在发光元件整体上能够以白色发光的发光元件即可。
发光层例如优选包含每个发光呈现R(红)、G(绿)、B(蓝)、Y(黄)或O(橙)等的两种以上的发光物质。另外,优选的是,发光层包含两种以上的发光物质,且每个发光物质的发光包含R、G及B中的两种以上的颜色的光谱成分。
作为发光物质,例如可以举出发射荧光的物质(荧光材料)、发射磷光的物质(磷光材料)、无机化合物(例如,量子点材料等)或呈现热活化延迟荧光的物质(热活化延迟荧光(ThermallyActivated Delayed Fluorescence:TADF)材料)等。此外,作为TADF材料,也可以使用单重激发态和三重激发态间处于热平衡状态的材料。这种TADF材料由于发光寿命(激发寿命)短,所以可以抑制发光元件的高亮度区域中的效率降低。
<发光元件的形成方法>
以下说明发光元件61的形成方法的一个例子。
图19A是发光元件61的俯视示意图。注意,在本说明书等中,有时将呈现红色的发光元件61R、呈现绿色的发光元件61G及呈现蓝色的发光元件61B统称为发光元件61而进行说明。在图19A中为了便于区别各发光元件,在各发光元件的发光区域内附上符号“R”、“G”、“B”。此外,也可以将图19A所示的发光元件61的结构称为SBS(Side By Side)结构。另外,图19A示出具有红色(R)、绿色(G)及蓝色(B)这三个颜色的发光元件61的结构作为一个例子,但不局限于此。例如,本发明的一个方式也可以采用具有四个以上的颜色的发光元件61的结构。
发光元件61R、发光元件61G及发光元件61B都排列为矩阵状。图19A示出所谓的条纹排列,即在一个方向上排列同一个颜色的发光元件的排列。注意,发光元件的排列方法不局限于此。作为发光元件的排列,例如也可以采用delta排列或zigzag排列等排列方法。另外,作为发光元件的排列,例如也可以采用pentile排列。
作为发光元件61R、发光元件61G及发光元件61B,例如优选使用OLED(OrganicLight Emitting Diode:有机发光二极管)或QLED(Quantum-dot Organic Light EmittingDiode:量子点有机发光二极管)等有机EL器件。作为发光元件所包含的发光物质,例如可以举出发射荧光的物质(荧光材料)、发射磷光的物质(磷光材料)、无机化合物(例如,量子点材料等)或呈现热活化延迟荧光的物质(热活化延迟荧光(TADF)材料)等。
图19B为对应于图19A中的点划线A1-A2的截面示意图。图19B示出发光元件61R、发光元件61G及发光元件61B的截面。发光元件61R、发光元件61G及发光元件61B都设置在绝缘层363上。发光元件61R、发光元件61G及发光元件61B包括被用作像素电极的导电层171及被用作公共电极的导电层173。作为绝缘层363,可以使用无机绝缘膜和有机绝缘膜中的一方或双方。作为绝缘层363,优选使用无机绝缘膜。作为无机绝缘膜,例如可以举出氧化硅膜、氧氮化硅膜、氮氧化硅膜、氮化硅膜、氧化铝膜、氧氮化铝膜或氧化铪膜等氧化物绝缘膜或氮化物绝缘膜。
在本说明书中,氧氮化物是指氧含量大于氮含量的化合物。另外,氮氧化物是指氮含量大于氧含量的化合物。例如,氧氮化硅是指氧含量大于氮含量的化合物。例如,氮氧化硅是指氮含量大于氧含量的化合物。此外,例如可以使用卢瑟福背散射光谱学法(RBS:Rutherford Backscattering Spectrometry)等来测定各元素的含量。
发光元件61R在被用作像素电极的导电层171与被用作公共电极的导电层173之间包括EL层172R。EL层172R包含发射至少在红色波长区域具有强度的光的发光性有机化合物。发光元件61G中的EL层172G包含发射至少在绿色波长区域具有强度的光的发光性有机化合物。发光元件61B中的EL层172B包含发射至少在蓝色波长区域具有强度的光的发光性有机化合物。
除了包含发光性有机化合物的层(发光层)以外,EL层172R、EL层172G及EL层172B各自还可以包括电子注入层、电子传输层、空穴注入层及空穴传输层中的一个以上。
每个发光元件都设置有被用作像素电极的导电层171。另外,被用作公共电极的导电层173为各发光元件共同使用的一连续的层。被用作像素电极的导电层171和被用作公共电极的导电层173中的任一个使用对可见光具有透光性的导电膜,另一个使用具有反射性的导电膜。在本发明的一个方式的显示装置中,通过使被用作像素电极的导电层171具有透光性且使被用作公共电极的导电层173具有反射性,可以制造底面发射型(底部发射结构)显示装置。或者,在本发明的一个方式的显示装置中,通过使被用作像素电极的导电层171具有反射性且使被用作公共电极的导电层173具有透光性,可以制造顶面发射型(顶部发射结构)显示装置。注意,在本发明的一个方式的显示装置中,通过使被用作像素电极的导电层171和被用作公共电极的导电层173都具有透光性,也可以制造双面发射型(双面发射结构)显示装置。
例如,在发光元件61R具有顶部发射结构时,来自发光元件61R的光175R被发射到导电层173一侧。在发光元件61G具有顶部发射结构时,来自发光元件61G的光175G被发射到导电层173一侧。在发光元件61B具有顶部发射结构时,来自发光元件61B的光175B被发射到导电层173一侧。
以覆盖被用作像素电极的导电层171的端部的方式设置绝缘层272。绝缘层272的端部优选为锥形形状。绝缘层272可以使用与可用于绝缘层363的材料同样的材料。
绝缘层272是为了防止相邻像素的发光元件61R、发光元件61G及发光元件61B之间非意图地电短路并从它们非意图地发光而设置的。此外,绝缘层272还具有当使用金属掩模形成EL层172R、EL层172G及EL层172B时不使金属掩模与导电层171接触的功能。
EL层172R、EL层172G及EL层172B各自包括与被用作像素电极的导电层171的顶面接触的区域以及与绝缘层272的表面接触的区域。另外,EL层172R、EL层172G及EL层172B的端部位于绝缘层272上。
在图19B所示的结构中,在呈现不同两个颜色的发光元件的EL层之间设置间隙。如此,优选以互不接触的方式设置EL层172R、EL层172G及EL层172B。由此,该结构可以适当地防止电流流过相邻的两个EL层而产生非意图性发光(也称为串扰)。因此,本发明的一个方式可以提高对比度并实现显示质量高的显示装置。
例如,可以利用使用金属掩模等遮蔽掩模的真空蒸镀法等分开形成EL层172R、EL层172G及EL层172B。另外,也可以通过光刻法分开形成上述EL层。通过利用光刻法,本发明的一个方式可以实现在使用金属掩模时难以实现的高清晰度的显示装置。
注意,在本说明书等中,有时将使用金属掩模或FMM(Fine Metal Mask,高精细金属掩模)制造的器件称为MM(Metal Mask)结构的器件。另外,在本说明书等中,有时将不使用金属掩模或FMM制造的器件称为MML(Metal Mask Less)结构的器件。MML结构的显示装置由于不使用金属掩模制造,因此其像素配置及像素形状等的设计自由度比MM结构的显示装置高。
以覆盖发光元件61R、发光元件61G及发光元件61B的方式在被用作公共电极的导电层173上设置保护层271。保护层271具有防止水等杂质从上方扩散到各发光元件的功能。
保护层271例如可以采用至少包括无机绝缘膜的单层结构或叠层结构。作为无机绝缘膜,例如可以举出氧化硅膜、氧氮化硅膜、氮氧化硅膜、氮化硅膜、氧化铝膜、氧氮化铝膜或氧化铪膜等氧化物膜或氮化物膜。另外,作为保护层271例如也可以使用铟镓氧化物或铟镓锌氧化物(IGZO)等半导体材料。另外,保护层271例如利用ALD法、CVD法或溅射法形成即可。注意,在此例示出保护层271包括无机绝缘膜的结构,但不局限于此。例如,保护层271也可以具有无机绝缘膜和有机绝缘膜的叠层结构。
当保护层271使用铟镓锌氧化物时,可以利用湿蚀刻法或干蚀刻法进行加工。例如,当保护层271使用IGZO时,可以使用草酸、磷酸或混合药液(例如,磷酸、醋酸、硝酸和水的混合药液(也称为混合酸铝蚀刻液))等药液进行加工。该混合酸铝蚀刻液可以以磷酸:醋酸:硝酸:水=53.3:6.7:3.3:36.7附近的体积比进行配制。
图19C示出与上述结构不同的例子。具体而言,在图19C中,包括呈现白色光的发光元件61W。发光元件61W在被用作像素电极的导电层171与被用作公共电极的导电层173之间包括呈现白色光的EL层172W。
作为EL层172W,例如可以采用层叠有以各自的发光颜色成为补色关系的方式选择的两个发光层的结构。另外,也可以使用在发光层之间夹着电荷产生层的叠层型EL层。
图19C并列地示出三个发光元件61W。左边的发光元件61W的上部设置有着色层264R。着色层264R被用作使红色光透过的带通滤光片。同样地,中间的发光元件61W的上部设置有使绿色光透过的着色层264G。同样地,右边的发光元件61W的上部设置有使蓝色光透过的着色层264B。由此,可以使显示装置显示彩色图像。
在此,在相邻的两个发光元件61W之间,EL层172W及被用作公共电极的导电层173彼此分开。由此,可以防止在相邻的两个发光元件61W中电流通过EL层172W流过而产生非意图性发光。特别是在作为EL层172W使用两个发光层之间设有电荷产生层的叠层型EL层时具有如下问题:在使用该EL元件的显示装置中,当清晰度越高,即相邻的像素间的距离越小时,串扰的影响越明显,而对比度降低。因此,通过采用这种结构,本发明的一个方式可以实现兼具高清晰度和高对比度的显示装置。
优选利用光刻法分开EL层172W及被用作公共电极的导电层173。由此,本发明的一个方式可以缩小发光元件之间的间隙,因此例如与使用金属掩模等遮蔽掩模时相比,可以实现具有高开口率的显示装置。
注意,当在本发明的一个方式的显示装置中使用底部发射结构的发光元件时,在被用作像素电极的导电层171与绝缘层363之间设置着色层即可。
图19D示出与上述结构不同的例子。具体而言,在图19D中,发光元件61R、发光元件61G与发光元件61B之间没有设置绝缘层272。通过采用该结构,本发明的一个方式的显示装置可以实现较高的开口率。另外,在本发明的一个方式的显示装置中,由于不设置绝缘层272而减小发光元件61的凹凸,所以显示装置的视角得到提高。具体而言,可以将该显示装置的视角设为150°以上且小于180°,优选为160°以上且小于180°,更优选为160°以上且小于180°。
另外,保护层271覆盖EL层172R、EL层172G及EL层172B的侧面。通过采用该结构,保护层271可以抑制有可能从EL层172R、EL层172G及EL层172B的侧面进入的杂质(典型的是水等)。此外,通过采用该结构,本发明的一个方式的显示装置中的相邻的发光元件61之间的泄漏电流得到降低,所以彩度及对比度得到提高且功耗得到降低。
另外,在图19D所示的结构中,导电层171、EL层172R及导电层173的顶面形状大致一致。这种结构可以在形成导电层171、EL层172R及导电层173之后例如利用抗蚀剂掩模等一齐形成。这种工艺由于将导电层173用作掩模对EL层172R及导电层173进行加工,因此也可以被称为自对准构图。注意,在此对EL层172R进行说明,但EL层172G及EL层172B也可以采用同样的结构。
另外,在图19D中,保护层271上还设置有保护层273。例如,可以通过利用能够沉积覆盖性较高的膜的装置(典型的是ALD装置等)形成保护层271且利用沉积其覆盖性比保护层271低的膜的装置(典型的是溅射装置等)形成保护层273。因此,可以在保护层271与保护层273之间设置区域275。换言之,区域275位于EL层172R与EL层172G之间以及EL层172G与EL层172B之间。
区域275例如包含选自空气、氮、氧、二氧化碳和第18族元素(典型的为氦、氖、氩、氙及氪等)中的任一个或多个。另外,区域275有时例如包含在沉积保护层273时使用的气体。例如,在利用溅射法沉积保护层273时,区域275有时包含上述第18族元素中的任一个或多个。注意,在区域275包含气体时,该气体例如可以利用气相层析法等进行识别。此外,在利用溅射法沉积保护层273时,保护层273的膜中也有时包含在进行溅射时使用的气体。在此情况下,例如,当利用能量分散型X射线分析(EDX分析)等分析保护层273时有时检测出氩等元素。
另外,在区域275的折射率比保护层271的折射率低时,EL层172R、EL层172G或EL层172B所发射的光在保护层271与区域275的界面反射。由此,区域275有时可以抑制EL层172R、EL层172G或EL层172B所发射的光入射到相邻的像素。由此,区域275可以抑制从相邻的像素混入不同发光颜色,而可以提高显示装置的显示质量。
此外,在采用图19D所示的结构时,可以使发光元件61R与发光元件61G间的区域或者发光元件61G与发光元件61B间的区域(以下,简单地称为发光元件间的距离)变窄。具体而言,可以将发光元件间的距离设为1μm以下,优选为500nm以下,更优选为200nm以下、100nm以下、90nm以下、70nm以下、50nm以下、30nm以下、20nm以下、15nm以下或者10nm以下。换言之,该结构具有EL层172R的侧面与EL层172G的侧面的间隔或者EL层172G的侧面与EL层172B的侧面的间隔为1μm以下的区域,优选为0.5μm(500nm)以下的区域,更优选为100nm以下的区域。
另外,在该结构中,例如,在区域275包含气体时,可以在进行发光元件间的元件分离的同时抑制来自各发光元件的光的混合或串扰等。
另外,区域275也可以被填充剂填充。作为填充剂,例如可以举出环氧树脂、丙烯酸树脂、硅酮树脂、酚醛树脂、聚酰亚胺树脂、酰亚胺树脂、PVC(聚氯乙烯)树脂、PVB(聚乙烯醇缩丁醛)树脂或EVA(乙烯-乙酸乙烯酯)树脂等。另外,作为填充剂也可以使用光致抗蚀剂。被用作填充剂的光致抗蚀剂既可以是正型光致抗蚀剂,又可以是负型光致抗蚀剂。
此外,在对上述白色发光器件(单结构或串联结构)和SBS结构的发光器件进行比较的情况下,可以使SBS结构的发光器件的功耗比白色发光器件低。因此,在本发明的一个方式的显示装置中,当想要降低功耗时,优选采用SBS结构的发光器件。另一方面,白色发光器件的制造工艺比SBS结构的发光器件简单。由此,在本发明的一个方式的显示装置中,通过适当地使用白色发光器件,可以降低制造成本或者提高制造成品率。
图20A示出与上述结构不同的例子。具体而言,图20A所示的结构的与图19D所示的结构不同之处在于绝缘层363的结构。在对发光元件61R、发光元件61G及发光元件61B进行加工时绝缘层363的顶面的一部分被削掉而具有凹部。该凹部中形成保护层271。换言之,绝缘层363在从截面看时具有保护层271的底面位于导电层171的底面的下方的区域。通过绝缘层363具有该区域,可以适当地抑制可从下方进入到发光元件61R、发光元件61G及发光元件61B的杂质(典型的是水等)。此外,上述凹部可在通过湿蚀刻等去除可在发光元件61R、发光元件61G及发光元件61B的加工中附着于各发光元件的侧面的杂质(也称为残渣物)时形成。通过在去除上述残渣物之后以保护层271覆盖各发光元件的侧面,本发明的一个方式的显示装置可以为可靠性高的显示装置。
图20B示出与上述结构不同的例子。具体而言,图20B所示的结构除了图20A所示的结构之外还包括绝缘层276及微透镜阵列277。绝缘层276被用作粘合层。另外,在绝缘层276的折射率比微透镜阵列277的折射率低时,微透镜阵列277可以聚集发光元件61R、发光元件61G及发光元件61B所发射的光。由此,在该结构中,可以提高显示装置的光提取效率。尤其在用户从显示装置的显示面的正面看该显示面时,可以看到明亮的图像,所以这是优选的。此外,作为绝缘层276,例如可以使用紫外线固化粘合剂等光固化粘合剂、反应固化粘合剂、热固化粘合剂或厌氧粘合剂等各种固化粘合剂。作为这些粘合剂,例如可以举出环氧树脂、丙烯酸树脂、硅酮树脂、酚醛树脂、聚酰亚胺树脂、酰亚胺树脂、PVC(聚氯乙烯)树脂、PVB(聚乙烯醇缩丁醛)树脂或EVA(乙烯-乙酸乙烯酯)树脂等。尤其是,例如优选使用环氧树脂等透湿性低的材料。此外,也可以使用两液混合型树脂。此外,例如也可以使用粘合薄片等。
图20C示出与上述结构不同的例子。具体而言,图20C所示的结构包括三个发光元件61W而代替图20A所示的结构中的发光元件61R、发光元件61G及发光元件61B。另外,该结构在三个发光元件61W的上方包括绝缘层276。另外,该结构在绝缘层276的上方包括着色层264R、着色层264G及着色层264B。具体而言,重叠于左侧的发光元件61W的位置上设置有透过红色光的着色层264R。另外,重叠于中央的发光元件61W的位置上设置有透过绿色光的着色层264G。另外,重叠于右侧的发光元件61W的位置上设置有透过蓝色光的着色层264B。由此,显示装置可以显示彩色图像。注意,图20C所示的结构也是图19C所示的结构的变形例子。
图20D示出与上述结构不同的例子。具体而言,在图20D所示的结构中,保护层271以相邻于导电层171及EL层172的侧面的方式设置。另外,导电层173设置为各发光元件共同使用的一连续的层。另外,在图20D所示的结构中,区域275优选被填充剂填充。
通过使本发明的一个方式的发光元件61具有光学微腔谐振器(微腔)结构,可以提高发光颜色的色纯度。在使发光元件61具有微腔结构时,该发光元件被构成为将导电层171与导电层173间的距离d和EL层172的折射率n的积(光学距离)设定为波长λ的二分之一的m倍(m为1以上的整数),即可。距离d可以由算式1求出。
d=m×λ/(2×n)(算式1)。
根据算式1,在微腔结构的发光元件61中基于所发射的光的波长(发光颜色)来决定距离d。距离d相当于EL层172的厚度。因此,EL层172G有时以比EL层172B厚的方式设置,并且EL层172R有时以比EL层172G厚的方式设置。
注意,严格地说,距离d是被用作反射电极的导电层171中的反射区域至被用作半透射及半反射的导电层173中的反射区域的距离。例如,在导电层171是银与透明导电膜的ITO的叠层且ITO位于EL层172一侧的情况下,通过调整ITO的厚度可以设定对应于发光颜色的距离d。就是说,即使EL层172R、EL层172G及EL层172B的厚度都相同,也通过改变该ITO的厚度可以得到适合于发光颜色的距离d。
然而,有时难以严格地决定导电层171及导电层173中的反射区域的位置。此时,该发光元件通过将导电层171及导电层173中的任意位置假设为反射区域可以充分得到微腔效应。
发光元件61例如由空穴注入层、空穴传输层、发光层、电子传输层或电子注入层等构成。将在其他实施方式中说明发光元件61的详细的结构例子。在发光元件61中,为了提高微腔结构的光提取效率,优选将被用作反射电极的导电层171至发光层的光学距离设为λ/4的奇数倍。为了实现该光学距离,优选适当地调整构成发光元件61的各层的厚度。
另外,在从导电层173一侧发射光时,导电层173的光反射率优选比光透过率高。导电层173的光透射率优选为2%以上且50%以下,更优选为2%以上且30%以下,进一步优选为2%以上且10%以下。在发光元件61中,通过降低导电层173的光透过率(提高光反射率),可以提高微腔效应。
图21A是显示装置10的立体图。图21A所示的显示装置10包括与层50重叠的层60。层50包括配置为矩阵状的多个像素电路51、第一驱动电路部231、第二驱动电路部232及输入输出端子部29。层60包括配置为矩阵状的多个发光元件61。
一个像素电路51与一个发光元件61通过彼此电连接来被用作一个像素230。因此,层50所包括的多个像素电路51与层60所包括的多个发光元件61重叠的区域被用作显示区域235。
显示装置10的工作所需要的功率及信号等通过输入输出端子部29被供应到显示装置10。在图21A所示的显示装置10中,可以通过相同工序形成外围驱动电路所包括的晶体管和像素230所包括的晶体管。
另外,如图21B所示,显示装置10也可以重叠地设置层40、层50及层60。在图21B所示的显示装置10中,层50设置有配置为矩阵状的多个像素电路51,并且层40设置有第一驱动电路部231及第二驱动电路部232。在显示装置10中,通过在与像素电路51不同的层中设置第一驱动电路部231和第二驱动电路部232,可以使显示区域235周围的边框窄,由此可以扩大显示区域235的占有面积。
扩大占有面积的显示区域235可以提高分辨率。或者,在扩大占有面积的显示区域235的分辨率固定的情况下,因为可以增大每一个像素的占有面积,所以可以提高发光亮度。另外,由于扩大每一个像素的占有面积,可以提高相对于一个像素的占有面积的发光面积的比率(也称为“开口率”)。例如,可以使像素的开口率为40%以上且小于100%,优选为50%以上且95%以下,更优选为60%以上且95%以下。另外,由于扩大每一个像素的占有面积,可以降低供应到发光元件61的电流密度。因此,对发光元件61施加的负载得到减轻。由此,可以提高本发明的一个方式的半导体装置的可靠性。因此,可以提高包括本发明的一个方式的半导体装置的显示装置10的可靠性。
通过层叠显示区域235和外围驱动电路等,可以缩短电连接它们的布线。因此,减少布线电阻及寄生电容。由此,可以提高本发明的一个方式的半导体装置的工作速度。另外,降低本发明的一个方式的半导体装置的功耗。
另外,层40除了外围驱动电路之外还可以包括CPU23(Central Processing Unit:中央处理器)、GPU24(Graphics Processing Unit:图形处理器)及存储电路部25。在本实施方式等中,有时将外围驱动电路、CPU23、GPU24及存储电路部25总称为“功能电路”。
例如,CPU23具有根据储存在存储电路部25中的程序控制设置在GPU24及层40中的电路的工作的功能。GPU24具有进行用来形成图像数据的运算处理的功能。另外,GPU24可以并行进行大量行列运算(积和运算),所以例如可以高速地进行使用神经网络的运算处理。GPU24例如具有使用储存在存储电路部25中的校正数据对图像数据进行校正的功能。例如,GPU24具有生成将亮度、颜色及对比度等中的一个以上校正后的图像数据的功能。
显示装置10也可以使用GPU24进行图像数据的上转换或下转换。此外,在显示装置10中,层40也可以设置有超分辨率电路。超分辨率电路具有将显示区域235中的任意像素的电位使用该像素周围的像素的电位和权重的积和运算而决定的功能。超分辨率电路具有对分辨率比显示区域235低的图像数据进行上转换的功能。另外,超分辨率电路具有对分辨率比显示区域235高的图像数据进行下转换的功能。
显示装置10由于包括超分辨率电路可以降低GPU24的负载。例如,使用GPU24进行到2K分辨率(或4K分辨率)的处理,并且使用超分辨率电路上转换为4K分辨率(或8K分辨率),由此可以降低GPU24的负载。下转换也可以同样地进行。
注意,层40所包括的功能电路既可以不包括这些构成要素的全部,又可以包括其他的构成要素。例如,也可以包括生成多个不同电位的电位生成电路及分别控制显示装置10的各电路的供电或停止供电的电源管理电路等中的一个以上。
可以按构成CPU23的各电路进行供电或停止供电。例如,关于在构成CPU23的电路中判断为暂时不使用的电路,停止供电且在需要时再次开始供电,由此可以降低功耗。将再次开始供电时需要的数据在该电路停止之前例如储存在CPU23中的存储电路或存储电路部25等即可。通过将在该电路恢复时需要的数据储存在CPU23中,可以实现停止的该电路的快速恢复。此外,在CPU23中,也可以停止供应时钟信号来停止电路工作。
另外,功能电路例如也可以包括DSP电路、传感器电路、通信电路和FPGA(FieldProgrammable GateArray:现场可编程门阵)等中的一个以上。
可以将构成层40所包括的功能电路的晶体管的一部分设置在层50中。另外,可以将构成层50所包括的像素电路51的晶体管的一部分设置在层40中。因此,功能电路也可以包括Si晶体管及OS晶体管。另外,像素电路51也可以包括Si晶体管及OS晶体管。
图22是图21A所示的显示装置10的一部分的截面结构例子。图22所示的显示装置10包括具有衬底301、电容246及晶体管310的层50及具有发光元件61R、发光元件61G及发光元件61B的层60。层60设置在层50所包括的绝缘层363上。
晶体管310是在衬底301中具有沟道形成区域的晶体管。作为衬底301,例如可以使用如单晶硅衬底等半导体衬底。晶体管310包括衬底301的一部分、导电层311、低电阻区域312、绝缘层313及绝缘层314。导电层311被用作栅电极。绝缘层313位于衬底301与导电层311之间,并被用作栅极绝缘层。低电阻区域312是衬底301中掺杂有杂质的区域,并被用作源极和漏极中的一个。绝缘层314覆盖导电层311的侧面,并被用作绝缘层。
在相邻的两个晶体管310之间,以嵌入衬底301的方式设置有元件分离层315。
以覆盖晶体管310的方式设置有绝缘层261。电容246设置在绝缘层261上。
电容246包括导电层241、导电层245及位于它们之间的绝缘层243。导电层241被用作电容246的一个电极。导电层245被用作电容246的另一个电极。绝缘层243被用作电容246的介电质。
导电层241设置在绝缘层261上,并嵌入绝缘层254中。导电层241通过嵌入绝缘层261中的插头266与晶体管310的源极和漏极中的一个电连接。绝缘层243覆盖导电层241而设置。导电层245设置在隔着绝缘层243与导电层241重叠的区域中。
以覆盖电容246的方式设置有绝缘层255。绝缘层363设置在绝缘层255上。发光元件61R、发光元件61G及发光元件61B设置在绝缘层363上。保护层415设置在发光元件61R、发光元件61G及发光元件61B上。在保护层415的顶面隔着树脂层419设置有衬底420。
发光元件的像素电极通过嵌入于绝缘层255及绝缘层363的插头256、嵌入于绝缘层254的导电层241以及嵌入于绝缘层261的插头266与晶体管310的源极和漏极中的一个电连接。
图23是图22所示的截面结构例子的变形例子。图23所示的显示装置10的截面结构例子与图22所示的截面结构例子的主要不同之处在于包括晶体管320而代替晶体管310。注意,有时省略与图22同样的部分的说明。
晶体管320是在形成沟道的半导体层中使用金属氧化物(也称为氧化物半导体)的晶体管。
晶体管320包括半导体层321、绝缘层323、导电层324、一对导电层325、绝缘层326及导电层327。
作为衬底331,可以使用绝缘性衬底或半导体衬底。
衬底331上设置有绝缘层332。绝缘层332被用作阻挡层,该阻挡层防止水或氢等杂质从衬底331扩散到晶体管320且防止氧从半导体层321向绝缘层332一侧脱离。作为绝缘层332,可以使用与氧化硅膜相比氢或氧不容易扩散的膜。例如,绝缘层332可以使用氧化铝膜、氧化铪膜或氮化硅膜等。
导电层327设置在绝缘层332上。以覆盖导电层327的方式设置有绝缘层326。导电层327被用作晶体管320的第一栅电极。绝缘层326的一部分被用作第一栅极绝缘层。绝缘层326中的至少接触半导体层321的部分例如优选使用氧化硅膜等氧化物绝缘膜。绝缘层326的顶面优选被平坦化。
半导体层321设置在绝缘层326上。半导体层321优选含有具有半导体特性的金属氧化物(也称为氧化物半导体)膜。关于可以用于半导体层321的材料将在后面详细描述。
一对导电层325接触于半导体层321上并用作源电极及漏电极。
以覆盖一对导电层325的顶面及侧面以及半导体层321的侧面等的方式设置有绝缘层328。绝缘层328上设置有绝缘层264。绝缘层328被用作阻挡层,该阻挡层防止水或氢等杂质从绝缘层264等扩散到半导体层321以及氧从半导体层321脱离。作为绝缘层328,可以使用与上述绝缘层332同样的绝缘膜。
绝缘层328及绝缘层264中设置有到达半导体层321的开口。该开口内部嵌入有接触于绝缘层264、绝缘层328及导电层325的侧面以及半导体层321的顶面的绝缘层323以及导电层324。导电层324被用作第二栅电极。绝缘层323被用作第二栅极绝缘层。
以其高度大致一致的方式对导电层324的顶面、绝缘层323的顶面及绝缘层264的顶面进行平坦化处理。并且,以覆盖它们的方式设置有绝缘层329及绝缘层265。
绝缘层264及绝缘层265被用作层间绝缘层。绝缘层329被用作阻挡层,该阻挡层防止水或氢等杂质从绝缘层265等扩散到晶体管320。绝缘层329可以使用与上述绝缘层328及绝缘层332同样的绝缘膜。
与一对导电层325中的一方电连接的插头274嵌入绝缘层265、绝缘层329及绝缘层264。在此,插头274优选具有覆盖绝缘层265、绝缘层329、绝缘层264及绝缘层328各自的开口的侧面及导电层325的顶面的一部分的导电层274a以及与导电层274a的顶面接触的导电层274b。此时,作为导电层274a,优选使用不容易扩散氢及氧的导电材料。
图24是图21B所示的显示装置10的一部分的截面结构例子。在图24所示的显示装置10中,层叠有沟道形成在层40所包括的衬底301A中的晶体管310A及沟道形成在层50所包括的衬底301B中的晶体管310B。衬底301A可以使用与衬底301同样的材料。
在图24所示的显示装置10中,贴合设置有发光元件61的层60、设置有衬底301B、晶体管310B及电容246的层50以及设置有衬底301A及晶体管310A的层40。
衬底301B设置有贯通衬底301B的插头343。插头343被用作硅穿孔电极(TSV:Through Silicon Via)。插头343与设置在衬底301B的背面(与衬底420一侧相反一侧的表面)的导电层342电连接。导电层341设置在衬底301A的绝缘层261上。
通过使导电层341与导电层342接合,层40与层50电连接。
作为导电层341及导电层342优选使用相同的导电材料。例如,可以使用包含选自Al、Cr、Cu、Ta、Sn、Zn、Au、Ag、Pt、Ti、Mo及W中的元素的金属膜或以上述元素为成分的金属氮化物膜(氮化钛膜、氮化钼膜或氮化钨膜)等。尤其优选的是,作为导电层341及导电层342使用铜。由此,为了接合导电层341与导电层342,可以采用Cu-Cu(铜-铜)直接接合技术(通过彼此连接Cu(铜)的焊盘来进行电导通的技术)。此外,也可以通过凸块将导电层341和导电层342接合。
图25是图24所示的截面结构例子的变形例子。在图25所示的显示装置10的截面结构例子中,层叠有沟道形成在衬底301A中的晶体管310A及在形成沟道的半导体层中含有金属氧化物的晶体管320。注意,有时省略与图22至图24同样的部分的说明。
图25所示的层50具有从图23所示的层50去除衬底331的结构。在图25所示的层40中,以覆盖晶体管310A的方式设置有绝缘层261。导电层251设置在绝缘层261上。以覆盖导电层251的方式设置有绝缘层262。导电层252设置在绝缘层262上。导电层251及导电层252各自被用作布线。以覆盖导电层252的方式设置有绝缘层263及绝缘层332。晶体管320设置在绝缘层332上。以覆盖晶体管320的方式设置有绝缘层265。电容246设置在绝缘层265上。电容246与晶体管320通过插头274电连接。层50与层40所包括的绝缘层263重叠地设置。
晶体管320可以被用作构成像素电路51的晶体管。晶体管310可以被用作构成像素电路51的晶体管或构成外围驱动电路的晶体管。晶体管310及晶体管320例如可以被用作构成运算电路或存储电路等功能电路的晶体管。
在图25所示的显示装置10中,通过具有这种结构,在包括发光元件61的层60的正下除了像素电路51之外还可以形成外围驱动电路等。因此,与在显示区域的周边设置驱动电路的情况相比,可以实现图25所示的显示装置10的小型化。
本实施方式所示的结构可以与其他实施方式及实施例所示的结构适当地组合而使用。
(实施方式3)
在本实施方式中,说明可以用于本发明的一个方式的半导体装置的晶体管。
<晶体管的结构例子>
图26A、图26B及图26C是可以用于本发明的一个方式的半导体装置的晶体管500的俯视图及截面图。可以将晶体管500应用于本发明的一个方式的半导体装置。
图26A是晶体管500的俯视图。此外,图26B及图26C是晶体管500的截面图。在此,图26B是沿着图26A中的点划线A1-A2的截面图。该截面图相当于晶体管500的沟道长度方向上的截面图。图26C是沿着图26A中的点划线A3-A4的截面图。该截面图相当于晶体管500的沟道宽度方向上的截面图。注意,为了容易理解,在图26A的俯视图中省略部分构成要素。
如图26所示,晶体管500包括:配置在衬底(未图示)上的金属氧化物531a;配置在金属氧化物531a上的金属氧化物531b;配置在金属氧化物531b上的相互分离的导电体542a及导电体542b;配置在导电体542a及导电体542b上并形成有导电体542a与导电体542b之间的开口的绝缘体580;配置在开口中的导电体560;配置在金属氧化物531b、导电体542a、导电体542b以及绝缘体580与导电体560之间的绝缘体550;以及配置在金属氧化物531b、导电体542a、导电体542b以及绝缘体580与绝缘体550之间的金属氧化物531c。在此,如图26B和图26C所示,导电体560的顶面优选与绝缘体550、绝缘体554、金属氧化物531c以及绝缘体580的顶面大致对齐。以下,金属氧化物531a、金属氧化物531b以及金属氧化物531c有时被统称为金属氧化物531。此外,导电体542a及导电体542b有时被统称为导电体542。
在图26所示的晶体管500中,导电体542a及导电体542b的位于导电体560一侧的侧面具有大致垂直的形状。此外,晶体管500不局限于此。在晶体管500中,导电体542a及导电体542b的侧面和底面所形成的角度也可以为10°以上且80°以下,优选为30°以上且60°以下。此外,导电体542a和导电体542b的相对的侧面也可以具有多个面。
如图26所示,在晶体管500中,优选绝缘体524、金属氧化物531a、金属氧化物531b、导电体542a、导电体542b及金属氧化物531c与绝缘体580之间配置有绝缘体554。在此,如图26B及图26C所示,绝缘体554优选与金属氧化物531c的侧面、导电体542a的顶面及侧面、导电体542b的顶面及侧面、金属氧化物531a及金属氧化物531b的侧面以及绝缘体524的顶面接触。
注意,在图26所示的晶体管500中,在形成沟道的区域(以下也称为沟道形成区域)及其附近,金属氧化物531具有层叠有金属氧化物531a、金属氧化物531b及金属氧化物531c的三层的结构,但是本发明的一个方式不局限于此。例如,金属氧化物531可以具有金属氧化物531b与金属氧化物531c的两层结构或者四层以上的叠层结构。此外,在图26所示的晶体管500中,导电体560具有两层结构,但是本发明的一个方式不局限于此。例如,导电体560也可以具有单层结构或三层以上的叠层结构。此外,例如,在金属氧化物531中,金属氧化物531a、金属氧化物531b以及金属氧化物531c也可以各自具有两层以上的叠层结构。
例如,在金属氧化物531c具有由第一金属氧化物和第一金属氧化物上的第二金属氧化物构成的叠层结构的情况下,优选的是,第一金属氧化物具有与金属氧化物531b同样的组成,而第二金属氧化物具有与金属氧化物531a同样的组成。
在此,导电体560被用作晶体管的栅电极。另外,导电体542a及导电体542b各被用作晶体管的源电极或漏电极。如上所述,导电体560以嵌入绝缘体580的开口及被夹在导电体542a与导电体542b之间的区域中的方式形成。在此,导电体560、导电体542a及导电体542b的配置相对于绝缘体580的开口自对准地被选择。也就是说,在本发明的一个方式中,在晶体管500中,栅电极可以自对准地配置在源电极与漏电极之间。由此,可以以不设置用于对准的余地的方式形成导电体560。所以,可以实现晶体管500的占有面积的缩小。由此,可以实现显示装置的高清晰化。此外,可以实现窄边框的显示装置。
如图26所示,导电体560优选包括配置在绝缘体550的内侧的导电体560a及以嵌入导电体560a的内侧的方式配置的导电体560b。
晶体管500优选包括配置在衬底(未图示)上的绝缘体514、配置在绝缘体514上的绝缘体516、以嵌入绝缘体516的方式配置的导电体505、配置在绝缘体516及导电体505上的绝缘体522以及配置在绝缘体522上的绝缘体524。并且,优选在绝缘体524上配置有金属氧化物531a。
优选在晶体管500上配置有被用作层间膜的绝缘体574及绝缘体581。在此,绝缘体574优选与导电体560、绝缘体550、绝缘体554、金属氧化物531c以及绝缘体580的顶面接触。
绝缘体522、绝缘体554以及绝缘体574优选具有抑制氢(例如,氢原子和氢分子等中的至少一个)的扩散的功能。例如,绝缘体522、绝缘体554以及绝缘体574的氢透过性优选低于绝缘体524、绝缘体550以及绝缘体580。此外,绝缘体522及绝缘体554优选具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能。例如,绝缘体522及绝缘体554的氧透过性优选低于绝缘体524、绝缘体550以及绝缘体580。
在此,绝缘体524、金属氧化物531以及绝缘体550与绝缘体580及绝缘体581由绝缘体554以及绝缘体574相隔。由此,绝缘体554以及绝缘体574可以抑制包含在绝缘体580及绝缘体581中的氢等杂质及过剩的氧混入绝缘体524、金属氧化物531以及绝缘体550中。
优选的是,设置与晶体管500电连接且被用作插头的导电体545(导电体545a及导电体545b)。此外,还包括与被用作插头的导电体545的侧面接触的绝缘体541(绝缘体541a及绝缘体541b)。也就是说,绝缘体541以与绝缘体554、绝缘体580、绝缘体574以及绝缘体581的开口的内壁接触的方式形成。此外,可以以与绝缘体541的侧面接触的方式设置有导电体545的第一导电体且在导电体545的第一导电体的内侧设置有导电体545的第二导电体。在此,导电体545的顶面的高度与绝缘体581的顶面的高度可以大致相同。此外,图26所示的晶体管500具有层叠有导电体545的第一导电体及导电体545的第二导电体的结构,但是本发明的一个方式不局限于此。例如,导电体545也可以具有单层结构或者三层以上的叠层结构。注意,在结构体具有叠层结构的情况下,有时按形成顺序赋予序数以进行区別。
优选在晶体管500中将被用作氧化物半导体的金属氧化物(以下也称为氧化物半导体)用于包含沟道形成区域的金属氧化物531(金属氧化物531a、金属氧化物531b及金属氧化物531c)。例如,作为成为金属氧化物531的沟道形成区域的金属氧化物,优选使用其带隙为2eV以上,优选为2.5eV以上的金属氧化物。
作为上述金属氧化物,优选至少包含铟(In)或锌(Zn)。尤其是,优选包含铟(In)及锌(Zn)。此外,除此之外,优选还包含元素M。元素M可以为铝(Al)、镓(Ga)、钇(Y)、锡(Sn)、硼(B)、钛(Ti)、铁(Fe)、镍(Ni)、锗(Ge)、锆(Zr)、钼(Mo)、镧(La)、铈(Ce)、钕(Nd)、铪(Hf)、钽(Ta)、钨(W)、镁(Mg)和钴(Co)中的一种以上。尤其是,元素M优选为铝(Al)、镓(Ga)、钇(Y)和锡(Sn)中的一种以上。另外,元素M更优选包含Ga和Sn中的任一方或双方。
此外,如图26B所示,金属氧化物531b中的不与导电体542重叠的区域的厚度有时比其与导电体542重叠的区域的厚度薄。该厚度薄的区域在形成导电体542a及导电体542b时去除金属氧化物531b的顶面的不与导电体542a及导电体542b重叠的区域的一部分而形成。在此,当在金属氧化物531b的顶面上沉积成为导电体542的导电膜时,有时在金属氧化物531b与该导电膜的界面附近形成低电阻区域。于是,在晶体管500中,通过去除金属氧化物531b的顶面上的位于导电体542a与导电体542b之间的低电阻区域,可以抑制沟道形成在该区域中。
通过本发明的一个方式包括尺寸小的晶体管,可以提供一种清晰度高的显示装置。此外,通过包括通态电流大的晶体管,可以提供一种亮度高的显示装置。此外,通过包括工作速度快的晶体管,可以提供一种工作速度快的显示装置。此外,通过包括电特性稳定的晶体管,可以提供一种可靠性高的显示装置。此外,通过包括关态电流小的晶体管,可以提供一种功耗低的显示装置。
说明可以用于本发明的一个方式的显示装置的晶体管500的详细结构。
导电体505以包括与金属氧化物531及导电体560重叠的区域的方式配置。此外,导电体505优选以嵌入绝缘体516中的方式设置。
导电体505包括导电体505a、导电体505b及导电体505c。导电体505a与设置在绝缘体516中的开口的底面及侧壁接触。导电体505b以嵌入于形成在导电体505a的凹部的方式设置。在此,导电体505b的顶面低于导电体505a的顶面及绝缘体516的顶面。导电体505c与导电体505b的顶面及导电体505a的侧面接触。在此,导电体505c的顶面的高度与导电体505a的顶面的高度及绝缘体516的顶面的高度大致一致。换言之,导电体505b由导电体505a及导电体505c包围。
作为导电体505a及导电体505c例如优选使用具有抑制氢原子、氢分子、水分子、氮原子、氮分子、氧化氮分子(例如,N2O、NO或NO2等)或铜原子等杂质的扩散的功能的导电材料。或者,优选使用具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能的导电材料。
通过作为导电体505a及导电体505c使用具有抑制氢的扩散的功能的导电材料,可以抑制含在导电体505b中的氢等杂质通过绝缘体524等扩散到金属氧化物531。此外,通过作为导电体505a及导电体505c使用具有抑制氧的扩散的功能的导电材料,可以抑制导电体505b被氧化而导电率下降。作为具有抑制氧扩散的功能的导电材料,例如优选使用钛、氮化钛、钽、氮化钽、钌或氧化钌等。由此,导电体505a可以采用上述导电材料的单层或叠层。例如,作为导电体505a使用氮化钛即可。
此外,导电体505b优选使用以钨、铜或铝为主要成分的导电材料。例如,导电体505b可以使用钨。
在此,导电体560有时被用作第一栅极(也称为顶栅极)电极。此外,导电体505有时被用作第二栅极(也称为底栅极)电极。在此情况下,在晶体管500中,通过与供应到导电体560的电位独立地改变供应到导电体505的电位,可以控制晶体管500的Vth。尤其是,通过对导电体505供应负电位,可以使晶体管500的Vth大于0V且可以减小关态电流。因此,与不对导电体505供应负电位时相比,在对导电体505供应负电位的情况下,可以减小对导电体560供应的电位为0V时的漏极电流。
导电体505优选比金属氧化物531中的沟道形成区域大。尤其是,如图26C所示,导电体505优选延伸到与沟道宽度方向上的金属氧化物531交叉的端部的外侧的区域。就是说,优选在金属氧化物531的沟道宽度方向的侧面的外侧,导电体505和导电体560隔着绝缘体重叠。
在晶体管500中,通过具有上述结构,可以由被用作第一栅电极的导电体560的电场和被用作第二栅电极的导电体505的电场电围绕金属氧化物531的沟道形成区域。
如图26C所示,将导电体505延伸来用作布线。但是,本发明的一个方式不局限于此,也可以在导电体505下设置被用作布线的导电体。
绝缘体514例如优选被用作抑制水或氢等杂质从衬底一侧进入晶体管500的阻挡绝缘膜。因此,作为绝缘体514例如优选使用具有抑制氢原子、氢分子、水分子、氮原子、氮分子、氧化氮分子(例如,N2O、NO或NO2等)或铜原子等杂质的扩散的功能(不容易使上述杂质透过)的绝缘材料。或者,优选使用具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能(不容易使上述氧透过)的绝缘材料。
例如,优选的是,作为绝缘体514使用氧化铝或氮化硅等。由此,绝缘体514例如可以抑制水或氢等杂质从与绝缘体514相比更靠近衬底一侧扩散到晶体管500一侧。或者,绝缘体514例如可以抑制包含在绝缘体524等中的氧扩散到与绝缘体514相比更靠近衬底一侧。
被用作层间膜的绝缘体516、绝缘体580及绝缘体581的介电常数优选比绝缘体514低。在本发明的一个方式中,通过将介电常数低的材料作为层间膜,可以减少产生在布线之间的寄生电容。例如,作为绝缘体516、绝缘体580及绝缘体581,适当地使用氧化硅、氧氮化硅、氮氧化硅、氮化硅、添加有氟的氧化硅、添加有碳的氧化硅、添加有碳及氮的氧化硅或具有空孔的氧化硅等。
绝缘体522及绝缘体524被用作栅极绝缘体。
在此,在与金属氧化物531接触的绝缘体524中,优选通过加热使氧脱离。在本说明书中,有时将通过加热脱离的氧称为过剩氧。例如,作为绝缘体524适当地使用氧化硅或氧氮化硅等,即可。在晶体管500中,通过以与金属氧化物531接触的方式设置包含氧的绝缘体524,可以减少金属氧化物531中的氧空位,从而可以提高晶体管500的可靠性。
具体而言,作为绝缘体524,优选使用通过加热使一部分的氧脱离的氧化物材料。通过加热使氧脱离的氧化物是指在TDS(Thermal Desorption Spectroscopy:热脱附谱)分析中换算为氧原子的氧的脱离量为1.0×1018atoms/cm3以上,优选为1.0×1019atoms/cm3以上,进一步优选为2.0×1019atoms/cm3以上,或者3.0×1020atoms/cm3以上的氧化物膜。此外,进行上述TDS分析时的膜的表面温度优选在100℃以上且700℃以下,或者100℃以上且400℃以下的范围内。
如图26C所示,有时在绝缘体524中不与绝缘体554重叠并不与金属氧化物531b重叠的区域的厚度比其他区域的厚度薄。在绝缘体524中,不与绝缘体554重叠并不与金属氧化物531b重叠的区域优选具有足够使上述氧扩散的厚度。
与绝缘体514等同样,绝缘体522优选被用作抑制水或氢等杂质从衬底一侧混入晶体管500的阻挡绝缘膜。例如,绝缘体522的氢透过性优选比绝缘体524低。在本发明的一个方式中,例如,通过由绝缘体522、绝缘体554以及绝缘体574围绕绝缘体524、金属氧化物531以及绝缘体550等,可以抑制水或氢等杂质从外部进入晶体管500。
再者,绝缘体522优选具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能(不容易使上述氧透过)。例如,绝缘体522的氧透过性优选比绝缘体524低。通过使绝缘体522具有抑制氧及杂质的扩散的功能,可以减少金属氧化物531所含的氧扩散到衬底一侧。此外,可以抑制导电体505与绝缘体524及金属氧化物531所含的氧起反应。
绝缘体522优选使用包含作为绝缘材料的铝和铪中的一方或双方的氧化物的绝缘体。作为包含铝和铪中的一方或双方的氧化物的绝缘体,例如优选使用氧化铝、氧化铪、包含铝及铪的氧化物(铝酸铪)等。当使用这种材料形成绝缘体522时,绝缘体522被用作抑制氧从金属氧化物531释放以及氢等杂质从晶体管500的周围部进入金属氧化物531的层。
或者,绝缘体522例如也可以对上述绝缘体添加氧化铝、氧化铋、氧化锗、氧化铌、氧化硅、氧化钛、氧化钨、氧化钇或氧化锆。或者,也可以对上述绝缘体进行氮化处理。或者,还可以在上述绝缘体上层叠氧化硅、氧氮化硅或氮化硅。
作为绝缘体522,例如也可以以单层或叠层使用包含氧化铝、氧化铪、氧化钽、氧化锆、锆钛酸铅(PZT)、钛酸锶(SrTiO3)或(Ba,Sr)TiO3(BST)等所谓的high-k材料的绝缘体。当进行晶体管的微型化及高集成化时,由于栅极绝缘体的薄膜化,有时发生泄漏电流等问题。在晶体管500中,通过作为被用作栅极绝缘体的绝缘体使用high-k材料,可以在保持物理厚度的同时降低晶体管工作时的栅极电位。
此外,绝缘体522及绝缘体524也可以具有两层以上的叠层结构。此时,不局限于由相同材料构成的叠层结构,也可以是由不同材料构成的叠层结构。例如,也可以在绝缘体522下设置与绝缘体524同样的绝缘体。
金属氧化物531包括金属氧化物531a、金属氧化物531a上的金属氧化物531b及金属氧化物531b上的金属氧化物531c。在金属氧化物531中,当在金属氧化物531b下设置有金属氧化物531a时,可以抑制杂质从形成在金属氧化物531a下方的结构物扩散到金属氧化物531b。在金属氧化物531中,当在金属氧化物531b上设置有金属氧化物531c时,可以抑制杂质从形成在金属氧化物531c的上方的结构物扩散到金属氧化物531b。
此外,金属氧化物531优选具有各金属原子的原子个数比互不相同的氧化物层的叠层结构。例如,在金属氧化物531至少包含铟(In)及元素M的情况下,金属氧化物531a的构成元素中的元素M与其他元素的原子个数比优选大于金属氧化物531b的构成元素中的元素M与其他元素的原子个数比。此外,金属氧化物531a中的元素M与In的原子个数比优选大于金属氧化物531b中的元素M与In的原子个数比。在此,金属氧化物531c可以使用可用于金属氧化物531a或金属氧化物531b的金属氧化物。
优选的是,使金属氧化物531a及金属氧化物531c的导带底的能量高于金属氧化物531b的导带底的能量。换言之,金属氧化物531a及金属氧化物531c的电子亲和势优选小于金属氧化物531b的电子亲和势。在此情况下,金属氧化物531c优选使用可以用于金属氧化物531a的金属氧化物。具体而言,金属氧化物531c的构成元素中的元素M与其他元素的原子个数比优选大于金属氧化物531b的构成元素中的元素M与其他元素的原子个数比。此外,金属氧化物531c中的元素M与In的原子个数比优选大于金属氧化物531b中的元素M与In的原子个数比。
在此,在金属氧化物531a、金属氧化物531b及金属氧化物531c的接合部中,导带底的能级平缓地变化。换言之,也可以将上述情况表达为金属氧化物531a、金属氧化物531b及金属氧化物531c的接合部的导带底的能级连续地变化或者连续地接合。为此,优选降低形成在金属氧化物531a与金属氧化物531b的界面以及金属氧化物531b与金属氧化物531c的界面的混合层的缺陷态密度。
具体而言,通过使金属氧化物531a与金属氧化物531b以及金属氧化物531b与金属氧化物531c除了氧之外还包含共同元素(为主要成分),可以形成缺陷态密度低的混合层。例如,在金属氧化物531b为In-Ga-Zn氧化物的情况下,作为金属氧化物531a及金属氧化物531c可以使用In-Ga-Zn氧化物、Ga-Zn氧化物或氧化镓等。此外,金属氧化物531c可以具有叠层结构。例如,可以使用In-Ga-Zn氧化物和该In-Ga-Zn氧化物上的Ga-Zn氧化物的叠层结构,或者,可以使用In-Ga-Zn氧化物和该In-Ga-Zn氧化物上的氧化镓的叠层结构。换言之,作为金属氧化物531c,也可以使用In-Ga-Zn氧化物和不包含In的氧化物的叠层结构。
具体而言,作为金属氧化物531a使用In:Ga:Zn=1:3:4[原子个数比]或1:1:0.5[原子个数比]的金属氧化物,即可。此外,作为金属氧化物531b使用In:Ga:Zn=4:2:3[原子个数比]或3:1:2[原子个数比]的金属氧化物,即可。此外,作为金属氧化物531c使用In:Ga:Zn=1:3:4[原子个数比]、In:Ga:Zn=4:2:3[原子个数比]、Ga:Zn=2:1[原子个数比]或Ga:Zn=2:5[原子个数比]的金属氧化物,即可。此外,作为金属氧化物531c具有叠层结构的情况下的具体例子,例如可以举出In:Ga:Zn=4:2:3[原子个数比]和Ga:Zn=2:1[原子个数比]的叠层结构、In:Ga:Zn=4:2:3[原子个数比]和Ga:Zn=2:5[原子个数比]的叠层结构或In:Ga:Zn=4:2:3[原子个数比]和氧化镓的叠层结构等。
此时,金属氧化物531的载流子的主要路径为金属氧化物531b。通过使金属氧化物531a及金属氧化物531c具有上述结构,金属氧化物531b可以降低金属氧化物531a与金属氧化物531b的界面及金属氧化物531b与金属氧化物531c的界面的缺陷态密度。因此,在金属氧化物531b中,界面散射对载流子传导的影响减少。由此,晶体管500可以得到大通态电流及高频率特性。此外,在金属氧化物531c具有叠层结构时,该金属氧化物531c可以发挥降低上述金属氧化物531b和金属氧化物531c的界面的缺陷态密度的效果并抑制金属氧化物531c所含的构成元素扩散到绝缘体550一侧。更具体而言,当在金属氧化物531c的上方层叠不包含In的氧化物的情况下,该金属氧化物531c可以抑制In扩散在绝缘体550一侧。绝缘体550被用作栅极绝缘体。因此,在In扩散在绝缘体550中的情况下导致晶体管500的特性不良。由此,在本发明的一个方式中,通过使金属氧化物531c具有叠层结构,可以提供可靠性高的显示装置。
在金属氧化物531b上设置被用作源电极及漏电极的导电体542(导电体542a及导电体542b)。作为导电体542,例如优选使用选自铝、铬、铜、银、金、铂、钽、镍、钛、钼、钨、铪、钒、铌、锰、镁、锆、铍、铟、钌、铱、锶和镧中的金属元素、以上述金属元素为成分的合金或者组合上述金属元素的合金等。例如,优选使用氮化钽、氮化钛、钨、包含钛和铝的氮化物、包含钽和铝的氮化物、氧化钌、氮化钌、包含锶和钌的氧化物或包含镧和镍的氧化物等。此外,氮化钽、氮化钛、包含钛和铝的氮化物、包含钽和铝的氮化物、氧化钌、氮化钌、包含锶和钌的氧化物或包含镧和镍的氧化物是不容易氧化的导电材料或者吸收氧也维持导电性的材料,所以是优选的。
通过以与金属氧化物531接触的方式形成上述导电体542,金属氧化物531中的导电体542附近的氧浓度有时降低。此外,在金属氧化物531中的导电体542附近有时形成包括包含在导电体542中的金属及金属氧化物531的成分的金属化合物层。在此情况下,金属氧化物531的导电体542附近的区域中的载流子密度增加,电阻降低。
在此,导电体542a与导电体542b之间的区域以与绝缘体580的开口重叠的方式形成。因此,在晶体管500中,可以在导电体542a与导电体542b之间自对准地配置导电体560。
绝缘体550被用作栅极绝缘体。绝缘体550优选与金属氧化物531c的顶面接触地配置。绝缘体550可以使用氧化硅、氧氮化硅、氮氧化硅、氮化硅、添加有氟的氧化硅、添加有碳的氧化硅、添加有碳及氮的氧化硅或具有空孔的氧化硅。尤其是,氧化硅及氧氮化硅具有热稳定性,所以是优选的。
与绝缘体524同样,优选降低绝缘体550中的水或氢等杂质的浓度。绝缘体550的厚度优选为1nm以上且20nm以下。
在晶体管500中,也可以在绝缘体550与导电体560之间设置金属氧化物。该金属氧化物优选抑制氧从绝缘体550扩散到导电体560。由此,该金属氧化物可以抑制因绝缘体550中的氧所导致的导电体560的氧化。
该金属氧化物有时被用作栅极绝缘体的一部分。因此,在将氧化硅或氧氮化硅等用于绝缘体550的情况下,作为该金属氧化物优选使用作为相对介电常数高的high-k材料的金属氧化物。通过使栅极绝缘体具有绝缘体550与该金属氧化物的叠层结构,可以形成具有热稳定性且相对介电常数高的叠层结构。因此,在晶体管500中,可以在保持栅极绝缘体的物理厚度的同时降低在晶体管工作时施加的栅极电位。此外,可以减少被用作栅极绝缘体的绝缘体的等效氧化物厚度(EOT:Equivalent oxide thickness)。
作为该金属氧化物,具体而言,例如可以使用包含选自铪、铝、镓、钇、锆、钨、钛、钽、镍、锗和镁等中的一种或两种以上的金属氧化物。特别是,例如优选使用作为包含铝及铪中的一方或双方的氧化物的绝缘体的氧化铝、氧化铪或包含铝及铪的氧化物(铝酸铪)等。
虽然在图26中,导电体560具有两层结构,但是也可以具有单层结构或三层以上的叠层结构。
作为导电体560a例如优选使用上述具有抑制氢原子、氢分子、水分子、氮原子、氮分子、氧化氮分子(N2O、NO或NO2等)或铜原子等杂质的扩散的功能的导电体。此外,优选使用具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能的导电材料。
当导电体560a具有抑制氧的扩散的功能时,可以抑制绝缘体550所包含的氧使导电体560b氧化而导致导电率的下降。作为具有抑制氧的扩散的功能的导电材料,例如,优选使用钽、氮化钽、钌或氧化钌等。
作为导电体560b优选使用以钨、铜或铝为主要成分的导电材料。此外,由于导电体560还被用作布线,所以优选使用导电性高的导电体。例如,可以使用以钨、铜或铝为主要成分的导电材料。此外,导电体560b可以具有叠层结构。例如,可以具有钛或氮化钛与上述导电材料的叠层结构。
如图26A和图26C所示,在金属氧化物531b的不与导电体542重叠的区域,即金属氧化物531的沟道形成区域中,金属氧化物531的侧面被导电体560覆盖。由此,可以容易将被用作第一栅电极的导电体560的电场影响到金属氧化物531的侧面。由此,可以提高晶体管500的通态电流及频率特性。
绝缘体554例如与绝缘体514等同样地优选被用作抑制水或氢等杂质从绝缘体580一侧混入晶体管500的阻挡绝缘膜。例如,绝缘体554的氢透过性优选比绝缘体524低。再者,如图26B及图26C所示,绝缘体554优选与金属氧化物531c的侧面、导电体542a的顶面及侧面、导电体542b的顶面及侧面、金属氧化物531a及金属氧化物531b的侧面以及绝缘体524的顶面接触。通过采用这种结构,绝缘体554可以抑制绝缘体580所包含的氢从导电体542a、导电体542b、金属氧化物531a、金属氧化物531b及绝缘体524的顶面或侧面进入金属氧化物531。
再者,绝缘体554还具有抑制氧(例如,氧原子和氧分子等中的至少一个)的扩散的功能(不容易使上述氧透过)。例如,绝缘体554的氧透过性优选比绝缘体580或绝缘体524低。
绝缘体554优选通过溅射法沉积。通过在包含氧的气氛下使用溅射法沉积绝缘体554,可以对绝缘体524的与绝缘体554接触的区域附近添加氧。由此,绝缘体554可以将氧从该区域通过绝缘体524供应到金属氧化物531中。在此,通过使绝缘体554具有抑制氧扩散到上方的功能,可以防止氧从金属氧化物531扩散到绝缘体580。此外,通过使绝缘体522具有抑制氧扩散到下方的功能,可以防止氧从金属氧化物531扩散到衬底一侧。如此,在晶体管500中,对金属氧化物531中的沟道形成区域供应氧。由此,可以减少金属氧化物531的氧空位并抑制晶体管的常开启化。
作为绝缘体554,例如可以沉积包含铝及铪中的一方或双方的氧化物的绝缘体。注意,作为包含铝和铪中的一方或双方的氧化物的绝缘体,例如优选使用氧化铝、氧化铪或包含铝及铪的氧化物(铝酸铪)等。
通过由对氢具有阻挡性的绝缘体554覆盖绝缘体524、绝缘体550以及金属氧化物531,绝缘体580与绝缘体524、金属氧化物531以及绝缘体550分开。由此,绝缘体554可以抑制从晶体管500的外部进入氢等杂质。因此,可以对晶体管500赋予良好的电特性及可靠性。
绝缘体580优选隔着绝缘体554设置在绝缘体524、金属氧化物531及导电体542上。例如,作为绝缘体580,优选包括氧化硅、氧氮化硅、氮氧化硅、添加有氟的氧化硅、添加有碳的氧化硅、添加有碳及氮的氧化硅或具有空孔的氧化硅等。尤其是,氧化硅及氧氮化硅具有热稳定性,所以是优选的。特别是,例如,因为氧化硅、氧氮化硅或具有空孔的氧化硅等的材料容易形成包含通过加热脱离的氧的区域,所以是优选的。
优选绝缘体580中的水或氢等杂质的浓度得到降低。此外,绝缘体580的顶面也可以被平坦化。
绝缘体574优选与绝缘体514等同样地被用作抑制水或氢等杂质从上方混入到绝缘体580的阻挡绝缘膜。作为绝缘体574,例如可以使用能够用于绝缘体514或绝缘体554等的绝缘体。
优选在绝缘体574上设置被用作层间膜的绝缘体581。与绝缘体524等同样,优选绝缘体581中的水或氢等杂质的浓度得到降低。
在形成于绝缘体581、绝缘体574、绝缘体580及绝缘体554中的开口中配置导电体545a及导电体545b。另外,导电体545a及导电体545b以中间夹着导电体560的方式设置。此外,导电体545a及导电体545b的顶面的高度与绝缘体581的顶面可以位于同一平面上。
此外,以与绝缘体581、绝缘体574、绝缘体580以及绝缘体554的开口的内壁接触的方式设置有绝缘体541a。此外,以与绝缘体541a的侧面接触的方式形成有导电体545a的第一导电体。导电体542a位于该开口的底部的至少一部分且与导电体545a接触。同样,以与绝缘体581、绝缘体574、绝缘体580以及绝缘体554的开口的内壁接触的方式设置有绝缘体541b。此外,以与绝缘体541b的侧面接触的方式形成有导电体545b的第一导电体。导电体542b位于该开口的底部的至少一部分且与导电体545b接触。
导电体545a及导电体545b优选使用以钨、铜或铝为主要成分的导电材料。此外,导电体545a及导电体545b也可以具有叠层结构。
当作为导电体545采用叠层结构时,作为与金属氧化物531a、金属氧化物531b、导电体542、绝缘体554、绝缘体580、绝缘体574及绝缘体581接触的导电体例如优选使用上述具有抑制水或氢等杂质的扩散的功能的导电体。例如,优选使用钽、氮化钽、钛、氮化钛、钌或氧化钌等。例如,可以以单层或叠层使用具有抑制水或氢等杂质的扩散的功能的导电材料。通过使用该导电材料,导电体545a及导电体545b可以防止添加到绝缘体580的氧被导电体545a及导电体545b吸收。此外,可以防止水或氢等杂质从绝缘体581的上方的层通过导电体545a及导电体545b进入金属氧化物531。
作为绝缘体541a及绝缘体541b,例如使用能够用于绝缘体554等的绝缘体,即可。因为绝缘体541a及绝缘体541b与绝缘体554接触地设置,所以可以抑制水或氢等杂质从绝缘体580等经过导电体545a及导电体545b混入金属氧化物531。此外,绝缘体541a及绝缘体541b可以抑制绝缘体580所包含的氧被导电体545a及导电体545b吸收。
注意,虽然未图示,但是可以以与导电体545a的顶面及导电体545b的顶面接触的方式配置被用作布线的导电体。被用作布线的导电体优选使用以钨、铜或铝为主要成分的导电材料。此外,该导电体可以具有叠层结构。例如,可以具有钛或氮化钛与上述导电材料的叠层结构。该导电体也可以以嵌入绝缘体的开口中的方式形成。
<晶体管的构成材料>
以下,说明可用于晶体管的构成材料。
[衬底]
作为形成晶体管500的衬底例如可以使用绝缘体衬底、半导体衬底或导电体衬底。作为绝缘体衬底,例如可以举出玻璃衬底、石英衬底、蓝宝石衬底、稳定氧化锆衬底(例如,氧化钇稳定氧化锆衬底等)或树脂衬底等。此外,作为半导体衬底,例如可以举出由硅或锗等构成的半导体衬底、或者由碳化硅、硅锗、砷化镓、磷化铟、氧化锌或氧化镓等构成的化合物半导体衬底等。再者,还可以举出在上述半导体衬底内部具有绝缘体区域的半导体衬底(例如,SOI(Silicon On Insulator;绝缘体上硅)衬底等)。作为导电体衬底,例如可以举出石墨衬底、金属衬底、合金衬底或导电树脂衬底等。另外,例如可以举出包含金属氮化物的衬底或包含金属氧化物的衬底等。再者,例如还可以举出设置有导电体或半导体的绝缘体衬底、设置有导电体或绝缘体的半导体衬底或者设置有半导体或绝缘体的导电体衬底等。另外,也可以使用在这些衬底上设置有元件的衬底。作为设置在衬底上的元件,例如可以举出电容元件、电阻元件、开关元件、发光元件或存储元件等。
[绝缘体]
作为绝缘体,例如有具有绝缘性的氧化物、氮化物、氧氮化物、氮氧化物、金属氧化物、金属氧氮化物或者金属氮氧化物等。
例如,当进行晶体管的微型化及高集成化时,由于栅极绝缘体的薄膜化,有时发生泄漏电流等的问题。通过作为被用作栅极绝缘体的绝缘体使用high-k材料,可以在保持物理厚度的同时实现晶体管工作时的低电压化。另一方面,通过将相对介电常数较低的材料用于被用作层间膜的绝缘体,可以减少产生在布线之间的寄生电容。因此,优选根据功能选择绝缘体的材料。
作为相对介电常数较高的绝缘体,例如可以举出氧化镓、氧化铪、氧化锆、含有铝及铪的氧化物、含有铝及铪的氧氮化物、含有硅及铪的氧化物、含有硅及铪的氧氮化物或者含有硅及铪的氮化物等。
作为相对介电常数较低的绝缘体,例如可以举出氧化硅、氧氮化硅、氮氧化硅、氮化硅、添加有氟的氧化硅、添加有碳的氧化硅、添加有碳及氮的氧化硅、具有空孔的氧化硅或树脂等。
通过由具有抑制氢等杂质及氧的透过的功能的绝缘体(例如,绝缘体514、绝缘体522、绝缘体554及绝缘体574等)围绕使用氧化物半导体的晶体管,可以使晶体管的电特性稳定。作为具有抑制氢等杂质及氧的透过的功能的绝缘体,例如可以以单层或叠层使用包含硼、碳、氮、氧、氟、镁、铝、硅、磷、氯、氩、镓、锗、钇、锆、镧、钕、铪或钽的绝缘体。具体而言,作为具有抑制氢等杂质及氧的透过的功能的绝缘体,例如可以使用氧化铝、氧化镁、氧化镓、氧化锗、氧化钇、氧化锆、氧化镧、氧化钕、氧化铪或氧化钽等金属氧化物或者氮化铝、氮化铝钛、氮化钛、氮氧化硅或氮化硅等金属氮化物。
被用作栅极绝缘体的绝缘体优选为具有包含通过加热脱离的氧的区域的绝缘体。例如,通过采用具有包含通过加热脱离的氧的区域的氧化硅或者氧氮化硅接触于金属氧化物531的结构,可以填补金属氧化物531所包含的氧空位。
[导电体]
作为导电体,例如优选使用选自铝、铬、铜、银、金、铂、钽、镍、钛、钼、钨、铪、钒、铌、锰、镁、锆、铍、铟、钌、铱、锶和镧等中的金属元素、以上述金属元素为成分的合金或者组合上述金属元素的合金等。例如,优选使用氮化钽、氮化钛、钨、包含钛和铝的氮化物、包含钽和铝的氮化物、氧化钌、氮化钌、包含锶和钌的氧化物或包含镧和镍的氧化物等。此外,氮化钽、氮化钛、包含钛和铝的氮化物、包含钽和铝的氮化物、氧化钌、氮化钌、包含锶和钌的氧化物或包含镧和镍的氧化物是不容易氧化的导电材料或者吸收氧也维持导电性的材料,所以是优选的。此外,作为导电体,也可以使用以包含磷等杂质元素的多晶硅为代表的导电率高的半导体或者镍硅化物等硅化物。
作为导电体,也可以层叠多个由上述材料形成的导电体。例如,也可以采用组合包含上述金属元素的材料和包含氧的导电材料的叠层结构。此外,也可以采用组合包含上述金属元素的材料和包含氮的导电材料的叠层结构。此外,也可以采用组合包含上述金属元素的材料、包含氧的导电材料和包含氮的导电材料的叠层结构。
此外,在将金属氧化物用于晶体管的沟道形成区域的情况下,作为被用作栅电极的导电体优选采用组合包含上述金属元素的材料和包含氧的导电材料的叠层结构。在此情况下,在该导电体中,优选将包含氧的导电材料设置在沟道形成区域一侧。通过将包含氧的导电材料设置在沟道形成区域一侧,从该导电材料脱离的氧容易被供应到沟道形成区域。
尤其是,作为被用作栅电极的导电体,优选使用含有包含在形成沟道的金属氧化物中的金属元素及氧的导电材料。此外,作为该导电体,也可以使用含有上述金属元素及氮的导电材料。例如,也可以使用氮化钛或氮化钽等包含氮的导电材料。此外,可以使用铟锡氧化物、包含氧化钨的铟氧化物、包含氧化钨的铟锌氧化物、包含氧化钛的铟氧化物、包含氧化钛的铟锡氧化物、铟锌氧化物或添加有硅的铟锡氧化物。此外,也可以使用包含氮的铟镓锌氧化物。通过作为该导电体使用上述材料,有时可以俘获形成沟道的金属氧化物所包含的氢。另外,有时可以俘获从外方的绝缘体等进入的氢。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
本实施方式所示的结构可以与其他实施方式及实施例所示的结构适当地组合而实施。
(实施方式4)
在本实施方式中,说明可用于上述实施方式中说明的OS晶体管的金属氧化物(以下称为氧化物半导体)。
<结晶结构的分类>
首先,对氧化物半导体中的结晶结构的分类参照图27A进行说明。图27A是说明氧化物半导体,典型为IGZO(包含In、Ga及Zn的金属氧化物)的结晶结构的分类的图。
如图27A所示那样,氧化物半导体大致分为“Amorphous(无定形)”、“Crystalline(结晶性)”及“Crystal(结晶)”。此外,在“Amorphous”中包含completely amorphous(完全无定形)。此外,在“Crystalline”中包含CAAC(c-axis-aligned crystalline)、nc(nanocrystalline)及CAC(cloud-aligned composite)(excluding single crystal andpoly crystal)。此外,在“Crystalline”的分类中不包含single crystal(单晶)、polycrystal(多晶)及completely amorphous。此外,在“Crystal”的分类中包含singlecrystal及poly crystal。
此外,图27A所示的外框线被加粗的部分中的结构是介于“Amorphous(无定形)”与“Crystal(结晶)”之间的中间状态,是属于新的边界区域(New crystalline phase)的结构。就是说,将该结构可以说是与“Crystal(结晶)”或在能量性上不稳定的“Amorphous(无定形)”不同的结构。
此外,可以使用X射线衍射(XRD:X-RayDiffraction)光谱对膜或衬底的结晶结构进行评价。图27B是被分类为“Crystalline”的CAAC-IGZO膜的通过GIXD(Grazing-Incidence XRD)测量而得到的XRD谱(横轴表示2θ[deg.],纵轴以任意单位(a.u.)表示强度(Intensity))。此外,将GIXD法也称为薄膜法或Seemann-Bohlin法。下面,将图27B所示的通过GIXD测量而得到的XRD谱简单地记为XRD谱。此外,图27B所示的CAAC-IGZO膜的组成是In:Ga:Zn=4:2:3[原子个数比]附近。此外,图27B所示的CAAC-IGZO膜的厚度为500nm。
如图27B所示,在CAAC-IGZO膜的XRD谱中检测出表示明确的结晶性的峰。具体而言,在CAAC-IGZO膜的XRD谱中,2θ=31°附近检测出表示c轴取向的峰。此外,如图27B所示那样,2θ=31°附近的峰在以检测出峰强度的角度为轴时左右非对称。
可以使用通过纳米束电子衍射法(NBED:Nano Beam Electron Diffraction)观察的衍射图案(也称为纳米束电子衍射图案)对膜或衬底的结晶结构进行评价。图27C是CAAC-IGZO膜的衍射图案。注意,图27C是通过将电子束向平行于衬底的方向入射的NBED观察的衍射图案。此外,图27C所示的CAAC-IGZO膜的组成是In:Ga:Zn=4:2:3[原子个数比]附近。此外,在纳米束电子衍射法中,进行束径为1nm的电子衍射。
如图27C所示那样,在CAAC-IGZO膜的衍射图案中观察到表示c轴取向的多个斑点。
[氧化物半导体的结构]
此外,在注目于氧化物半导体的结构的情况下,有时氧化物半导体的分类与图27A不同。例如,氧化物半导体可以分类为单晶氧化物半导体和除此之外的非单晶氧化物半导体。作为非单晶氧化物半导体,例如可以举出上述CAAC-OS及nc-OS。此外,在非单晶氧化物半导体中例如包含多晶氧化物半导体、a-like OS(amorphous-like oxidesemiconductor)及非晶氧化物半导体等。
在此,对上述CAAC-OS、nc-OS及a-like OS的详细内容进行说明。
[CAAC-OS]
CAAC-OS是包括多个结晶区域且该多个结晶区域的c轴取向于特定的方向的氧化物半导体。此外,特定的方向是指CAAC-OS膜的厚度方向、CAAC-OS膜的被形成面的法线方向、或者CAAC-OS膜的表面的法线方向。此外,结晶区域是具有原子排列的周期性的区域。注意,在将原子排列看作晶格排列时结晶区域也是晶格排列一致的区域。再者,CAAC-OS具有在a-b面方向上多个结晶区域连接的区域。注意,有时该区域具有畸变。此外,畸变是指在多个结晶区域连接的区域中,晶格排列一致的区域和其他晶格排列一致的区域之间的晶格排列的方向变化的部分。换言之,CAAC-OS是指c轴取向并在a-b面方向上没有明显的取向的氧化物半导体。
此外,上述多个结晶区域的每一个由一个或多个微小结晶(最大径小于10nm的结晶)构成。在结晶区域由一个微小结晶构成的情况下,该结晶区域的最大径小于10nm。此外,结晶区域由多个微小结晶构成的情况下,有时该结晶区域的最大径为几十nm左右。
在In-M-Zn氧化物(元素M为选自铝、镓、钇、锡及钛等中的一种或多种)中,CAAC-OS有包括层叠有含有铟(In)及氧的层(以下,In层)和含有元素M、锌(Zn)及氧的层(以下,(M,Zn)层)的层状结晶结构(也称为层状结构)的趋势。此外,铟和元素M可以彼此置换。因此,有时(M,Zn)层包含铟。此外,有时In层包含元素M。注意,有时In层包含Zn。该层状结构例如在高分辨率TEM(Transmission Electron Microscope:透射电子显微镜)图像中被观察作为晶格像。
例如,当对CAAC-OS膜使用XRD装置进行结构分析时,在使用θ/2θ扫描的Out-of-plane XRD测量中,在2θ=31°或其附近检测出表示c轴取向的峰。注意,表示c轴取向的峰的位置(2θ值)有时根据构成CAAC-OS的金属元素的种类或组成等变动。
例如,在CAAC-OS膜的电子衍射图案中观察到多个亮点(斑点)。此外,在以透过样品的入射电子束的斑点(也称为直接斑点)为对称中心时,某一个斑点和其他斑点被观察在点对称的位置。
在从上述特定的方向观察CAAC-OS的结晶区域的情况下,该结晶区域中的晶格排列基本上是六方晶格。但是,该晶格排列的单位晶格并不局限于正六角形,有是非正六角形的情况。此外,在上述畸变中,CAAC-OS有时具有五角形或七角形等晶格排列。此外,在CAAC-OS的畸变附近难以观察明确的晶界(grain boundary)。也就是说,在CAAC-OS中,晶格排列的畸变抑制晶界的形成。这可能是由于CAAC-OS因为a-b面方向上的氧原子的排列的低密度或因金属元素被取代而使原子间的键合距离产生变化等而能够包容畸变。
此外,确认到明确的晶界的结晶结构被称为所谓的多晶。晶界成为再结合中心而载流子被俘获。因此,有可能导致晶体管的通态电流的降低或场效应迁移率的降低等。因此,确认不到明确的晶界的CAAC-OS是对晶体管的半导体层提供具有优异的结晶结构的结晶性氧化物之一。注意,CAAC-OS优选具有包含Zn的结构。例如,与In氧化物相比,In-Zn氧化物及In-Ga-Zn氧化物能够进一步地抑制晶界的发生,所以是优选的。
CAAC-OS是结晶性高且确认不到明确的晶界的氧化物半导体。因此,可以说在CAAC-OS中,不容易发生起因于晶界的电子迁移率的降低。此外,氧化物半导体的结晶性有时因杂质的混入及缺陷的生成等中的一个以上而降低。因此,可以说CAAC-OS是杂质及缺陷(例如,氧空位等)少的氧化物半导体。因此,包含CAAC-OS的氧化物半导体的物理性质稳定。因此,包含CAAC-OS的氧化物半导体具有高耐热性及高可靠性。此外,CAAC-OS对制造工序中的高温度(所谓热积存:thermal budget)也很稳定。由此,通过在OS晶体管中使用CAAC-OS,可以扩大该OS晶体管的制造工序的自由度。
[nc-OS]
在nc-OS中,微小的区域(例如1nm以上且10nm以下的区域,特别是1nm以上且3nm以下的区域)中的原子排列具有周期性。换言之,nc-OS具有微小的结晶。此外,例如,该微小的结晶的尺寸为1nm以上且10nm以下,尤其为1nm以上且3nm以下。由此,将该微小的结晶也称为纳米晶。此外,nc-OS在不同的纳米晶之间观察不到结晶取向的规律性。因此,在膜整体中观察不到取向性。所以,有时nc-OS在某些分析方法中与a-like OS及非晶氧化物半导体没有差别。例如,在对nc-OS膜使用XRD装置进行结构分析时,在使用θ/2θ扫描的Out-of-planeXRD测量中,检测不出表示结晶性的峰。此外,在对nc-OS膜进行使用其束径比纳米晶大(例如,50nm以上)的电子束的电子衍射(也称为选区电子衍射)时,观察到类似光晕图案的衍射图案。另一方面,在对nc-OS膜进行使用其束径近于或小于纳米晶的尺寸(例如1nm以上且30nm以下)的电子束的电子衍射(也称为纳米束电子衍射)的情况下,有时得到在以直接斑点为中心的环状区域内观察到多个斑点的电子衍射图案。
[a-like OS]
a-like OS是具有介于nc-OS与非晶氧化物半导体之间的结构的氧化物半导体。a-like OS包含空洞或低密度区域。也就是说,a-like OS的结晶性比nc-OS及CAAC-OS的结晶性低。此外,a-like OS的膜中的氢浓度比nc-OS及CAAC-OS的膜中的氢浓度高。
[氧化物半导体的构成]
接着,说明上述的CAC-OS的详细内容。此外,CAC-OS与材料构成有关。
[CAC-OS]
CAC-OS例如是指包含在金属氧化物中的元素不均匀地分布的构成,其中包含不均匀地分布的元素的材料的尺寸为0.5nm以上且10nm以下,优选为1nm以上且3nm以下或近似的尺寸。注意,在下面也将在金属氧化物中一个或多个金属元素不均匀地分布且包含该金属元素的区域混合的状态称为马赛克状或补丁(patch)状,该区域的尺寸为0.5nm以上且10nm以下,优选为1nm以上且3nm以下或近似的尺寸。
再者,CAC-OS是指其材料分开为第一区域与第二区域而成为马赛克状且该第一区域分布于膜中的构成(下面也称为云状)。就是说,CAC-OS是指具有该第一区域和该第二区域混合的构成的复合金属氧化物。
在此,将相对于构成In-Ga-Zn氧化物的CAC-OS的金属元素的In、Ga及Zn的原子个数比的每一个记为[In]、[Ga]及[Zn]。例如,在In-Ga-Zn氧化物的CAC-OS中,第一区域是其[In]大于CAC-OS膜的组成中的[In]的区域。此外,第二区域是其[Ga]大于CAC-OS膜的组成中的[Ga]的区域。此外,例如,第一区域是其[In]大于第二区域中的[In]且其[Ga]小于第二区域中的[Ga]的区域。此外,第二区域是其[Ga]大于第一区域中的[Ga]且其[In]小于第一区域中的[In]的区域。
具体而言,上述第一区域是以铟氧化物或铟锌氧化物等为主要成分的区域。此外,上述第二区域是以镓氧化物或镓锌氧化物等为主要成分的区域。换言之,可以将上述第一区域称为以In为主要成分的区域。此外,可以将上述第二区域称为以Ga为主要成分的区域。
注意,有时难以观察上述第一区域和上述第二区域的明确的边界。
例如,在In-Ga-Zn氧化物的CAC-OS中,根据通过能量分散型X射线分析法(EDX:Energy Dispersive X-ray spectroscopy)取得的EDX面分析(mapping)图像,可确认到具有以In为主要成分的区域(第一区域)及以Ga为主要成分的区域(第二区域)不均匀地分布且混合的构成。
因此,在将CAC-OS用于晶体管的情况下,通过起因于第一区域的导电性和起因于第二区域的绝缘性的互补作用,可以使该CAC-OS具有开关功能(控制开启/关闭的功能)。换言之,在CAC-OS的材料的一部分中具有导电性的功能且在另一部分中具有绝缘性的功能,在材料的整体中具有半导体的功能。就是说,通过使导电性的功能和绝缘性的功能分离,可以最大限度地提高各功能。因此,通过将CAC-OS用于晶体管,该晶体管可以实现大通态电流(Ion)、高场效应迁移率(μ)及良好的开关工作。
氧化物半导体具有各种结构及各种特性。本发明的一个方式的氧化物半导体也可以包括非晶氧化物半导体、多晶氧化物半导体、a-like OS、CAC-OS、nc-OS和CAAC-OS中的两种以上。
<具有氧化物半导体的晶体管>
接着,说明将上述氧化物半导体用于晶体管的情况。
通过将上述氧化物半导体用于晶体管,该晶体管可以实现高场效应迁移率。此外,可以实现高可靠性。
尤其是,在晶体管中,作为形成沟道的半导体层优选使用包含铟(In)、镓(Ga)及锌(Zn)的氧化物(也记载为“IGZO”)。或者,作为该半导体层,也可以使用包含铟(In)、铝(Al)及锌(Zn)的氧化物(也记载为“IAZO”)。或者,作为该半导体层,也可以使用包含铟(In)、铝(Al)、镓(Ga)及锌(Zn)的氧化物(也记载为“IAGZO”)。
优选将载流子浓度低的氧化物半导体用于晶体管。例如,氧化物半导体的载流子浓度可以为1×1017cm-3以下,优选为1×1015cm-3以下,更优选为1×1013cm-3以下,进一步优选为1×1011cm-3以下,更进一步优选低于1×1010cm-3,且为1×10-9cm-3以上。在以降低氧化物半导体中的载流子浓度为目的的情况下,可以降低氧化物半导体膜中的杂质浓度以降低缺陷态密度。在本说明书等中,将杂质浓度低且缺陷态密度低的状态称为高纯度本征或实质上高纯度本征。此外,有时将载流子浓度低的氧化物半导体称为高纯度本征或实质上高纯度本征的氧化物半导体。
因为高纯度本征或实质上高纯度本征的氧化物半导体膜具有较低的缺陷态密度,所以有可能具有较低的陷阱态密度。
被氧化物半导体的陷阱态俘获的电荷到消失需要较长的时间,有时像固定电荷那样动作。因此,有时在陷阱态密度高的氧化物半导体中形成沟道形成区域的晶体管的电特性不稳定。
因此,为了使晶体管的电特性稳定,降低氧化物半导体的杂质浓度是有效的。为了降低氧化物半导体的杂质浓度,优选还降低附近膜的杂质浓度。作为杂质例如有氢、氮、碱金属、碱土金属、铁、镍或硅等。
<杂质>
在此,说明氧化物半导体中的各杂质的影响。
在氧化物半导体包含第14族元素之一的硅或碳时,在氧化物半导体中形成缺陷态。因此,将氧化物半导体中的硅或碳的浓度(通过二次离子质谱分析法(SIMS:SecondaryIon Mass Spectrometry)测得的浓度)设定为2×1018atoms/cm3以下,优选为2×1017atoms/cm3以下。
当氧化物半导体包含碱金属或碱土金属时,有时形成缺陷态而形成载流子。因此,使用包含碱金属或碱土金属的氧化物半导体的晶体管容易具有常开启特性。因此,使通过SIMS测得的氧化物半导体中的碱金属或碱土金属的浓度为1×1018atoms/cm3以下,优选为2×1016atoms/cm3以下。
当氧化物半导体包含氮时,由于产生作为载流子的电子,使载流子浓度增高,而容易n型化。其结果是,在使用包含氮的氧化物半导体的晶体管容易具有常开启特性。或者,当氧化物半导体包含氮时,有时形成陷阱态。其结果,有时晶体管的电特性不稳定。因此,将利用SIMS测得的氧化物半导体中的氮浓度设定为低于5×1019atoms/cm3,优选为5×1018atoms/cm3以下,更优选为1×1018atoms/cm3以下,进一步优选为5×1017atoms/cm3以下。
包含在氧化物半导体中的氢与键合于金属原子的氧起反应生成水,因此有时形成氧空位。并且,当氢进入该氧空位时,有时产生作为载流子的电子。此外,有时由于氢的一部分与键合于金属原子的氧键合,产生作为载流子的电子。因此,使用包含氢的氧化物半导体的晶体管容易具有常开启特性。由此,优选尽可能地减少氧化物半导体中的氢。具体而言,将利用SIMS测得的氧化物半导体中的氢浓度设定为低于1×1020atoms/cm3,优选低于1×1019atoms/cm3,更优选低于5×1018atoms/cm3,进一步优选低于1×1018atoms/cm3
通过将杂质被充分降低的氧化物半导体用于晶体管的沟道形成区域,可以使该晶体管具有稳定的电特性。
本实施方式所示的结构可以与其他实施方式及实施例所示的结构适当地组合而使用。
(实施方式5)
在本实施方式中,对可以适用本发明的一个方式的半导体装置的电子设备进行说明。
可以将本发明的一个方式的半导体装置用于电子设备的显示部。由此,本发明的一个方式可以实现显示质量高的电子设备。或者,本发明的一个方式可以实现极高精密度的电子设备。或者,本发明的一个方式可以实现可靠性高的电子设备。
作为使用本发明的一个方式的半导体装置等的电子设备,例如可以举出电视机、显示器等显示装置、照明装置、台式或笔记本型个人计算机、文字处理机、再现储存在DVD(Digital Versatile Disc:数字通用光盘)等记录介质中的静态图像或动态图像的图像再现装置、便携式CD播放器、收音机、磁带录音机、头戴式耳机立体音响、立体音响、台钟、挂钟、无绳电话子机、无线电收发机、车载电话、移动电话、便携式信息终端、平板终端、便携式游戏机、弹珠机等固定型游戏机、计算器、电子笔记本、电子书阅读器终端、电子翻译器、声音输入器、摄像机、数字静态照相机、电动刮刀、微波炉等高频加热装置、电饭煲、电动洗衣机、电动吸尘器、热水器、电扇、电吹风、空调设备诸如空调器、加湿器、除湿器等、餐具洗涤机、餐具干燥机、干衣机、烘被机、电冰箱、电冷冻箱、电冷冻冷藏箱、DNA保存用冰冻器、手电筒、链锯等工具、烟探测器或透析装置等医疗设备等。再者,例如还可以举出工业设备等诸如引导灯、信号机、传送带、电梯、自动扶梯、工业机器人、蓄电系统或用于电力均匀化、智能电网的蓄电装置等。另外,例如,通过使用燃料的发动机或利用来自蓄电体的电力的电动机推进的移动体等也有时包括在电子设备的范畴内。作为上述移动体,例如可以举出电动汽车(EV)、兼具内燃机和电动机的混合动力汽车(HV)、插电式混合动力汽车(PHV)、使用履带代替这些的车轮的履带式车辆、包括电动辅助自行车的带有发动机的自行车、摩托车、电动轮椅、高尔夫球车、小型或大型船舶、潜水艇、直升机、飞机、火箭、人造卫星、太空探测器、行星探测器或宇宙飞船等。
本发明的一个方式的电子设备也可以包括二次电池(电池)。并且,优选通过非接触电力传送能够对该二次电池充电。
作为二次电池,例如,可以举出锂离子二次电池、镍氢电池、镍镉电池、有机自由基电池、铅蓄电池、空气二次电池、镍锌电池或银锌电池等。
本发明的一个方式的电子设备也可以包括天线。通过由天线接收信号,可以在显示部上显示图像及信息等。另外,在电子设备包括天线及二次电池时,可以将天线用于非接触电力传送。
本发明的一个方式的电子设备也可以包括传感器(例如,该传感器具有测量如下因素的功能:力、位移、位置、速度、加速度、角速度、转速、距离、光、液、磁、温度、化学物质、声音、时间、硬度、电场、电流、电压、电力、辐射线、流量、湿度、倾斜度、振动、气味或红外线等)。
本发明的一个方式的电子设备可以具有各种功能。例如,可以具有如下功能:将各种信息(例如,静态图像、动态图像或文字图像等)显示在显示部上的功能;触摸面板的功能;显示日历、日期或时间等的功能;执行各种软件(程序)的功能;进行无线通信的功能;或者读出储存在存储介质中的程序或数据的功能;等。
此外,包括多个显示部的电子设备可以具有在显示部的一部分主要显示图像信息而在显示部的其他部分主要显示文本信息的功能,或者具有通过将考虑了视差的图像显示于多个显示部上来显示三维图像的功能等。并且,具有图像接收部的电子设备可以具有如下功能:拍摄静态图像;拍摄动态图像;对所拍摄的图像进行自动或手工校正;将所拍摄的图像存储在记录介质(外部或内置于电子设备中)中;或者将所拍摄的图像显示在显示部上;等。另外,本发明的一个方式的电子设备所具有的功能不局限于此。本发明的一个方式的电子设备可以具有各种功能。
本发明的一个方式的半导体装置可以显示高清晰的图像。由此,尤其可以适当地用于携带式电子设备、穿戴式电子设备或者电子书阅读器等。例如,可以适当地用于VR设备或AR设备等XR设备。
图28A是安装有取景器8100的照相机8000的外观图。
照相机8000包括框体8001、显示部8002、操作按钮8003及快门按钮8004等。另外,照相机8000安装有可装卸的镜头8006。在照相机8000中,镜头8006和框体也可以被形成为一体。
照相机8000通过按下快门按钮8004或者触摸用作触摸面板的显示部8002,可以进行摄像。
框体8001包括具有电极的嵌入器,除了可以与取景器8100连接以外,还可以与闪光灯装置等连接。
取景器8100包括框体8101、显示部8102以及按钮8103等。
框体8101通过嵌合到照相机8000的嵌入器装到照相机8000。取景器8100例如可以将从照相机8000接收的影像等显示到显示部8102上。
按钮8103例如被用作电源按钮等。
本发明的一个方式的半导体装置可以用于照相机8000的显示部8002及取景器8100的显示部8102。此外,也可以在照相机8000中内置有取景器8100。
图28B是头戴显示器8200的外观图。
头戴显示器8200包括安装部8201、透镜8202、主体8203、显示部8204以及电缆8205等。此外,在安装部8201中内置有电池8206。
电缆8205具有将电力从电池8206供应到主体8203的功能。主体8203例如包括无线接收器等,能够将所接收的影像信息等显示到显示部8204上。此外,主体8203例如具有照相机,由此可以作为输入方法利用使用者的眼球或眼睑的动作的信息。
此外,例如也可以对安装部8201的被使用者接触的位置设置多个电极,以检测出根据使用者的眼球的动作而流过电极的电流,由此实现识别使用者的视线的功能。此外,还可以具有根据流过该电极的电流监视使用者的脉搏的功能。安装部8201例如可以具有温度传感器、压力传感器或加速度传感器等各种传感器。头戴显示器8200例如也可以具有将使用者的生物信息显示在显示部8204上的功能或与使用者的头部的动作同步地使显示在显示部8204上的影像变化的功能等。
可以将本发明的一个方式的半导体装置用于显示部8204。
图28C至图28E是头戴显示器8300的外观图。头戴显示器8300包括框体8301、显示部8302、带状固定工具8304以及一对透镜8305。
使用者可以通过透镜8305看到显示部8302上的显示。例如,优选在头戴显示器8300中弯曲配置显示部8302,这是因为使用者可以感受高真实感。此外,例如,通过透镜8305分别看到显示在显示部8302的不同区域上的图像,从而可以进行利用视差的三维显示等。此外,本发明的一个方式不局限于设置有一个显示部8302的结构,例如也可以设置两个显示部8302以对使用者的一对眼睛分别配置一个显示部。
可以将本发明的一个方式的半导体装置用于显示部8302。本发明的一个方式的半导体装置还可以实现极高的清晰度。例如,如图28E所示,即使使用透镜8305对显示进行放大观看,像素也不容易被使用者看到。就是说,可以利用显示部8302使使用者看到现实感更高的影像。
图28F是护目镜型头戴显示器8400的外观图。头戴显示器8400包括一对框体8401、安装部8402及缓冲构件8403。一对框体8401内各自设置有显示部8404及透镜8405。通过使一对显示部8404显示互不相同的图像,可以进行利用视差的三维显示。
使用者可以通过透镜8405看到显示部8404上的显示。透镜8405具有焦点调整机构,该焦点调整机构可以根据使用者的视力调整透镜8405的位置。显示部8404优选为正方形或横向长的矩形。由此,可以提高真实感。
安装部8402优选具有塑性及弹性以可以根据使用者的脸尺寸调整并没有掉下来。另外,安装部8402的一部分例如优选具有被用作骨传导耳机的振动机构。由此,只要安装就可以享受影像及声音,而不需耳机或扬声器等音响设备。此外,例如也可以具有通过无线通信将声音数据输出到框体8401内的功能。
安装部8402及缓冲构件8403是与使用者的脸(额头或脸颊等)接触的部分。通过使缓冲构件8403与使用者的脸密接,可以防止漏光,从而可以进一步提高沉浸感。缓冲构件8403优选使用柔软的材料以在使用者装上头戴显示器8400时与使用者的脸密接。例如,可以使用橡胶、硅酮橡胶、聚氨酯或海绵等材料。另外,例如,当作为缓冲构件8403使用用布或皮革(天然皮革或合成皮革)等覆盖海绵等的表面的构件时,在使用者的脸和缓冲构件8403之间不容易产生空隙,从而可以适当地防止漏光。另外,在使用这种材料时,不仅让使用者感觉亲肤,而且当在较冷的季节等装上的情况下不让使用者感到寒意,所以是优选的。在缓冲构件8403或安装部8402等接触于使用者的皮肤的构件采用可拆卸的结构时,容易进行清洗及交换,所以是优选的。
图29A是示出电视装置的一个例子的图。在电视装置7100中,框体7101中组装有显示部7000。在此示出利用支架7103支撑框体7101的结构。
在图29A中,可以对显示部7000应用本发明的一个方式的半导体装置。
可以通过利用框体7101所包括的操作开关或另外提供的遥控操作机7111进行图29A所示的电视装置7100的操作。或者,也可以通过在显示部7000中包括触摸传感器并用指头等触摸显示部7000来进行电视装置7100的操作。此外,也可以在遥控操作机7111中包括显示从该遥控操作机7111输出的信息的显示部。通过利用遥控操作机7111所包括的操作键或触摸面板,电视装置7100可以进行频道或音量的操作。另外,可以对显示在显示部7000上的影像进行操作。
此外,电视装置7100例如可以包括接收机及调制解调器等。可以通过利用接收机接收一般的电视广播。再者,通过调制解调器连接到有线或无线方式的通信网络,从而进行单向(从发送者到接收者)或双向(例如,发送者和接收者之间或接收者之间等)的信息通信。
图29B是示出笔记本型个人计算机的一个例子的图。笔记本型个人计算机7200包括框体7211、键盘7212、指向装置7213及外部连接端口7214等。在框体7211中组装有显示部7000。
在图29B中,可以对显示部7000应用本发明的一个方式的半导体装置。
图29C和图29D是示出数字标牌的一个例子的图。
图29C所示的数字标牌7300包括框体7301、显示部7000及扬声器7303等。此外,还可以包括LED灯、操作键(包括电源开关或操作开关)、连接端子、各种传感器或麦克风等。
图29D是示出设置于圆柱状柱子上的数字标牌的图。数字标牌7400包括沿着柱子7401的曲面设置的显示部7000。
在图29C和图29D中,可以对显示部7000应用本发明的一个方式的半导体装置。
在数字标牌7300或数字标牌7400中,显示部7000越大,一次能够提供的信息量越多。显示部7000越大,越容易吸引人的注意,例如可以提高广告宣传效果。
此外,在数字标牌7300或数字标牌7400中,优选将触摸面板用于显示部7000。因此,不仅可以在显示部7000上显示静态图像或动态图像,使用者还能够直觉性地进行操作。此外,在用于提供线路信息或交通信息等信息的用途时,可以通过直觉性的操作提高易用性。
如图29C和图29D所示,数字标牌7300或数字标牌7400例如优选可以通过无线通信与使用者所携带的智能手机等信息终端设备7311或信息终端设备7411联动。例如,显示在显示部7000上的广告信息可以显示在信息终端设备7311或信息终端设备7411的屏幕上。此外,通过操作信息终端设备7311或信息终端设备7411,可以切换显示部7000的显示。
此外,可以在数字标牌7300或数字标牌7400上以信息终端设备7311或信息终端设备7411的屏幕为操作单元(控制器)执行游戏。由此,不特定多个使用者可以同时参加游戏,享受游戏的乐趣。
图29E是示出信息终端的一个例子的图。信息终端7550包括框体7551、显示部7552、麦克风7557、扬声器部7554、摄像头7553及操作开关7555等。可以将本发明的一个方式的半导体装置用于显示部7552。显示部7552可以被用作触摸面板。另外,信息终端7550在框体7551的内侧可以具有天线及电池等。信息终端7550例如可以被用作智能手机、移动电话、平板信息终端、平板电脑或电子书阅读器终端等。
图29F是示出手表型信息终端的一个例子的图。信息终端7660包括框体7661、显示部7662、表带7663、带扣7664、操作开关7665及输入输出端子7666等。另外,信息终端7660在框体7661的内侧例如可以具有天线及电池等。信息终端7660例如可以执行移动电话、电子邮件、文章的阅读及编写、音乐播放、网络通信或电脑游戏等各种应用程序。
此外,在信息终端7660中,显示部7662包括触摸传感器,例如可以用指头或触屏笔等触摸屏幕来进行操作。例如,通过触摸显示于显示部7662的图标7667,可以启动应用程序。操作开关7665例如除了时刻设定之外,还可以具有电源开关、无线通信的开关、静音模式的设置或取消或者省电模式的设置或取消等各种功能。例如,通过利用组装在信息终端7660中的操作系统,也可以设定操作开关7665的功能。
另外,便携式信息终端7660可以执行被通信标准化的近距离无线通信。例如,通过与可无线通信的耳麦通信,可以进行免提通话。此外,信息终端7660可以通过输入输出端子7666与其他信息终端发送和接收数据。另外,也可以通过输入输出端子7666进行充电。另外,充电工作也可以利用无线供电进行,而不通过输出输入端子7666。
图30A是汽车9700的外观图。图30B是示出汽车9700的驾驶座的图。汽车9700包括车体9701、车轮9702、仪表盘9703及灯9704等。本发明的一个方式的显示装置例如可以用于汽车9700的显示部等。例如,可以将本发明的一个方式的显示装置用于图30B所示的显示部9710至显示部9715各自中。
显示部9710和显示部9711是设置在汽车的挡风玻璃上的显示装置。通过使用具有透光性的导电材料来制造显示装置中的电极,可以使本发明的一个方式的显示装置成为能看到对面的所谓的透视式显示装置。透视式显示装置即使在驾驶汽车9700时也不会成为视野的障碍。因此,可以将本发明的一个方式的显示装置设置在汽车9700的挡风玻璃上。另外,当在该显示装置中例如设置用来驱动该显示装置的晶体管等时,优选作为该晶体管例如采用使用有机半导体材料的有机晶体管或使用氧化物半导体的晶体管等具有透光性的晶体管。
显示部9712是设置在立柱部分的显示装置。例如,通过将设置于车体9701的摄像单元所拍摄的影像显示在显示部9712,可以弥补被立柱遮挡的视野。显示部9713是设置在仪表盘9703的显示装置。例如,通过将设置于车体9701的摄像单元所拍摄的影像显示在显示部9713,可以弥补被仪表盘9703遮挡的视野。即,在汽车9700中,通过将设置于车体9701的摄像单元所拍摄的影像显示在显示部9712及显示部9713,可以弥补死角,从而提高安全性。此外,通过显示弥补看不到的部分的影像,可以更自然、更舒适地确认安全。
另外,图31是示出作为驾驶座和副驾驶座采用了长条座椅的汽车9700室内的图。显示部9721是设置在车门部分的显示装置。例如,通过将设置于车体9701的摄像单元所拍摄的影像显示在显示部9721,可以弥补被车门遮挡的视野。另外,显示部9722是设置在方向盘的显示装置。显示部9723是设置在长条座椅的座位中央部的显示装置。
显示部9714、显示部9715或显示部9722例如通过显示导航信息、行车速度、发动机的转速数、行车距离、燃量的剩余量、排档的状态或空调的设定等,可以向使用者提供各种信息。另外,使用者可以适当地改变显示部所显示的显示内容及布置。另外,显示部9710至显示部9713、显示部9721和显示部9723中的一个以上也可以显示上述信息。显示部9710至显示部9715以及显示部9721至显示部9723中的一个以上还可以被用作照明装置。
本实施方式所示的结构可以与其他实施方式及实施例所示的结构适当地组合而使用。
[符号说明]
100A:电路、111:驱动电路、112:驱动电路、121:切换电路、131A:选择电路、132A:选择电路、111-O:端子、112-O:端子、121-1:端子、121-2:端子、131A-I:端子、132A-I:端子、SG1:信号生成电路、SG2:信号生成电路、SW1:开关、SW2:开关、SC1:开关、141:端子、142:端子、143:端子、Trnsw:n沟道型晶体管、Trpsw:p型沟道晶体管、INVsw:反相器、STB0:端子、STB1:端子、CHG1:端子、INV0:反相器、INV1:反相器、XOR:电路、152:端子、154:端子、PTL:传输晶体管逻辑电路、AMP:放大器、SE1:开关、SE2:开关、SL1:端子、SL2:端子、SEL1:端子、SEL2:端子、PX1:像素电路、PX2:像素电路

Claims (12)

1.一种半导体装置,包括第一驱动电路、第二驱动电路、第一选择电路、第二选择电路及切换电路,
其中,所述第一驱动电路包括第一输出端子,
所述第二驱动电路包括第二输出端子,
所述第一选择电路包括输入端子及输出端子,
所述第二选择电路包括输入端子及输出端子,
所述切换电路包括第一端子及第二端子,
所述第一输出端子与所述第一选择电路的输入端子及所述第一端子电连接,
所述第二输出端子与所述第二选择电路的输入端子及所述第二端子电连接,
所述第一驱动电路具有生成第一数据信号的功能及将所述第一数据信号输出到所述第一输出端子的功能,
所述第二驱动电路具有生成第二数据信号的功能及将所述第二数据信号输出到所述第二输出端子的功能,
所述第一选择电路具有使所述第一选择电路的输入端子与所述第一选择电路的输出端子间处于导通状态和非导通状态中的一个的功能,
所述第二选择电路具有使所述第二选择电路的输入端子与所述第二选择电路的输出端子间处于导通状态和非导通状态中的一个的功能,
并且,所述切换电路具有使所述第一端子与所述第二端子间处于导通状态和非导通状态中的一个的功能。
2.根据权利要求1所述的半导体装置,具有以第一模式、第二模式及第三模式进行工作的功能,
其中在所述第一模式中,
使所述第一选择电路的输入端子与所述第一选择电路的输出端子间处于导通状态和非导通状态中的一个,
使所述第二选择电路的输入端子与所述第二选择电路的输出端子间处于导通状态和非导通状态中的另一个,
使所述第一端子与所述第二端子间处于导通状态,
将所述第一数据信号通过所述第一驱动电路的输出端子输出到所述第一选择电路的输出端子和所述第二选择电路的输出端子中的一个,
不将所述第二数据信号输出到所述第二驱动电路的输出端子,在所述第二模式中,
使所述第一选择电路的输入端子与所述第一选择电路的输出端子间处于导通状态和非导通状态中的一个,
使所述第二选择电路的输入端子与所述第二选择电路的输出端子间处于导通状态和非导通状态中的另一个,
使所述第一端子与所述第二端子间处于导通状态,
不将所述第一数据信号输出到所述第一驱动电路的输出端子,
将所述第二数据信号通过所述第二驱动电路的输出端子输出到所述第一选择电路的输出端子和所述第二选择电路的输出端子中的一个,
并且在所述第三模式中,
使所述第一选择电路的输入端子与所述第一选择电路的输出端子间处于导通状态,
使所述第二选择电路的输入端子与所述第二选择电路的输出端子间处于导通状态,
使所述第一端子与所述第二端子间处于非导通状态,
将所述第一数据信号通过所述第一驱动电路的输出端子输出到所述第一选择电路的输出端子,
将所述第二数据信号通过所述第二驱动电路的输出端子输出到所述第二选择电路的输出端子。
3.根据权利要求1或2所述的半导体装置,
其中所述第一驱动电路包括第一信号生成电路及第一开关,
所述第二驱动电路包括第二信号生成电路及第二开关,
所述切换电路包括第三开关,
所述第一信号生成电路的输出端子与所述第一开关的第一端子电连接,
所述第一开关的第二端子与所述第一驱动电路的输出端子电连接,
所述第二信号生成电路的输出端子与所述第二开关的第一端子电连接,
所述第二开关的第二端子与所述第二驱动电路的输出端子电连接,
所述第三开关的第一端子与所述第一端子电连接,
所述第三开关的第二端子与所述第二端子电连接,
所述第一信号生成电路具有生成所述第一数据信号的功能,
并且所述第二信号生成电路具有生成所述第二数据信号的功能。
4.根据权利要求3所述的半导体装置,
其中所述第一开关、所述第二开关及所述第三开关各自为模拟开关。
5.一种显示装置,包括权利要求1至4中任一项所述的半导体装置、第一像素电路及第二像素电路,
其中,所述第一像素电路与所述第一选择电路的输出端子电连接,
并且,所述第二像素电路与所述第二选择电路的输出端子电连接。
6.一种半导体装置,包括第一驱动电路、第二驱动电路、第一选择电路、第二选择电路及切换电路,
其中,所述第一驱动电路包括第一输出端子,
所述第二驱动电路包括第二输出端子,
所述第一选择电路包括输入端子及多个输出端子,
所述第二选择电路包括输入端子及多个输出端子,
所述切换电路包括第一端子及第二端子,
所述第一输出端子与所述第一选择电路的输入端子及所述第一端子电连接,
所述第二输出端子与所述第二选择电路的输入端子及所述第二端子电连接,
所述第一驱动电路具有生成第一数据信号的功能及将所述第一数据信号输出到所述第一输出端子的功能,
所述第二驱动电路具有生成第二数据信号的功能及将所述第二数据信号输出到所述第二输出端子的功能,
所述第一选择电路具有使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的至少一个间处于导通状态且使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的其余的输出端子间处于非导通状态的功能,
所述第二选择电路具有使所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的至少一个间处于导通状态且使所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态的功能,
并且,所述切换电路具有使所述第一端子与所述第二端子间处于导通状态和非导通状态中的一个的功能。
7.根据权利要求6所述的半导体装置,具有以第一模式、第二模式及第三模式进行工作的功能,
其中在所述第一模式中,
使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的一个间或者所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的一个间处于导通状态,
使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的其余的输出端子间以及所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,
使所述第一端子与所述第二端子间处于导通状态,
将所述第一数据信号通过所述第一驱动电路的输出端子输出到所述第一选择电路的多个输出端子中的任一个或者所述第二选择电路的多个输出端子中的任一个,
不将所述第二数据信号输出到所述第二驱动电路的输出端子,在所述第二模式中,
使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的一个间或者所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的一个间处于导通状态,
使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的其余的输出端子间以及所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,
使所述第一端子与所述第二端子间处于导通状态,
不将所述第一数据信号输出到所述第一驱动电路的输出端子,
将所述第二数据信号通过所述第二驱动电路的输出端子输出到所述第一选择电路的多个输出端子中的任一个或者所述第二选择电路的多个输出端子中的任一个,
并且在所述第三模式中,
使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的一个间处于导通状态且使所述第一选择电路的输入端子与所述第一选择电路的多个输出端子中的其余的输出端子间处于非导通状态,
使所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的一个间处于导通状态且使所述第二选择电路的输入端子与所述第二选择电路的多个输出端子中的其余的输出端子间处于非导通状态,
使所述第一端子与所述第二端子间处于非导通状态,
将所述第一数据信号通过所述第一驱动电路的输出端子输出到所述第一选择电路的多个输出端子中的任一个,
将所述第二数据信号通过所述第二驱动电路的输出端子输出到所述第二选择电路的多个输出端子中的任一个。
8.根据权利要求6或7所述的半导体装置,
其中所述第一驱动电路包括第一信号生成电路及第一开关,
所述第二驱动电路包括第二信号生成电路及第二开关,
所述切换电路包括第三开关,
所述第一信号生成电路的输出端子与所述第一开关的第一端子电连接,
所述第一开关的第二端子与所述第一驱动电路的输出端子电连接,
所述第二信号生成电路的输出端子与所述第二开关的第一端子电连接,
所述第二开关的第二端子与所述第二驱动电路的输出端子电连接,
所述第三开关的第一端子与所述第一端子电连接,
所述第三开关的第二端子与所述第二端子电连接,
所述第一信号生成电路具有生成所述第一数据信号的功能,
并且所述第二信号生成电路具有生成所述第二数据信号的功能。
9.根据权利要求8所述的半导体装置,
其中所述第一开关、所述第二开关及所述第三开关各自为模拟开关。
10.一种显示装置,包括权利要求6至9中任一项所述的半导体装置、第一像素电路及第二像素电路,
其中所述第一像素电路与所述第一选择电路的多个输出端子中的至少一个电连接,
并且所述第二像素电路与所述第二选择电路的多个输出端子中的至少一个电连接。
11.一种显示装置,包括权利要求6至9中任一项所述的半导体装置、第一像素电路及第二像素电路,
其中所述第一像素电路与所述第一选择电路的多个输出端子中的所有输出端子电连接,
并且所述第二像素电路与所述第二选择电路的多个输出端子中的所有输出端子电连接。
12.一种包括权利要求5、10或11所述的显示装置及框体的电子设备。
CN202280037156.XA 2021-05-27 2022-05-20 半导体装置、显示装置及电子设备 Pending CN117377999A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2021-089485 2021-05-27
JP2021089485 2021-05-27
PCT/IB2022/054713 WO2022249001A1 (ja) 2021-05-27 2022-05-20 半導体装置、表示装置、及び電子機器

Publications (1)

Publication Number Publication Date
CN117377999A true CN117377999A (zh) 2024-01-09

Family

ID=84229573

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280037156.XA Pending CN117377999A (zh) 2021-05-27 2022-05-20 半导体装置、显示装置及电子设备

Country Status (4)

Country Link
JP (1) JPWO2022249001A1 (zh)
KR (1) KR20240012422A (zh)
CN (1) CN117377999A (zh)
WO (1) WO2022249001A1 (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100688538B1 (ko) * 2005-03-22 2007-03-02 삼성전자주식회사 디스플레이 패널에서 내부 메모리 스킴 변경을 통한 배치 면적을 최소화하는 디스플레이 패널 구동 회로 및 이를 이용한 디스플레이 패널 회로 구동 방법
JP4592582B2 (ja) * 2005-07-14 2010-12-01 ルネサスエレクトロニクス株式会社 データ線ドライバ
KR102615855B1 (ko) * 2017-01-25 2023-12-21 삼성전자주식회사 표시 설정에 따른 디스플레이 구동 방법 및 이를 지원하는 전자 장치
CN112119446A (zh) 2018-05-17 2020-12-22 株式会社半导体能源研究所 显示装置及电子设备

Also Published As

Publication number Publication date
WO2022249001A1 (ja) 2022-12-01
JPWO2022249001A1 (zh) 2022-12-01
KR20240012422A (ko) 2024-01-29

Similar Documents

Publication Publication Date Title
KR20200145729A (ko) 표시 장치, 표시 모듈, 전자 기기, 및 표시 장치의 제작 방법
US20230335605A1 (en) Semiconductor device
US20230197004A1 (en) Display apparatus and electronic device
WO2022118151A1 (ja) 表示システム、及び電子機器
CN115335891A (zh) 显示装置及电子设备
WO2022249001A1 (ja) 半導体装置、表示装置、及び電子機器
WO2023037203A1 (ja) 半導体装置
US20240179946A1 (en) Semiconductor device
US20240196653A1 (en) Display device
WO2023275676A1 (ja) 半導体装置、および半導体装置の駆動方法
WO2022153146A1 (ja) 表示装置および電子機器
WO2023002291A1 (ja) 半導体装置
US20240172521A1 (en) Semiconductor Device And Electronic Apparatus
CN117529770A (zh) 半导体装置及半导体装置的驱动方法
WO2022200937A1 (ja) 表示装置、及び電子機器
WO2022153144A1 (ja) 発光素子、表示装置、および電子機器
WO2022248963A1 (ja) 半導体装置
CN117678345A (zh) 半导体装置
CN117203696A (zh) 显示装置
US20240090284A1 (en) Display device and electronic device
CN116783639A (zh) 显示装置、电子设备
WO2022162497A1 (ja) 半導体装置および電子機器
CN116802717A (zh) 半导体装置
TW202232455A (zh) 顯示裝置、電子裝置
CN116745834A (zh) 显示装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination