CN116597781A - 斜波电压产生器及显示面板 - Google Patents

斜波电压产生器及显示面板 Download PDF

Info

Publication number
CN116597781A
CN116597781A CN202310637545.2A CN202310637545A CN116597781A CN 116597781 A CN116597781 A CN 116597781A CN 202310637545 A CN202310637545 A CN 202310637545A CN 116597781 A CN116597781 A CN 116597781A
Authority
CN
China
Prior art keywords
transistor
terminal
receiving
control
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310637545.2A
Other languages
English (en)
Inventor
林志隆
黄逸辰
刘至怡
赖柏成
邓名扬
吴佳恩
庄铭宏
彭佳添
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN116597781A publication Critical patent/CN116597781A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Control Of El Displays (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Indicating Measured Values (AREA)

Abstract

一种斜波电压产生器及显示面板。斜波电压产生器包括输出节点、电流产生区域以及稳压区域。输出节点用以提供斜波信号。电流产生区域耦接输出节点,包括检测路径以对输出节点检测输出负载变异,并且基于输出负载变异调整输出节点提供的斜波信号。稳压区域耦接输出节点,以对输出节点进行稳压。

Description

斜波电压产生器及显示面板
技术领域
本发明涉及一种电压产生器,且特别涉及一种斜波电压产生器及显示面板。
背景技术
近年来自发光显示器崛起,其中有机发光二极管显示器(OLED)与量子点发光二极管显示器(QLED)竞起角逐液晶显示器(LCD)在显示面板的独占地位,并且微型发光二极管(Micro-LED)显示器基于其众多优异的元件特性,有望成为次世代显示技术的主流。
在微型发光二极管显示器中,像素电路可自外部的数字模拟转换器接收斜波信号且利用斜波信号及写入的数据决定二极管的电流宽度。并且,在传统上,是经由数字模拟转换器将现场可程序化逻辑门阵列(FPGA)提供的数字控制信号转换为模拟信号,以产生出需要的波形。但是,上述方式有着较为复杂的驱动架构与更高的成本。
发明内容
本发明提供一种斜波电压产生器及显示面板,可检测并补偿输出负载的变异,达到像素精准控制灰阶的能力。
本发明的斜波电压产生器,包括:输出节点、电流产生区域以及稳压区域。输出节点用以提供斜波信号。电流产生区域耦接输出节点,包括检测路径以对输出节点检测输出负载变异,并且基于输出负载变异调整输出节点提供的斜波信号。稳压区域耦接输出节点,以对输出节点进行稳压。
本发明的显示面板,包括多个像素、多个栅极线、多个源极线、如上所述的斜波电压产生器。这些像素以阵列排列。这些栅极线个别沿着第一方向延伸,并且个别与部分的这些像素耦接。这些源极线个别沿着与第一方向垂直的第二方向延伸,并且个别与部分的这些像素耦接。斜波电压产生器与这些像素耦接,以提供斜波信号至这些像素。
基于上述,本发明实施例的斜波电压产生器及显示面板,电流产生区域经由检测路径对输出节点检测输出负载变异,并且基于输出负载变异调整输出节点提供的斜波信号。因此,斜波电压产生器可检测并补偿输出负载的变异,达到像素精准控制灰阶的能力。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合说明书附图作详细说明如下。
附图说明
图1A依据本发明一实施例的斜波电压产生器的电路示意图。
图1B依据本发明一实施例的斜波电压产生器的驱动波形示意图。
图2A依据本发明另一实施例的斜波电压产生器的电路示意图。
图2B依据本发明另一实施例的斜波电压产生器的驱动波形示意图。
图3依据本发明一实施例的显示面板的系统示意图。
附图标记说明:
100、200:斜波电压产生器
110、210:电流产生区域
120、220:稳压区域
300:显示面板
A[n]、B[n]、Q[n]、P[n]:节点电压
C1:第一电容
C2:第二电容
C3:第三电容
C4:第四电容
C5:第五电容
C6:第六电容
C7:第七电容
CK、XCK:时钟信号
Cmp:补偿期间
d1:第一方向
d2:第二方向
DL:源极线
DT1、DT2:检测路径
EM[n]:发光控制信号
G1-G4:栅极信号
GL:栅极线
IREF:电流源
NOP:输出节点
PX:像素
Rt:重置期间
Rt1:第一重置期间
Rt2:第二重置期间
S1[n]:第一控制信号
S1[n+1]:下一级的第一控制信号
S1-S4:源极信号
S2[n]:第二控制信号
S2[n+2]:下二级的第二控制信号
SWP:电压摆荡期间
T1:第一晶体管
T10:第十晶体管
T11:第十一晶体管
T12:第十二晶体管
T13:第十三晶体管
T14:第十四晶体管
T15:第十五晶体管
T16:第十六晶体管
T17:第十七晶体管
T18:第十八晶体管
T19:第十九晶体管
T2:第二晶体管
T20:第二十晶体管
T21:第二十一晶体管
T22:第二十二晶体管
T23:第二十三晶体管
T24:第二十四晶体管
T25:第二十五晶体管
T26:第二十六晶体管
T27:第二十七晶体管
T28:第二十八晶体管
T3:第三晶体管
T4:第四晶体管
T5:第五晶体管
T6:第六晶体管
T7:第七晶体管
T8:第八晶体管
T9:第九晶体管
VGH:栅极高电压
VGL:栅极低电压
VH:高电压
VL:低电压
VLL:相对低电压
VREF1:第一参考电压
VREF2:第二参考电压
VS:稳压期间
Vsweep、Vsweep[n]:斜波信号
VSWP_H:摆荡高电压
VSWP_L:摆荡低电压
具体实施方式
除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本发明的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。
应当理解,尽管术语“第一”、“第二”、“第三”等在本文中可以用于描述各种元件、部件、区域、层及/或部分,但是这些元件、部件、区域、及/或部分不应受这些术语的限制。这些术语仅用于将一个元件、部件、区域、层或部分与另一个元件、部件、区域、层或部分区分开。因此,下面讨论的“第一元件”、“部件”、“区域”、“层”或“部分”可以被称为第二元件、部件、区域、层或部分而不脱离本文的教导。
这里使用的术语仅仅是为了描述特定实施例的目的,而不是限制性的。如本文所使用的,除非内容清楚地指示,否则单数形式“一”、“一个”和“该”旨在包括复数形式,包括“至少一个”。“或”表示“及/或”。如本文所使用的,术语“及/或”包括一个或多个相关所列项目的任何和所有组合。还应当理解,当在本说明书中使用时,术语“包括”及/或“包括”指定所述特征、区域、整体、步骤、操作、元件的存在及/或部件,但不排除一个或多个其它特征、区域整体、步骤、操作、元件、部件及/或其组合的存在或添加。
图1A依据本发明一实施例的斜波电压产生器的电路示意图。请参照图1A,在本实施例中,斜波电压产生器100包括输出节点NOP、电流产生区域110、以及稳压区域120。输出节点NOP用以提供一斜波信号Vsweep[n],其中n为引导数。电流产生区域110耦接输出节点NOP,包括检测路径DT1以经由检测路径DT1对输出节点NOP检测输出负载变异,并且基于输出负载变异调整输出节点NOP提供的斜波信号Vsweep[n]。稳压区域120耦接输出节点NOP,以对输出节点NOP进行稳压。因此,斜波电压产生器100可输出基于脉冲宽度调制(Pulse-width modulation,PWM)驱动的像素所需的斜波信号Vsweep[n],且可检测并补偿输出负载的变异,达到像素精准控制灰阶的能力。
在本实施例中,电流产生区域110包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第一电容C1、以及第二电容C2,其中第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10例如是P型晶体管,并且第一晶体管T1、第四晶体管T4、第一电容C1、第二电容C2、第八晶体管T8以及第十晶体管T10可形成检测路径DT1。
在本实施例中,第一晶体管T1具有接收摆荡高电压VSWP_H的第一端、一控制端、以及一第二端。第二晶体管T2具有接收摆荡低电压VSWP_L的第一端、接收第一控制信号S1[n]的控制端、以及耦接第一晶体管T1的控制端的第二端。第三晶体管T3具有第一端、接收第二控制信号S2[n]的控制端、以及接收摆荡低电压VSWP_L的第二端。
第一电容C1耦接于第二晶体管T2的第二端与第三晶体管T3的第一端之间。第四晶体管T4具有耦接第一晶体管T1的第二端的第一端、接收下一级的第一控制信号S1[n+1](亦即第三控制信号)的控制端、以及耦接第一晶体管T1的控制端的第二端,其中第一控制信号S1[n]与下一级的第一控制信号S1[n+1]相差一个延迟单位(例如半个时钟周期)。第五晶体管T5具有接收摆荡低电压VSWP_L的第一端、接收下二级的第二控制信号S2[n+2](亦即第四控制信号)的控制端、以及第二端,其中第二控制信号S2[n]与下二级的第二控制信号S2[n+2]相差两个延迟单位(例如2×0.5个时钟周期)。
第六晶体管T6具有第一端、接收发光控制信号EM[n]的控制端、以及接收低电压VL的一第二端。第二电容C2耦接于第三晶体管T3的第一端与第六晶体管T6的第一端之间。第七晶体管T7具有耦接第六晶体管T6的第一端的第一端、接收第一控制信号S1[n]的控制端、以及接收摆荡低电压VSWP_L的第二端。第八晶体管T8具有耦接输出节点NOP的一第一端、接收第三控制信号S1[n+1]的一控制端、以及耦接第六晶体管T6的第一端的一第二端。
第九晶体管T9具有耦接第一晶体管T1的第二端的第一端、接收发光控制信号EM[n]的控制端、以及耦接输出节点NOP的第二端。第十晶体管T10具有耦接输出节点NOP的一第一端、接收下一级的第一控制信号S1[n+1]的一控制端、以及第二端。电流源IREF耦接第十晶体管T10的第二端。
在本实施例中,稳压区域120包括第十一晶体管T11、第十二晶体管T12、第十三晶体管T13、第十四晶体管T14以及第三电容C3,其中第十一晶体管T11、第十二晶体管T12、第十三晶体管T13例如是P型晶体管。第十一晶体管T11具有耦接输出节点NOP的第一端、控制端、以及接收摆荡低电压VSWP_L的第二端。第三电容C3耦接于第十一晶体管T11的控制端与时钟信号XCK之间。第十二晶体管T12具有接收相对低电压VLL的第一端、接收下二级的第二控制信号S2[n+2]的控制端、以及耦接第十一晶体管T11的控制端的第二端。
第十三晶体管T13具有接收摆荡高电压VSWP_H的第一端、接收第二控制信号S2[n]的控制端、以及耦接第十一晶体管T11的控制端的第二端。第十四晶体管T14具有接收摆荡高电压VSWP_H的第一端、接收发光控制信号EM[n]的控制端、以及耦接第十一晶体管T11的控制端的第二端。
图1B依据本发明一实施例的斜波电压产生器的驱动波形示意图。请参照图1A及图1B,在本实施例中,斜波电压产生器100是按序操作于第一重置期间Rt1、补偿期间Cmp、第二重置期间Rt2、电压摆荡期间SWP、稳压期间VS。
在第一重置期间Rt1中,第一控制信号S1[n]及第二控制信号S2[n]为致能电平(例如栅极低电压VGL),并且下一级的第一控制信号S1[n+1]、下二级的第二控制信号S2[n+2]及发光控制信号EM[n]为禁能电平(例如栅极高电压VGH)。此时,第二晶体管T2、第三晶体管T3、第七晶体管T7、第十三晶体管T13为导通,并且第四晶体管T4、第五晶体管T5、第六晶体管T6、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十二晶体管T12及第十四晶体管T14为截止。并且,第一晶体管T1的控制端的节点电压Q[n]为摆荡低电压VSWP_L,第二晶体管T3的第一端的节点电压B[n]为摆荡低电压VSWP_L,第六晶体管T6的第一端的节点电压A[n]为摆荡低电压VSWP_L,第十一晶体管T11的控制端的节点电压P[n]为摆荡高电压VSWP_H。其中,第一晶体管T1受控于摆荡低电压VSWP_L而导通,第十一晶体管T11受控于摆荡高电压VSWP_H而截止。
在补偿期间Cmp中,下一级的第一控制信号S1[n+1]及第二控制信号S2[n]为致能电平,并且第一控制信号S1[n]、下二级的第二控制信号S2[n+2]及发光控制信号EM[n]为禁能电平。此时,第三晶体管T3、第四晶体管T4、第八晶体管T8、第十晶体管T10、第十三晶体管T13为导通,并且第二晶体管T2、第五晶体管T5、第六晶体管T6、第七晶体管T7、第九晶体管T9、第十二晶体管T12及第十四晶体管T14为截止。并且,第一晶体管T1的控制端的节点电压Q[n]为摆荡高电压VSWP_H-第一晶体管T1的临界电压VTH1,第二晶体管T3的第一端的节点电压B[n]为摆荡低电压VSWP_L,第六晶体管T6的第一端的节点电压A[n]为负载变异电压VLoad,第十一晶体管T11的控制端的节点电压P[n]为摆荡高电压VSWP_H。其中,第一晶体管T1受控于临界电压VTH1而导通,第十一晶体管T11受控于摆荡高电压VSWP_H而截止。
在第二重置期间Rt2中,下二级的第二控制信号S2[n+2]为致能电平,并且第一控制信号S1[n]、下一级的第一控制信号S1[n+1]、第二控制信号S2[n]及发光控制信号EM[n]为禁能电平。此时,第五晶体管T5、第十二晶体管T12为导通,并且第二晶体管T2、第三晶体管T3、第四晶体管T4、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十三晶体管T13及第十四晶体管T14为截止。并且,第一晶体管T1的控制端的节点电压Q[n]为摆荡高电压VSWP_H-第一晶体管T1的临界电压VTH1,第二晶体管T3的第一端的节点电压B[n]为摆荡低电压VSWP_L,第六晶体管T6的第一端的节点电压A[n]为负载变异电压VLoad,第十一晶体管T11的控制端的节点电压P[n]为相对低电压VLL。其中,第一晶体管T1因回路无法形成而截止,第十一晶体管T11受控于相对低电压VLL而导通。
在电压摆荡期间SWP中,发光控制信号EM[n]为致能电平,并且第一控制信号S1[n]、下一级的第一控制信号S1[n+1]、第二控制信号S2[n]及下二级的第二控制信号S2[n+2]为禁能电平。此时,第六晶体管T6、第九晶体管T9、第十四晶体管T14为导通,并且第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第七晶体管T7、第八晶体管T8、第十晶体管T10、第十二晶体管T12及第十三晶体管T13为截止。并且,第一晶体管T1的控制端的节点电压Q[n]及第二晶体管T3的第一端的节点电压B[n]为摆荡高电压VSWP_H-第一晶体管T1的临界电压VTH1┼低电压VL-负载变异电压VLoad,第六晶体管T6的第一端的节点电压A[n]为低电压VL,第十一晶体管T11的控制端的节点电压P[n]为摆荡高电压VSWP_H。其中,导通的第一晶体管T1与第九晶体管T9形成摆荡高电压VSWP_H与输出节点NOP之间的电流路径,且流经电流路径的电流仅相关于低电压VL及负载变异电压VLoad,而第十一晶体管T11受控于摆荡高电压VSWP_H而截止。
在稳压期间VS中,第一控制信号S1[n]、下一级的第一控制信号S1[n+1]、第二控制信号S2[n]、下二级的第二控制信号S2[n+2]及发光控制信号EM[n]为禁能电平。此时,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十二晶体管T12、第十三晶体管T13及第十四晶体管T14为截止。并且,第一晶体管T1的控制端的节点电压Q[n]及第二晶体管T3的第一端的节点电压B[n]为摆荡高电压VSWP_H-第一晶体管T1的临界电压VTH1┼低电压VL-负载变异电压VLoad,第六晶体管T6的第一端的节点电压A[n]为低电压VL,第十一晶体管T11的控制端的节点电压P[n]受时钟信号XCK的影响被推挽。其中,第一晶体管T1仍导通但无法形成电流路径,而第十一晶体管T11受控于节点电压P[n]的推挽周期性导通。
依据上述,电流产生区域110固定第一晶体管T1的第一端与控制端之间的跨压,同时补偿第一晶体管T1的临界电压VTH1的变异,以产生固定的电流,使电流产生区域110可以输出基于脉冲宽度调制(Pulse-width modulation,PWM)驱动的像素所需的斜波信号Vsweep[n]。
在本发明实施例中,整个显示面板皆可共用同一电流源IREF,在补偿期间Cmp(亦即检测阶段)对面板上的负载放电并将其值存于第二电容C2中,发光控制信号EM[n]为致能时再通过第一电容C1与第二电容C2耦合至第一晶体管T1的控制端,使第一晶体管T1操作于饱和区而产生固定的电流,即可输出像素所需固定斜率的斜波信号Vsweep[n]。
在本发明实施例中,通过第三电容C3将时钟信号XCK(或者时钟信号CK)耦合至节点电压P[N],周期性的导通第十一晶体管T11,以对输出节点NOP进行稳压。
依据上述,本发明实施例是针对基于脉冲宽度调制(Pulse-width modulation,PWM)驱动的像素所需的斜波信号Vsweep[n]应用于迷你发光二极管(Mini LED)显示面板/微发光二极管(Micro LED)显示面板,提出斜波电压产生器100的电路架构。借此可输出基于脉冲宽度调制(Pulse-width modulation,PWM)驱动的像素所需的斜波信号Vsweep[n],且可检测并补偿输出负载的变异。
图2A依据本发明另一实施例的斜波电压产生器的电路示意图。请参照图2A,在本实施例中,斜波电压产生器200包括输出节点NOP、电流产生区域210、以及稳压区域220。输出节点NOP用以提供斜波信号Vsweep[n],其中n为引导数。电流产生区域210耦接输出节点NOP,包括检测路径DT2以经由检测路径DT2对输出节点NOP检测输出负载变异,并且基于输出负载变异调整输出节点NOP提供的斜波信号Vsweep[n]。稳压区域220耦接输出节点NOP,以对输出节点NOP进行稳压。因此,斜波电压产生器200可补偿负载会造成的输出变异,维持稳定的斜波信号Vsweep[n]的输出波型。
在本实施例中,电流产生区域210包括第十五晶体管T15、第十六晶体管T16、第十七晶体管T17、第十八晶体管T18、第十九晶体管T19、第二十晶体管T20、第二十一晶体管T21、第二十二晶体管T22、第二十三晶体管T23、第二十四晶体管T24、第二十五晶体管T25、第四电容C4、第五电容C5、以及第六电容C6,其中第十五晶体管T15、第十六晶体管T16、第十七晶体管T17、第十八晶体管T18、第十九晶体管T19、第二十晶体管T20、第二十一晶体管T21、第二十二晶体管T22、第二十三晶体管T23、第二十四晶体管T24、第二十五晶体管T25以P型晶体管为例,并且第十五晶体管T15、第十八晶体管T18、第四电容C4、第六电容C6、第二十晶体管T20、第二十一晶体管T21、第二十三晶体管T23可形成检测路径DT2。
第十五晶体管T15具有接收输出节点NOP的第一端、控制端、以及第二端。第十六晶体管T16具有接收低电压VL的第一端、接收第一控制信号S1[n]的控制端、以及耦接第十五晶体管T15的控制端的第二端。第十七晶体管T17具有接收第一参考电压VREF1的第一端、接收第二控制信号S2[n]的控制端、以及第二端。第四电容C4耦接于第十六晶体管T16的第二端与第十七晶体管T17的第二端之间。
第五电容C5耦接于第一参考电压VREF1与第十七晶体管T17的第二端之间。第十八晶体管T18具有耦接第十五晶体管T15的第二端的第一端、接收下一级的第一控制信号S1[n+1](亦即第三控制信号)的一控制端、以及耦接第十五晶体管T15的控制端的一第二端,其中第一控制信号S1[n]与下一级的第一控制信号S1[n+1]相差一个延迟单位(例如半个时钟周期)。
第十九晶体管T19具有耦接第十七晶体管T17的第二端的第一端、接收发光控制信号EM[n]的控制端、以及第二端。第二十晶体管T20具有耦接第十九晶体管T19的第二端的第一端、控制端、以及第二端。第六电容C6耦接于第十七晶体管T17的第二端与第二十晶体管T20的控制端之间。
第二十一晶体管T21具有第二参考电压VREF2的第一端、接收下一级的第一控制信号S1[n+1]的控制端、以及耦接第十九晶体管T19的第二端的第二端。第二十二晶体管T22具有耦接第二十晶体管T20的控制端的第一端、接收第一控制信号S1[n]的控制端、以及接收低电压VL的第二端。第二十三晶体管T23具有耦接第二十晶体管T20的第二端的第一端、接收下一级的第一控制信号S1[n+1]的控制端、以及耦接第二十晶体管T20的控制端的第二端。
第二十四晶体管T24具有耦接第二十晶体管T20的第二端的第一端、接收发光控制信号EM[n]的一控制端、以及接收低电压VL的第二端。第二十五晶体管T25具有耦接第十五晶体管T15的第二端的第一端、接收发光控制信号EM[n]的控制端、以及接收低电压VL的第二端。
在本实施例中,稳压区域220包括第二十六晶体管T26、第二十七晶体管T27、第二十八晶体管T28、以及第七电容C7,其中第二十六晶体管T26、第二十七晶体管T27、第二十八晶体管T28是以P型晶体管为例。
第二十六晶体管T26具有接收高电压VH的第一端、控制端、以及耦接输出节点NOP的第二端。第七电容C7耦接于时钟信号CK与第二十六晶体管T26的控制端之间。第二十七晶体管T27具有接收低电压VL的第一端、接收第二控制信号S2[n]的控制端、以及耦接第二十六晶体管T26的控制端的第二端。第二十八晶体管T28具有耦接第二十六晶体管T26的控制端的第一端、接收发光控制信号EM[n]的控制端、以及接收高电压VH的第二端。
图2B依据本发明另一实施例的斜波电压产生器的驱动波形示意图。请参照图2A及图2B,在本实施例中,斜波电压产生器200是按序操作于重置期间Rt、补偿期间Cmp、电压摆荡期间SWP、稳压期间VS。
在重置期间Rt中,第一控制信号S1[n]及第二控制信号S2[n]为致能电平(例如栅极低电压VGL),并且下一级的第一控制信号S1[n+1]及发光控制信号EM[n]为禁能电平(例如栅极高电压VGH)。此时,第十六晶体管T16、第十七晶体管T17、第二十二晶体管T22、第二十七晶体管T27为导通,并且第十八晶体管T18、第十九晶体管T19、第二十一晶体管T21、第二十三晶体管T23、第二十四晶体管T24、第二十五晶体管T25、第二十八晶体管T28为截止。并且,第十五晶体管T15的控制端的节点电压Q[n]为低电压VL,第十七晶体管T17的第二端的节点电压B[n]为第一参考电压VREF1,第二十晶体管T20的控制端的节点电压A[n]为第二参考电压VREF2,第二十六晶体管T26的控制端的节点电压P[n]为低电压VL。其中,第十五晶体管T15受控于低电压VL而导通,第二十晶体管T20也受控于低电压VL而导通,并且第二十六晶体管T26也受控于低电压VL而导通。
在补偿期间Cmp中,下一级的第一控制信号S1[n+1]及第二控制信号S2[n]为致能电平,并且第一控制信号S1[n]及发光控制信号EM[n]为禁能电平。此时,第十七晶体管T17、第十八晶体管T18、第二十晶体管T20、第二十一晶体管T21、第二十三晶体管T23、第二十七晶体管T27为导通,并且、第十六晶体管T16、第十九晶体管T19、第二十二晶体管T22、第二十四晶体管T24、第二十五晶体管T25、第二十八晶体管T28为截止。并且,第十五晶体管T15的控制端的节点电压Q[n]为高电压VH-第十五晶体管T15的临界电压VTH15,第十七晶体管T17的第二端的节点电压B[n]为第一参考电压VREF1,第二十晶体管T20的控制端的节点电压A[n]为第二参考电压VREF2-第二十晶体管T20的临界电压VTH20,第二十六晶体管T26的控制端的节点电压P[n]为低电压VL。其中,第十五晶体管T15受控于临界电压VTH15而导通,第二十晶体管T20受控于临界电压VTH20而导通,并且第二十六晶体管T26受控于低电压VL而导通。
在电压摆荡期间SWP中,发光控制信号EM[n]为致能电平,并且第一控制信号S1[n]、下一级的第一控制信号S1[n+1]及第二控制信号S2[n]为禁能电平。此时,第十九晶体管T19、第二十四晶体管T24、第二十五晶体管T25、第二十八晶体管T28为导通,并且第十六晶体管T16、第十七晶体管T17、第十八晶体管T18、第二十一晶体管T21、第二十二晶体管T22、第二十三晶体管T23、第二十七晶体管T27为截止。并且,第十五晶体管T15的控制端的节点电压Q[n]为高电压VH-第十五晶体管T15的临界电压VTH15-ΔV,第十七晶体管T17的第二端的节点电压B[n]为第一参考电压VREF1-ΔV,第二十晶体管T20的控制端的节点电压A[n]为第二参考电压VREF2-第二十晶体管T20的临界电压VTH20-ΔV,第二十六晶体管T26的控制端的节点电压P[n]为高电压VH。其中,第十五晶体管T15受控于临界电压VTH15而导通,第二十晶体管T20受控于临界电压VTH20而导通,并且第二十六晶体管T26受控于高电压VH而截止。
在稳压期间VS中,第一控制信号S1[n]、下一级的第一控制信号S1[n+1]、第二控制信号S2[n]及发光控制信号EM[n]为禁能电平。此时,第十六晶体管T16、第十七晶体管T17、第十八晶体管T18、第十九晶体管T19、第二十一晶体管T21、第二十二晶体管T22、第二十三晶体管T23、第二十四晶体管T24、第二十五晶体管T25、第二十七晶体管T27、第二十八晶体管T28为截止。并且,第十五晶体管T15的控制端的节点电压Q[n]为高电压VH-第十五晶体管T15的临界电压VTH15-ΔV,第十七晶体管T17的第二端的节点电压B[n]为第一参考电压VREF1-ΔV,第二十晶体管T20的控制端的节点电压A[n]为第二参考电压VREF2-第二十晶体管T20的临界电压VTH20-ΔV,第二十六晶体管T26的控制端的节点电压P[n]为高电压VH。其中,第十五晶体管T15受控于临界电压VTH15而导通但无法形成电流路径,第二十晶体管T20仍导通但无法形成回路而截止,并且第二十六晶体管T26受控于受时钟信号XCK的影响被推挽。
依据上述,电流产生区域210使用二极管接法(diode-connected)架构对第十五晶体管T15及第二十晶体管T20的临界电压VTH15及VTH20进行补偿,提高补偿精准度。第二十晶体管T20的定电流对节点电压B[n]放电以产生逐渐下降的波型,再利用第十五晶体管T15的源极随耦器(source follower)架构将节点电压Q[n]及输出节点NOP稳定在相差一个临界电压VTH15的电压实现补偿负载的技术效果。并且,通过第七电容C7耦合CK及XCK,以对输出节点NOP做50%周期性的稳压。
图3依据本发明一实施例的显示面板的系统示意图。请参照图1A、图1B及图3,在本实施例中,显示面板300包括多个像素PX、多个栅极线GL、多个源极线DL、以及斜波电压产生器100/200。像素PX以阵列排列。栅极线GL个别接收多个栅极信号(如G1-G4)的其中之一,个别沿着第一方向d1延伸,并且个别与部分的这些像素PX耦接。源极线DL个别接收多个源极信号(如S1-S4)的其中之一,个别沿着与第一方向d1垂直的第二方向d2延伸,并且个别与部分的这些像素PX耦接。斜波电压产生器100/200与所有像素PX耦接,以同时提供斜波信号Vsweep至所有的像素PX,斜波电压产生器100/200的电路结构及操作可参照图1A及图2A所示,在此则不再赘述。
在本实施例中,斜波电压产生器100/200可以配置于显示面板300上,但在其他实施例中,斜波电压产生器100/200可以配置于与显示面板300相连接的薄膜基板上,例如斜波电压产生器100/200可以整合到源极驱动器中,但本发明实施例不以此为限。
综上所述,本发明实施例的斜波电压产生器及显示面板,电流产生区域经由检测路径对输出节点检测输出负载变异,并且基于输出负载变异调整输出节点提供的斜波信号。因此,斜波电压产生器可检测并补偿输出负载的变异,达到像素精准控制灰阶的能力。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的构思和范围内,当可作些许的变动与润饰,故本发明的保护范围当视权利要求所界定者为准。

Claims (10)

1.一种斜波电压产生器,包括:
一输出节点,用以提供一斜波信号;
一电流产生区域,耦接该输出节点,包括一检测路径以对该输出节点检测一输出负载变异,并且基于该输出负载变异调整输出节点提供的该斜波信号;以及
一稳压区域,耦接该输出节点,以对该输出节点进行稳压。
2.如权利要求1所述的斜波电压产生器,其中该电流产生区域包括:
一第一晶体管,具有接收一摆荡高电压的一第一端、一控制端、以及一第二端;
一第二晶体管,具有接收一摆荡低电压的一第一端、接收一第一控制信号的一控制端、以及耦接该第一晶体管的该控制端的一第二端;
一第三晶体管,具有一第一端、接收一第二控制信号的一控制端、以及接收该摆荡低电压的一第二端;
一第一电容,耦接于该第二晶体管的该第二端与该第三晶体管的该第一端之间;
一第四晶体管,具有耦接该第一晶体管的该第二端的一第一端、接收一第三控制信号的一控制端、以及耦接该第一晶体管的该控制端的一第二端;
一第五晶体管,具有接收该摆荡低电压的一第一端、接收一第四控制信号的一控制端、以及一第二端;
一第六晶体管,具有一第一端、接收一发光控制信号的一控制端、以及接收一低电压的一第二端;
一第二电容,耦接于该第三晶体管的该第一端与该第六晶体管的该第一端之间;
一第七晶体管,具有耦接该第六晶体管的该第一端的一第一端、接收该第一控制信号的一控制端、以及接收该摆荡低电压的一第二端;
一第八晶体管,具有耦接该输出节点的一第一端、接收该第三控制信号的一控制端、以及耦接该第六晶体管的该第一端的一第二端;
一第九晶体管,具有耦接该第一晶体管的该第二端的一第一端、接收一发光控制信号的一控制端、以及耦接该输出节点的一第二端;
一第十晶体管,具有耦接该输出节点的一第一端、接收该第三控制信号的一控制端、以及一第二端;以及
一电流源,耦接该第十晶体管的该第二端。
3.如权利要求2所述的斜波电压产生器,其中该稳压区域包括:
一第十一晶体管,具有耦接该输出节点的一第一端、一控制端、以及接收该摆荡低电压的一第二端;
一第三电容,耦接于该第十一晶体管的该控制端与一时钟信号之间;
一第十二晶体管,具有接收一相对低电压的一第一端、接收该第四控制信号的一控制端、以及耦接该第十一晶体管的该控制端的一第二端;
一第十三晶体管,具有接收该摆荡高电压的一第一端、接收该第二控制信号的一控制端、以及耦接该第十一晶体管的该控制端的一第二端;以及
一第十四晶体管,具有接收该摆荡高电压的一第一端、接收该发光控制信号的一控制端、以及耦接该第十一晶体管的该控制端的一第二端。
4.如权利要求3所述的斜波电压产生器,其中该第一晶体管、该第二晶体管、该第三晶体管、该第四晶体管、该第五晶体管、该第六晶体管、该第七晶体管、该第八晶体管、该第九晶体管、该第十晶体管、该第十一晶体管、该第十二晶体管、该第十三晶体管以及该第十四晶体管个别为一P型晶体管。
5.如权利要求2所述的斜波电压产生器,其中该第三控制信号为下一级的该第一控制信号,并且该第四控制信号为下二级的该第二控制信号。
6.如权利要求1所述的斜波电压产生器,其中该电流产生区域包括:
一第十五晶体管,具有接收该输出节点的一第一端、一控制端、以及一第二端;
一第十六晶体管,具有接收一低电压的一第一端、接收一第一控制信号的一控制端、以及耦接该第十五晶体管的该控制端的一第二端;
一第十七晶体管,具有接收一第一参考电压的一第一端、接收一第二控制信号的一控制端、以及一第二端;
一第四电容,耦接于该第十六晶体管的该第二端与该第十七晶体管的该第二端之间;
一第五电容,耦接于该第一参考电压与该第十七晶体管的该第二端之间;
一第十八晶体管,具有耦接该第十五晶体管的该第二端的一第一端、接收一第三控制信号的一控制端、以及耦接该第十五晶体管的该控制端的一第二端;
一第十九晶体管,具有耦接该第十七晶体管的该第二端的一第一端、接收一发光控制信号的一控制端、以及一第二端;
一第二十晶体管,具有耦接该第十九晶体管的该第二端的一第一端、一控制端、以及一第二端;
一第六电容,耦接于该第十七晶体管的该第二端与该第二十晶体管的该控制端之间;
一第二十一晶体管,具有一第二参考电压的一第一端、接收该第三控制信号的一控制端、以及耦接该第十九晶体管的该第二端的一第二端;
一第二十二晶体管,具有耦接该第二十晶体管的该控制端的一第一端、接收该第一控制信号的一控制端、以及接收该低电压的一第二端;
一第二十三晶体管,具有耦接该第二十晶体管的该第二端的一第一端、接收该第三控制信号的一控制端、以及耦接该第二十晶体管的该控制端的一第二端;
一第二十四晶体管,具有耦接该第二十晶体管的该第二端的一第一端、接收该发光控制信号的一控制端、以及接收该低电压的一第二端;以及
一第二十五晶体管,具有耦接该第十五晶体管的该第二端的一第一端、接收该发光控制信号的一控制端、以及接收该低电压的一第二端。
7.如权利要求6所述的斜波电压产生器,其中该稳压区域包括:
一第二十六晶体管,具有接收一高电压的一第一端、一控制端、以及耦接该输出节点的一第二端;
一第七电容,耦接于一时钟信号与该第二十六晶体管的该控制端之间;
一第二十七晶体管,具有接收该低电压的一第一端、接收该第二控制信号的一控制端、以及耦接该第二十六晶体管的该控制端的一第二端;以及
一第二十八晶体管,具有耦接该第二十六晶体管的该控制端的一第一端、接收该发光控制信号的一控制端、以及接收该高电压的一第二端。
8.如权利要求7所述的斜波电压产生器,其中该第十五晶体管、该第十六晶体管、该第十七晶体管、该第十八晶体管、该第十九晶体管、该第二十晶体管、该第二十一晶体管、该第二十二晶体管、该第二十三晶体管、该第二十四晶体管、该第二十五晶体管、该第二十六晶体管、该第二十七晶体管以及该第二十八晶体管个别为一P型晶体管。
9.如权利要求6所述的斜波电压产生器,其中该第三控制信号为下一级的该第一控制信号。
10.一种显示面板,包括:
多个像素,以阵列排列;
多个栅极线,个别沿着一第一方向延伸,并且个别与部分的该些像素耦接;
多个源极线,个别沿着与该第一方向垂直的一第二方向延伸,并且个别与部分的该些像素耦接;以及
一如权利要求1所述的斜波电压产生器,与该些像素耦接,以提供一斜波信号至该些像素。
CN202310637545.2A 2022-07-20 2023-05-25 斜波电压产生器及显示面板 Pending CN116597781A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US202263390770P 2022-07-20 2022-07-20
US63/390,770 2022-07-20
TW111136313 2022-09-26

Publications (1)

Publication Number Publication Date
CN116597781A true CN116597781A (zh) 2023-08-15

Family

ID=87593600

Family Applications (3)

Application Number Title Priority Date Filing Date
CN202310637545.2A Pending CN116597781A (zh) 2022-07-20 2023-05-25 斜波电压产生器及显示面板
CN202310635501.6A Pending CN116597772A (zh) 2022-07-20 2023-05-29 像素电路以及显示面板
CN202310635558.6A Pending CN116682362A (zh) 2022-07-20 2023-05-31 像素电路以及显示面板

Family Applications After (2)

Application Number Title Priority Date Filing Date
CN202310635501.6A Pending CN116597772A (zh) 2022-07-20 2023-05-29 像素电路以及显示面板
CN202310635558.6A Pending CN116682362A (zh) 2022-07-20 2023-05-31 像素电路以及显示面板

Country Status (3)

Country Link
US (1) US11967272B2 (zh)
CN (3) CN116597781A (zh)
TW (4) TWI811120B (zh)

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3109107A (en) 1960-05-17 1963-10-29 Sylvania Electric Prod Sweep generation by constant current capacitive discharge through transistor
US3444394A (en) 1966-04-07 1969-05-13 Burroughs Corp Ramp-type waveform generator
GB2368474A (en) 2000-09-28 2002-05-01 Seiko Epson Corp Sawtooth or triangular waveform generator
US6909427B2 (en) * 2002-06-10 2005-06-21 Koninklijke Philips Electronics N.V. Load adaptive column driver
KR100665970B1 (ko) * 2005-06-28 2007-01-10 한국과학기술원 액티브 매트릭스 유기발광소자의 자동 전압 출력 구동 방법및 회로와 이를 이용한 데이터 구동 회로
US20090085617A1 (en) 2007-09-27 2009-04-02 Infineon Technologies Ag Ramp voltage circuit
KR101935955B1 (ko) * 2012-07-31 2019-04-04 엘지디스플레이 주식회사 유기발광다이오드 표시장치
JPWO2015040971A1 (ja) * 2013-09-18 2017-03-02 株式会社Jvcケンウッド 画像表示装置
CN104021754B (zh) * 2014-05-22 2016-01-06 京东方科技集团股份有限公司 一种像素电路、有机电致发光显示面板及显示装置
KR101487138B1 (ko) * 2014-07-31 2015-02-06 중앙대학교 산학협력단 Dc-dc 컨버터 및 이에 포함되는 램프 발생기
CN106610684B (zh) * 2015-10-23 2018-08-03 恩智浦有限公司 低压差稳压器及其负载电流跟踪补偿方法
CN206672607U (zh) * 2017-05-04 2017-11-24 成都晶砂科技有限公司 单晶硅晶体管cmos驱动显示的像素补偿电路及显示设备
WO2019046633A1 (en) * 2017-08-30 2019-03-07 Planar Systems, Inc. CURRENT CONTROL DEVICE FOR OUTPUT STAGE OF LED CIRCUIT CIRCUIT ASSEMBLY
KR102538488B1 (ko) * 2018-10-04 2023-06-01 삼성전자주식회사 디스플레이 패널 및 디스플레이 패널의 구동 방법
KR102583109B1 (ko) * 2019-02-20 2023-09-27 삼성전자주식회사 디스플레이 패널 및 디스플레이 패널의 구동 방법
US11095220B2 (en) * 2019-11-25 2021-08-17 Texas Instruments Incorporated Voltage regulation replica transistors, comparator, ramp signal, and latch circuit
TWI712026B (zh) * 2020-02-10 2020-12-01 友達光電股份有限公司 畫素電路
CN114333685B (zh) * 2020-09-25 2023-08-08 京东方科技集团股份有限公司 像素驱动结构及显示面板
CN114241976B (zh) * 2021-12-16 2024-07-09 Tcl华星光电技术有限公司 像素电路及显示面板
CN114299866B (zh) * 2021-12-31 2023-05-05 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
US11967272B2 (en) 2024-04-23
TWI828337B (zh) 2024-01-01
TW202406303A (zh) 2024-02-01
TW202405779A (zh) 2024-02-01
TW202414372A (zh) 2024-04-01
TWI811120B (zh) 2023-08-01
TW202405785A (zh) 2024-02-01
CN116682362A (zh) 2023-09-01
US20240029630A1 (en) 2024-01-25
CN116597772A (zh) 2023-08-15
TWI827311B (zh) 2023-12-21

Similar Documents

Publication Publication Date Title
KR101022092B1 (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
US9275595B2 (en) Output buffer circuit and source driving circuit including the same
US20170061871A1 (en) Display panel and display panel compensation method
JP4805083B2 (ja) 電流帰還を利用した駆動回路
US10672337B2 (en) Display device including pixel circuits including display elements driven by electric current
US10930209B2 (en) Stretchable display device, panel driving circuit and the method of driving the same
JP2007041515A (ja) データ駆動回路とこれを利用した発光表示装置およびその駆動方法
KR20100081481A (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
US10037731B2 (en) Driver, electro-optical apparatus, and electronic device
KR20210034878A (ko) 전원 공급부 및 이를 포함하는 표시장치
US11837132B2 (en) Output buffer, data driver, and display device having the same
KR20200079171A (ko) 디스플레이용 비동기 제어 기능을 갖는 고효율의 피스와이즈 선형 컬럼 드라이버
CN114299855B (zh) 斜波电压产生器及显示面板
CN116597781A (zh) 斜波电压产生器及显示面板
US11594167B2 (en) Display device and driving method thereof
US20070103131A1 (en) DC-DC converter and organic light emitting display using the same
KR100604067B1 (ko) 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치
KR102018761B1 (ko) 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
CN112967672A (zh) 斜波产生电路
KR102560746B1 (ko) 유기발광 표시장치와 그 구동방법
KR20150074613A (ko) 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
US20240062705A1 (en) Scan driver for driving pixels, a display device including the same, and method for driving pixels
US11984058B2 (en) Scan driver
KR100712186B1 (ko) 전원 공급 장치 및 이를 이용하는 유기전계발광장치
CN116597773A (zh) 斜波电压产生器及其操作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination