KR20150074613A - 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치 - Google Patents

게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR20150074613A
KR20150074613A KR1020130162545A KR20130162545A KR20150074613A KR 20150074613 A KR20150074613 A KR 20150074613A KR 1020130162545 A KR1020130162545 A KR 1020130162545A KR 20130162545 A KR20130162545 A KR 20130162545A KR 20150074613 A KR20150074613 A KR 20150074613A
Authority
KR
South Korea
Prior art keywords
gate
voltage
data
level shifter
gate pulse
Prior art date
Application number
KR1020130162545A
Other languages
English (en)
Other versions
KR102151058B1 (ko
Inventor
이규만
김민화
정인용
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130162545A priority Critical patent/KR102151058B1/ko
Publication of KR20150074613A publication Critical patent/KR20150074613A/ko
Application granted granted Critical
Publication of KR102151058B1 publication Critical patent/KR102151058B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 박막 트랜지스터의 턴-오프시 발생되는 킥-백 전압으로 인한 화질 저하를 방지할 수 있는 게이트 구동부와 이를 포함하는 디스플레이 장치를 제공하는 것으로, 본 발명에 따른 디스플레이 장치는 복수의 게이트 라인과 복수의 데이터 라인의 교차에 의해 정의되는 화소 영역마다 형성된 화소를 포함하는 디스플레이 패널; 입력 전원을 이용하여 게이트 하이 전압과 게이트 로우 전압을 각각 생성하는 전압 생성부; 상기 데이터 라인에 데이터 전압을 공급하는 데이터 구동부; 상기 게이트 하이 전압과 상기 게이트 로우 전압을 이용해 변조된 게이트 펄스를 생성하여 상기 복수의 게이트 라인에 순차적으로 공급하는 게이트 구동부; 및 상기 데이터 구동부 및 상기 게이트 구동부 각각을 제어하는 타이밍 제어부를 포함하여 구성된 것을 특징으로 한다.

Description

게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치{CIRCUIT FOR MODULATION GATE PULSE AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 디스플레이 장치에 관한 것으로, 보다 구체적으로는, 박막 트랜지스터의 턴-오프시 발생되는 킥-백 전압으로 인한 화질 저하를 방지할 수 있는 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치에 관한 것이다.
액티브 매트릭스 타입의 액정 디스플레이 장치 또는 유기 발광 디스플레이 장치는 복수의 데이터 라인과 복수의 게이트 라인의 교차 영역에 형성된 복수의 화소를 포함하여 이루어진다.
복수의 화소 각각은 게이트 라인에 공급되는 게이트 펄스의 게이트 하이 전압에 의해 선택되어 데이터 라인으로부터 공급되는 데이터 신호에 상응하는 영상을 표시하게 된다. 이러한, 복수의 화소 각각은 적어도 하나의 박막 트랜지스터와 적어도 하나의 커패시터를 포함하여 구성될 수 있다. 각 화소의 박막 트랜지스터는 게이트 라인에 공급되는 게이트 펄스의 게이트 하이 전압(gate high voltage)에 따라 턴-온되어 데이터 라인에 공급되는 데이터 신호를 커패시터에 충전시키는 역할을 한다. 그리고, 각 화소의 커패시터는 게이트 라인에 게이트 펄스의 게이트 로우 전압(gate low voltage)이 공급되면, 충전된 전압으로 박막 트랜지스터의 턴-온 상태를 유지시킨다.
이와 같은, 각 화소의 커패시터에 충전되는 전압은 게이트 펄스의 폴링 에지, 즉 게이트 펄스의 게이트 하이 전압이 게이트 로우 전압으로 하강할 때, 박막 트랜지스터의 기생 정전 용량으로 인해 발생되는 킥-백 전압(kick-back voltage) 만큼 감소하게 된다. 이러한 킥-백 전압으로 인하여 커패시터의 전압이 변동되어 표시 영상에서 플리커, 잔상, 색편차 등의 화질 저하가 발생하게 된다.
상기 킥-백 전압을 줄이기 위하여, 게이트 펄스의 폴링 에지에서 게이트 하이 전압을 변조하는 게이트 펄스 변조(gate pulse modulation) 회로가 제안되었다.
도 1은 종래의 게이트 펄스 변조 회로를 설명하기 위한 도면이다.
도 1을 참조하면, 종래의 게이트 펄스 변조 회로는 제 1 및 제 2 스위칭 소자(SW1, SW2), 및 저항(RE)을 구비한다.
상기 제 1 스위칭 소자(SW1)는 스위칭 신호(SCS)에 따라 스위칭되어 입력되는 게이트 하이 전압(VGH)을 출력 노드(Tout)로 출력한다. 상기 제 2 스위칭 소자(SW2)는 제 2 스위칭 신호(SCS2)에 따라 스위칭되어 상기 저항(RE)을 통해 출력 단자(Tout)의 게이트 하이 전압(VGH)을 그라운드(GND)로 방전시킨다. 상기 저항(RE)은 출력 노드(Tout) 상의 전압을 방전시키는 방전 시간을 제어한다. 이러한, 종래의 게이트 펄스 변조 회로의 동작을 설명하면 다음과 같다.
먼저, 제 1 기간(t1) 동안, 제 1 스위칭 소자(SW1)는 제 1 스위칭 신호(SCS1)에 의해 턴-온되고, 제 2 스위칭 소자(SW2)는 제 2 스위칭 신호(SCS2)에 의해 턴-오프된다. 이에 따라, 제 1 기간(t1)에서는 게이트 하이 전압(VGH)이 턴-온된 제 1 스위칭 소자(SW1)를 통해 출력 단자(Tout)로 출력된다.
이어서, 제 2 기간(t2) 동안, 제 1 스위칭 소자(SW1)는 제 1 스위칭 신호(SCS1)에 의해 턴-오프되고, 제 2 스위칭 소자(SW2)는 제 2 스위칭 신호(SCS2)에 의해 턴-온된다. 이에 따라, 제 2 기간(t2)에서는 출력 단자(Tout)가 저항(RE)을 통해 그라운드(GND)에 연결되어, 출력 단자(Tout) 상의 전압이 턴-온된 제 2 스위칭 소자(SW2)와 저항(RE)을 통해 그라운드(GND)로 방전됨으로써 출력 단자(Tout) 상의 전압이 게이트 하이 전압(VGH) 레벨에서 그라운드(GND) 레벨까지 비선형적인 기울기로 하강하는 게이트 하이 변조 전압(VGH_GPM)으로 변조된다.
이와 같은, 종래의 게이트 펄스 변조 회로의 출력 전압(Vout)은 게이트 구동부에 공급되고, 게이트 구동부는 게이트 펄스 변조 회로의 출력 전압(Vout)을 이용하여 게이트 펄스를 생성해 박막 트랜지스터의 스위칭을 제어한다. 이에 따라, 게이트 펄스의 폴링 에지는 상기 게이트 하이 변조 전압(VGH_GPM)에 의해 비선형적인 기울기로 변조되고, 이로 인해 박막 트랜지스터가 서서히 턴-오프되므로 상기 킥-백 전압으로 인한 화질 저하를 개선하게 된다.
그러나, 종래의 게이트 펄스 변조 회로에 따르면, 게이트 펄스 변조를 위해서 상기에서 서술한 별도의 게이트 펄스 변조회로를 게이트 구동부 외부에 별도로 구성해야 하는 비효율성이 있으며 상기 게이트 하이 전압(VGH)을 상기 게이트 하이 변조 전압(VGH_GPM)으로 변환할 때 소비전력이 상승하게 되는 문제점이 있다.
본 발명은 전술한 문제점을 해결하고자 안출된 것으로, 박막 트랜지스터의 턴-오프시 발생되는 킥-백 전압으로 인한 화질 저하를 방지할 수 있도록 게이트 펄스 변조기능을 가진 게이트 구동부를 포함하는 디스플레이 장치를 제공하는 것을 기술적 과제로 한다. 본발명의 간소화된 게이트 펄스 변조회로는 별도로 형성되는 것이 아니라 게이트 구동부 내부에 위치하게 된다.
위에서 언급된 본 발명의 기술적 과제 외에도, 본 발명의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
전술한 기술적 과제를 달성하기 위한 본 발명에 따른 게이트 펄스 변조 회로는 게이트 구동부(160)내의 레벨 쉬프터부(164)의 구성을 포함하여 구성된 것을 특징으로 한다.
전술한 기술적 과제를 달성하기 위한 본 발명에 따른 디스플레이 장치는 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)의 교차에 의해 정의되는 화소 영역마다 형성된 화소를 포함하는 디스플레이 패널(110); 입력 전원을 이용하여 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)을 각각 생성하는 전압 생성부(120); 상기 데이터 라인에 데이터 전압을 공급하는 데이터 구동부(140); 상기 게이트 하이 전압(VGH)과 상기 게이트 로우 전압(VGL)을 이용해 게이트 펄스(GP)를 생성하여 상기 복수의 게이트 라인(GL)에 순차적으로 공급하는 게이트 구동부(160); 및 상기 데이터 구동부(140) 및 상기 게이트 구동부(160) 각각을 제어하는 타이밍 제어부(130)를 포함하여 구성된 것을 특징으로 한다.
상기 게이트 펄스(GP)의 폴링 에지는 상기 게이트 구동부(160)의 레벨 쉬프터부(164)의 동작에 의하여 게이트 하이 전압 레벨에서 기준 전압(Vref) 레벨까지 선형적인 기울기로 감소한 후, 상기 게이트 로우 전압 레벨까지 더 감소하는 것을 특징으로 한다.
상기 게이트 구동부(160)는 상기 타이밍 제어부(130)로부터 공급되는 게이트 제어 신호(GCS)에 따라 클럭 펄스를 순차적으로 출력하는 쉬프트 레지스터부(162); 및 상기 게이트 하이 전압(VGH)과 상기 게이트 로우 전압(VGL)을 이용해 상기 클럭 펄스를 변조하여 상기 게이트 펄스(GP)를 생성하여 상기 복수의 게이트 라인(GL)에 순차적으로 공급하는 레벨 쉬프터부(164)를 포함하여 구성된 것을 특징으로 한다.
상기 타이밍 제어부(130)는 상기 기준 전압(Vref)의 전압 레벨을 설정하기 위한 기준 전압 설정 데이터를 상기 게이트 구동부(160)의 레벨 쉬프터부(164)에 공급한다.(미도시)
본 발명의 게이트 구동부(160)와 이를 포함하는 디스플레이 장치에 따르면, 게이트 펄스(GP)의 폴링 에지가 선형적인 기울기를 가짐으로써 박막 트랜지스터의 턴-오프시 발생되는 킥-백 전압으로 인한 화질 저하를 방지할 수 있으며, 게이트 구동부(160) 외부에 별도의 게이트 펄스 변조회로를 구비하지 않으므로 디스플레이 장치의 소비전력을 줄일 수 있는 효과를 가진다. 참고로 게이트 펄스 변조기능은 기존에 존재하던 신호들을 이용하여 게이트 구동부(160)의 레벨 쉬프터부(164)의 회로구성을 변경함으로 인해서 가능하게 된다.
도 1은 종래의 게이트 펄스 변조 회로를 설명하기 위한 도면이다.
도 2는 본 발명의 실시 예에 따른 레벨 쉬프터 회로를 설명하기 위한 회로도이다.
도 3는 본 발명의 실시 예에 따른 게이트 펄스 변조 회로의 구동 파형도이다.
도 4는 본 발명의 실시 예에 따른 디스플레이 장치를 설명하기 위한 도면이다.
도 5은 도 4에 도시된 게이트 구동부를 설명하기 위한 도면이다.
도 6은 도 5에 도시된 게이트 구동부에서 출력되는 게이트 펄스의 파형도이다.
이하에서는 본 발명에 따른 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치의 바람직한 실시 예를 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 본 발명의 실시 예에 따른 게이트 펄스 변조 회로를 설명하기 위한 회로도이고, 도 3는 본 발명의 실시 예에 따른 게이트 펄스 변조 회로의 구동 파형도이다.
도 2 내지 도 3를 참조하면, 본 발명의 실시 예에 따른 레벨 쉬프터(LS)는 외부로부터 공급되는 게이트 쉬프트 클럭(GSC)과 이전단 레벨 쉬프터(LS)의 플립플랍 출력신호를 조합하여 스위칭 신호로 이용하여, 입력되는 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)을 이용하여 변조된 게이트 펄스(GP)를 출력한다.
상기 레벨 쉬프터(LS)는 외부로부터 공급되는 게이트 쉬프트 클럭(GSC)과 이전단 레벨 쉬프터(LS)의 플립플랍 출력신호에 기초하여 상기 게이트 하이 전압(VGH)과 상기 게이트 로우 전압(VGL)을 특정 타이밍으로 적절히 스위칭함으로써 상기 출력 단자(Tout)로 변조된 게이트 펄스(GP)를 출력한다.
도2를 참조하여 변조된 게이트 펄스(GP)를 출력하기 위한 레벨 쉬프터(LS)의 세부동작을 단계별로 설명하자면,
1단계: 레벨 쉬프터(LS)에 연결된 플립플랍 회로에 이전단((N-1th)) 레벨 쉬프터의 플립플랍 출력신호가 로우상태이고 게이트 쉬프트 클럭(GSC)이 로우상태이면 플립 플랍은 로우상태의 제1 선택신호를 레벨쉬프터(LS)에 출력한다. 이때 로우상태의 게이트 쉬프트 클럭(GSC)도 레벨쉬프터(LS)에 제2 선택신호로서 입력되므로 이들 두 선택신호의 논리값은 OO이다. 이경우 출력되는 게이트 펄스(GP)는 게이트 로우전압(VGL)을 출력하므로 로우 상태이다. 단 복수개의 레벨 쉬프터(LS) 중 첫번째 레벨 쉬프터가(LS1) 동작할 시에는 이전단((N-1th)) 레벨 쉬프터(LS)는 존재하지 않으므로 그대신 Vst신호가 제 1 선택신호를 출력하기 위해서 입력된다.
2단계: 이전단((N-1th)) 레벨 쉬프터(LS)의 플립플랍 출력신호가 하이 상태이고 게이트 쉬프트 클럭(GSC)이 하이 상태이면 플립 플랍은 하이 상태의 제1 선택신호를 레벨 쉬프터(LS)에 출력한다. 이때 하이상태의 게이트 쉬프트 클럭(GSC)이 제2 선택신호로서 레벨 쉬프터에 입력되므로 이들 두 선택신호의 조합으로 인한 논리값은 11이다. 이경우 출력되는 게이트 펄스(GP)는 게이트 하이전압(VGH)을 출력하므로 하이 상태이다.
3단계: 이전단((N-1th)) 레벨 쉬프터(LS)의 플립플랍 출력신호가 하이 상태이고 게이트 쉬프트 클럭(GSC)이 로우상태로 떨어지면 플립 플랍은 하이 상태의 제1 선택신호를 유지하여 레벨 쉬프터(LS)에 출력한다. 이때 로우상태의 게이트 쉬프트 클럭(GSC)이 제 2 선택신호로서 레벨 쉬프터에 입력되므로 이들 두 선택신호의 조합으로 인한 논리값은 10이다. 이경우 출력되는 게이트 펄스(GP)는 저항을 거친 게이트 로우전압(VGL)을 출력하게되므로 밑으로 기울어진 파형을 나타내게 된다. 참고로 저항의 크기에 따라 출력되는 게이트 펄스(GP)의 기울기가 결정되며 저항의 크기가 클수록 기울기는 완만하게 된다.
4단계: 이전단((N-1th)) 레벨 쉬프터(LS)의 플립플랍 출력신호가 로우 상태이고 게이트 쉬프트 클럭(GSC)이 하이상태이면 플립 플랍은 로우 상태의 제 1 선택신호를 레벨 쉬프터(LS)에 출력한다. 이때 하이상태의 게이트 쉬프트 클럭(GSC)이 제 2 선택신호로서 레벨 쉬프터(LS)에 입력되므로 이들 두 선택신호의 조합으로 인한 논리값은 01이다. 이경우 출력되는 게이트 펄스(GP)는 1단계의 논리값 00의 신호와 마찬가지로 게이트 로우전압(VGL)을 출력하게되므로 로우상태이다.
상기와 같은 단계를 거쳐서 도3의 변조된 게이트 펄스(GP)가 생성되어 패널에 형성되어 있는 게이트 라인에 공급되게 된다.
이와 같은, 본 발명의 실시 예에 따른 레벨 쉬프터 회로부(164)는 상기 이전단((N-1th)) 레벨 쉬프터(LS)의 플립플랍 출력과 게이트 쉬프트 클럭(GSC)에 기초하여 상기와 같은 동작을 순차적으로 반복한다. 기본적으로 표시패널에 구성된 게이트라인의 수만큼의 레벨 쉬프터(LS)가 구성되며 레벨 쉬프터부(164)의 회로구성에 따라서 레벨 쉬프터의(LS) 개수는 줄어들 수 있다. 또한 일반적으로 표시패널 상단에 위치한 레벨 쉬프터(LS)로부터 표시패널의 하단에 위치한 레벨 쉬프터(LS)의 순서로 동작이 이루어 지지만 레벨 쉬프터부(164)를 포함하는 게이트 구동부(160)의 구성에 따라서 역순의 구동도 가능하다.
도 4는 본 발명의 실시 예에 따른 디스플레이 장치를 설명하기 위한 도면이고, 도 5은 도 4에 도시된 게이트 구동부(160)를 설명하기 위한 도면이며, 도 6은 도 5에 도시된 게이트 구동부(160)에서 출력되는 게이트 펄스(GP)의 파형도이다.
도 4 내지 도 6을 참조하면, 본 발명의 실시 예에 따른 디스플레이 장치는 디스플레이 패널(110), 전압 생성부(120), 타이밍 제어부(130), 데이터 구동부(140), 및 게이트 구동부(160)를 포함한다.
상기 디스플레이 패널(110)은 복수의 데이터 라인(DL)과 복수의 게이트 라인(GL)의 교차에 의해 정의되는 화소 영역마다 형성된 복수의 화소(P)를 포함하여 이루어진다. 복수의 화소(P) 각각은 게이트 라인(GL)에 공급되는 게이트 펄스(GP)에 의해 선택되어 데이터 라인(DL)으로부터 공급되는 데이터 신호(Vdata)에 상응하는 영상을 표시하게 된다. 이러한, 복수의 화소(P) 각각은 적어도 하나의 박막 트랜지스터(미도시)와 적어도 하나의 커패시터(미도시)를 포함하여 구성될 수 있다. 각 화소의 박막 트랜지스터는 게이트 라인(GL)에 공급되는 게이트 펄스(GP)의 게이트 하이 전압(VGH)에 따라 턴-온되어 데이터 라인(DL)에서 공급되는 데이터 신호를 커패시터에 충전시키는 역할을 한다. 그리고, 각 화소(P)의 커패시터는 게이트 라인(GL)에 게이트 펄스(GP)의 게이트 로우 전압(VGL)이 공급되면, 충전된 전압으로 박막 트랜지스터의 턴-온 상태를 유지시킨다. 이와 같은, 복수의 화소(P)는 데이터 전압(Vdata)에 따라 액정을 구동하는 액정셀 또는 데이터 전압(Vdata)에 대응되는 데이터 전류에 따라 유기 발광 소자를 발광시키는 발광셀이 될 수 있다.
상기 전압 생성부(120)는 외부로부터 입력되는 입력 전원(Vin)을 이용하여 상기 박막 트랜지스터를 턴-온시키기 위한 상기 게이트 하이 전압(VGH)과 상기 박막 트랜지스터를 턴-오프시키기 위한 상기 게이트 로우 전압(VGL)을 각각 생성하여 게이트 구동부(160)으로 출력한다.
상기 타이밍 제어부(130)는 외부의 시스템 본체(미도시) 또는 그래픽 카드(미도시)로부터 입력되는 타이밍 동기 신호(TSS)에 기초하여 데이터 제어 신호(DCS)와 게이트 제어 신호(GCS) 각각을 생성하고, 데이터 제어 신호(DCS)를 통해 데이터 구동부(140)를 제어하고, 이와 동기되도록 게이트 제어 신호(GCS)를 통해 게이트 구동부(160)를 제어한다. 여기서, 상기 데이터 제어 신호(DCS)는 소스 스타트 펄스, 소스 쉬프트 클럭, 및 소스 출력 인에이블 등을 포함할 수 있다. 상기 게이트 제어 신호(GCS)는 게이트 스타트 펄스(Vst), 복수의 게이트 쉬프트 클럭(GSC), 및 게이트 펄스 변조 신호(FLK) 등을 포함할 수 있다.
또한, 상기 타이밍 제어부(130)는 외부의 시스템 본체(미도시) 또는 그래픽 카드(미도시)로부터 입력되는 디지털 입력 데이터(RGB)를 디스플레이 패널(110)의 구동에 알맞도록 표시 데이터(DATA)로 정렬하여 데이터 구동부(140)에 공급한다.
상기 데이터 구동부(140)는 타이밍 제어부(130)로부터 공급되는 데이터 제어 신호(DCS)에 따라 입력되는 표시 데이터(DATA)를 샘플링하고, 복수의 계조 전압 중 샘플링된 데이터에 대응되는 계조 전압을 데이터 전압(Vdata)으로 선택하여 디스플레이 패널(110)의 수평 기간 단위로 해당 데이터 라인(DL)에 공급한다.
상기 게이트 구동부(160)는 상기 타이밍 제어부(130)로부터 공급되는 게이트 제어 신호(GCS)에 따라 순차적으로 쉬프트되는 클럭 펄스(CP1 내지 CPm)를 생성하고, 상기 전원 생성부(120)로부터 공급되는 게이트 하이 전압(VGH)과 상기 전원 생성부(120)로부터 공급되는 게이트 로우 전압(VGL)을 이용하여 상기 클럭 펄스(CP1 내지 CPm)를 상기 게이트 펄스(GP1 내지 GPm)로 레벨 쉬프팅시켜 게이트 라인(GL)에 공급한다. 이를 위해, 상기 게이트 구동부(160)는 쉬프트 레지스터부(162), 및 레벨 쉬프터부(164)를 포함하여 구성된다.
상기 쉬프트 레지스터부(162)는 상기 게이트 제어 신호(GCS)중 하나인 게이트 스타트 펄스(Vst)에 구동 개시되어 복수의 게이트 쉬프트 클럭(GSC)을 순차적으로 선택하여 클럭 펄스(CP1 내지 CPm)로 출력한다. 이를 위해, 상기 쉬프트 레지스터부(162)는 복수의 스테이지(ST1 내지 STm)를 포함하여 구성된다. 복수의 스테이지(ST1 내지 STm) 각각은 게이트 스타트 펄스(Vst) 또는 전단 스테이지(ST1 내지 STm-1)의 출력 신호에 따라 복수의 게이트 쉬프트 클럭(GSC) 중 어느 하나를 클럭 펄스(CP1 내지 CPm)로 선택하여 출력한다.
상기 레벨 쉬프터부(164)는 상기 게이트 로우 전압(VGL)과 게이트 하이 전압(VGH)을 이용하여, 도 5에 도시된 바와 같이, 상기 쉬프트 레지스터부(162)로부터 순차적으로 쉬프트되어 입력되는 클럭 펄스(CP1 내지 CPm) 각각을 상기 게이트 펄스(GP1 내지 GPm)로 레벨 쉬프팅시켜 게이트 라인(GL)에 공급한다. 이를 위해, 상기 레벨 쉬프터부(164)는 복수의 레벨 쉬프터(LS1 내지 LSm)를 포함하여 구성된다. 상기 복수의 레벨 쉬프터(LS1 내지 LSm) 각각에는 상기 게이트 로우 전압(VGL)과 게이트 하이 전압(VGH)이 각각 공급된다. 이에 따라, 상기 복수의 레벨 쉬프터(LS1 내지 LSm) 각각은, 입력되는 클럭 펄스(CP1 내지 CPm)의 하이(High) 레벨을 상기 게이트 하이 전압(VGH)으로, 로우(Low) 레벨을 상기 게이트 로우 전압(VGL)으로 각각 레벨 쉬프팅시킨다. 따라서, 상기 게이트 라인(GL)에 공급되는 게이트 펄스(GP)의 폴링 에지 전압은 게이트 하이 전압(VGH) 레벨에서 기준 전압(Vref) 레벨까지 선형적인 기울기로 감소한 후, 상기 게이트 로우 전압(VGL) 레벨까지 더 감소하게 된다.
전술한 바와 같은, 본 발명의 실시 예에 따른 디스플레이 장치에 따르면, 게이트 펄스(GP)의 폴링 에지가 선형적인 기울기를 가짐으로써 박막 트랜지스터의 턴-오프시 발생되는 킥-백 전압으로 인한 화질 저하를 방지할 수 있으며, 별도의 게이트 하이 전압 변조회로를 사용하지 않으므로 게이트 구동부에서 소모하는 소비전력을 감소할 수 있다.
한편, 본 발명의 디스플레이 장치는 게이트 펄스(또는 스캔 펄스)를 게이트라인(또는 스캔 라인)들에 순차적으로 공급하는 액정 디스플레이 장치, 유기 발광 디스플레이 장치, 또는 전기 영동 디스플레이 장치일 수 있다.
이상에서 설명한 본 발명은 전술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사항을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다. 그러므로, 본 발명의 범위는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
12: 펄스 변조 제어부 RE: 저항
110: 디스플레이 패널 120: 전압 생성부
130: 타이밍 제어부 140: 데이터 구동부
160: 게이트 구동부 162:쉬프트 레지스터부
164: 레벨 쉬프터부

Claims (7)

  1. 입력전원을 이용하여 게이트 하이 전압과 게이트 로우 전압을 생성하는 전원 생성부;
    게이트 제어신호를 생성하는 타이밍 컨트롤러; 및
    상기 게이트 하이전압과 게이트 로우전압과 게이트 제어신호를 입력받아서 변조된 게이트 펄스를 출력하는 게이트 구동부를 포함하여 구성된 것을 특징으로 하는 표시장치 구동회로.
  2. 제 1 항에 있어서,
    상기 게이트 구동부는,
    스위칭 신호를 이용하여 상기 게이트 하이전압과 게이트 로우전압을 변조된 게이트 펄스로 출력하는 레벨 쉬프터부를 포함하는 것을 특징으로 하는 표시장치 구동회로
  3. 제 2 항에 있어서,
    상기 스위칭 신호는 적어도 두개의 신호의 조합에 의해서 구성되는 것을 특징으로 하는 표시장치 구동회로
  4. 제 3 항에 있어서,
    상기 두개의 신호는 게이트 쉬프트 클럭과 전단 레벨 쉬프터 스테이지에 연결된 플립플랍 회로의 출력인 것을 특징으로 하는 표시장치 구동회로.
  5. 제 2 항에 있어서,
    상기 변조된 게이트 펄스는,
    적어도 세가지 상태의 파형으로 구성된 것을 특징으로 하는 표시장치 구동회로.
  6. 제 5 항에 있어서,
    상기 세가지 상태의 파형은 게이트 하이 파형, 게이트 하이 파형으로부터 하단으로 기울어진 형태의 파형, 게이트 로우 파형 을 가지는 것을 특징으로 하는 표시장치 구동회로.
  7. 제 2항에 있어서,
    상시 레벨 쉬프터부에 입력되는 신호는 게이트 하이전압, 게이트 로우전압 및 저항을 거쳐서 입력되는 게이트 로우전압인 것을 특징으로 하는 표시장치 구동회로.

KR1020130162545A 2013-12-24 2013-12-24 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치 KR102151058B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130162545A KR102151058B1 (ko) 2013-12-24 2013-12-24 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130162545A KR102151058B1 (ko) 2013-12-24 2013-12-24 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20150074613A true KR20150074613A (ko) 2015-07-02
KR102151058B1 KR102151058B1 (ko) 2020-09-02

Family

ID=53787704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130162545A KR102151058B1 (ko) 2013-12-24 2013-12-24 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR102151058B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319329B2 (en) 2016-09-28 2019-06-11 Silicon Works Co., Ltd. Gate driving circuit, level shifter, and display device
KR20200015874A (ko) * 2018-08-03 2020-02-13 삼성디스플레이 주식회사 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100942832B1 (ko) * 2002-12-16 2010-02-18 엘지디스플레이 주식회사 액정 표시 장치의 전원 시퀀스 제어 방법 및 장치
KR20100056147A (ko) * 2008-11-19 2010-05-27 엘지디스플레이 주식회사 액정표시장치
KR20110074352A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 표시장치와 그 게이트펄스 변조 제어방법
KR20110073821A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치의 구동 장치 및 구동 방법
KR101327491B1 (ko) * 2006-11-28 2013-11-08 엘지디스플레이 주식회사 영상표시장치의 전원전압생성회로

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100942832B1 (ko) * 2002-12-16 2010-02-18 엘지디스플레이 주식회사 액정 표시 장치의 전원 시퀀스 제어 방법 및 장치
KR101327491B1 (ko) * 2006-11-28 2013-11-08 엘지디스플레이 주식회사 영상표시장치의 전원전압생성회로
KR20100056147A (ko) * 2008-11-19 2010-05-27 엘지디스플레이 주식회사 액정표시장치
KR101310378B1 (ko) * 2008-11-19 2013-09-23 엘지디스플레이 주식회사 액정표시장치
KR20110074352A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 표시장치와 그 게이트펄스 변조 제어방법
KR20110073821A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치의 구동 장치 및 구동 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319329B2 (en) 2016-09-28 2019-06-11 Silicon Works Co., Ltd. Gate driving circuit, level shifter, and display device
KR20200015874A (ko) * 2018-08-03 2020-02-13 삼성디스플레이 주식회사 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치
US11538415B2 (en) 2018-08-03 2022-12-27 Samsung Display Co., Ltd. Clock and voltage generation circuit and display device including the same

Also Published As

Publication number Publication date
KR102151058B1 (ko) 2020-09-02

Similar Documents

Publication Publication Date Title
USRE48358E1 (en) Emission control driver and organic light emitting display device having the same
US8044908B2 (en) Liquid crystal display device and method of driving the same
KR100742804B1 (ko) 표시 소자 구동 장치, 그 표시 소자 구동 장치를 포함한표시 장치 및 표시 소자 구동 방법
US10431175B2 (en) Gate driver and control method thereof
US9230496B2 (en) Display device and method of driving the same
KR20080011896A (ko) 게이트 온 전압 발생회로와 게이트 오프 전압 발생회로 및이들을 갖는 액정표시장치
US9558696B2 (en) Electrophoretic display device
KR20170000023A (ko) 표시 장치 및 이의 구동 방법
KR20180066375A (ko) 시프트 레지스터 및 이를 이용한 표시장치
KR102264274B1 (ko) 인버터와 그를 이용한 쉬프트 레지스터 및 표시 장치
US11205389B2 (en) Scan driver and display device having same
KR102166897B1 (ko) 표시 장치 및 그 구동 방법
US9117512B2 (en) Gate shift register and flat panel display using the same
KR20160048314A (ko) Dc-dc 컨버터 및 이를 포함하는 표시 장치
KR20070048345A (ko) 액정 표시 장치 및 그의 구동 방법
KR102151058B1 (ko) 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
KR20150088598A (ko) 데이터 구동부, 이를 구비하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법
KR20180059635A (ko) 게이트 구동회로와 이를 이용한 표시장치
KR102018761B1 (ko) 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR102247133B1 (ko) 표시장치
KR102401065B1 (ko) 전원 공급부를 갖는 디스플레이 장치
CN108711399B (zh) 发射控制驱动电路、发射控制驱动器及有机发光显示装置
KR20140038240A (ko) 액정표시장치
KR20080046934A (ko) 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant