KR101327491B1 - 영상표시장치의 전원전압생성회로 - Google Patents

영상표시장치의 전원전압생성회로 Download PDF

Info

Publication number
KR101327491B1
KR101327491B1 KR1020060118581A KR20060118581A KR101327491B1 KR 101327491 B1 KR101327491 B1 KR 101327491B1 KR 1020060118581 A KR1020060118581 A KR 1020060118581A KR 20060118581 A KR20060118581 A KR 20060118581A KR 101327491 B1 KR101327491 B1 KR 101327491B1
Authority
KR
South Korea
Prior art keywords
voltage generation
display device
supply voltage
gate
power supply
Prior art date
Application number
KR1020060118581A
Other languages
English (en)
Other versions
KR20080048325A (ko
Inventor
이성민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060118581A priority Critical patent/KR101327491B1/ko
Priority to CN200710128226XA priority patent/CN101191927B/zh
Priority to US11/827,208 priority patent/US8253721B2/en
Publication of KR20080048325A publication Critical patent/KR20080048325A/ko
Application granted granted Critical
Publication of KR101327491B1 publication Critical patent/KR101327491B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 구동회로에 관한 것으로서, 특히 액정 또는 유기 EL과 같은 표시장치에서 게이트구동부로 유입된 정전기에 의한 비정상적 화면표시를 개선하기 위해 표시패널로부터 유입된 정전기로 인해 비정상적인 게이트 스캐닝 신호가 출력되어 비정상적인 화면이 표시될 경우, 그 즉시 영상표시장치의 전원을 오프(off)시켰다가 다시 온(on)시키는 동작을 수행하게 함으로써 정전기 유입에 의한 비정상적 화면 표시 상태를 즉시 정상적인 화면 표시 상태로 전환해주는 장점이 있다.

Description

영상표시장치의 전원전압생성회로{Power generation unit for liquid crystal display device}
도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도
도 2는 도 1의 구성 중 액정패널의 구성을 간략히 도시한 도면
도 3은 일반적인 액정표시장치의 구성 중 전원전압생성부의 구성을 도시한 블록구성도
도 4는 본 발명에 따른 영상표시장치의 전원전압생성회로의 구성을 도시한 블록구성도
도 5는 본 발명에 따른 영상표시장치의 전원전압생성회로 중 리셋구동부의 구성을 상세하게 도시한 회로도
<도면의 주요부분에 대한 간단한 설명>
30 : 전원전압생성회로 31 : 파워제어IC
32 : 구동전압생성부 33 : 게이트하이전압생성부
34 : 게이트로우전압생성부 35 : 셧다운제어부
36 : 리셋구동부 DPM : 안정화신호
본 발명은 구동회로에 관한 것으로서, 특히 액정 또는 유기 EL과 같은 표시장치에서 게이트구동부로 유입된 정전기에 의한 비정상적 화면표시를 개선하는 영상표시장치의 전원전압생성회로에 관한 것이다.
디스플레이 장치 중 특히 액정표시장치는 소형 및 박형화와 저전력 소모의 장점을 가지며, 노트북 컴퓨터, 사무자동화 기기, 오디오/비디오 기기 등으로 이용되고 있다. 특히, 스위치 소자로서 박막 트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)가 이용되는 액티브 매트릭스 타입의 액정표시장치는 동적인 이미지를 표시하기에 적합하다.
도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도로서, 크게 액정패널(2)과 LCM구동회로부(26)로 구분된다.
각 구성을 보면, 인터페이스(10)는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 LCM구동회로부(26)로 입력되는 데이터(RGB Data) 및 제어신호(입력 클럭, 수평동기신호, 수직동기신호, 데이터 인에이블 신호 등)들을 입력받아 타이밍 컨트롤러(12)로 공급한다. 주로 구동 시스템으로부터 데이터 및 제어 신호전송을 위해서 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되고 있다. 또한, 이러한 인터페이스 기능을 모아서 타이밍컨트롤러(12)와 함께 단일 칩(Chip)으로 집적시켜 사용하기도 한다.
액정패널(2)은 도 2와 같이, 글라스를 이용한 기판 상에 다수의 데이터라인(DL1~DLm)과 다수의 게이트라인(GL1~GLn)이 교차되어 다수의 화소영역을 형성하며, 각각의 화소영역에는 박막트랜지스터(TFT)와 액정(LC)이 구성되어 화면을 표시한다.
타이밍 컨트롤러(12)는 인터페이스(10)를 통해 입력되는 제어신호를 이용하여 복수개의 드라이브 집적회로들로 구성된 소스드라이버(18)와 복수개의 게이트 드라이버 집적회로들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성한다. 또한 인터페이스(10)를 통해 입력되는 데이터들을 소스드라이버(18)로 전송한다.
기준전압생성부(16)는 소스드라이버(18)에서 사용되는 DAC(Digital To Analog Converter)의 감마기준전압들을 생성한다. 기준전압들은 패널의 투과율-전압특성을 기준으로 생산자에 의해서 설정된다.
소스드라이버(18)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 입력 데이터의 기준전압들을 선택하고, 선택된 기준전압을 액정패널(2)에 공급하여 액정 분자의 회전 각도를 제어한다.
게이트드라이버(20)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 액정패널(2)상에 배열된 박막트랜지스터(TFT)들의 온/오프(on/off) 제어를 수행하는데, 액정패널(2) 상의 게이트라인(GL1~GLn)을 1 수평동기 시간씩 순차적으로 인에이블(enable) 시킴으로써 액정패널(2) 상의 박막트랜지스터들(TFT)을 1 라 인 분씩 순차적으로 구동시켜 소스드라이버(18)로부터 공급되는 아날로그 영상신호들이 각 박막트랜지스터(TFT)들에 접속된 픽셀들로 인가되도록 한다.
전원전압생성부(14)는 각 구성부들의 동작전원을 공급하고 액정패널(2)의 공통전극 전압을 생성하여 공급한다.
또한 도시되지는 않았지만 하나 이상의 램프(lamp)를 구비하여 상기 액정패널(2)로 광(light)을 공급하는 백라이트 유닛(Backlight unit)을 더욱 포함한다.
상기한 구성과 같이, 통상의 액정표시장치는 전술한 전원전압생성부(14)와 같은 전원공급유닛(Power Management Unit)을 구비하여 각 구성부로 구동에 필요한 전원을 공급하고 있는데, 이를 도 3의 블록구성도를 참조하여 좀더 상세히 설명하면 다음과 같다.
통상 상기 전원전압생성부(14)는 도시되지 않은 시스템 전원부로부터 입력되는 공급전압(Vcc)을 이용하여 액정표시장치의 구동에 필요한 구동전압들, 예를 들어 게이트하이전압(Vgh), 게이트로우전압(Vgl), 감마기준전압(Vγ), 공통전압(Vcom) 등을 생성하여 상기 타이밍컨트롤러(12), 소스 드라이버(18), 게이트 드라이버(20) 및 기준전압생성부(16) 등에 각각 공급한다.
도 3은 상기와 같은 다양한 전원 공급을 수행하는 전원전압생성부(14)의 내부 구성을 간략하게 블록도시한 도면으로서, 파워제어IC(14a)와, 구동전압생성부(14b)와, 게이트하이전압생성부(14c)와, 게이트로우전압생성부(14d) 및 셧다운제어부(14e)를 구비한다.
상기 파워제어IC(Power control IC:P-IC)(14a)는 일반적으로 다수의 회로소 자가 집적된 집적회로(IC)의 형태로 구성되며, 미도시된 시스템 전원부로부터 입력되는 0 ~ 3.3V의 저전위 공급전압(Vcc)을 이용하여 기타 구성부(14b 내지 14d)에서 다양한 레벨의 전원전압을 생성하는데 필요한 여러 레벨의 공급전압을 제공하며 또한 접지전위 및 스위칭, 리셋 등의 회로 기능을 제공한다.
상기 구동전압생성부(14b)는 액정셀의 구동을 위한 공통전압(Vcom)을 생성할 수 있는 구동전압(Vdd)을 생성하는데, 상기 0 ~ 3.3V의 저전위 공급전압(Vcc)을 이용하여 액정셀을 구동하기 위한 약 15V 내외의 고전위 구동전압(Vdd)으로 변환하여 소스 드라이버(18)에 공급하며, 상기 고전위 구동전압(Vdd)은 분압저항에 의해 적절한 전압레벨의 공통전압(Vcom)으로 분압되고 상기 분압으로 생성된 공통전압(Vcom)은 상기 액정패널(2)의 패드부(미도시됨)를 경유하여 액정패널(2)에 형성된 공통전극에 공급된다.
상기 게이트하이전압생성부(14c)는 상기 게이트드라이버(20)를 통해 액정패널(2)의 게이트라인(GL1~GLn)으로 인가되는 게이트 스캐닝 신호의 게이트 하이전압(Vgh)을 생성한다. 즉, 파워제어IC(14a)로 공급되는 0 ~ 3.3V의 저전위 입력전압(Vcc)으로 약 25~27V의 게이트 하이전압(Vgh)을 생성하여 상기 게이트드라이버(20)로 공급한다.
상기 게이트로우전압생성부(14d)는 상기 게이트드라이버(20)를 통해 액정패널(2)의 게이트라인(GL1~GLn)으로 인가되는 게이트라인 스캐닝 신호의 게이트 로우전압(Vgl)을 생성한다. 즉, 파워제어IC(14a)로 공급되는 0 ~ 3.3V의 저전위 입력전압(Vcc)으로 약 -5V 내외의 게이트 로우전압(Vgl)을 생성하여 역시 상기 게이트드 라이버(20)로 공급한다.
상기 셧다운제어부(14e)는 상기 타이밍컨트롤러(12)로부터 약 3.3V의 안정화신호(DPM)를 입력받으며, 상기 IC형태로 집적된 파워제어IC(14a)의 셧-다운(shut-down) 제어를 수행한다. 통상 상기 파워제어IC(14a)는 구동의 리셋을 위한 셧-다운 신호입력단자(미도시함)를 구비하고 있으며 0 ~ 0.7V 사이의 전압(IC의 종류에 따라 다를 수 있다)이 인가될 경우 상기 각 구성부로의 모든 전원공급을 오프(off) 시켜 상기 전원전압생성부(14)의 동작이 실질적으로 멈추도록 설계되어 있다. 물론 상기 전원전압생성부(14)의 동작이 멈추는 것은 표시장치의 전체 전원이 오프(off) 상태임을 나타낸다.
그런데, 상기와 같은 전원전압생성부(14)를 구비하는 액정표시장치는 상기 액정패널(2)에 유입된 정전기(ESD)가 상기 게이트드라이버(20)를 통해 상기 전원전압생성부(14)까지 전달될 경우 상기 게이트하이전압생성부(14c) 및 게이트로우전압생성부(14d)에서 생성되는 게이트하이전압(Vgh) 및 게이트로우전압(Vgl)에 영향을 미치게 된다. 특히 정전기에 의해 상기 게이트하이전압생성부(14c)로부터 약 25~27V의 게이트 하이전압(Vgh)을 생성하지 못하고 약 7V 내외로 급격히 떨어진 전압을 출력하는 등의 비정상적인 전압이 출력됨으로 인해 액정패널(2)에 가로줄무늬 등 비정상적인 화면이 표시되는 문제점이 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 전원전압 생성부로 유입된 정전기에 의해 비정상적인 게이트하이전압이 출력되는 현상이 발생할 경우 이를 즉시 정상화함으로써 정상 품질의 영상 화질을 지속적으로 표시할 수 있는 표시장치의 전원전압생성부를 제공하는 것을 목적을 한다.
상기 목적을 달성하기 위해 본 발명은,
외부회로로부터 입력되는 공급전압을 다수 회로부로 공급하는 것을 제어하며, 셧-다운 신호입력단자를 구비하여 상기 셧-다운 신호입력단자로 셧-다운 신호가 입력되면 상기 다수 회로부로의 전원공급을 중지하는 파워제어IC와; 상기 파위제어IC로부터 전원을 공급받아 게이트 스캐닝 신호의 게이트 하이전압(Vgh)을 생성하여 출력하는 게이트하이전압생성부와; 상기 파위제어IC로부터 전원을 공급받아 게이트 스캐닝 신호의 게이트 로우전압(Vgl)을 생성하여 출력하는 게이트로우전압생성부와; 외부회로로부터 안정화신호를 입력받으며 상기 셧-다운 신호를 출력하는 셧다운제어부와; 상기 게이트하이전압생성부의 게이트 하이전압출력단과 접지단 사이에 구성되며, 상기 게이트하이전압생성부로 정전기가 유입되면 상기 셧다운제어부가 상기 셧-다운 신호를 출력하도록 제어하는 리셋구동부를 포함하는 영상표시장치의 전원전압생성회로를 제안한다.
상기 리셋구동부는, 상기 상기 게이트하이전압생성부의 게이트 하이전압출력단과 접지단 사이에 직렬 연결되어 구성되는 제1 및 제2저항과; 상기 셧다운제어부의 셧-다운 신호출력단과 접지단 사이에 구성되는 다이오드와; 상기 제1 및 제2저 항의 연결노드와 상기 셧-다운 신호출력단 사이에 구성되는 커패시터를 더욱 포함한다.
상기 공급전압은 0 ~ 3.3V 사이의 전압인 것을 특징으로 한다.
상기 셧-다운 신호는 0 ~ 0.7V 사이의 전압신호인 것을 특징으로 한다.
상기 게이트 하이전압은 25 ~ 27V 사이의 전압인 것을 특징으로 한다.
상기 게이트로우전압은 -5 ~ -7V 사이의 전압인 것을 특징으로 한다.
상기 외부회로는 타이밍컨트롤러인 것을 특징으로 한다.
상기 안정화신호는 3.3V의 직류 전압신호인 것을 특징으로 한다.
상기 제1 및 제2저항의 저항값은 서로 3:1의 저항값 비율을 가지는 것을 특징으로 한다.
상기 제1 및 제2저항은 각각 33 ㏀ 및 11 ㏀인 것을 특징으로 한다.
상기 다이오드는 상기 셧-다운 신호출력단에 캐소드 단자가 연결되고 상기 접지단에 애노드 단자가 연결되는 것을 특징으로 한다.
상기 커패시터는 4.7 ㎌ 이상의 용량을 가지는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명에 따른 영상표시장치의 전원전압생성회로에 대해 설명한다.
도 4는 본 발명에 따른 영상표시장치의 전원전압생성회로(30)의 구성을 간략하게 도시한 블록구성도로서, 파워제어IC(31)와, 구동전압생성부(32)와, 게이트하이전압생성부(33)와, 게이트로우전압생성부(34)와, 셧다운제어부(35) 및 리셋구동부(36)를 구비한다.
상기 파워제어IC(31)는 다수의 회로소자를 집적시킨 집적회로(IC)의 형태로 구성되며, 미도시된 시스템 전원부로부터 입력되는 0 ~ 3.3V의 저전위 공급전압(Vcc)을 이용하여 기타 구성부(32 내지 35)에서 다양한 레벨의 전원전압을 생성하는데 필요한 여러 레벨의 공급전압을 제공하며 또한 접지전위 및 스위칭, 리셋 등의 회로 기능을 제공한다.
상기 구동전압생성부(32)는 액정셀의 구동을 위한 공통전압(Vcom)을 생성할 수 있는 구동전압(Vdd)을 생성하는데, 상기 0 ~ 3.3V의 저전위 공급전압(Vcc)을 이용하여 액정셀을 구동하기 위한 약 15V 내외의 고전위 구동전압(Vdd)으로 변환하여 액정표시장치의 소스 드라이버에 공급하며, 상기 고전위 구동전압(Vdd)은 분압저항에 의해 적절한 전압레벨의 공통전압(Vcom)으로 분압되고 상기 분압으로 생성된 공통전압(Vcom)은 액정패널의 패드부(미도시됨)를 경유하여 상기 액정패널에 형성된 공통전극에 공급된다.
상기 게이트하이전압생성부(33)는 게이트드라이버를 통해 액정패널의 게이트라인으로 인가되는 게이트 스캐닝 신호의 게이트 하이전압(Vgh)을 생성한다. 즉, 전원전압생성부(30)로 공급되는 0 ~ 3.3V의 저전위 입력전압(Vcc)으로 약 25 ~ 27V의 게이트 하이전압(Vgh)을 생성하여 상기 게이트드라이버로 공급한다.
상기 게이트로우전압생성부(34)는 게이트드라이버를 통해 액정패널의 게이트라인으로 인가되는 게이트라인 스캐닝 신호의 게이트 로우전압(Vgl)을 생성한다. 즉, 전원전압생성부(30)로 공급되는 0 ~ 3.3V의 저전위 입력전압(Vcc)으로 약 -5V 내외의 게이트 로우전압(Vgl)을 생성하여 역시 상기 게이트드라이버로 공급한다.
상기 셧다운제어부(35)는 타이밍컨트롤러(Timing controller)로부터 약 DC 3.3V의 안정화신호(DPM)를 지속적으로 입력받으며, 상기 IC형태로 집적된 파워제어IC(31)의 셧-다운(shut-down) 제어를 수행한다. 통상 상기 파워제어IC(31)는 구동의 리셋을 위한 셧-다운 신호입력단자(미도시함)를 구비하고 있으며 0 ~ 0.7V 사이의 전압(IC의 종류에 따라 다를 수 있다)이 인가될 경우 상기 각 구성부(32 내지 35)로의 모든 전원공급을 오프(off)시켜 상기 전원전압생성부(30)의 동작이 실질적으로 멈추도록 설계되어 있다. 물론 상기 전원전압생성부(30)의 동작이 멈추는 것은 표시장치의 전원이 오프(off) 상태임을 나타낸다.
상기 리셋구동부(36)는 상기 게이트하이전압생성부(33)와 셧다운제어부(35)와 연계되어 구성되는 회로부로서, 액정패널로부터 상기 게이트하이전압생성부(33) 측으로 정전기(ESD)가 유입될 경우 상기 셧다운제어부(35)로부터 셧다운 신호를 출력하도록 하여 상기 파워제어IC(31)를 통해 표시장치의 전원을 리셋(reset)시켜주도록 하는 역할을 담당한다.
이를 도 5의 리셋구동부(36) 구성회로도를 참조하면, 상기 리셋구동부(36)는 상기 게이트하이전압생성부(33)의 게이트 하이전압출력단(N1)과 접지단(GND) 사이에 직렬 연결되어 구성되는 제1 및 제2저항(R1, R2)과, 상기 셧다운제어부(35)의 셧-다운 신호출력단(N3)과 접지단(GND) 사이에 구성되는 다이오드(D)와, 상기 제1 및 제2저항(R1, R2)의 연결노드(N2)와 상기 셧-다운 신호출력단(N3) 사이에 구성되는 커패시터(C)를 포함하여 구성된다.
상기 제1저항(R1)과 제2저항(R2)의 저항비는 약 3:1인데 예를 들어 상기 제1 저항이 33㏀일 경우 상기 제2저항(R2)은 11㏀이 된다. 또한 상기 다이오드(D)는 캐소드(cathode) 단자가 상기 셧-다운 신호출력단(N3)에 연결되고, 상기 커패시터(C)의 용량은 4.7㎌ 이상인 것이 바람직하다.
아울러, 상기 리셋구동부(36)는 상기 각 구성부(31~35)와는 별도로 회로부를 설계할 수 있으나, 상기 제1저항(R1)과 제2저항(R2)은 상기 게이트하이전압생성부(33)에 포함하여 설계할 수 있으며, 마찬가지로 상기 다이오드(D) 역시 상기 셧다운제어부(35)에 포함하여 설계할 수 있을 것이다. 물론 상기 커패시터(C) 역시 상기 게이트하이전압생성부(33) 또는 상기 셧다운제어부(35) 중 한 곳에 포함시켜 회로를 구성하여도 무방하다.
이하 상기와 같은 구성을 가지는 본 발명에 따른 영상표시장치의 전원전압생성회로의 동작을 설명한다. 이때 설명의 도움을 위해 상기 제1 및 제2저항(R1, R2)은 각각 33㏀, 11㏀이라 하고, 상기 커패시터(C)는 약 10㎌ 의 용량을 가지며, 상기 DPM 신호는 약 3.3V로 설정한다. 아울러, 파워제어IC(31)의 도면번호 (31a)는 셧-다운 신호입력단자이다.
먼저, 노말 상태에서 상기 게이트하이전압생성부(33)는 약 25 ~ 27V의 게이트 하이전압(Vgh)을 생성하여 출력한다.
그러나 액정패널로부터 정전기가 유입되게 되면 상기 게이트하이전압생성부(33)는 회로의 오동작에 의해 약 7V 정도의 전압을 게이트 하이전압(Vgh)으로 출력하게 된다.
즉, 정전기 유입이 없는 노말 상태에서 상기 제1저항(R1) 및 제2저항(R2)에 는 각각 약 19V와 약 6V 정도가 인가되므로 상기 연결노드(N2)에는 약 6V정도가 인가되는 상태를 유지한다.
이때 상기 커패시터(C)에는 상기 약 3.3V의 DPM 신호와 상기 연결노드(N2)에 인가된 6V와의 차인 약 3V정도가 충전된다.
물론, 상기 셧-다운 신호출력단(N3)은 약 3.3V인 상기 DPM신호에 의해 약 3.3V의 전압을 상기 파워제어IC(31)의 셧-다운 신호입력단자(31a)로 인가하기 때문에 셧-다운 범위인 0 ~ 0.7V를 초과하므로 상기 파워제어IC(31)는 정상 동작을 지속적으로 수행하게 된다.
그러나 액정패널로부터 정전기가 유입되어 상기 게이트하이전압생성부(33)가 오동작하게 되어 약 7V 내외의 전압을 게이트 하이전압(Vgh)으로 출력하게 될 경우, 상기 제1저항(R1) 및 제2저항(R2)에 의해 분압된 상기 연결노드(N2)에는 약 1V정도만 인가되는 상태로 전환된다.
이에 상기 커패시터(C)에는 약 3V 정도가 충전되어 있는 상태이므로 상기 셧-다운 신호출력단(N3)은 약 -2V 정도까지 전압하강하게 된다. 즉, 상기 커패시터(C)에 약 3V 정도가 충전되어 있으므로 그 양단 전압차는 상기 충전량만큼인 3V 정도의 전압차를 가져야 하기 때문에 상기 셧-다운 신호출력단(N3)이 약 -2V까지 하강하게 되는 것이다.
상기 셧-다운 신호출력단(N3)이 약 -2V까지 하강하게 되면 상기 다이오드(D)가 턴-온되고 이에 상기 DPM 신호는 상기 다이오드(D)에 의해 접지단(GND)으로 방전되므로 상기 셧-다운 신호출력단(N3)은 결국 접지전위를 가지는 로우 레벨 전위 (즉 0V)가 된다.
따라서 상기 파워제어IC(31)의 셧-다운 신호입력단자(31a)로 상기 0V의 접지전위가 인가되고 이에 상기 파워제어IC(31)는 동작을 중지하여 실질적으로 상기 액정표시장치는 전원 오프 상태가 된다.
상기 전원전압생성회로(30)는 전원 오프 상태에 따라 액정패널로는 게이트 하이전압(Vgh)과 게이트 로우전압(Vgl)이 인가되지 않기 때문에 액정패널 역시 화면이 표시되지 않는 오프 상태로 전환된다.
이후 상기 커패시터(C)에 충전된 전하의 방전에 의해 상기 셧-다운 신호출력단(N3)의 전위는 서서히 상승하게 되고, 이윽고 상기 셧-다운 신호 레벨을 초과하게 되면 상기 다이오드(D)가 턴-오프되며 또한 상기 셧-다운 신호출력단(N3)의 전위는 하이 레벨 전위 상태로 전환되어 상기 파워제어IC(31)는 온(on) 상태로 전환되어 정상동작을 수행하게 되어 꺼졌던 액정패널이 다시 켜지게 된다.
요약하면, 본 발명에 따른 전원전압생성회로(30)는 액정패널로부터 유입된 정전기에 의해 상기 게이트하이전압생성부(33)가 오동작하게 되어 비정상작인 게이트 하이 신호를 출력하게 되면, 그 즉시 액정표시장치의 전원을 오프(off)시켰다가 다시 온(on)시키는 동작을 수행하게 함으로써 정전기 유입에 의한 비정상적 화면 표시 상태를 정상적인 화면 표시 상태로 즉시 전환해주는 것이다.
물론, 상기 설명한 본 발명에 따른 전원전압생성회로(30)에 의한 전원 오프-온 과정은 수 내지 수십 ms 정도의 시간 이내에 수행되어지기 때문에 시청자는 거의 인식하지 못하는 정도이다.
상기와 같이 설명한 본 발명에 따른 영상표시장치의 전원전압생성회로는 표시패널로부터 유입된 정전기로 인해 비정상적인 게이트 스캐닝 신호가 출력되어 비정상적인 화면이 표시될 경우, 그 즉시 영상표시장치의 전원을 오프(off)시켰다가 다시 온(on)시키는 동작을 수행하게 함으로써 정전기 유입에 의한 비정상적 화면 표시 상태를 즉시 정상적인 화면 표시 상태로 전환해주는 장점이 있다.

Claims (12)

  1. 외부회로로부터 입력되는 공급전압을 다수 회로부로 공급하는 것을 제어하며, 셧-다운 신호입력단자를 구비하여 상기 셧-다운 신호입력단자로 셧-다운 신호가 입력되면 상기 다수 회로부로의 전원공급을 중지하는 파워제어IC와;
    상기 파위제어IC로부터 전원을 공급받아 게이트 스캐닝 신호의 게이트 하이전압(Vgh)을 생성하여 출력하는 게이트하이전압생성부와;
    상기 파위제어IC로부터 전원을 공급받아 게이트 스캐닝 신호의 게이트 로우전압(Vgl)을 생성하여 출력하는 게이트로우전압생성부와;
    외부회로로부터 안정화신호를 입력받으며 상기 셧-다운 신호를 출력하는 셧다운제어부와;
    상기 게이트하이전압생성부의 게이트 하이전압출력단과 접지단 사이에 구성되며, 상기 게이트하이전압생성부로 정전기가 유입되면 상기 셧다운제어부가 상기 셧-다운 신호를 출력하도록 제어하는 리셋구동부
    를 포함하는 영상표시장치의 전원전압생성회로
  2. 청구항 제 1 항에 있어서,
    상기 리셋구동부는,
    상기 상기 게이트하이전압생성부의 게이트 하이전압출력단과 접지단 사이에 직렬 연결되어 구성되는 제1 및 제2저항과;
    상기 셧다운제어부의 셧-다운 신호출력단과 접지단 사이에 구성되는 다이오드와;
    상기 제1 및 제2저항의 연결노드와 상기 셧-다운 신호출력단 사이에 구성되는 커패시터
    를 더욱 포함하는 영상표시장치의 전원전압생성회로
  3. 청구항 제 1 항에 있어서,
    상기 공급전압은 0 ~ 3.3V 사이의 전압인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  4. 청구항 제 1 항에 있어서,
    상기 셧-다운 신호는 0 ~ 0.7V 사이의 전압신호인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  5. 청구항 제 1 항에 있어서,
    상기 게이트 하이전압은 25 ~ 27V 사이의 전압인 것을 특징으로 하는 영상표 시장치의 전원전압생성회로
  6. 청구항 제 1 항에 있어서,
    상기 게이트로우전압은 -5 ~ -7V 사이의 전압인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  7. 청구항 제 1 항에 있어서,
    상기 외부회로는 타이밍컨트롤러인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  8. 청구항 제 1 항에 있어서,
    상기 안정화신호는 3.3V의 전압신호인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  9. 청구항 제 2 항에 있어서,
    상기 제1 및 제2저항의 저항값은 서로 3:1의 저항값 비율을 가지는 것을 특 징으로 하는 영상표시장치의 전원전압생성회로
  10. 청구항 제 9 항에 있어서,
    상기 제1 및 제2저항은 각각 33㏀ 및 11㏀인 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  11. 청구항 제 2 항에 있어서,
    상기 다이오드는 상기 셧-다운 신호출력단에 캐소드 단자가 연결되고 상기 접지단에 애노드 단자가 연결되는 것을 특징으로 하는 영상표시장치의 전원전압생성회로
  12. 청구항 제 2 항에 있어서,
    상기 커패시터는 4.7 ㎌ 이상의 용량을 가지는 것을 특징으로 하는 영상표시장치의 전원전압생성회로
KR1020060118581A 2006-11-28 2006-11-28 영상표시장치의 전원전압생성회로 KR101327491B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060118581A KR101327491B1 (ko) 2006-11-28 2006-11-28 영상표시장치의 전원전압생성회로
CN200710128226XA CN101191927B (zh) 2006-11-28 2007-07-05 显示装置的驱动电路和重置方法、及源电压生成器
US11/827,208 US8253721B2 (en) 2006-11-28 2007-07-11 Liquid crystal display device including source voltage generator and method of driving liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060118581A KR101327491B1 (ko) 2006-11-28 2006-11-28 영상표시장치의 전원전압생성회로

Publications (2)

Publication Number Publication Date
KR20080048325A KR20080048325A (ko) 2008-06-02
KR101327491B1 true KR101327491B1 (ko) 2013-11-08

Family

ID=39487009

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060118581A KR101327491B1 (ko) 2006-11-28 2006-11-28 영상표시장치의 전원전압생성회로

Country Status (2)

Country Link
KR (1) KR101327491B1 (ko)
CN (1) CN101191927B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150074613A (ko) * 2013-12-24 2015-07-02 엘지디스플레이 주식회사 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
KR20160032394A (ko) * 2014-09-15 2016-03-24 엘지디스플레이 주식회사 표시장치 및 전원 공급부

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103023154A (zh) * 2011-09-22 2013-04-03 冠捷投资有限公司 电子装置
CN102693704A (zh) * 2012-05-04 2012-09-26 广东欧珀移动通信有限公司 一种解决显示屏静电显示异常的实现方法
KR101963302B1 (ko) * 2012-12-21 2019-03-29 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102082408B1 (ko) * 2013-05-15 2020-02-28 삼성디스플레이 주식회사 소프트 페일에 의한 비정상 표시를 방지할 수 있는 표시 장치 및 그 구동 방법
KR102153037B1 (ko) * 2014-09-03 2020-09-08 엘지디스플레이 주식회사 표시장치 및 타이밍 컨트롤러
KR102117130B1 (ko) * 2014-10-13 2020-06-01 매그나칩 반도체 유한회사 영상 표시장치의 이상화면 방지장치 및 방법
KR102271488B1 (ko) * 2014-12-02 2021-07-01 엘지디스플레이 주식회사 전압 공급부와 이를 포함한 표시장치
KR102345396B1 (ko) * 2015-04-03 2021-12-31 삼성디스플레이 주식회사 전원 관리 드라이버 및 이를 포함하는 표시 장치
KR102374748B1 (ko) * 2015-06-30 2022-03-17 엘지디스플레이 주식회사 전원공급부 및 이를 이용한 표시장치
CN105185330B (zh) * 2015-09-02 2018-02-16 京东方科技集团股份有限公司 一种显示装置及驱动方法
CN106597768A (zh) * 2016-12-27 2017-04-26 武汉华星光电技术有限公司 静电放电保护电路和液晶显示面板
CN111833782A (zh) * 2019-04-23 2020-10-27 北京集创北方科技股份有限公司 驱动电路检测方法及装置
CN110718177A (zh) * 2019-11-15 2020-01-21 Tcl华星光电技术有限公司 显示装置的画面恢复方法及显示装置
CN110956914B (zh) * 2019-12-05 2022-12-09 南京京东方显示技术有限公司 一种面板显示模组及其侦测方法
CN113658556B (zh) * 2021-08-18 2023-01-20 福州京东方光电科技有限公司 一种电压控制电路、控制方法及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5945970A (en) * 1996-09-06 1999-08-31 Samsung Electronics Co., Ltd. Liquid crystal display devices having improved screen clearing capability and methods of operating same
US6337722B1 (en) * 1997-08-07 2002-01-08 Lg.Philips Lcd Co., Ltd Liquid crystal display panel having electrostatic discharge prevention circuitry
US20030071767A1 (en) 2001-10-15 2003-04-17 Lg Electronics Inc. Apparatus and method for preventing lock-up of LCD in mobile terminal
KR20030047197A (ko) * 2001-12-08 2003-06-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003107507A (ja) * 2001-07-27 2003-04-09 Casio Comput Co Ltd 液晶表示素子及びその製造方法
CN1301555C (zh) * 2002-11-12 2007-02-21 胜华科技股份有限公司 使集成电路可承受高压静电放电的氧化铟锡走线方法
JP4294311B2 (ja) * 2002-12-27 2009-07-08 株式会社半導体エネルギー研究所 表示装置の作製方法および表示装置の加工基板
CN100487532C (zh) * 2004-07-29 2009-05-13 夏普株式会社 电容性负载充放电装置及具有该装置的液晶显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5945970A (en) * 1996-09-06 1999-08-31 Samsung Electronics Co., Ltd. Liquid crystal display devices having improved screen clearing capability and methods of operating same
US6337722B1 (en) * 1997-08-07 2002-01-08 Lg.Philips Lcd Co., Ltd Liquid crystal display panel having electrostatic discharge prevention circuitry
US20030071767A1 (en) 2001-10-15 2003-04-17 Lg Electronics Inc. Apparatus and method for preventing lock-up of LCD in mobile terminal
KR20030047197A (ko) * 2001-12-08 2003-06-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150074613A (ko) * 2013-12-24 2015-07-02 엘지디스플레이 주식회사 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
KR102151058B1 (ko) * 2013-12-24 2020-09-02 엘지디스플레이 주식회사 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
KR20160032394A (ko) * 2014-09-15 2016-03-24 엘지디스플레이 주식회사 표시장치 및 전원 공급부
KR102168790B1 (ko) 2014-09-15 2020-10-23 엘지디스플레이 주식회사 표시장치 및 전원 공급부

Also Published As

Publication number Publication date
KR20080048325A (ko) 2008-06-02
CN101191927A (zh) 2008-06-04
CN101191927B (zh) 2012-06-13

Similar Documents

Publication Publication Date Title
KR101327491B1 (ko) 영상표시장치의 전원전압생성회로
TWI406240B (zh) Liquid crystal display and its control method
US8253721B2 (en) Liquid crystal display device including source voltage generator and method of driving liquid crystal display device
KR101373861B1 (ko) 액정표시장치
KR20130107912A (ko) 액정표시장치의 레벨 시프터
US8054262B2 (en) Circuit for stabilizing common voltage of a liquid crystal display device
KR20060136168A (ko) 표시 장치 및 표시 장치용 구동 장치
KR20070000198A (ko) 표시 장치 및 표시 장치용 구동 장치
KR20080056812A (ko) 액정 표시 장치
US8253719B2 (en) Liquid crystal display device and method with a reduced number of delay devices for discharging remaining pixel charges
US20070146275A1 (en) Liquid crystal display and method for driving the same
US8217876B2 (en) Liquid crystal display for reducing residual image phenomenon
US20100007591A1 (en) Pixel unit for a display device and driving method thereof
KR20100074858A (ko) 액정표시장치
KR20090005500A (ko) 액정 표시장치의 구동장치와 그 구동방법
US9495934B2 (en) Liquid crystal display device and method for driving the same
KR20070067969A (ko) 액정 표시 장치와 그 구동방법
KR101117983B1 (ko) 액정표시장치 및 이의 구동방법
KR20060019791A (ko) 전원안정화회로 및 이를 이용한 액정표시장치
KR20060118702A (ko) 액정표시장치
KR20140046930A (ko) 리셋회로를 포함하는 액정표시장치
KR101119523B1 (ko) 액정표시장치용 여기전압 차단회로
KR101030830B1 (ko) 전기 광학 장치 및 그 전기 광학 장치를 구비한 전자 기기
KR20070040210A (ko) 액정 표시 장치
KR20070063635A (ko) 평판표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6