CN116206568A - 扫描驱动器 - Google Patents

扫描驱动器 Download PDF

Info

Publication number
CN116206568A
CN116206568A CN202211152854.2A CN202211152854A CN116206568A CN 116206568 A CN116206568 A CN 116206568A CN 202211152854 A CN202211152854 A CN 202211152854A CN 116206568 A CN116206568 A CN 116206568A
Authority
CN
China
Prior art keywords
clock signal
voltage
time
signal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211152854.2A
Other languages
English (en)
Inventor
金钟熙
金宝京
李斗永
李卓泳
任祥旭
郑宝容
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN116206568A publication Critical patent/CN116206568A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了一种扫描驱动器。所述扫描驱动器包括级,并且第一时钟信号至第三时钟信号分别被施加到级。第一时钟信号的下降时间比第二时钟信号和第三时钟信号的下降时间短。

Description

扫描驱动器
本申请要求于2021年12月1日在韩国知识产权局提交的第10-2021-0170188号韩国专利申请的优先权和权益,该韩国专利申请的全部公开内容通过引用包含于此。
技术领域
本公开的一些实施例的方面涉及一种扫描驱动器和包括该扫描驱动器的显示设备。
背景技术
显示设备包括包含多个像素的像素单元、扫描驱动器、数据驱动器、控制器等。扫描驱动器可以包括连接到扫描线的多个级,并且级可以被配置为响应于来自控制器的信号向与级连接的扫描线提供扫描信号。
在该背景技术部分中公开的以上信息仅用于增强对背景技术的理解,因此在该背景技术部分中讨论的信息不一定构成现有技术。
发明内容
本公开的一些实施例的方面包括可以能够减少来自显示面板的发热的扫描驱动器和包括扫描驱动器的显示设备。根据本公开的实施例的特性不限于上面陈述的特性,并且本领域普通技术人员可以从以下对本公开的一些实施例的描述中清楚地理解未提及的其他特性。
另外的方面将部分地在下面的描述中阐述,并且部分地将通过描述而更加明显,或者可以通过公开的所呈现的实施例的实践来获知。
根据一些实施例,扫描驱动器包括多个级,其中,所述多个级中的每个包括:节点控制器,被配置为控制第一控制节点的电压电平;第一输出控制器,包括连接在第一时钟输入端子与第一输出端子之间的第一上拉晶体管,第一时钟信号被施加到第一时钟输入端子,并且第一上拉晶体管被配置为在第一控制节点具有导通电压电平时输出第一时钟信号作为第一扫描信号;第二输出控制器,包括连接在第二时钟输入端子与第二输出端子之间的第二上拉晶体管,第二时钟信号被施加到第二时钟输入端子,并且第二上拉晶体管被配置为在第一控制节点具有导通电压电平时输出第二时钟信号作为第二扫描信号;以及第三输出控制器,包括连接在第三时钟输入端子与第三输出端子之间的第三上拉晶体管,第三时钟信号被施加到第三时钟输入端子,并且第三上拉晶体管被配置为在第一控制节点具有导通电压电平时输出第三时钟信号作为进位信号,其中,第一时钟信号的下降时间比第二时钟信号和第三时钟信号的下降时间短。
根据一些实施例,第一时钟信号的上升时间可以与第二时钟信号和第三时钟信号的上升时间相同。
根据一些实施例,第一时钟信号的上升时间可以比第二时钟信号和第三时钟信号的上升时间短。
根据一些实施例,第一时钟信号的上升时间可以与第二时钟信号的上升时间相同,并且比第三时钟信号的上升时间短。
根据一些实施例,第一时钟信号的导通时间可以与第二时钟信号和第三时钟信号的导通时间相同,导通时间是第一时钟信号的导通电压电平被保持的时段。
根据一些实施例,第一时钟信号的导通时间可以比第二时钟信号和第三时钟信号的导通时间长,导通时间是第一时钟信号的导通电压电平被保持的时段。
根据一些实施例,第一时钟信号的导通时间可以比第二时钟信号的导通时间长,并且比第三时钟信号的导通时间短,导通时间是第一时钟信号的导通电压电平被保持的时段。
根据一些实施例,第一时钟信号可以与第二时钟信号和第三时钟信号在同一时间点从导通电压电平向截止电压电平转变,并且第一时钟信号可以比第二时钟信号和第三时钟信号快地转变至截止电压电平。
根据一些实施例,第一时钟信号可以与第二时钟信号和第三时钟信号在同一时间点从截止电压电平向导通电压电平转变,并且第一时钟信号可以比第二时钟信号和第三时钟信号快地转变至导通电压电平。
根据一些实施例,第一时钟信号可以与第二时钟信号在同一时间点从导通电压电平向截止电压电平转变,并且比第二时钟信号快地转变至截止电压电平,第一时钟信号可以与第二时钟信号在同一时间点从截止电压电平向导通电压电平转变,并且比第二时钟信号快地转变至导通电压电平。
根据一些实施例,第三时钟信号保持导通电压电平的时间段可以大于第一时钟信号和第二时钟信号保持导通电压电平的时间段。
根据一些实施例,扫描驱动器还可以包括反相器,反相器连接在第一控制节点与第二控制节点之间,并且被配置为使第一控制节点的电压反相并向第二控制节点提供已反相的电压,其中,第一输出控制器可以包括连接在第一电压输入端子与第一输出端子之间的第一下拉晶体管,具有截止电压电平的第一电压被施加到第一电压输入端子,并且第一下拉晶体管被配置为在第二控制节点具有导通电压电平时输出第一电压作为第一扫描信号,第二输出控制器可以包括第二下拉晶体管,第二下拉晶体管连接在第一电压输入端子与第二输出端子之间并且被配置为在第二控制节点具有导通电压电平时输出第一电压作为第二扫描信号,第三输出控制器可以包括连接在第二电压输入端子与第三输出端子之间的第三下拉晶体管,具有截止电压电平的第二电压被施加到第二电压输入端子,并且第三下拉晶体管被配置为在第二控制节点具有导通电压电平时输出第二电压作为进位信号,并且第一电压可以低于第二电压。
根据一些实施例,显示设备包括像素单元和扫描驱动器,像素单元包括多个像素,扫描驱动器包括多个级,所述多个级被配置为分别将第一扫描信号和第二扫描信号输出到所述多个像素,其中,所述多个级中的每个包括:节点控制器,被配置为控制第一控制节点的电压电平;第一输出控制器,被配置为在第一控制节点具有导通电压电平时输出第一时钟信号作为第一扫描信号;第二输出控制器,被配置为在第一控制节点具有导通电压电平时输出第二时钟信号作为第二扫描信号;以及第三输出控制器,被配置为在第一控制节点具有导通电压电平时输出第三时钟信号作为进位信号,其中,第一时钟信号的下降时间比第二时钟信号和第三时钟信号的下降时间短。
根据一些实施例,第一时钟信号的上升时间可以与第二时钟信号和第三时钟信号的上升时间相同。
根据一些实施例,第一时钟信号的上升时间可以比第二时钟信号和第三时钟信号的上升时间短。
根据一些实施例,第一时钟信号的上升时间可以与第二时钟信号的上升时间相同,并且比第三时钟信号的上升时间短。
根据一些实施例,第一时钟信号的导通时间可以与第二时钟信号和第三时钟信号的导通时间相同,导通时间是第一时钟信号保持导通电压电平的时段。
根据一些实施例,第一时钟信号的导通时间可以比第二时钟信号和第三时钟信号的导通时间长,导通时间是第一时钟信号保持导通电压电平的时段。
根据一些实施例,第一时钟信号的导通时间可以比第二时钟信号的导通时间长,并且比第三时钟信号的导通时间短,导通时间是第一时钟信号保持导通电压电平的时段。
根据一些实施例,显示设备还可以包括反相器,反相器连接在第一控制节点与第二控制节点之间,并且被配置为使第一控制节点的电压反相并将已反相的电压提供给第二控制节点,其中,第一输出控制器被配置为在第二控制节点具有导通电压电平时输出具有截止电压电平的第一电压作为第一扫描信号,第二输出控制器被配置为在第二控制节点具有导通电压电平时输出具有截止电压电平的第一电压作为第二扫描信号,第三输出控制器被配置为在第二控制节点具有导通电压电平时输出具有截止电压电平的第二电压作为进位信号,并且第一电压低于第二电压。
附图说明
通过以下结合附图进行的描述,公开的某些实施例的以上和其他方面、特征及特性将更加明显,在附图中:
图1是根据一些实施例的显示设备的示意性框图;
图2是根据一些实施例的像素的等效电路图;
图3是用于说明根据一些实施例的像素和传感器的操作的图;
图4示意性示出了根据一些实施例的扫描驱动器;
图5示意性示出了根据一些实施例的形成扫描驱动器的任意级;
图6示意性示出了根据一些实施例的级的一部分;
图7A和图7B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图;
图8A和图8B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图;
图9A和图9B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图;并且
图10是示出根据一些实施例的时钟信号的脉冲的图。
具体实施方式
现在将更详细地参照在附图中示出的一些实施例的方面,其中,同样的附图标记始终表示同样的元件。就这一点而言,给出的实施例可以具有不同的形式,并且不应该被解释为限于这里阐述的描述。因此,下面仅通过参照附图来描述实施例,以解释本描述的各个方面。如在此所使用的,术语“和/或”包括一个或更多个相关所列项中的任何组合和所有组合。在整个公开中,表述“a、b和c中的至少一个(种/者)”表示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c的全部或其变型。
由于本公开允许各种改变和许多实施例,因此将在附图中示出并在书面描述中更详细地描述一些实施例的方面。参照用于示出本公开的一些实施例的方面的附图,以获得对本公开、本公开的优点以及通过实施本公开实现的目标的充分理解。然而,公开可以以许多不同的形式实施,并且不应被解释为限于这里阐述的实施例。
将理解的是,尽管这里可以使用术语“第一”、“第二”等来描述各种元件,但是这些元件不应受这些术语限制,并且这些术语仅用于将一个元件与另一元件区分开。
如这里所使用的,除非上下文另外清楚地指出,否则单数形式“一”、“一个(种/者)”和“所述(该)”也旨在包括复数形式。
还将理解的是,这里使用的术语“包括”及其变型说明存在所陈述的特征或元件,但不排除存在或添加一个或更多个其他特征或元件。
将理解的是,当层、区域或元件被称为“形成在”另一层、区域或元件“上”时,该层、区域或元件可以直接或间接形成在所述另一层、区域或元件上。也就是说,例如,可以存在居间层、居间区域或居间元件。
为了便于解释,可以夸大附图中的元件的尺寸。换言之,由于为了便于说明而任意地示出了附图中的元件的尺寸和厚度,因此下面的实施例不限于此。
在给出的实施例中,诸如“A和/或B”的表述表示A、B或者A和B。此外,诸如“A和B中的至少一个(种/者)”的表述表示A、B或者A和B。
将理解的是,当X连接到Y时,X可以电连接、功能连接或直接连接到Y。这里,X和Y可以均是对象(例如,设备、装置、电路、导线、电极、端子、导电层、层等)。因此,X与Y的之间的连接关系不限于特定的连接关系(例如,附图中所示的连接关系或详细描述中所陈述的连接关系),并且可以包括除了附图或详细描述中的连接关系以外的关系。
当X电连接到Y时,在X与Y之间可以存在例如至少一个能够实现X与Y之间的电连接的装置(例如,开关、晶体管、电容器装置、电感器、电阻器、二极管等)。
在下面的实施例中,关于装置状态使用的术语“导通”可以表示装置的激活状态,并且术语“截止”可以表示装置的去激活状态。关于由装置接收的信号使用的术语“导通”可以表示用于激活装置的信号,并且术语“截止”可以表示用于使装置去激活的信号。装置可以根据高电平电压或低电平电压来激活。例如,P沟道晶体管可以根据低电平电压来激活,并且N沟道晶体管可以根据高电平电压来激活。因此,P沟道晶体管和N沟道晶体管的“导通”电压具有相反的电压电平(低对高)。
图1是根据一些实施例的显示设备的示意性框图。
根据一些实施例的显示设备10可以被实现为电子设备(诸如智能电话、蜂窝电话、智能手表、导航装置、游戏装置、电视(TV)、汽车主机、膝上型计算机、平板计算机、个人媒体播放器(PMP)或个人数字助理(PDA))或被包含在电子设备中。此外,电子设备可以是柔性设备。
参照图1,显示设备10可以包括像素单元110、扫描驱动器130、传感器140、数据驱动器150和控制器160。
根据一些实施例,显示设备10可以在显示设备10以感测模式操作的感测时段中或者显示设备10以显示模式操作的驱动时段中操作。感测时段可以是提取包括在像素单元110中的像素PX中的每个的特性信息(例如,包括在每个像素PX中的驱动晶体管和/或有机发光二极管的阈值电压、迁移率和劣化信息中的至少一个)的时段。驱动时段可以是响应于数据信号通过包括在像素单元110中的像素PX显示特定图像的时段。根据一些实施例,感测时段可以是在施加电力(通电)之后、在驱动时段之间以及/或者在断开电力(断电)之前的时段。
扫描驱动器130可以连接到扫描线SCL和SSL,响应于来自控制器160的第一控制信号CON1生成扫描信号,并且因此将扫描信号顺序地提供给扫描线SCL和SSL。扫描信号可以是具有导通电压的脉冲的信号,在该导通电压下,包括在像素PX中的晶体管可以导通。导通电压可以是高电平电压或低电平电压。扫描驱动器130可以包括移位寄存器。例如,扫描驱动器130可以被配置为在感测时段和驱动时段期间将扫描信号顺序地提供给扫描线SCL和SSL。
传感器140可以连接到感测线SL,并且响应于来自控制器160的第二控制信号CON2在感测时段期间通过感测线SL感测来自像素PX的特性信息。根据一些实施例,感测线SL可以包括在每条竖直线(每个列)中。根据一些实施例,一条感测线SL可以被多个列中的像素PX共享。传感器140可以将感测到的特性信息转换为数字形式的感测数据,并且可以输出感测数据。感测数据可以用于对数据进行转换,以补偿像素PX的特性偏差。传感器140可以包括多个感测集成电路(IC)。感测IC可以被实现为读出IC,读出IC被配置为提取像素PX的特性信息。传感器140可以在感测时段中被启用并且在驱动时段中被禁用。
数据驱动器150可以连接到多条数据线DL,并且响应于来自控制器160的第三控制信号CON3在驱动时段期间将数据信号提供给数据线DL。数据驱动器150可以在驱动时段期间根据从控制器160提供的数据DATA来生成数据信号。由数据驱动器150生成的电压或电流的形式的数据信号可以被提供给数据线DL。提供给数据线DL的数据信号可以被提供给响应于扫描信号而选择的像素PX。像素PX可以在驱动时段期间发射具有与数据信号对应的亮度的光,因此,可以在像素单元110上显示图像。
根据一些实施例,数据驱动器150可以根据控制器160的控制而在感测时段期间向数据线DL提供参考电压。例如,参考电压可以被设定为电流可以从包括在像素PX中的驱动晶体管流动的特定电压。根据本公开的一些实施例,数据驱动器150不必在感测时段期间向像素PX提供参考电压。例如,当像素PX连接到其他电压源和/或电流源时,数据驱动器150可以仅在驱动时段中驱动数据线DL。
在像素单元110中,可以包括扫描线SCL和SSL、数据线DL、感测线SL以及与它们连接的像素PX。像素PX可以沿着第一方向(x方向,行方向)和第二方向(y方向,列方向)重复布置。扫描线SCL和SSL可以彼此规则地分开或间隔开,可以布置成行,并且可以分别提供扫描信号。数据线DL可以彼此规则地分开,可以布置成列,并且可以分别提供数据信号。感测线SL可以彼此规则地分开,可以布置成列,并且可以感测每个像素PX的特性信息。根据一些实施例,在有机电致发光显示设备的情况下,可以根据驱动电压ELVDD和共电压ELVSS来驱动像素PX。像素PX可以在感测时段期间通过感测线SL输出特性信息,并且可以在驱动时段期间响应于通过数据线DL提供的数据信号而发光。
控制器160可以控制扫描驱动器130、传感器140和数据驱动器150的操作。此外,控制器160可以将来自传感器140的感测数据存储在存储器中,通过使用所存储的感测数据来补偿从外部输入的数据DATA,并将已补偿的数据DATA输出到数据驱动器150。根据一些实施例,数据DATA和感测数据可以是数字信号。
控制器160可以包括电平转换器170。然而,一个或更多个实施例不限于此。根据一些实施例,例如,电平转换器170可以单独地形成在控制器160的外部。
电平转换器170可以根据时钟信号、控制信号等生成第一控制信号CON1至第三控制信号CON3。第一控制信号CON1可以包括扫描起始信号、时钟信号等。第二控制信号CON2可以包括感测起始信号、时钟信号、开关控制信号等。第三控制信号CON3可以包括源起始信号、时钟信号等。
显示设备10可以包括显示面板,并且显示面板可以包括基底。显示设备10可以包括显示图像的显示区域以及在显示区域外部围绕显示区域的非显示区域。像素单元110可以布置在基底的显示区域中,并且诸如扫描驱动器130、传感器140和数据驱动器150的驱动电路可以布置在非显示区域中。例如,在以面板中栅极(GIP)方式形成在基底的显示区域中的晶体管(形成像素电路)的工艺中,扫描驱动器130的一些部分或所有部分可以直接形成在基底的非显示区域中。
数据驱动器150可以布置在柔性印刷电路板(FPCB)上,该柔性印刷电路板电连接到位于基底的一侧上的垫(pad,或称为“焊盘”或“焊垫”)。根据一些实施例,数据驱动器150可以以玻璃上芯片(COG)方式或塑料上芯片(COP)方式直接布置在基底上。
在下文中,描述显示设备10是有机发光显示设备的情况,但是显示设备不限于此。根据一些实施例,显示设备10可以是诸如无机发光显示设备(或无机EL显示设备)或量子点发光显示设备的显示设备。
图2是根据一些实施例的像素的等效电路图。
参照图2,每个像素PX可以包括像素电路PC和作为显示元件的连接到像素电路PC的有机发光二极管OLED。像素电路PC包括第一晶体管(T1,驱动晶体管)、第二晶体管(T2,开关晶体管)、第三晶体管(T3,检测控制晶体管)以及电容器Cst。
第一晶体管T1可以包括连接到驱动电力线PL的第一电极以及连接到第二节点Nb的第二电极,驱动电力线PL被配置为提供驱动电压ELVDD。第一晶体管T1的栅电极可以连接到第一节点Na。第一晶体管T1可以根据存储在电容器Cst中的电压来控制从驱动电力线PL流过有机发光二极管OLED的驱动电流。
第二晶体管T2可以包括连接到第一扫描线SCL的栅电极、连接到数据线DL的第一电极和连接到第一节点Na的第二电极。第二晶体管T2可以响应于通过第一扫描线SCL输入的第一扫描信号SC而导通,可以将数据线DL电连接到第一节点Na,并且可以被配置为将通过数据线DL输入的数据信号DS传输到第一节点Na。
第三晶体管T3可以包括连接到第二扫描线SSL的栅电极、与第一晶体管T1的第二电极连接的第一电极以及连接到感测线SL的第二电极。第三晶体管T3可以在感测时段期间响应于通过第二扫描线SSL提供的第二扫描信号SS而导通,并且可以将感测线SL电连接到第一晶体管T1的第二电极。
电容器Cst可以连接在第一节点Na与第一晶体管T1的第二电极之间。电容器Cst可以存储与来自第二晶体管T2的电压和第一晶体管T1的第二电极的电位之间的差对应的电压。
有机发光二极管OLED可以包括连接到第二节点Nb的第一电极(像素电极,阳极)和被施加有共电压ELVSS的第二电极(对电极,阴极)。有机发光二极管OLED可以由于驱动电流而发射具有一定亮度的光。
图2示出了像素电路的晶体管是N型晶体管,但是一个或更多个实施例不限于此。例如,像素电路的晶体管可以是P型晶体管,或者晶体管中的一些晶体管可以是P型晶体管,并且晶体管中的其他晶体管可以是N型晶体管。
根据一些实施例,第一晶体管T1可以至少是氧化物半导体晶体管,氧化物半导体晶体管包括包含非晶或晶体氧化物半导体的有源层。例如,第一晶体管T1至第三晶体管T3可以均是氧化物半导体晶体管。氧化物半导体晶体管可以具有大的截止电流特性。可选地,根据一些实施例,第一晶体管T1至第三晶体管T3中的至少一个可以是低温多晶硅(LTPS)薄膜晶体管,LTPS薄膜晶体管包括包含多晶硅的有源层。LTPS薄膜晶体管可以具有高电子迁移率,并且因此具有快速驱动特性。
图3是用于解释根据一些实施例的像素和传感器的操作的图。
传感器140可以包括第一开关器件SW1、第二开关器件SW2和至少一个模数转换器(ADC)146。
第一开关器件SW1可以连接在感测线SL与初始化电压源之间。第一开关器件SW1可以响应于从控制器160提供的第一开关控制信号S1而导通,并且可以将来自初始化电压源的初始化电压Vint提供给感测线SL。
第二开关器件SW2可以连接在感测线SL与ADC 146之间。第二开关器件SW2可以响应于从控制器160提供的第二开关控制信号S2而导通,并且可以将感测线SL连接到ADC146。
ADC 146可以感测感测线SL的电压或电流。ADC 146可以将感测的模拟特性信息转换为数字感测数据。
传感器140还可以包括连接到ADC 146的存储器148。存储器148可以用作其中临时存储来自ADC 146的数字感测数据的缓存器。在存储器148中,可以存储与每个像素的特性信息对应的数字感测数据。存储在存储器148中的数字感测数据可以被提供给控制器160。
控制器160可以输出数据DATA,数据DATA是在基于包括每个像素PX的特性信息的感测数据而补偿像素PX之间的特性偏差之后获得的。
在感测时段期间,数据驱动器150可以向数据线DL提供参考电压,在参考电压下,电流可以流过像素PX。根据一些实施例,数据驱动器150可以不提供参考电压。在这种情况下,在感测时段中,数据线DL可以电连接到特定的电流源和/或电压源以驱动像素PX。
此外,在感测时段的特定时段中,第一扫描信号SC和第二扫描信号SS可以分别被提供给第一扫描线SCL和第二扫描线SSL。在被提供有第一扫描信号SC和第二扫描信号SS的行中的像素PX中,第二晶体管T2和第三晶体管T3可以导通。当第二晶体管T2导通时,来自数据线DL的参考电压可以被传输到第一节点Na。
当第三晶体管T3导通时,第一开关器件SW1可以响应于第一开关控制信号S1而导通,并且初始化电压Vint可以通过感测线SL被提供给与第一晶体管T1的第二电极连接的节点。
然后,第一开关器件SW1可以截止,并且第二开关器件SW2可以响应于第二开关控制信号S2而导通;因此,第一晶体管T1的第二电极可以电连接到感测线SL。参考电压被施加到第一节点Na,并且第一晶体管T1导通。因此,在对应的行中的像素PX中,可以生成与参考电压对应的电流,并且电流可以经由像素PX的第三晶体管T3被提供给感测线SL。
感测线SL可以具有特定的电阻值,因此,与在对应的像素PX中流动的特定电流对应的电压可以被施加到每条感测线SL。施加到感测线SL的电压可以存储于在感测线SL中寄生产生的线电容器CLine中。存储在感测线SL中的电压可以包括在当前感测的行的像素PX中包括的第一晶体管T1的特性信息。根据参考电压在第一晶体管T1中流动的电流可以对应于第一晶体管T1的阈值电压、迁移率和劣化信息。提取像素PX的特性信息的方法不限于上述实施例。例如,可以以众所周知的各种方式提取像素PX的特性信息。
在驱动时段期间,从控制器160输出的数据DATA可以被输入到数据驱动器150,并且数据驱动器150可以生成与数据DATA对应的数据信号DS并将所生成的数据信号DS输出到数据线DL。
在驱动时段期间,第一扫描信号SC和第二扫描信号SS可以分别被提供给第一扫描线SCL和第二扫描线SSL。在被传输有第一扫描信号SC和第二扫描信号SS的行的像素PX中,第二晶体管T2和第三晶体管T3可以导通。当第二晶体管T2导通时,来自数据线DL的数据信号DS可以被传输到对应的像素PX的第一节点Na。当第三晶体管T3导通时,来自感测线SL的初始化电压Vint可以被传输到对应的像素PX的第二节点Nb。因此,第一节点Na与第二节点Nb之间的电压可以被充在电容器Cst中。第一晶体管T1导通,并且已经导通的第一晶体管T1可以被配置为向有机发光二极管OLED提供与数据信号DS对应的驱动电流。因此,驱动电流从驱动电力线PL在经由第一晶体管T1和有机发光二极管OLED的电流路径中流动。然后,有机发光二极管OLED可以以与驱动电流对应的亮度发光。因为数据信号DS根据数据DATA而生成,所以像素PX之间的特性偏差可以被补偿,因此,可以在显示面板上显示具有均匀质量的图像。
图4示意性示出了根据一些实施例的扫描驱动器。
参照图4,扫描驱动器130可以包括第一级ST1至第n级STn。第一级ST1至第n级STn可以在一个帧周期中分别向第一扫描线SCL和第二扫描线SSL顺序地输出第一扫描信号SC1至SCn和第二扫描信号SS1至SSn。
第一级ST1至第n级STn中的每个可以连接到第一扫描线SCL中的对应的一条和第二扫描线SSL中的对应的一条。第一级ST1至第n级STn中的每个可以接收至少一个时钟信号CK和至少一个电压信号VG,生成第一扫描信号SC以将至少一个时钟信号CK和至少一个电压信号VG提供给第一扫描线SCL,并且生成第二扫描信号SS以将至少一个时钟信号CK和至少一个电压信号VG提供给第二扫描线SSL。例如,第i级STi可以将第一扫描信号SCi提供给第一扫描线SCL,并且将第二扫描信号SSi提供给第二扫描线SSL。也就是说,第一级ST1至第n级STn中的每个可以将第一扫描信号SC和第二扫描信号SS分别提供给第一扫描线SCL和第二扫描线SSL。
第一级ST1至第n级STn中的每个可以响应于进位时钟信号中的一个而将进位信号CR提供给前端级或后端级。前端级可以是至少一个先前的级,并且后端级可以是至少一个后续的级。
图5示意性示出了根据一些实施例的形成扫描驱动器的任意级。
参照图5,级ST可以包括输出控制器134、节点控制器131和反相器133,节点控制器131控制第一控制节点Q,反相器133使第一控制节点Q的电压反相并将已反相的电压提供给第二控制节点QB。节点控制器131和反相器133可以包括至少一个晶体管和至少一个电容器。
输出控制器134可以包括用于输出导通电压的上拉晶体管SWFU和用于输出截止电压的下拉晶体管SWFD。当上拉晶体管SWFU导通时,可以根据时钟信号CK输出高电压的信号。上拉晶体管SWFU可以包括被配置为输出高电压的第一扫描信号SC的第一上拉晶体管、被配置为输出高电压的第二扫描信号SS的第二上拉晶体管以及被配置为输出高电压的进位信号CR的第三上拉晶体管。当下拉晶体管SWFD导通时,可以响应于电压信号VG输出低电压的信号。下拉晶体管SWFD可以包括被配置为输出低电压的第一扫描信号SC的第一下拉晶体管、被配置为输出低电压的第二扫描信号SS的第二下拉晶体管以及被配置为输出低电压的进位信号CR的第三下拉晶体管。
图6示意性示出了根据一些实施例的级的一部分。
第一级ST1至第n级STn中的每个可以包括多个节点,并且节点中的一些节点被称为第一输出节点N1至第三输出节点N3以及第一控制节点Q和第二控制节点QB。在下文中,作为示例,描述了用于将第一扫描信号SC和第二扫描信号SS输出到像素单元110的任意行的任意级ST。
第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK可以被提供到级ST。第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK可以是其中高电压和低电压重复出现的方波信号。这里,高电压时段可以比低电压时段短。高电压时段可以对应于扫描信号的脉冲宽度,并且可以根据像素电路PC的结构而不同地设定。第一扫描信号SC和第二扫描信号SS的脉冲宽度可以是从截止电压电平(在下文中,或称为“截止电压”)向导通电压电平(在下文中,或称为“导通电压”)转变的时间点到由导通电压向截止电压的转变完成的时间点的时段。
级ST可以包括节点控制器131、反相器133和输出控制器134。输出控制器134可以包括第一输出控制器135、第二输出控制器137和第三输出控制器139。
节点控制器131可以连接在第一电压输入端子V1与第二电压输入端子V2之间。节点控制器131可以根据施加到输入端子IN的起始信号(例如,外部信号STV或第j进位信号(CRj))、施加到进位输入端子CRI的第k进位信号CRk、施加到第一电压输入端子V1的第一电压VDD和施加到第二电压输入端子V2的第二电压VSS1来控制第一控制节点Q的电压。这里,第j进位信号CRj和第k进位信号CRk可以各自是前端级或后端级的进位信号。前端级可以是至少一个先前的级,并且后端级可以是至少一个后续的级。第j进位信号CRj的高电压时段和第k进位信号CRk的高电压时段彼此不重叠。第一电压VDD可以被设定为例如晶体管以其导通的导通电压。第二电压VSS1可以低于第一电压VDD,并且被设定为(例如)截止电压。节点控制器131可以包括第一晶体管、第二晶体管和第三晶体管。
第一晶体管可以包括在输入端子IN与第一控制节点Q之间串联连接的1-1晶体管T1-1和1-2晶体管T1-2。1-1晶体管T1-1的栅极和1-2晶体管T1-2的栅极可以连接到输入端子IN。1-1晶体管T1-1和1-2晶体管T1-2可以响应于提供给输入端子IN的高电压的起始信号STV/CRj而导通,并且可以将起始信号STV/CRj提供给第一控制节点Q。
第二晶体管可以包括在第一控制节点Q与第二电压输入端子V2之间串联连接的2-1晶体管T2-1和2-2晶体管T2-2。2-1晶体管T2-1的栅极和2-2晶体管T2-2的栅极可以连接到进位输入端子CRI。2-1晶体管T2-1和2-2晶体管T2-2可以在具有高电压的第k进位信号CRk被供应时导通,并且可以被配置为将第一控制节点Q的电压设定为第二电压VSS1。
1-1晶体管T1-1与1-2晶体管T1-2之间的中间节点(共电极)以及2-1晶体管T2-1与2-2晶体管T2-2之间的中间节点(共电极)可以连接到第三晶体管。
第三晶体管可以包括在第一电压输入端子V1与第一晶体管和第二晶体管的中间节点之间串联连接的3-1晶体管T3-1和3-2晶体管T3-2。3-1晶体管T3-1的栅极和3-2晶体管T3-2的栅极可以连接到第一控制节点Q。3-1晶体管T3-1和3-2晶体管T3-2可以根据第一控制节点Q的电压而导通或截止。第三晶体管可以在第一控制节点Q具有高电压时导通,并且可以将第一晶体管和第二晶体管的中间节点的电平保持为高电平,因此减少来自第一控制节点Q的漏电流。
第一控制节点Q可以通过起始信号STV/CRj被设定(预充电)为具有高电压,并且可以通过第k进位信号CRk被设定(放电)为具有低电压。
反相器133可以连接在第一控制节点Q与第二控制节点QB之间。反相器133可以使第一控制节点Q的电压反相并且将已反相的电压提供给第二控制节点QB。反相器133可以包括至少一个晶体管。
第一输出控制器135可以根据第一控制节点Q的电压和第二控制节点QB的电压将第一时钟信号SC_CK或第三电压VSS2输出到与第一输出节点N1连接的第一输出端子OUT1。第三电压VSS2可以被设定为低于第二电压VSS1。第一输出控制器135可以包括连接在第一时钟输入端子CLK1与第三电压输入端子V3之间的第四晶体管T4和第五晶体管T5。第一输出控制器135还可以包括第一电容器C1。
第四晶体管T4可以连接在第一时钟输入端子CLK1与第一输出端子OUT1之间。第四晶体管T4的栅极可以连接到第一控制节点Q。第四晶体管T4可以根据第一控制节点Q的电压而导通或截止。第四晶体管T4可以是第一上拉晶体管。第四晶体管T4可以在第一控制节点Q被设定为具有高电压时导通,并且可以输出具有高电压的第一时钟信号SC_CK作为高电压的第一扫描信号SC。
第五晶体管T5可以连接在第一输出端子OUT1与第三电压输入端子V3之间。第五晶体管T5的栅极可以连接到第二控制节点QB。第五晶体管T5可以根据第二控制节点QB的电压而导通或截止。第五晶体管T5可以是第一下拉晶体管。第五晶体管T5可以在第二控制节点QB被设定为具有高电压时导通,并且可以输出第三电压VSS2作为低电压的第一扫描信号SC。
第一电容器C1可以连接在第一输出节点N1与第一控制节点Q之间。第四晶体管T4可以在第一控制节点Q被充电为具有高电压时导通,具有高电压的第一时钟信号SC_CK被输出为高电压的第一扫描信号SC,并且在这种情况下,第一控制节点Q的电压可以由第一电容器C1升压。
第二输出控制器137可以根据第一控制节点Q的电压和第二控制节点QB的电压将第二时钟信号SS_CK或第三电压VSS2输出到与第二输出节点N2连接的第二输出端子OUT2。第二输出控制器137可以包括连接在第二时钟输入端子CLK2与第三电压输入端子V3之间的第六晶体管T6和第七晶体管T7。第二输出控制器137还可以包括第二电容器C2。
第六晶体管T6可以连接在第二时钟输入端子CLK2与第二输出端子OUT2之间。第六晶体管T6的栅极可以连接到第一控制节点Q。第六晶体管T6可以根据第一控制节点Q的电压而导通或截止。第六晶体管T6可以是第二上拉晶体管。第六晶体管T6可以在当第一控制节点Q被设定为具有高电压时导通,并且可以输出具有高电压的第二时钟信号SS_CK作为高电压的第二扫描信号SS。
第七晶体管T7可以连接在第二输出端子OUT2与第三电压输入端子V3之间。第七晶体管T7的栅极可以连接到第二控制节点QB。第七晶体管T7可以根据第二控制节点QB的电压而导通或截止。第七晶体管T7可以是第二下拉晶体管。第七晶体管T7可以在当第二控制节点QB被设定为具有高电压时导通,并且可以输出第三电压VSS2作为低电压的第二扫描信号SS。
第二电容器C2可以连接在第二输出节点N2与第一控制节点Q之间。第六晶体管T6可以在第一控制节点Q被充电为具有高电压时导通,第二时钟信号SS_CK可以被输出为高电压的第二扫描信号SS,并且在这种情况下,第一控制节点Q的电压可以由第二电容器C2升压。
第三输出控制器139可以根据第一控制节点Q和第二控制节点QB的电压将第三时钟信号CR_CK或第二电压VSS1输出到与第三输出节点N3连接的第三输出端子OUT3。第三输出控制器139可以包括连接在第三时钟输入端子CLK3与第二电压输入端子V2之间的第八晶体管T8和第九晶体管T9。
第八晶体管T8可以连接在第三时钟输入端子CLK3与第三输出端子OUT3之间。第八晶体管T8的栅极可以连接到第一控制节点Q。第八晶体管T8可以根据第一控制节点Q的电压而导通或截止。第八晶体管T8可以是第三上拉晶体管。第八晶体管T8可以在第一控制节点Q被设定为具有高电压时导通,并且可以输出具有高电压的第三时钟信号CR_CK作为高电压的进位信号CR。
第九晶体管T9可以连接在第三输出端子OUT3与第二电压输入端子V2之间。第九晶体管T9的栅极可以连接到第二控制节点QB。第九晶体管T9可以根据第二控制节点QB的电压而导通或截止。第九晶体管T9可以是第三下拉晶体管。第九晶体管T9可以在第二控制节点QB被设定为具有高电压时导通,并且可以输出第二电压VSS1作为低电压的进位信号CR。
具有高电压的起始信号可以被提供给输入端子IN,节点控制器131可以将第一控制节点Q设定为具有高电压,第一输出控制器135可以输出具有高电压的第一时钟信号SC_CK作为第一扫描信号SC,第二输出控制器137可以输出具有高电压的第二时钟信号SS_CK作为第二扫描信号SS,并且第三输出控制器139可以输出具有高电压的第三时钟信号CR_CK作为进位信号CR。在这种情况下,第二控制节点QB可以通过反相器133被设定为具有低电压。
然后,当第一控制节点Q的电压改变为低电压时,第一输出控制器135可以输出低电压的第三电压VSS2作为第一扫描信号SC,第二输出控制器137可以输出低电压的第三电压VSS2作为第二扫描信号SS,并且第三输出控制器139可以输出低电压的第二电压VSS1作为进位信号CR。第二控制节点QB可以通过反相器133被设定为具有高电压。
图7A和图7B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图。
参照图7A和图7B,第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK可以均是具有高电压脉冲的信号。高压脉冲可以具有包括上升时间TR、下降时间TF和导通时间TO的脉冲宽度,上升时间TR是低电压转变(上升)至高电压的时段,下降时间TF是高电压转变(下降)至低电压的时段,导通时间TO是保持高电压的时段。
第一时钟信号SC_CK的脉冲可以具有第一上升时间TR1、第一下降时间TF1和第一导通时间TO1的第一脉冲宽度TW1。第二时钟信号SS_CK的脉冲可以具有第二上升时间TR2、第二下降时间TF2和第二导通时间TO2的第二脉冲宽度TW2。第三时钟信号CR_CK的脉冲可以具有第三上升时间TR3、第三下降时间TF3和第三导通时间TO3的第三脉冲宽度TW3。
与由于竖直上升和竖直下降而具有上升沿RE和下降沿FE的参考时钟信号Ref不同,第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的上升沿RE和下降沿FE可以以一定坡度(gradient)上升或下降。上升沿RE的坡度可以根据上升时间TR确定,并且下降沿FE的坡度可以根据下降时间TF确定。
随着分辨率增加,时钟线的RC负载会增大,并且随着时钟线的充电/放电持续,由于来自显示面板的附着有IC的部分以及包括被配置为向扫描驱动器施加信号的时钟线的布线部分的发热而会局部地观察到过热。
电平转换器170可以在转换速率为100%时输出参考时钟信号Ref。可以通过将电平转换器170的转换速率设定为低于约100%以增加时钟信号的上升时间TR和/或下降时间TF来减少来自显示面板的发热。
根据一些实施例,可以将第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的上升时间TR以及第二时钟信号SS_CK和第三时钟信号CR_CK的下降时间TF设定为长,并且可以将第一时钟信号SC_CK的下降时间TF设定为短。例如,第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的上升沿RE的坡度可以彼此相同,并且第一时钟信号SC_CK的下降沿FE的坡度可以大于第二时钟信号SS_CK和第三时钟信号CR_CK的下降沿FE的坡度。
第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的电压可以从第一时间点t1到第二时间点t2从低电压增大(改变)至高电压。第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的高电压可以从第二时间点t2维持到第三时间点t3。第一时钟信号SC_CK的电压可以从第三时间点t3到第四时间点t4从高电压减小(改变)至低电压。第二时钟信号SS_CK和第三时钟信号CR_CK的电压可以从第三时间点t3到第五时间点t5从高电压减小(改变)至低电压。第一时钟信号SC_CK可以比第二时钟信号SS_CK和第三时钟信号CR_CK快地下拉。
第一时钟信号SC_CK的第一上升时间TR1、第二时钟信号SS_CK的第二上升时间TR2和第三时钟信号CR_CK的第三上升时间TR3可以彼此相同。第二时钟信号SS_CK的第二下降时间TF2可以与第三时钟信号CR_CK的第三下降时间TF3相同,并且第一时钟信号SC_CK的第一下降时间TF1可以比第二时钟信号SS_CK的第二下降时间TF2和第三时钟信号CR_CK的第三下降时间TF3短。第一时钟信号SC_CK的第一下降时间TF1可以比第一时钟信号SC_CK的第一上升时间TR1短。第一时钟信号SC_CK的第一导通时间TO1、第二时钟信号SS_CK的第二导通时间TO2和第三时钟信号CR_CK的第三导通时间TO3可以彼此相同。因此,第二时钟信号SS_CK的第二脉冲宽度TW2可以与第三时钟信号CR_CK的第三脉冲宽度TW3相同,并且第一时钟信号SC_CK的第一脉冲宽度TW1可以小于第二时钟信号SS_CK的第二脉冲宽度TW2和第三时钟信号CR_CK的第三脉冲宽度TW3。
如上面参照图6所描述的,可以分别根据第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK生成从级ST输出的第一扫描信号SC、第二扫描信号SS和进位信号CR。因此,如图7B中所示,第一扫描信号SC、第二扫描信号SS和进位信号CR的波形可以分别与第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的波形相同。也就是说,第一扫描信号SC的上升时间可以与第二扫描信号SS和进位信号CR的上升时间相同,并且第一扫描信号SC的下降时间可以比第二扫描信号SS和进位信号CR的下降时间短。
第一时钟信号SC_CK可以是用于生成第一扫描信号SC的信号,第一扫描信号SC被配置为导通像素电路PC的第二晶体管T2以将数据信号施加到像素。根据一些实施例,可以通过将第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的上升时间TR和下降时间TF设定为比参考时钟信号Ref的上升时间和下降时间长来减少发热,并且可以通过将第一时钟信号SC_CK的下降时间TF设定为比第二时钟信号SS_CK和第三时钟信号CR_CK的下降时间TF短来确保图像质量特征,从而可以保持图像质量。
根据一些实施例,可以如图7A中所示地保持第一时钟信号SC_CK的下降时间TF,并且根据显示面板的发热目标,可以改变第一时钟信号SC_CK的上升时间以及第二时钟信号SS_CK和第三时钟信号CR_CK的上升时间和下降时间。
图8A和图8B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图。
图8A和图8B的实施例与图7A和图7B的实施例的不同之处在于改变了第一时钟信号SC_CK的上升时间TR。参照图8A和图8B,第二时钟信号SS_CK和第三时钟信号CR_CK的上升时间TR和下降时间TF可以被设定为长,而第一时钟信号SC_CK的上升时间TR和下降时间TF可以被设定为短。例如,第一时钟信号SC_CK的上升沿RE和下降沿FE的坡度可以大于第二时钟信号SS_CK和第三时钟信号CR_CK的上升沿RE和下降沿FE的坡度。
第一时钟信号SC_CK的电压可以从第一时间点t1到第二时间点t2从低电压增大至高电压。第二时钟信号SS_CK和第三时钟信号CR_CK的电压可以从第一时间点t1到第三时间点t3从低电压增大至高电压。第一时钟信号SC_CK的高电压可以从第二时间点t2保持到第四时间点t4。第二时钟信号SS_CK和第三时钟信号CR_CK的高电压可以从第三时间点t3保持到第四时间点t4。第一时钟信号SC_CK的电压可以从第四时间点t4到第五时间点t5从高电压减小至低电压。第二时钟信号SS_CK和第三时钟信号CR_CK的电压可以从第四时间点t4到第六时间点t6从高电压减小至低电压。第一时钟信号SC_CK可以比第二时钟信号SS_CK和第三时钟信号CR_CK快地上拉和下拉。
第二时钟信号SS_CK的第二上升时间TR2可以与第三时钟信号CR_CK的第三上升时间TR3相同,并且第一时钟信号SC_CK的第一上升时间TR1可以比第二时钟信号SS_CK的第二上升时间TR2和第三时钟信号CR_CK的第三上升时间TR3短。第二时钟信号SS_CK的第二下降时间TF2可以与第三时钟信号CR_CK的第三下降时间TF3相同,并且第一时钟信号SC_CK的第一下降时间TF1可以比第二时钟信号SS_CK的第二下降时间TF2和第三时钟信号CR_CK的第三下降时间TF3短。第二时钟信号SS_CK的第二导通时间TO2可以与第三时钟信号CR_CK的第三导通时间TO3相同,并且第一时钟信号SC_CK的第一导通时间TO1可以比第二时钟信号SS_CK的第二导通时间TO2和第三时钟信号CR_CK的第三导通时间TO3长。第二时钟信号SS_CK的第二脉冲宽度TW2可以与第三时钟信号CR_CK的第三脉冲宽度TW3相同,并且第一时钟信号SC_CK的第一脉冲宽度TW1可以小于第二时钟信号SS_CK的第二脉冲宽度TW2和第三时钟信号CR_CK的第三脉冲宽度TW3。
如图8B中所示,第一扫描信号SC、第二扫描信号SS和进位信号CR的波形可以分别与第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的波形相同。也就是说,第一扫描信号SC的上升时间可以比第二扫描信号SS和进位信号CR的上升时间短,并且第一扫描信号SC的下降时间可以比第二扫描信号SS和进位信号CR的下降时间短。
根据一些实施例,通过将第一时钟信号SC_CK的第一上升时间TR1设定为短并且将第一时钟信号SC_CK的第一导通时间TO1设定为长,根据第一扫描信号SC对第一扫描线SCL进行的预充电可以被加强。
图9A和图9B是示出根据一些实施例的时钟信号和扫描信号的脉冲的图。
与图8A和图8B的实施例相比,在图9A和图9B的实施例中,改变了第三时钟信号CR_CK的第三上升时间TR3和第三下降时间TF3。参照图9A和图9B,第三时钟信号CR_CK的第三上升时间TR3和第三下降时间TF3可以被设定为短,并且第三时钟信号CR_CK的第三导通时间TO3可以被设定为长。例如,第一时钟信号SC_CK和第三时钟信号CR_CK的上升沿RE的坡度可以大于第二时钟信号SS_CK的上升沿RE的坡度。根据一些实施例,第一时钟信号SC_CK的下降沿FE的坡度可以大于第二时钟信号SS_CK和第三时钟信号CR_CK的下降沿FE的坡度。根据一些实施例,第一时钟信号SC_CK的下降沿FE的坡度可以与第三时钟信号CR_CK的下降沿FE的坡度相同。可选地,第一时钟信号SC_CK的下降沿FE的坡度可以小于第三时钟信号CR_CK的下降沿FE的坡度。
第一时钟信号SC_CK和第三时钟信号CR_CK的电压可以从第一时间点t1到第二时间点t2从低电压增大至高电压。第二时钟信号SS_CK的电压可以从第一时间点t1到第三时间点t3从低电压增大至高电压。第一时钟信号SC_CK的高电压可以从第二时间点t2保持到第四时间点t4。第二时钟信号SS_CK的高电压可以从第三时间点t3保持到第四时间点t4。第一时钟信号SC_CK的电压可以从第四时间点t4到第五时间点t5从高电压下降至低电压。第二时钟信号SS_CK的电压可以从第四时间点t4到第六时间点t6从高电压下降至低电压。第三时钟信号CR_CK的电压可以从第五时间点t5到第六时间点t6从高电压下降至低电压。第一时钟信号SC_CK和第三时钟信号CR_CK可以比第二时钟信号SS_CK快地上拉。第一时钟信号SC_CK可以比第二时钟信号SS_CK和第三时钟信号CR_CK快地下拉(例如,第一时钟信号SC_CK的下拉在第五时间点t5完成,第三时钟信号CR_CK的下拉在第六时间点t6完成)。
第一时钟信号SC_CK的第一上升时间TR1可以与第三时钟信号CR_CK的第三上升时间TR3相同且比第二时钟信号SS_CK的第二上升时间TR2短。第一时钟信号SC_CK的第一下降时间TF1、第二时钟信号SS_CK的第二下降时间TF2和第三时钟信号CR_CK的第三下降时间TF3可以彼此不同。第一时钟信号SC_CK的第一下降时间TF1可以与第三时钟信号CR_CK的第三下降时间TF3相同或不同。第一时钟信号SC_CK的第一导通时间TO1、第二时钟信号SS_CK的第二导通时间TO2和第三时钟信号CR_CK的第三导通时间TO3可以彼此不同。第一时钟信号SC_CK的第一导通时间TO1和第三时钟信号CR_CK的第三导通时间TO3可以比第二时钟信号SS_CK的第二导通时间TO2长。第二时钟信号SS_CK的第二脉冲宽度TW2可以与第三时钟信号CR_CK的第三脉冲宽度TW3相同,并且第一时钟信号SC_CK的第一脉冲宽度TW1可以小于第二时钟信号SS_CK的第二脉冲宽度TW2和第三时钟信号CR_CK的第三脉冲宽度TW3。
如图9B中所示,第一扫描信号SC、第二扫描信号SS和进位信号CR的波形可以分别与第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK的波形相同。也就是说,第一扫描信号SC的上升时间可以与进位信号CR的上升时间相同且比第二扫描信号SS的上升时间短,并且第一扫描信号SC的下降时间可以比第二扫描信号SS的下降时间短。第一扫描信号SC的下降时间可以与进位信号CR的下降时间相同或不同。
根据一些实施例,可以通过将第三时钟信号CR_CK的上升时间TR和下降时间TF设定为短并且将第三时钟信号CR_CK的第三导通时间TO3设定为长来改善扫描驱动器的级操作特性。
图10是示出根据一些实施例的时钟信号的脉冲的图。
关于图10描述的实施例与关于图7A描述的实施例的不同之处在于第一时钟信号SC_CK与第二时钟信号SS_CK组合。在这种情况下,在关于图6描述的实施例中,可以省略第一输出控制器135和第二输出控制器137中的一个。例如,可以省略每个级ST的第二输出控制器137,并且电平转换器170可以不输出第二时钟信号SS_CK而可以将第一时钟信号SC_CK输出到扫描驱动器130。第一时钟信号SC_CK可以通过第一输出控制器135的第一输出端子OUT1输出到第一扫描线SCL和第二扫描线SSL作为第一扫描信号SC和第二扫描信号SS。第一时钟信号SC_CK和第二时钟信号SS_CK的第一上升时间TR1可以与第三时钟信号CR_CK的第三上升时间TR3相同。第一时钟信号SC_CK和第二时钟信号SS_CK的第一下降时间TF1可以比第三时钟信号CR_CK的第三下降时间TF3短。
在本公开的实施例中,与图像质量无关的第二时钟信号SS_CK和第三时钟信号CR_CK的上升时间TR和下降时间TF可以被设定为长,以减少来自显示面板的发热,并且与图像质量相关的第一时钟信号SC_CK的下降时间TF可以比第一时钟信号SC_CK的上升时间TR短。
在本公开的实施例中,时钟信号的上升时间TR、下降时间TF和导通时间TO可以分别表示时钟信号的脉冲的上升时间TR、下降时间TF和导通时间TO。
图6的级ST的电路是说明性的,并且形成节点控制器131、第一输出控制器135、第二输出控制器137和第三输出控制器139的电路元件以及它们之间的连接关系可以变化,并且公开的一个或更多个实施例可以应用于被配置为通过分别使用第一时钟信号SC_CK、第二时钟信号SS_CK和第三时钟信号CR_CK将第一扫描信号SC和第二扫描信号SS输出到图2的像素电路PC的级ST。
根据一个或更多个实施例,可以提供一种用于减少来自显示面板的发热的扫描驱动器和包括该扫描驱动器的显示设备。公开的效果不限于上面陈述的效果,并且可以在不脱离公开的范围的情况下进行各种扩展。
应当理解的是,这里描述的实施例应当仅以描述性意义考虑,而不是为了限制的目的。每个实施例内的特征或方面的描述通常应被认为可用于其他实施例中的其他类似特征或方面。虽然已经参照附图描述了一个或更多个实施例,但是本领域普通技术人员将理解的是,在不脱离如由权利要求及其等同物限定的精神和范围的情况下,可以在其中进行形式和细节上的各种改变。

Claims (12)

1.一种扫描驱动器,所述扫描驱动器包括多个级,
其中,所述多个级中的每个包括:
节点控制器,被配置为控制第一控制节点的电压电平;
第一输出控制器,包括第一上拉晶体管,所述第一上拉晶体管连接在被配置为接收第一时钟信号的第一时钟输入端子与第一输出端子之间,并且被配置为响应于具有导通电压电平的所述第一控制节点而输出所述第一时钟信号作为第一扫描信号;
第二输出控制器,包括第二上拉晶体管,所述第二上拉晶体管连接在被配置为接收第二时钟信号的第二时钟输入端子与第二输出端子之间,并且被配置为响应于具有导通电压电平的所述第一控制节点而输出所述第二时钟信号作为第二扫描信号;以及
第三输出控制器,包括第三上拉晶体管,所述第三上拉晶体管连接在被配置为接收第三时钟信号的第三时钟输入端子与第三输出端子之间,并且被配置为响应于具有导通电压电平的所述第一控制节点而输出所述第三时钟信号作为进位信号,
其中,所述第一时钟信号的下降时间比所述第二时钟信号和所述第三时钟信号的下降时间短。
2.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的上升时间与所述第二时钟信号和所述第三时钟信号的上升时间相同。
3.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的上升时间比所述第二时钟信号和所述第三时钟信号的上升时间短。
4.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的上升时间与所述第三时钟信号的上升时间相同,并且比所述第二时钟信号的上升时间短。
5.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的导通时间与所述第二时钟信号和所述第三时钟信号的导通时间相同,所述导通时间是响应于保持导通电压电平的时段。
6.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的导通时间比所述第二时钟信号和所述第三时钟信号的导通时间长,所述导通时间是响应于保持导通电压电平的时段。
7.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号的导通时间比所述第二时钟信号的导通时间长,并且比所述第三时钟信号的导通时间短,所述导通时间是响应于保持导通电压电平的时段。
8.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号与所述第二时钟信号和所述第三时钟信号在同一时间点从导通电压电平向截止电压电平转变,并且所述第一时钟信号比所述第二时钟信号和所述第三时钟信号快地转变至截止电压电平。
9.根据权利要求8所述的扫描驱动器,其中,所述第一时钟信号与所述第二时钟信号和所述第三时钟信号在同一时间点从截止电压电平向导通电压电平转变,并且所述第一时钟信号比所述第二时钟信号和所述第三时钟信号快地转变至导通电压电平。
10.根据权利要求1所述的扫描驱动器,其中,所述第一时钟信号与所述第二时钟信号在同一时间点从导通电压电平向截止电压电平转变,并且比所述第二时钟信号快地转变至截止电压电平,并且
所述第一时钟信号与所述第二时钟信号在同一时间点从截止电压电平向导通电压电平转变,并且比所述第二时钟信号快地转变至导通电压电平。
11.根据权利要求10所述的扫描驱动器,其中,所述第三时钟信号保持导通电压电平的时间段大于所述第一时钟信号和所述第二时钟信号保持导通电压电平的时间段。
12.根据权利要求1所述的扫描驱动器,所述扫描驱动器还包括反相器,所述反相器连接在所述第一控制节点与第二控制节点之间,并且被配置为使所述第一控制节点的电压反相并向所述第二控制节点提供已反相的电压,
其中,所述第一输出控制器包括第一下拉晶体管,所述第一下拉晶体管连接在被配置为接收具有截止电压电平的第一电压的第一电压输入端子与第一输出端子之间,并且被配置为响应于具有导通电压电平的所述第二控制节点而输出所述第一电压作为第一扫描信号,
所述第二输出控制器包括第二下拉晶体管,所述第二下拉晶体管连接在所述第一电压输入端子与第二输出端子之间并且被配置为响应于具有导通电压电平的所述第二控制节点而输出所述第一电压作为第二扫描信号,
所述第三输出控制器包括第三下拉晶体管,所述第三下拉晶体管连接在被施加具有截止电压电平的第二电压的第二电压输入端子与第三输出端子之间,并且被配置为响应于具有导通电压电平的所述第二控制节点而输出所述第二电压作为进位信号,并且
所述第一电压低于所述第二电压。
CN202211152854.2A 2021-12-01 2022-09-21 扫描驱动器 Pending CN116206568A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0170188 2021-12-01
KR1020210170188A KR20230082728A (ko) 2021-12-01 2021-12-01 스캔구동부 및 이를 포함하는 표시장치

Publications (1)

Publication Number Publication Date
CN116206568A true CN116206568A (zh) 2023-06-02

Family

ID=86500420

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211152854.2A Pending CN116206568A (zh) 2021-12-01 2022-09-21 扫描驱动器

Country Status (3)

Country Link
US (1) US11862106B2 (zh)
KR (1) KR20230082728A (zh)
CN (1) CN116206568A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230095721A (ko) * 2021-12-22 2023-06-29 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 전계 발광 표시장치

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101319356B1 (ko) 2006-06-09 2013-10-16 엘지디스플레이 주식회사 액정표시장치의 쉬프트 레지스터 및 이의 구동방법
KR101277937B1 (ko) 2006-09-07 2013-06-27 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
KR101286515B1 (ko) 2006-10-27 2013-07-16 엘지디스플레이 주식회사 평판표시장치의 가로선 보상방법 및 장치
KR102360787B1 (ko) * 2015-06-30 2022-02-10 엘지디스플레이 주식회사 내장형 게이트 드라이버 및 그를 이용한 표시 장치
KR102420492B1 (ko) 2017-09-29 2022-07-13 엘지디스플레이 주식회사 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치
KR102522536B1 (ko) 2018-07-12 2023-04-17 엘지디스플레이 주식회사 게이트클럭 생성부 및 이를 포함하는 표시장치
CN108877627B (zh) * 2018-07-13 2021-01-26 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
KR102664310B1 (ko) * 2018-08-31 2024-05-09 엘지디스플레이 주식회사 게이트 구동부와 그를 포함한 표시장치
KR102590013B1 (ko) * 2018-09-10 2023-10-16 엘지디스플레이 주식회사 블랙 영상 삽입 기능을 갖는 표시장치
KR20200119954A (ko) 2019-04-10 2020-10-21 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
KR102643142B1 (ko) * 2019-05-23 2024-03-06 삼성디스플레이 주식회사 스캔 구동부 및 이를 포함하는 표시 장치
KR20210055860A (ko) 2019-11-07 2021-05-18 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US11862106B2 (en) 2024-01-02
US20230169926A1 (en) 2023-06-01
KR20230082728A (ko) 2023-06-09

Similar Documents

Publication Publication Date Title
US10861394B2 (en) Gate driving circuit and light emitting display apparatus including the same
US10198998B2 (en) Gate driver shift register and mask circuit and display device using the same
EP1764774B1 (en) Scan driving circuit and organic light emitting display using the same
KR20200135633A (ko) 스캔 구동부 및 이를 포함하는 표시 장치
CN110313028B (zh) 信号产生方法、信号发生电路以及显示装置
CN114424278B (zh) 显示装置及其驱动方法
EP3151225A1 (en) Shift circuit, shift resistor, and display device
US11798482B2 (en) Gate driver and organic light emitting display device including the same
KR101870519B1 (ko) 레지스터 회로, 구동 회로 및 표시 장치
US20230186859A1 (en) Scan driver including plurality of first stages and plurality of second stages for outputting plurality of scan signals and display apparatus including the same
US11862106B2 (en) Scan driver and display apparatus comprising the same
CN116386530A (zh) 栅极驱动器电路、显示面板和包括其的显示设备
KR20230155064A (ko) 스캔구동부
CN114530101A (zh) 显示设备
US11749206B2 (en) Display apparatus
US20240071314A1 (en) Gate driver and display apparatus including same
US11972736B2 (en) Scan driver
US20230326411A1 (en) Gate driver
US20230335062A1 (en) Scan driver
CN117409718A (zh) 发光驱动电路、显示基板和显示装置
CN117595858A (zh) 传输门电路、反相器电路和包括其的栅极驱动电路
CN116312378A (zh) 像素电路、显示基板及像素驱动方法
CN116030758A (zh) 一种显示面板的驱动控制电路、驱动方法及显示装置
CN117079599A (zh) 像素电路、驱动方法及显示装置
JP2011228798A (ja) インバータ回路および表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication