CN115565976B - 半导体结构及半导体结构的制作方法 - Google Patents

半导体结构及半导体结构的制作方法 Download PDF

Info

Publication number
CN115565976B
CN115565976B CN202110744579.2A CN202110744579A CN115565976B CN 115565976 B CN115565976 B CN 115565976B CN 202110744579 A CN202110744579 A CN 202110744579A CN 115565976 B CN115565976 B CN 115565976B
Authority
CN
China
Prior art keywords
connection
conductive
contact pad
chip
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110744579.2A
Other languages
English (en)
Other versions
CN115565976A (zh
Inventor
庄凌艺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202110744579.2A priority Critical patent/CN115565976B/zh
Priority to PCT/CN2021/117526 priority patent/WO2023272944A1/zh
Priority to US17/648,307 priority patent/US20230005866A1/en
Publication of CN115565976A publication Critical patent/CN115565976A/zh
Application granted granted Critical
Publication of CN115565976B publication Critical patent/CN115565976B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/05076Plural internal layers being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05113Bismuth [Bi] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05116Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05184Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/05576Plural external layers being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/08146Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a via connection in the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/085Material
    • H01L2224/08501Material at the bonding interface
    • H01L2224/08503Material at the bonding interface comprising an intermetallic compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8012Aligning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • H01L2224/80357Bonding interfaces of the bonding area being flush with the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80801Soldering or alloying
    • H01L2224/8081Soldering or alloying involving forming an intermetallic compound at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80801Soldering or alloying
    • H01L2224/80815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80801Soldering or alloying
    • H01L2224/8082Diffusion bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80905Combinations of bonding methods provided for in at least two different groups from H01L2224/808 - H01L2224/80904
    • H01L2224/80906Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80905Combinations of bonding methods provided for in at least two different groups from H01L2224/808 - H01L2224/80904
    • H01L2224/80907Intermediate bonding, i.e. intermediate bonding step for temporarily bonding the semiconductor or solid-state body, followed by at least a further bonding step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01048Cadmium [Cd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01066Dysprosium [Dy]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01083Bismuth [Bi]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/050414th Group
    • H01L2924/05042Si3N4
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/0509Nitrides composed of metals from groups of the periodic table being a combination of two or more materials provided in the groups H01L2924/0491 - H01L2924/0506
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/053Oxides composed of metals from groups of the periodic table
    • H01L2924/054414th Group
    • H01L2924/05442SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/053Oxides composed of metals from groups of the periodic table
    • H01L2924/0549Oxides composed of metals from groups of the periodic table being a combination of two or more materials provided in the groups H01L2924/0531 - H01L2924/0546

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明涉及半导体技术领域,提出了一种半导体结构及半导体结构的制作方法。半导体结构包括第一芯片和第二芯片,第一芯片的第一导电连线连接第一导电接触垫,第二芯片的第二导电连线连接第二导电接触垫,且第一导电接触垫包括第一导电体组和第一连接组,第二导电接触垫包括第二导电体组和第二连接组。通过第一导电体组与第二导电体组直接相对,第一连接组与第二连接组直接相对,且第一导电体组的熔点大于第一连接组的熔点,第二导电体组的熔点大于第二连接组的熔点,可以实现了第一导电接触垫和第二导电接触垫的预连接,因此不会出现第一芯片和第二芯片相对移动的情况,从而保证后续第一芯片和第二芯片可靠对准,以此改善半导体结构的性能。

Description

半导体结构及半导体结构的制作方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种半导体结构及半导体结构的制作方法。
背景技术
相关技术中,芯片之间的键合是通过芯片上的金属垫相互连接而实现。堆叠后的芯片在键合前需要进行转运,若有震动或外力影响,将造成堆叠芯片对准受到滑移影响,增加了工艺制作难度。
发明内容
本发明提供一种半导体结构及半导体结构的制作方法,以改善半导体结构的性能。
根据本发明的第一个方面,提供了一种半导体结构,包括:
第一芯片,第一芯片包括第一衬底、第一导电连线以及第一导电接触垫,第一导电接触垫与第一导电连线相连接,第一导电接触垫包括第一导电体组和第一连接组,第一导电体组的熔点大于第一连接组的熔点;
第二芯片,第二芯片包括第二衬底、第二导电连线以及第二导电接触垫,第二导电接触垫与第二导电连线相连接,第二导电接触垫包括第二导电体组和第二连接组,第二导电体组的熔点大于第二连接组的熔点,第一导电体组与第二导电体组直接相对,第一连接组与第二连接组直接相对,以在第一导电接触垫和第二导电接触垫之间形成键合结构;
其中,第一导电接触垫朝向第二导电接触垫的一端为第一接触面,第二导电接触垫朝向第一接触面的一端为第二接触面,第一导电体组占据第一接触面的面积大于第一连接组占据第一接触面的面积,第二导电体组占据第二接触面的面积大于第二连接组占据第二接触面的面积。
在本发明的一个实施例中,第一导电体组和第一连接组占据全部的第一接触面,第二导电体组和第二连接组占据全部的第二接触面。
在本发明的一个实施例中,第一导电体组仅包括第一导电体,第一连接组包括第二导电体和第一绝缘体中的至少之一;
第二导电体组仅包括第三导电体,第二连接组包括第四导电体和第二绝缘体中的至少之一。
在本发明的一个实施例中,第一接触面的面积等于第二接触面的面积;
第一导电体组占据第一接触面的面积等于第二导电体组占据第二接触面的面积。
在本发明的一个实施例中,第一接触面的面积不等于第二接触面的面积。
在本发明的一个实施例中,第一接触面的周向外边缘包括直线和曲线中的至少之一,第二接触面的周向外边缘包括直线和曲线中的至少之一。
在本发明的一个实施例中,第一导电体组占据第一导电接触垫的体积大于第一连接组占据第一导电接触垫的体积;
第二导电体组占据第二导电接触垫的体积大于第二连接组占据第二导电接触垫的体积。
在本发明的一个实施例中,第一导电连线的一端均连接于第一导电体组上;
第二导电连线的一端均连接于第二导电体组上。
在本发明的一个实施例中,第一连接组包括多个第一子连接段,相邻第一子连接段之间夹持第一导电体组的一部分;
和/或,第二连接组包括多个第二子连接段,相邻第二子连接段之间夹持第二导电体组的一部分。
在本发明的一个实施例中,第一导电体组包括铜和钨中的至少一种,第一连接组包括铋、镉、锡、铅、镝以及铟中的至少一种;
第二导电体组包括铜和钨中的至少一种,第二连接组包括铋、镉、锡、铅、镝以及铟中的至少一种;或,
第一导电体组包括铜和钨中的至少一种,第一连接组包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种;第二导电体组包括铜和钨中的至少一种,第二连接组包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种。
在本发明的一个实施例中,第一导电连线为第一硅通孔;
第二导电连线为第二硅通孔。
根据本发明的第二个方面,提供了一种半导体结构的制作方法,包括:
提供第一芯片,第一芯片包括第一衬底、第一导电连线以及第一导电接触垫,第一导电接触垫与第一导电连线相连接,第一导电接触垫包括第一导电体组和第一连接组,第一导电体组的熔点大于第一连接组的熔点;
提供第二芯片,第二芯片包括第二衬底、第二导电连线以及第二导电接触垫,第二导电接触垫与第二导电连线相连接,第二导电接触垫包括第二导电体组和第二连接组,第二导电体组的熔点大于第二连接组的熔点;
对准第一芯片和第二芯片,使得第一导电体组与第二导电体组直接相对,第一连接组与第二连接组直接相对;
连接第一芯片和第二芯片;
其中,第一导电接触垫朝向第二导电接触垫的一端为第一接触面,第二导电接触垫朝向第一接触面的一端为第二接触面,第一导电体组占据第一接触面的面积大于第一连接组占据第一接触面的面积,第二导电体组占据第二接触面的面积大于第二连接组占据第二接触面的面积。
在本发明的一个实施例中,连接第一芯片和第二芯片包括:
采用第一温度熔化第一连接组与第二连接组,以使得第一芯片和第二芯片连接;
其中,第一温度小于第一导电体组与第二导电体组的熔点。
在本发明的一个实施例中,连接第一芯片和第二芯片还包括:
将连接后的第一芯片和第二芯片在第二温度退火条件下进行键合,以使得第一导电接触垫和第二导电接触垫之间形成键合结构;
其中,第一温度小于第二温度。
在本发明的一个实施例中,采用电镀方法或印刷方法在第一导电体组上形成第一连接组;
采用电镀方法或印刷方法在第二导电体组上形成第二连接组。
本发明实施例的半导体结构包括第一芯片和第二芯片,第一芯片的第一导电连线连接第一导电接触垫,第二芯片的第二导电连线连接第二导电接触垫,且第一导电接触垫包括第一导电体组和第一连接组,第二导电接触垫包括第二导电体组和第二连接组。通过第一导电体组与第二导电体组直接相对,第一连接组与第二连接组直接相对,且第一导电体组的熔点大于第一连接组的熔点,第二导电体组的熔点大于第二连接组的熔点,因此可以在第一温度下使得第一连接组和第二连接组熔化并连接,即实现了第一导电接触垫和第二导电接触垫的预连接,然后将预连接的第一芯片和第二芯片转移至第二温度退火条件下进行键合,以实现第一导电接触垫和第二导电接触垫的可靠键合,由于转移前第一芯片和第二芯片已完成了预连接,因此不会出现第一芯片和第二芯片相对移动的情况,从而保证后续第一芯片和第二芯片可靠对准,以此改善半导体结构的性能。
附图说明
通过结合附图考虑以下对本发明的优选实施方式的详细说明,本发明的各种目标,特征和优点将变得更加显而易见。附图仅为本发明的示范性图解,并非一定是按比例绘制。在附图中,同样的附图标记始终表示相同或类似的部件。其中:
图1是根据一示例性实施方式示出的一种半导体结构的第一芯片和第二芯片分解结构示意图;
图2是根据一示例性实施方式示出的一种半导体结构的第一芯片和第二芯片局部连接结构示意图;
图3是根据一示例性实施方式示出的一种半导体结构的第一接触面和第一接触面的结构示意图;
图4是根据另一示例性实施方式示出的一种半导体结构的第一接触面和第一接触面的结构示意图;
图5是根据一示例性实施方式示出的一种半导体结构的制作方法的流程示意图。
附图标记说明如下:
10、第一芯片;11、第一衬底;12、第一导电连线;13、第一导电接触垫;131、第一导电体组;132、第一连接组;1321、第一子连接段;14、第一接触面;
20、第二芯片;21、第二衬底;22、第二导电连线;23、第二导电接触垫;231、第二导电体组;232、第二连接组;2321、第二子连接段;24、第二接触面。
具体实施方式
体现本发明特征与优点的典型实施例将在以下的说明中详细叙述。应理解的是本发明能够在不同的实施例上具有各种的变化,其皆不脱离本发明的范围,且其中的说明及附图在本质上是作说明之用,而非用以限制本发明。
在对本公开的不同示例性实施方式的下面描述中,参照附图进行,附图形成本公开的一部分,并且其中以示例方式显示了可实现本公开的多个方面的不同示例性结构、系统和步骤。应理解的是,可以使用部件、结构、示例性装置、系统和步骤的其他特定方案,并且可在不偏离本公开范围的情况下进行结构和功能性修改。而且,虽然本说明书中可使用术语“之上”、“之间”、“之内”等来描述本公开的不同示例性特征和元件,但是这些术语用于本文中仅出于方便,例如根据附图中的示例的方向。本说明书中的任何内容都不应理解为需要结构的特定三维方向才落入本公开的范围内。
本发明的一个实施例提供了一种半导体结构,请参考图1和图2,半导体结构包括:第一芯片10,第一芯片10包括第一衬底11、第一导电连线12以及第一导电接触垫13,第一导电接触垫13与第一导电连线12相连接,第一导电接触垫13包括第一导电体组131和第一连接组132,第一导电体组131的熔点大于第一连接组132的熔点;第二芯片20,第二芯片20包括第二衬底21、第二导电连线22以及第二导电接触垫23,第二导电接触垫23与第二导电连线22相连接,第二导电接触垫23包括第二导电体组231和第二连接组232,第二导电体组231的熔点大于第二连接组232的熔点,第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对,以在第一导电接触垫13和第二导电接触垫23之间形成键合结构;其中,第一导电接触垫13朝向第二导电接触垫23的一端为第一接触面14,第二导电接触垫23朝向第一接触面14的一端为第二接触面24,第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积。
本发明一个实施例的半导体结构包括第一芯片10和第二芯片20,第一芯片10的第一导电连线12连接第一导电接触垫13,第二芯片20的第二导电连线22连接第二导电接触垫23,且第一导电接触垫13包括第一导电体组131和第一连接组132,第二导电接触垫23包括第二导电体组231和第二连接组232。通过第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对,且第一导电体组131的熔点大于第一连接组132的熔点,第二导电体组231的熔点大于第二连接组232的熔点,因此可以在第一温度下使得第一连接组132和第二连接组232熔化并连接,即实现了第一导电接触垫13和第二导电接触垫23的预连接,然后将预连接的第一芯片10和第二芯片20转移至第二温度退火条件下进行键合,以实现第一导电接触垫13和第二导电接触垫23的可靠键合,由于转移前第一芯片10和第二芯片20已完成了预连接,因此不会出现第一芯片10和第二芯片20相对移动的情况,从而保证后续第一芯片10和第二芯片20可靠对准,以此改善半导体结构的性能。
需要说明的是,在第一温度下,第一连接组132和第二连接组232熔化,而第一导电体组131和第二导电体组231不熔化,此时,第一连接组132和第二连接组232可以实现连接,且第一导电接触垫13和第二导电接触垫23的各种材料可以相互渗透融合,如图2所示,因此形成了化合物,从而实现第一导电接触垫13和第二导电接触垫23的预连接。由于第一导电接触垫13和第二导电接触垫23完成了预连接,因此在后续转移第一芯片10和第二芯片20的过程中就不会出现第一芯片10和第二芯片20的相对滑移,以此保证第一芯片10和第二芯片20处于可靠对准的连接条件下,将第一芯片10和第二芯片20在第二温度退火条件下进行相互键合,因此实现了第一导电接触垫13和第二导电接触垫23的可靠键合,在第一导电接触垫13和第二导电接触垫23之间形成了可靠的键合结构。而相关技术中,需要将第一芯片10和第二芯片20直接放置于高温环境进行键合,在转移过程中对准受到滑移影响,因此影响半导体结构的性能,本实施例中的半导体结构可以改善相关技术中的对准问题,以提高半导体结构的性能。
第一连接组132和第二连接组232的各类元素也可以不与第一导电体组131和第二导电体组231进行融合,即只需要使得第一连接组132和第二连接组232熔化后进行连接即可,以此也可以保证第一芯片10和第二芯片20的预连接。
第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对,实际上是说明第一芯片10和第二芯片20键合前的位置关系,在键合后,即在第一导电接触垫13和第二导电接触垫23之间形成键合结构时,并不一定存在上述位置关系,各个材料之间可能由于融合并不能确定相应的位置关系,但从材料配置上可以判断上述位置关系。
可选的,第一连接组132和第二连接组232可以包括金属导电材料,如铋、镉、锡、铅、镝以及铟等,则金属导电材料可以与第一导电体组131和第二导电体组231进行融合,以形成金属化合物。或者,第一连接组132和第二连接组232可以是非金属材料,如二氧化硅(SiO2)、碳氧化硅(SiOC)、氮化硅(SiN)、碳氮化硅(SiCN)等。
在一些实施例中,第一导电连线12和第一导电接触垫13均位于第一衬底11内,第二导电连线22和第二导电接触垫23均位于第二衬底21内。
其中,第一导电连线12和第一导电接触垫13可以部分位于第一衬底11内,第一导电连线12和第一导电接触垫13也可以全部位于第一衬底11内。相应的,第二导电连线22和第二导电接触垫23可以部分位于第二衬底21内,也可以全部位于第二衬底21内。
在一些实施例中,第一导电接触垫13可以位于第一衬底11的表面。相应的,第二导电接触垫23可以位于第二衬底21的表面。
需要注意的是,在第一芯片10和第二芯片20键合后,第一衬底11和第二衬底21相键合。第一衬底11包括硅衬底和形成于硅衬底上方的绝缘层,第一导电连线12的部分位于绝缘层内,第一导电接触垫13形成于绝缘层内。相应的,第二衬底21包括硅衬底和形成于硅衬底上方的绝缘层,第二导电连线22的部分位于绝缘层内,第二导电接触垫23形成于绝缘层内。在第一芯片10和第二芯片20键合时,第一导电接触垫13和第二导电接触垫23相键合,而第一芯片10和第二芯片20的绝缘层相键合。
具体的,硅衬底可以由含硅材料形成。硅衬底可以由任何合适的材料形成,例如,包括硅、单晶硅、多晶硅、非晶硅、硅锗、单晶硅锗、多晶硅锗以及碳掺杂硅中的至少一种。
绝缘层可以包括二氧化硅(SiO2)、碳氧化硅(SiOC)、氮化硅(SiN)、碳氮化硅(SiCN)等相关集成电路绝缘材料。
在一个实施例中,第一导电连线12为第一硅通孔;第二导电连线22为第二硅通孔。第一硅通孔和第二硅通孔通过第一导电接触垫13和第二导电接触垫23实现连接。
在一个实施例中,第一连接组132的厚度小于1um,第二连接组232的厚度小于1um。
结合图1所示,第一导电接触垫13朝向第二导电接触垫23的一端为第一接触面14,第二导电接触垫23朝向第一接触面14的一端为第二接触面24;其中,第一导电体组131和第一连接组132分别占据部分的第一接触面14,第二导电体组231和第二连接组232分别占据部分的第二接触面24,且第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积。第一芯片10和第二芯片20键合时,第一接触面14和第二接触面24相对接,以此实现第一导电接触垫13和第二导电接触垫23的电连接。
需要说明的是,第一连接组132和第二连接组232可以是绝缘体,在对第一芯片10的绝缘层和第二芯片20的绝缘层键合时,第一连接组132和第二连接组232也会键合,且键合温度相对较低,绝缘层之间的键合以及第一连接组132和第二连接组232的键合可以实现一次键合成型,减少了键合步骤。进一步的,第一连接组132和第二连接组232的键合温度相同,材料相同。可选的,第一连接组132和第二连接组232与第一芯片10的绝缘层和第二芯片20的绝缘层的键合温度相同,材料相同。
由于此时第一连接组132和第二连接组232可以仅实现预连接的作用,而第一导电接触垫13和第二导电接触垫23的电连接依靠第一导电体组131和第二导电体组231的连接,因此,为了保证第一导电接触垫13和第二导电接触垫23之间的良好导电连接,第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积。
可选的,第一导电体组131和第一连接组132占据部分的第一接触面14,即第一导电接触垫13还可以包括其他的导电体。相应的,第二导电体组231和第二连接组232占据部分的第二接触面24,第二导电接触垫23还可以包括其他的导电体。第一导电接触垫13和第二导电接触垫23的其他导电体的熔点不作限定,本公开重点通过限定第一导电体组131和第一连接组132,以及第二导电体组231和第二连接组232的熔点关系来体现第一芯片10和第二芯片20在相对低的温度下可以实现预连接。
可选的,第一导电体组131和第一连接组132占据全部的第一接触面14,即第一导电接触垫13可以仅包括第一导电体组131和第一连接组132,或者第一导电接触垫13可以包括其他的导电体,但此导电体不位于第一导电接触垫13远离第一导电连线12的端部。相应的,第二导电体组231和第二连接组232占据全部的第二接触面24,即第二导电接触垫23可以仅包括第二导电体组231和第二连接组232,或者第二导电接触垫23可以包括其他的导电体,但此导电体不位于第二导电接触垫23远离第二导电连线22的端部。
在一个实施例中,第一导电体组131可以包括多种导电材料,即第一导电体组131可以由多个不同类型的导电材料组合而成,此处的多种类型的导电材料区别于一种金属化合物,即第一导电体组131可以包括多种单一的金属材料,或者多种金属化合物,或者单一金属材料和金属化合物。相应的,第二导电体组231可以参考本实施例,此处不作赘述。
第一连接组132可以包括多种导电材料和/或绝缘材料,即第一连接组132可以由多个不同类型的材料组合而成,此处的多种类型的材料区别于一种化合物,即第一连接组132可以包括多种单一的材料,或者多种化合物,或者单一材料和化合物。相应的,第二连接组232可以参考本实施例,此处不作赘述。
在一个实施例中,第一导电体组131仅包括第一导电体,第一连接组132包括第二导电体和第一绝缘体中的至少之一;第二导电体组231仅包括第三导电体,第二连接组232包括第四导电体和第二绝缘体中的至少之一。
在一个实施例中,第一接触面14的面积等于第二接触面24的面积,即第一芯片10的融合面的面积和第二芯片20的融合面的面积相一致。第一导电体组131和第一连接组132占据全部的第一接触面14,且第二导电体组231和第二连接组232占据全部的第二接触面24时,第一导电体组131占据第一接触面14的面积等于第二导电体组231占据第二接触面24的面积,而第一连接组132占据第一接触面14的面积等于第二连接组232占据第二接触面24的面积,以此保证第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对。
可选的,在第一接触面14的面积等于第二接触面24的面积,第一导电体组131和第一连接组132占据部分的第一接触面14,且第二导电体组231和第二连接组232占据部分的第二接触面24时,可以保证第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对,而第一导电接触垫13包括的其他导电体与第二导电接触垫23包括的其他导电体直接相对。
在一个实施例中,第一接触面14的面积不等于第二接触面24的面积,即第一芯片10的融合面的面积和第二芯片20的融合面的面积不相一致。在第一接触面14的面积小于第二接触面24的面积时,第二接触面24的部分会与第一衬底11相对。相应的,在第一接触面14的面积大于第二接触面24的面积时,第一接触面14的部分会与第二衬底21相对。
需要说明的是,第一接触面14的面积不等于第二接触面24的面积时,例如,第一接触面14的面积小于第二接触面24的面积时,第一导电体组131和第一连接组132可以占据全部的第一接触面14,而第二导电体组231和第二连接组232也可以占据全部的第二接触面24,此时,只要保证全部的第一导电体组131与第二导电体组231直接相对,全部的第一连接组132与第二连接组232直接相对即可,而第二导电接触垫23的第二导电体组231和第二连接组232中的至少之一的其他部分可以直接对应第一衬底11。相应的,对于第一接触面14的面积大于第二接触面24的面积时,也可以参考本实施例,此处不作赘述。
在一个实施例中,第一接触面14的周向外边缘包括直线和曲线中的至少之一,第二接触面24的周向外边缘包括直线和曲线中的至少之一。第一接触面14的形状和第二接触面24的形状可以完全相同,也可以不相同,第一接触面14的形状和第二接触面24的形状可以是圆形、椭圆形、长方形等各种形状,此处不作限定。
需要说明的是,当第一接触面14的面积等于第二接触面24的面积,第一导电体组131和第一连接组132占据全部的第一接触面14,且第二导电体组231和第二连接组232占据全部的第二接触面24时,则可以说明第一接触面14的形状和第二接触面24的形状完全相同,且第一接触面14和第二接触面24完全重合。
在一个实施例中,第一导电体组131占据第一导电接触垫13的体积大于第一连接组132占据第一导电接触垫13的体积;第二导电体组231占据第二导电接触垫23的体积大于第二连接组232占据第二导电接触垫23的体积。即第一导电接触垫13和第二导电接触垫23的低熔点的材料占比相对较低,在第一芯片10和第二芯片20键合时,第一连接组132和第二连接组232用于保证预连接即可,而第一导电接触垫13和第二导电接触垫23与其他结构实现电连接主要依靠第一导电体组131和第二导电体组231的连接。
在一个实施例中,第一导电连线12的一端均连接于第一导电体组131上;第二导电连线22的一端均连接于第二导电体组231上。即第一导电接触垫13远离第一导电连线12的一侧才包括有第一连接组132,第二导电接触垫23远离第二导电连线22的一侧才包括有第二连接组232。
需要注意的是,第一导电连线12的一端均连接于第一导电体组131上,第二导电连线22的一端均连接于第二导电体组231上,可以进一步理解为,第一芯片10和第二芯片20键合前,第一导电连线12的一端均连接于第一导电体组131上,第二导电连线22的一端均连接于第二导电体组231上,而在第一导电接触垫13和第二导电接触垫23之间形成键合结构后,可能存在导电材料之间融合的可能性,但从材料配置上也可以判断上述结构关系。
在一个实施例中,第一连接组132包括多个第一子连接段1321,相邻第一子连接段1321之间夹持第一导电体组131的一部分,即可以理解为是在第一导电体组131远离第一导电连线12的一侧形成有空隙,以此填充第一子连接段1321。
在一个实施例中,第二连接组232包括多个第二子连接段2321,相邻第二子连接段2321之间夹持第二导电体组231的一部分,即可以理解为是在第二导电体组231远离第二导电连线22的一侧形成有空隙,以此填充第二子连接段2321。
结合图1和图3所示,第一接触面14的面积等于第二接触面24的面积,且第一导电体组131和第一连接组132占据全部的第一接触面14,第二导电体组231和第二连接组232占据全部的第二接触面24,而第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积,以此保证第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对。而第一连接组132包括多个第一子连接段1321,第二连接组232包括多个第二子连接段2321。
结合图4所示,第一接触面14的面积等于第二接触面24的面积,且第一导电体组131和第一连接组132占据全部的第一接触面14,第二导电体组231和第二连接组232占据全部的第二接触面24,而第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积,以此保证第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对。而第一连接组132夹持于第一导电体组131内,第二连接组232夹持于第二导电体组231内。
在一个实施例中,第一导电体组131和第二导电体组231的材料可以相一致,第一导电体组131包括铜和钨中的至少一种,第二导电体组231包括铜和钨中的至少一种。当然,在某些实施例中,不排除第一导电体组131和第二导电体组231的材料不相一致,但二者的熔点大致相同。
在一个实施例中,第一连接组132和第二连接组232的材料可以相一致,第一导电体组131包括铜和钨中的至少一种,第一连接组132包括铋、镉、锡、铅、镝以及铟中的至少一种。当然,在某些实施例中,不排除第一连接组132和第二连接组232的材料不相一致,但二者的熔点大致相同。
可选的,第一连接组132和第二连接组232的材料可以相一致,第一导电体组131包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种,第二连接组232包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种。
需要说明的是,第一导电体组131和第二导电体组231可以仅包括单一材料,例如,第一导电体组131和第二导电体组231可以均是铜。或者,第一导电体组131和第二导电体组231也可以是合金,例如铜钨合金。第一连接组132和第二连接组232可以仅包括单一材料,例如,第一连接组132和第二连接组232可以均是锡。或者,第一连接组132和第二连接组232可以是合金,例如铋锡、铋铅、锡铟等。
在一个实施例中,第一导电体组131和第二导电体组231可以是铜,而第一连接组132和第二连接组232可以是锡。由于低熔点金属锡的化合效应以及金属铜的热膨胀效应,铜表面微内凹能顺利与低熔点金属锡层进行融合。在低温融合(如第一温度)时,上下层的锡(Sn)直接相对,铜(Cu)直接相对,在融合过程中锡与旁边的铜融合,形成Cu5Sn6金属化合物(IMC)。此上下层相同材质相对设计,可以形成金属化合物,以提高键合强度,并向堆叠后芯片(尤其上下层芯片对准精度)提供因外力或搬动造成堆叠芯片滑移的抵抗力,利于之后进行较高温(如第二温度)退火的上下层第一导电接触垫13和第二导电接触垫23键合,提升产品成品率。
本发明的半导体结构可以使得低温融合的低熔点金属/合金上下层能先键合,同时也能兼具有高熔点金属(如铜)与高熔点金属(如铜)的高强度键合。
本发明的一个实施例还提供了一种半导体结构的制作方法,请参考图5,半导体结构的制作方法包括:
S101,提供第一芯片10,第一芯片10包括第一衬底11、第一导电连线12以及第一导电接触垫13,第一导电接触垫13与第一导电连线12相连接,第一导电接触垫13包括第一导电体组131和第一连接组132,第一导电体组131的熔点大于第一连接组132的熔点;
S103,提供第二芯片20,第二芯片20包括第二衬底21、第二导电连线22以及第二导电接触垫23,第二导电接触垫23与第二导电连线22相连接,第二导电接触垫23包括第二导电体组231和第二连接组232,第二导电体组231的熔点大于第二连接组232的熔点;
S105,对准第一芯片10和第二芯片20,使得第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对;
S107,连接第一芯片10和第二芯片20;
其中,第一导电接触垫13朝向第二导电接触垫23的一端为第一接触面14,第二导电接触垫23朝向第一接触面14的一端为第二接触面24,第一导电体组131占据第一接触面14的面积大于第一连接组132占据第一接触面14的面积,第二导电体组231占据第二接触面24的面积大于第二连接组232占据第二接触面24的面积。
本发明一个实施例的半导体结构的制作方法的第一芯片10的第一导电连线12连接第一导电接触垫13,第二芯片20的第二导电连线22连接第二导电接触垫23,且第一导电接触垫13包括第一导电体组131和第一连接组132,第二导电接触垫23包括第二导电体组231和第二连接组232。通过第一导电体组131与第二导电体组231直接相对,第一连接组132与第二连接组232直接相对,且第一导电体组131的熔点大于第一连接组132的熔点,第二导电体组231的熔点大于第二连接组232的熔点,因此可以在第一温度下使得第一连接组132和第二连接组232熔化并连接,即实现了第一导电接触垫13和第二导电接触垫23的预连接,然后将预连接的第一芯片10和第二芯片20转移至第二温度退火条件下进行键合,以实现第一导电接触垫13和第二导电接触垫23的可靠键合,由于转移前第一芯片10和第二芯片20已完成了预连接,因此不会出现第一芯片10和第二芯片20相对移动的情况,从而保证后续第一芯片10和第二芯片20可靠对准,以此改善半导体结构的性能。
在一个实施例中,连接第一芯片10和第二芯片20包括:采用第一温度熔化第一连接组132与第二连接组232,以使得第一芯片10和第二芯片20连接;其中,第一温度小于第一导电体组131和第二导电体组231的熔点,即在第一温度下,第一连接组132和第二连接组232熔化,而第一导电体组131和第二导电体组231不熔化,此时,第一导电接触垫13和第二导电接触垫23的导电材料可以各自在交界面处相互渗透融合,以此形成预键合结构。
在一个实施例中,连接第一芯片10和第二芯片20还包括:将连接后的第一芯片10和第二芯片20在第二温度退火条件下进行键合,以使得第一导电接触垫13和第二导电接触垫23熔化后形成键合结构;其中,第一温度小于第二温度。第一导电接触垫13和第二导电接触垫23在第一温度下形成了预键合结构,从而在移动至第二温度环境下进行键合,可以避免第一芯片10和第二芯片20出现相对滑移,以此提高半导体结构的良品率。
需要说明的是,第一芯片10和第二芯片20在第二温度退火条件下进行键合的具体过程不作限定,可以参考相关技术中的键合方式,此处重点体现,在第二温度退火条件下进行键合之前,第一芯片10和第二芯片20已完成了预连接。
在一个实施例中,采用电镀方法或印刷方法在第一导电体组131上形成第一连接组132;采用电镀方法或印刷方法在第二导电体组231上形成第二连接组232。
需要说明的是,在一个实施例中,半导体结构的制作方法用于形成上述的半导体结构。对于半导体结构的制作方法中涉及的第一芯片10和第二芯片20的材料以及结构可以参考上述半导体结构的具体说明,此处不作赘述。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本发明的其它实施方案。本发明旨在涵盖本发明的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本发明的一般性原理并包括本发明未公开的本技术领域中的公知常识或惯用技术手段。说明书和示例实施方式仅被视为示例性的,本发明的真正范围和精神由所附的权利要求指出。
应当理解的是,本发明并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本发明的范围仅由所附的权利要求来限制。

Claims (15)

1.一种半导体结构,其特征在于,包括:
第一芯片(10),所述第一芯片(10)包括第一衬底(11)、第一导电连线(12)以及第一导电接触垫(13),所述第一导电接触垫(13)与所述第一导电连线(12)相连接,所述第一导电接触垫(13)包括第一导电体组(131)和第一连接组(132),所述第一导电体组(131)的熔点大于所述第一连接组(132)的熔点;
第二芯片(20),所述第二芯片(20)包括第二衬底(21)、第二导电连线(22)以及第二导电接触垫(23),所述第二导电接触垫(23)与所述第二导电连线(22)相连接,所述第二导电接触垫(23)包括第二导电体组(231)和第二连接组(232),所述第二导电体组(231)的熔点大于所述第二连接组(232)的熔点,所述第一导电体组(131)与所述第二导电体组(231)直接相对,所述第一连接组(132)与所述第二连接组(232)直接相对,以在所述第一导电接触垫(13)和所述第二导电接触垫(23)之间形成键合结构;
其中,所述第一导电接触垫(13)朝向所述第二导电接触垫(23)的一端为第一接触面(14),所述第二导电接触垫(23)朝向所述第一接触面(14)的一端为第二接触面(24),所述第一导电体组(131)占据所述第一接触面(14)的面积大于所述第一连接组(132)占据所述第一接触面(14)的面积,所述第二导电体组(231)占据所述第二接触面(24)的面积大于所述第二连接组(232)占据所述第二接触面(24)的面积。
2.根据权利要求1所述的半导体结构,其特征在于,所述第一导电体组(131)和所述第一连接组(132)占据全部的所述第一接触面(14),所述第二导电体组(231)和所述第二连接组(232)占据全部的所述第二接触面(24)。
3.根据权利要求2所述的半导体结构,其特征在于,所述第一导电体组(131)仅包括第一导电体,所述第一连接组(132)包括第二导电体和第一绝缘体中的至少之一;
所述第二导电体组(231)仅包括第三导电体,所述第二连接组(232)包括第四导电体和第二绝缘体中的至少之一。
4.根据权利要求3所述的半导体结构,其特征在于,所述第一接触面(14)的面积等于所述第二接触面(24)的面积;
所述第一导电体组(131)占据所述第一接触面(14)的面积等于所述第二导电体组(231)占据所述第二接触面(24)的面积。
5.根据权利要求3所述的半导体结构,其特征在于,所述第一接触面(14)的面积不等于所述第二接触面(24)的面积。
6.根据权利要求2所述的半导体结构,其特征在于,所述第一接触面(14)的周向外边缘包括直线和曲线中的至少之一,所述第二接触面(24)的周向外边缘包括直线和曲线中的至少之一。
7.根据权利要求1至6中任一项所述的半导体结构,其特征在于,所述第一导电体组(131)占据所述第一导电接触垫(13)的体积大于所述第一连接组(132)占据所述第一导电接触垫(13)的体积;
所述第二导电体组(231)占据所述第二导电接触垫(23)的体积大于所述第二连接组(232)占据所述第二导电接触垫(23)的体积。
8.根据权利要求7所述的半导体结构,其特征在于,所述第一导电连线(12)的一端均连接于所述第一导电体组(131)上;
所述第二导电连线(22)的一端均连接于所述第二导电体组(231)上。
9.根据权利要求8所述的半导体结构,其特征在于,所述第一连接组(132)包括多个第一子连接段(1321),相邻所述第一子连接段(1321)之间夹持所述第一导电体组(131)的一部分;
和/或,所述第二连接组(232)包括多个第二子连接段(2321),相邻所述第二子连接段(2321)之间夹持所述第二导电体组(231)的一部分。
10.根据权利要求7所述的半导体结构,其特征在于,所述第一导电体组(131)包括铜和钨中的至少一种,所述第一连接组(132)包括铋、镉、锡、铅、镝以及铟中的至少一种;
所述第二导电体组(231)包括铜和钨中的至少一种,所述第二连接组(232)包括铋、镉、锡、铅、镝以及铟中的至少一种;或,
所述第一导电体组(131)包括铜和钨中的至少一种,所述第一连接组(132)包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种;所述第二导电体组(231)包括铜和钨中的至少一种,所述第二连接组(232)包括二氧化硅、碳氧化硅、氮化硅以及碳氮化硅中的至少一种。
11.根据权利要求1所述的半导体结构,其特征在于,所述第一导电连线(12)为第一硅通孔;
所述第二导电连线(22)为第二硅通孔。
12.一种半导体结构的制作方法,其特征在于,包括:
提供第一芯片(10),所述第一芯片(10)包括第一衬底(11)、第一导电连线(12)以及第一导电接触垫(13),所述第一导电接触垫(13)与所述第一导电连线(12)相连接,所述第一导电接触垫(13)包括第一导电体组(131)和第一连接组(132),所述第一导电体组(131)的熔点大于所述第一连接组(132)的熔点;
提供第二芯片(20),所述第二芯片(20)包括第二衬底(21)、第二导电连线(22)以及第二导电接触垫(23),所述第二导电接触垫(23)与所述第二导电连线(22)相连接,所述第二导电接触垫(23)包括第二导电体组(231)和第二连接组(232),所述第二导电体组(231)的熔点大于所述第二连接组(232)的熔点;
对准所述第一芯片(10)和所述第二芯片(20),使得所述第一导电体组(131)与所述第二导电体组(231)直接相对,所述第一连接组(132)与所述第二连接组(232)直接相对;
连接所述第一芯片(10)和所述第二芯片(20);
其中,所述第一导电接触垫(13)朝向所述第二导电接触垫(23)的一端为第一接触面(14),所述第二导电接触垫(23)朝向所述第一接触面(14)的一端为第二接触面(24),所述第一导电体组(131)占据所述第一接触面(14)的面积大于所述第一连接组(132)占据所述第一接触面(14)的面积,所述第二导电体组(231)占据所述第二接触面(24)的面积大于所述第二连接组(232)占据所述第二接触面(24)的面积。
13.根据权利要求12所述的半导体结构的制作方法,其特征在于,连接所述第一芯片(10)和所述第二芯片(20)包括:
采用第一温度熔化所述第一连接组(132)与所述第二连接组(232),以使得所述第一芯片(10)和所述第二芯片(20)连接;
其中,所述第一温度小于所述第一导电体组(131)与所述第二导电体组(231)的熔点。
14.根据权利要求13所述的半导体结构的制作方法,其特征在于,连接所述第一芯片(10)和所述第二芯片(20)还包括:
将连接后的所述第一芯片(10)和所述第二芯片(20)在第二温度退火条件下进行键合,以使得所述第一导电接触垫(13)和所述第二导电接触垫(23)之间形成键合结构;
其中,所述第一温度小于所述第二温度。
15.根据权利要求12至14中任一项所述的半导体结构的制作方法,其特征在于,采用电镀方法或印刷方法在所述第一导电体组(131)上形成所述第一连接组(132);
采用电镀方法或印刷方法在所述第二导电体组(231)上形成所述第二连接组(232)。
CN202110744579.2A 2021-07-01 2021-07-01 半导体结构及半导体结构的制作方法 Active CN115565976B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110744579.2A CN115565976B (zh) 2021-07-01 2021-07-01 半导体结构及半导体结构的制作方法
PCT/CN2021/117526 WO2023272944A1 (zh) 2021-07-01 2021-09-09 半导体结构及半导体结构的制作方法
US17/648,307 US20230005866A1 (en) 2021-07-01 2022-01-19 Semiconductor structure and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110744579.2A CN115565976B (zh) 2021-07-01 2021-07-01 半导体结构及半导体结构的制作方法

Publications (2)

Publication Number Publication Date
CN115565976A CN115565976A (zh) 2023-01-03
CN115565976B true CN115565976B (zh) 2024-06-07

Family

ID=84692433

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110744579.2A Active CN115565976B (zh) 2021-07-01 2021-07-01 半导体结构及半导体结构的制作方法

Country Status (3)

Country Link
US (1) US20230005866A1 (zh)
CN (1) CN115565976B (zh)
WO (1) WO2023272944A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220375824A1 (en) * 2021-05-19 2022-11-24 Changxin Memory Technologies, Inc. Die, memory and method of manufacturing die

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105280509A (zh) * 2015-09-10 2016-01-27 武汉新芯集成电路制造有限公司 一种基于低熔点铜共晶金属的晶圆混合键合方法
CN105448862A (zh) * 2014-09-29 2016-03-30 中芯国际集成电路制造(上海)有限公司 半导体结构及其制作方法
CN109964313A (zh) * 2019-02-11 2019-07-02 长江存储科技有限责任公司 具有由不扩散导电材料制成的键合触点的键合半导体结构及其形成方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6794202B2 (en) * 2000-03-15 2004-09-21 Tessera, Inc. Assemblies for temporarily connecting microelectronic elements for testing and methods therefor
CN102593087B (zh) * 2012-03-01 2014-09-03 华进半导体封装先导技术研发中心有限公司 一种用于三维集成混合键合结构及其键合方法
CN109243974A (zh) * 2018-08-02 2019-01-18 中国电子科技集团公司第五十五研究所 一种减小晶圆键合对准偏差的方法
CN109755142B (zh) * 2019-01-02 2021-02-23 长江存储科技有限责任公司 键合结构及其形成方法
CN210328151U (zh) * 2019-07-31 2020-04-14 维沃移动通信有限公司 电路板组件和电子设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105448862A (zh) * 2014-09-29 2016-03-30 中芯国际集成电路制造(上海)有限公司 半导体结构及其制作方法
CN105280509A (zh) * 2015-09-10 2016-01-27 武汉新芯集成电路制造有限公司 一种基于低熔点铜共晶金属的晶圆混合键合方法
CN109964313A (zh) * 2019-02-11 2019-07-02 长江存储科技有限责任公司 具有由不扩散导电材料制成的键合触点的键合半导体结构及其形成方法

Also Published As

Publication number Publication date
US20230005866A1 (en) 2023-01-05
CN115565976A (zh) 2023-01-03
WO2023272944A1 (zh) 2023-01-05

Similar Documents

Publication Publication Date Title
CN115565977B (zh) 半导体结构及半导体结构的制作方法
CN102456664B (zh) 用于低应力芯片封装件的向心布局
TWI502667B (zh) 半導體元件的接合結構及半導體元件的製造方法
US7768075B2 (en) Semiconductor die packages using thin dies and metal substrates
US4766479A (en) Low resistance electrical interconnection for synchronous rectifiers
CN1041065A (zh) 功率器件的自对准电报
CN101755334B (zh) 半导体器件
JP2010157698A (ja) 半導体デバイスにおけるはんだバンプ接続を改善するための構造体及び方法
KR20060044637A (ko) 반도체 장치의 제조 방법, 반도체 장치 및 반도체 칩
CN103311202B (zh) 集成电路的引线接合结构
CN101894814A (zh) 焊料凸块ubm结构
TW451370B (en) Semiconductor device and manufacturing method thereof
KR102251556B1 (ko) 반도체 디바이스 및 그 형성 방법
CN100394566C (zh) 半导体封装物及其制造方法
CN115565976B (zh) 半导体结构及半导体结构的制作方法
US9633927B2 (en) Chip arrangement and method for producing a chip arrangement
EP4181187A1 (en) Semiconductor structure and method for manufacturing semiconductor structure
CN115565978A (zh) 半导体结构及半导体结构的制作方法
US6271599B1 (en) Wire interconnect structure for electrically and mechanically connecting an integrated circuit chip to a substrate
US20190206785A1 (en) Electronic devices with bond pads formed on a molybdenum layer
CN112992658B (zh) 焊盘上化学镀方法、半导体器件及其制造方法
EP4246572A1 (en) Semiconductor device
CN217507266U (zh) 接合结构
US20020106912A1 (en) Interconnect assembly for an electronic assembly and assembly method therefor
CN114765139A (zh) 半导体结构及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant