CN115440666B - 具有双应力衬垫结构的cmos器件的制造方法 - Google Patents
具有双应力衬垫结构的cmos器件的制造方法 Download PDFInfo
- Publication number
- CN115440666B CN115440666B CN202211401810.9A CN202211401810A CN115440666B CN 115440666 B CN115440666 B CN 115440666B CN 202211401810 A CN202211401810 A CN 202211401810A CN 115440666 B CN115440666 B CN 115440666B
- Authority
- CN
- China
- Prior art keywords
- silicon nitride
- layer
- semiconductor device
- photoresist
- photoresist layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 61
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 27
- 230000009977 dual effect Effects 0.000 title claims description 19
- 229910052581 Si3N4 Inorganic materials 0.000 claims abstract description 129
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims abstract description 129
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 123
- 230000008569 process Effects 0.000 claims abstract description 47
- 239000004065 semiconductor Substances 0.000 claims description 75
- 125000006850 spacer group Chemical group 0.000 claims description 16
- 239000000758 substrate Substances 0.000 claims description 16
- 238000000151 deposition Methods 0.000 claims description 12
- 238000000059 patterning Methods 0.000 claims description 11
- 238000005229 chemical vapour deposition Methods 0.000 claims description 9
- 239000007788 liquid Substances 0.000 claims description 5
- 238000001259 photo etching Methods 0.000 claims description 2
- 238000001312 dry etching Methods 0.000 abstract description 13
- 238000001039 wet etching Methods 0.000 abstract description 9
- 238000006243 chemical reaction Methods 0.000 abstract description 8
- 238000005530 etching Methods 0.000 abstract description 5
- 230000008859 change Effects 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 141
- 238000002955 isolation Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 6
- CSCPPACGZOOCGX-UHFFFAOYSA-N Acetone Chemical compound CC(C)=O CSCPPACGZOOCGX-UHFFFAOYSA-N 0.000 description 5
- 208000037408 Device failure Diseases 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- ZWEHNKRNPOVVGH-UHFFFAOYSA-N 2-Butanone Chemical compound CCC(C)=O ZWEHNKRNPOVVGH-UHFFFAOYSA-N 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 3
- FFWSICBKRCICMR-UHFFFAOYSA-N 5-methyl-2-hexanone Chemical compound CC(C)CCC(C)=O FFWSICBKRCICMR-UHFFFAOYSA-N 0.000 description 2
- 208000032750 Device leakage Diseases 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- JHIVVAPYMSGYDF-UHFFFAOYSA-N cyclohexanone Chemical compound O=C1CCCCC1 JHIVVAPYMSGYDF-UHFFFAOYSA-N 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- CATSNJVOTSVZJV-UHFFFAOYSA-N heptan-2-one Chemical compound CCCCCC(C)=O CATSNJVOTSVZJV-UHFFFAOYSA-N 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 150000002576 ketones Chemical class 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000006552 photochemical reaction Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000002210 silicon-based material Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823878—Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7843—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being an applied insulating layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7846—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the lateral device isolation region, e.g. STI
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
Abstract
本发明提供一种具有双应力衬垫结构的CMOS器件的制造方法,所述制造方法中使用光刻胶剥离方法替代干法刻蚀或者湿法刻蚀工艺,分别于PMOS器件上形成一层压应力氮化硅层,于NMOS器件上形成一层拉应力氮化硅层,避免由刻蚀过度导致的间隔绝缘膜损耗,还可以抑制后续的硅化反应过度反应引起的器件漏电的风险;同时,所述压应力氮化硅层还形成于浅沟槽邻接PMOS器件的侧壁,所述拉应力氮化硅层还形成于浅沟槽邻接NMOS器件的侧壁,由此沿至少两个方向引入沟道应力以改变器件的载流子迁移率,从而可以进一步提升载流子的迁移率,提高器件速度。
Description
技术领域
本发明属于半导体器件领域,特别是涉及一种半导体器件的制作方法。
背景技术
随着互补金属氧化物半导体器件(CMOS)工艺尺寸按比例缩减至深亚微米尺寸,器件对于速度要求越来越高,因而利用应变硅来提高载流子迁移率的方式增加器件速度获得越来越多的广泛关注。然而,应变硅技术由于仍然面临成本昂贵以及制作工艺复杂的问题使其应用范围受到限制,而氮化硅致应变技术形成应变沟道成为CMOS器件中实现增强应变的一种很有希望的替代方案。
通常,层间介质层(ILD)中运用双应力衬垫(DSL)技术通过以下方式实现:分别将一层压应力氮化硅薄膜沉积于PMOS器件上和一层拉应力薄膜沉积于NMOS器件上,通过应力工程使载流子沿不同方向的有效质量呈现出高度各向异性,从而引起载流子迁移率改变。目前,使用双应力衬垫(DSL)技术的现有工艺中引入了干法刻蚀,等离子体(plasma)极有可能轰击进入到氮化硅薄膜或者器件栅氧化层(Gate Oxide)中,由此会造成器件的参数漂移引起器件失效的风险。此外,由于干法或者湿法刻蚀中精准控制终点的难度大,容易由刻蚀过度引起诸如间隔氧化物(spacer oxide)或者间隔氮化硅之类的间隔绝缘膜损耗,造成从物理结构上影响器件,增加后续的硅化反应过度反应引发的器件漏电的风险。
因此,提供一种具有双应力衬垫(DSL)结构的CMOS器件的改进工艺以避免现有工艺中干法刻蚀或者湿法刻蚀步骤引起的器件失效风险,同时促进器件的载流子迁移率的进一步提升。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种具有双应力衬垫结构的CMOS器件的制造方法,常规采用的干法或者湿法刻蚀工艺,存在间隔绝缘膜损耗及对器件物理结构的负面影响而导致的器件失效、漏电的风险,而且现有器件仅在沟道方向上单向改变载流子迁移率致使器件速率提升受限。
为实现上述目的及其他相关目的,本发明提供一种具有双应力衬垫结构的CMOS器件的制造方法,包括以下步骤:
提供一晶圆,所述晶圆包括衬底和形成于所述衬底上的第一半导体器件、第二半导体器件以及浅沟槽,所述第一半导体器件包括第一栅极结构,所述第二半导体器件包括第二栅极结构,所述浅沟槽位于所述第一半导体器件与所述第二半导体器件的交界区;
通过光刻胶剥离工艺于所述第一半导体器件上形成第一氮化硅衬层,包括:
于所述晶圆的表面上形成第一光刻胶层,将所述第一光刻胶层图形化以至少显露出所述第一半导体器件和所述浅沟槽邻接所述第一半导体器件的侧壁;
于所述晶圆的裸露表面以及图形化的第一光刻胶层上沉积第一氮化硅衬层;
采用光刻胶剥离液使图形化的所述第一光刻胶层去除,同时选择性去除覆于所述第二半导体器件之上的第一氮化硅衬层,留下的所述第一氮化硅衬层还延伸进入所述浅沟槽内;
通过光刻胶剥离工艺于所述第二半导体器件上形成第二氮化硅衬层,包括:
覆盖所述晶圆的裸露表面和留下的所述第一氮化硅衬层形成第二光刻胶层,将所述第二光刻胶层图形化以至少显露出所述第二半导体器件和所述浅沟槽邻接所述第二半导体器件的侧壁;
于所述晶圆的裸露表面以及图形化的第二光刻胶层上沉积第二氮化硅衬层;
采用光刻胶剥离液使图形化的所述第二光刻胶层去除,同时选择性去除覆于所述第一半导体器件之上的第二氮化硅衬层,留下的所述第二氮化硅衬层还延伸进入所述浅沟槽内;
用间隔氧化物填充所述浅沟槽。
可选地,所述第一半导体器件为PMOS器件,所述第二半导体器件为NMOS器件,所述第一氮化硅衬层为压应力氮化硅层,所述第二氮化硅衬层为拉应力氮化硅层。
可选地,所述第一半导体器件为NMOS器件,所述第二半导体器件为PMOS器件,所述第一氮化硅衬层为拉应力氮化硅层,所述第二氮化硅衬层为压应力氮化硅层。
可选地,采用反相光刻法将所述第二光刻胶层图形化以使图形化的所述第二光刻胶层的边界与留下的所述第一氮化硅衬层的边界对齐;
采用光刻胶剥离液使图形化的所述第二光刻胶层去除之后,留下的所述第一氮化硅衬层和所述第二氮化硅衬层分别形成为沿所述浅沟槽的侧壁延伸且接合于底部的中心位置。
可选地,采用负型光致抗蚀剂形成所述第一光刻胶层,图形化所述第一光刻胶层的步骤包括:
对所述第一光刻胶层进行曝光以形成曝光区域和非曝光区域,所述第一光刻胶层的曝光区域形成为倒梯形;
显影后第一光刻胶层的曝光区域保留而形成为图形化的所述第一光刻胶层。
可选地,采用负型光致抗蚀剂形成所述第二光刻胶层,图形化所述第二光刻胶层的步骤包括:对所述第二光刻胶层进行曝光以形成曝光区域和非曝光区域,所述第二光刻胶层的曝光区域形成为倒梯形;
显影后所述第二光刻胶层的曝光区域保留而形成为图形化的所述第二光刻胶层。
可选地,所述制造方法还包括:于通过光刻胶剥离工艺于所述第一半导体器件上形成第一氮化硅衬层的步骤执行之前,于所述浅沟槽的侧壁和底部形成氧化物衬层。
可选地,采用高密度等离子体化学气相沉积工艺形成所述间隔氧化物以填充所述浅沟槽。
可选地,采用化学气相沉积工艺形成所述压应力氮化硅层和所述拉应力氮化硅层,其中所述压应力氮化硅层和所述拉应力氮化硅层分别具有80Å~100Å的厚度。
本发明还提供一种具有双应力衬垫结构的CMOS器件,所述CMOS器件根据前述的具有双应力衬垫结构的CMOS器件的制造方法形成。
如上所述,本发明的具有双应力衬垫结构的CMOS器件的制造工艺,具有以下有益效果:
本发明的CMOS器件的制造方法中,使用光刻胶剥离方法替代干法刻蚀或者湿法刻蚀工艺,分别于PMOS器件上形成一层压应力氮化硅层,于NMOS器件上形成一层拉应力氮化硅层,避免由刻蚀过度导致的间隔绝缘膜损耗,抑制后续的硅化反应过度反应引发的器件漏电的风险;同时,所述压应力氮化硅层还形成于浅沟槽邻接PMOS器件的侧壁,所述拉应力氮化硅层还形成于浅沟槽邻接NMOS器件的侧壁,由此沿至少两个方向引入沟道应力以改变器件的载流子迁移率,从而可以进一步提升载流子迁移率,提高器件速度。
附图说明
图1A~图1D显示为具有双应力衬垫(DSL)的CMOS器件的制作关键工艺的结构示意图。
图2A~图2J显示为本发明实施例中具有双应力衬垫结构的CMOS器件的制造方法各步骤所得结构的示意图。
图3显示为图解本发明实施例中DSL结构对CMOS器件中引入应力的示意图。
图4显示为图解本发明实施例的CMOS中STI围绕单个半导体器件的俯视示意图。
元件标号说明:晶圆-100;PMOS器件-1210;NMOS器件-1220;浅沟槽-130;第一半导体器件-210;第二半导体器件-220;氧化物衬层-310;第一光刻胶层-410;图形化的第一光刻胶层-410r;第一氮化硅衬层-3201;压应力氮化硅层-1320C、320C;第二氮化硅衬层-3202;拉应力氮化硅层-1320T、320T;第二光刻胶层-420;图形化的第二光刻胶层-420r;间隔氧化物-330;浅沟槽隔离结构-1300、300;源区-510;漏区-520;栅极结构-530。
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
如在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
为了方便描述,此处可能使用诸如“之下”、“下方”、“低于”、“下面”、“上方”、“上”等的空间关系词语来描述附图中所示的一个元件或特征与其他元件或特征的关系。将理解到,这些空间关系词语意图包含使用中或操作中的器件的、除了附图中描绘的方向之外的其他方向。此外,当一层被称为在两层“之间”时,它可以是所述两层之间仅有的层,或者也可以存在一个或多个介于其间的层。
在本申请的上下文中,所描述的第一特征在第二特征 “之上”的结构可以包括第一和第二特征形成为直接接触的实施例,也可以包括另外的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。
需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
图1A~图1D示出了,使用双应力衬垫(DSL)技术的CMOS器件的制作关键工艺的结构示意图,其工艺包括:于器件的表面沉积拉应力氮化硅层1320T;通过光刻工艺形成的掩膜,利用干法和/或湿法刻蚀去除PMOS器件1210上表面的拉应力氮化硅层;然后,再覆盖一层压应力氮化硅层1320C,最后通过光刻工艺形成的掩膜,将NMOS器件1220上表面的多余的压应力氮化硅层去除。上述工艺流程中,干法刻蚀或湿法刻蚀的过程中刻蚀过度易于造成包括浅沟槽隔离结构1300处间隔氧化物的间隔绝缘膜损耗;而且,干法刻蚀使用的等离子体很大可能轰击进入氮化硅薄膜或者器件栅氧化层(Gate Oxide)中,造成器件参数漂移和失效的风险。此外,上述工艺所得的器件仅在该器件的沟道方向上单向改变载流子迁移率,器件速率的提升受到一定限制性。
为了避免干法刻蚀或湿法刻蚀额外引入的器件失效风险,同时解决采用氮化硅应力致变技术的现有器件中仅在沟道方向上单向改变载流子迁移率致使器件速率提升水平有限,本发明提供一种具有双应力衬垫结构的CMOS器件的制造方法,采用光刻胶剥离工艺选择性去除覆于PMOS器件之上的拉应力氮化硅层和覆于NMOS器件之上的压应力氮化硅层,同时于浅沟槽中嵌入具有本征压/拉应力的氮化硅层,避免现有工艺流程中干法或湿法刻蚀工艺的引入而影响或损伤器件的物理结构,从而大大降低后续硅化工艺过度反应可能产生的器件漏电风险,并且同时在至少两个方向上、尤其是沿与沟道长度的平行方向和垂直方向改变器件载流子迁移率来提高器件速度。
实施例1
此后,参见图2A~图2J,本发明实施例提供一种具有双应力衬垫结构的CMOS器件的制造方法,包括以下步骤:
首先,参见图2A,进行步骤S100:提供一晶圆100,所述晶圆100包括衬底和形成于所述衬底上的第一半导体器件210、第二半导体器件220以及浅沟槽130,其中所述第一半导体器件210包括第一栅极结构,所述第二半导体器件220包括第二栅极结构,所述浅沟槽130位于所述第一半导体器件210与所述第二半导体器件220的交界区。
具体地,如图2A所示,衬底可以包括但不限于硅衬底、锗衬底、硅锗衬底、或者绝缘体衬底,例如绝缘体上硅(“SOI”)衬底,包括但不限于蓝宝石上硅(“SOS”)衬底或玻璃上硅(“SOG”)衬底。本实施例中,所述衬底可以选用晶面为(100)的硅衬底。
在一示例中,所述第一半导体器件210可以为PMOS器件,所述第二半导体器件220可以为NMOS器件。在其他示例中,所述第一半导体器件210可以为NMOS器件,所述第二半导体器件220可以为PMOS器件。
作为示例,步骤S100包括:于形成所述第一氮化硅衬层3201和所述第二氮化硅衬层3202之前,于所述晶圆的表面形成氧化物衬层310,所述氧化物衬层310还形成于浅沟槽的侧壁和底部,以达成硅材料与氮化硅衬层之间的应力缓变。举例而言,所述氧化物衬层310可以二氧化硅层。可以通过化学气相沉积工艺形成所述氧化物衬层310,所述氧化物衬层310的厚度可以为90Å~110Å,例如是100 Å。
然后,参见图2B~图2E,进行步骤S110:通过光刻胶剥离工艺于所述第一半导体器件210上形成第一氮化硅衬层3201。
具体地,步骤S110包括:
S111,于所述晶圆100的表面上形成第一光刻胶层410,将所述第一光刻胶层410图形化以至少显露出所述第一半导体器件210和所述浅沟槽130邻接所述第一半导体器件的侧壁;
S112,于所述晶圆100的裸露表面以及图形化的第一光刻胶层410r上沉积第一氮化硅衬层3201;
S113,将图形化的第一光刻胶层410r去除,同时使沉积于图形化的第一光刻胶层上的第一氮化硅衬层脱落,由此选择性去除覆于所述第二半导体器件之上的第一氮化硅衬层3201。
步骤S111中,如图2B~图2C所示,于晶圆的表面通过旋转涂布、喷涂或其他常规方式涂覆用于剥离(lift-off)工艺的光致抗蚀剂,形成第一光刻胶层410;经光掩模对所述第一光刻胶层410进行曝光以形成曝光区域和非曝光区域;显影后,至少显露出所述第一半导体器件210和所述浅沟槽130邻接所述第一半导体器件210的侧壁。
作为示例,所述光致抗蚀剂为负型光致抗蚀剂,显影后第一光刻胶层的曝光区域保留而形成为图形化的第一光刻胶层410r,由于曝光区域上层的光化反应强于下层的光化反应,致使所述第一光刻胶层的曝光区域形成为上部尺寸大于下部尺寸的倒梯形,即,如图2C所示,图形化的第一光刻胶层410r的侧壁与晶圆的裸露表面呈小于900的角度,利于后续工艺中光刻胶的剥离。
作为示例,步骤S112中,如图2D所示,可以通过化学气相沉积工艺将第一氮化硅衬层3201沉积于所述晶圆100的裸露表面以及图形化的第一光刻胶层410r上,此处所述化学气相沉积工艺可以包括低压化学气相沉积(LPCVD)工艺、等离子体化学气相沉积(PECVD)工艺或类似工艺。
在一些示例中,第一半导体器件为PMOS器件,覆盖所述第一半导体器件的第一氮化硅衬层形成为压应力氮化硅层,以使沟道方向上空穴载流子迁移率提高。在其他示例中,以上所述的压应力氮化硅层的制作可以与后续的拉应力氮化硅层的制作次序进行互换;即,第一半导体器件为NMOS器件,覆盖所述第一半导体器件的第一氮化硅衬层形成为拉应力氮化硅层,以使沟道方向上电子迁移率提高。
参见图3,所述第一半导体器件210为PMOS器件,所述第二半导体器件220为NMOS器件,覆盖于第一半导体器件210的显露表面的第一氮化硅衬层3201形成为压应力氮化硅层320C,所述压应力氮化硅层320C还延伸进入浅沟槽130内覆盖其侧壁,可以进一步引入对PMOS源区和漏区的压应力,从而进一步产生沟道长度和宽度方向上的压应力(图3标示的箭头C),进一步提升空穴迁移率。所述压应力氮化硅层的厚度可以根据浅沟槽的尺寸以及所需的器件性能进行确定。本实施例中,所述压应力氮化硅层的厚度可以为80Å~100Å,例如厚度为90Å。
作为示例,步骤S113中,采用光刻胶剥离液将图形化的第一光刻胶层410r去除,同时使沉积于图形化的第一光刻胶层410r上的第一氮化硅衬层随之脱落。相较于干法刻蚀工艺去除,通过光刻胶剥离工艺将图形化的第一光刻胶层410r去除的同时使位于其上的第一氮化硅衬层脱落,避免等离子体的引入对间隔绝缘膜的损耗。
作为示例,所述光刻胶剥离液可以选用酮类,例如是丙酮、甲基乙基酮、环己酮、甲基异戊基酮、2-庚酮中的至少一种或一种以上的混合液。本实施例中,所述光刻胶剥离液可以选用为丙酮。
然后,参见图2F~图2I,进行步骤S120:通过光刻胶剥离工艺于所述第二半导体器件220上形成第二氮化硅衬层3202。
具体地,步骤S120包括:
S121,覆盖所述晶圆100的裸露表面和留下的所述第一氮化硅衬层3201形成第二光刻胶层420,将所述第二光刻胶层420图形化以至少显露出所述第二半导体器件220和所述浅沟槽邻接所述第二半导体器件220的侧壁;
S122,于所述晶圆100的裸露表面以及图形化的第二光刻胶层420r上沉积第二氮化硅衬层3202;
S123,将图形化的第二光刻胶层420r去除,同时使沉积于图形化的第二光刻胶层420r上的第二氮化硅衬层3202脱落,由此选择性去除覆于所述第一半导体器件之上的第二氮化硅衬层3202,留下的所述第二氮化硅衬层还延伸进入沿所述浅沟槽内。
参见图2F~图2G,步骤S121与步骤S111所述的光刻工艺基本相同,区别在于步骤S121中采用反相光刻法将所述第二光刻胶层420图形化,以使图形化的所述第二光刻胶层420r边界与留下的所述第一氮化硅衬层的边界对准。
具体地,步骤S121中,采用光致抗蚀剂形成第二光刻胶层420,其中所述光致抗蚀剂选用为负型光致抗蚀剂;经光掩模对所述第二光刻胶层420进行曝光以形成曝光区域和非曝光区域;显影后所述第二光刻胶层的曝光区域保留而形成为图形化的第二光刻胶层420r,所述第二光刻胶层的曝光区域呈上部尺寸大于下部尺寸的倒梯形,即,如图2G所示,图形化的第二光刻胶层420r的侧壁与晶圆的裸露表面呈小于900的角度,利于后续工艺中光刻胶的剥离。
作为示例,于步骤S122处沉积第二氮化硅衬层3202之后,执行步骤S123,采用光刻胶剥离液使图形化的所述第二光刻胶层420r去除,使得留下的所述第一氮化硅衬层和所述第二氮化硅衬层分别形成为沿所述浅沟槽的侧壁延伸且接合于底部的中心位置,由于可以采用与第一次光刻相同的光掩膜执行反相光刻法,使第一光刻胶层的曝光区域与第二光刻胶层的非曝光区域重合,从而图形化的所述第二光刻胶层420r边界与留下的所述第一氮化硅衬层的边界对准,可以减少一次光掩模制作的成本。
类似地,步骤S122中,如图2H所示,可以通过化学气相沉积工艺将第二氮化硅衬层3202沉积于所述晶圆100的裸露表面以及图形化的第二光刻胶层420r上,此处所述第二氮化硅衬层3202的沉积可以采用与第一氮化硅衬层3201相同的工艺执行。关于沉积第一氮化硅衬层和第二氮化硅衬层的具体工艺参数本领域技术人员可以根据器件尺寸、所需的应力性质和大小适当地进行确定,在此不做赘述。
再次参见图3,所述第一半导体器件210为PMOS器件,所述第二半导体器件220为NMOS器件,覆盖于第二半导体器件220的显露表面的第二氮化硅衬层3202形成为拉应力氮化硅衬层,所述拉应力氮化硅层还延伸进入浅沟槽130内覆盖其侧壁和底部的一部分,可以进一步引入对NMOS源区和漏区的拉应力,从而进一步产生沟道长度和宽度方向上的拉应力(图3标示的箭头T),从而进一步提升电子迁移率。所述压应力氮化硅层的厚度可以根据浅沟槽的尺寸以及所需的器件性能进行确定。本实施例中,拉应力氮化硅层320T的厚度可以具有与所述压应力氮化硅层320C相同的厚度,所述拉应力氮化硅层320T的厚度为80Å~100Å,例如厚度为90Å。
作为示例,步骤S123中,如图2I所示,采用光刻胶剥离液将图形化的第二光刻胶层420r去除,同时使沉积于图形化的第二光刻胶层420r上的第二氮化硅衬层随之脱落。相较于干法刻蚀工艺去除,通过光刻胶剥离工艺将图形化的第二光刻胶层420r去除的同时使位于其上的第二氮化硅衬层脱落,避免等离子体的引入对间隔绝缘膜的损耗。
然后,参见图2J,进行步骤S130:用间隔氧化物330填充所述浅沟槽130。
具体地,采用适于高深宽比间隙填充的沉积工艺于所述浅沟槽130内将间隔氧化物330沉积于所述第一氮化硅衬层和所述第二氮化硅衬层的表面以填充所述浅沟槽130,由此形成浅沟槽隔离结构(STI)。较佳地,通过高密度等离子体化学气相沉积(HDP-CVD)工艺将间隔氧化物填充至浅沟槽130内,以实现均匀无接缝或孔洞(void)的间隙填充。
参见图4,所述浅沟槽隔离结构300设置成围绕包括栅极结构530的单个半导体器件,例如是源区510和漏区520,以沿与沟道长度的平行方向(图4所示的X方向)提供压应力或拉应力,以及沿与沟道宽度的平行方向(图4所示的Y方向)提供压应力或拉应力。具体而言,浅沟槽隔离结构300围绕PMOS源区和漏区的周围以沿与沟道长度的平行方向提供压应力,以及沿与沟道宽度的平行方向提供压应力,该压应力传导至沟道,由此沿两个相互垂直的方向引入沟道应力,从而可以进一步提升PMOS器件的空穴迁移率。同理,浅沟槽隔离结构300围绕NMOS源区和漏区的周围,沿两个相互垂直的方向引入沟道应力,从而可以进一步提升NMOS器件的电子迁移率。
作为示例,步骤S130还包括:通过化学机械抛光工艺去除位于源区和漏区上方多余的间隔氧化物,使所述间隔氧化物330的表面不低于所述浅沟槽周边的所述第一氮化硅衬层3201或所述第二氮化硅衬层3202的表面。
参见图4,上述实施例所得的具有双应力衬垫结构的CMOS器件中,除在PMOS器件上沉积一层压应力氮化硅衬层和在NMOS器件上沉积一层拉应力氮化硅层之外,通过于浅沟槽隔离结构邻接PMOS器件和NMOS器件的侧壁分别引入压应力氮化硅层及拉应力氮化硅层,沿至少两个方向引入沟道应力,从而可以进一步提升PMOS器件的载流子迁移率,从而提高器件性能。
如上所述,本发明提供的具有双应力衬垫结构的CMOS器件的制造工艺,具有以下有益效果:
本发明的CMOS器件的制造方法中,使用光刻胶剥离方法替代干法刻蚀或者湿法刻蚀工艺,分别于PMOS器件上形成一层压应力氮化硅层,于NMOS器件上形成一层拉应力氮化硅层,避免由刻蚀过度导致的间隔绝缘膜损耗,还可以抑制后续的硅化反应过度反应引起的器件漏电的风险;同时,所述压应力氮化硅层还形成于浅沟槽邻接PMOS器件的侧壁,所述拉应力氮化硅层还形成于浅沟槽邻接NMOS器件的侧壁,由此沿至少两个方向引入沟道应力以改变器件的载流子迁移率,从而可以进一步提升载流子的迁移率,提高器件速度。
所以,本发明有效克服了现有技术中的几种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (9)
1.一种具有双应力衬垫结构的CMOS器件的制造方法,其特征在于:包括以下步骤:
提供一晶圆,所述晶圆包括衬底和形成于所述衬底上的第一半导体器件、第二半导体器件以及浅沟槽,所述第一半导体器件包括第一栅极结构,所述第二半导体器件包括第二栅极结构,所述浅沟槽位于所述第一半导体器件与所述第二半导体器件的交界区;
通过光刻胶剥离工艺于所述第一半导体器件上形成第一氮化硅衬层,包括:
于所述晶圆的表面上形成第一光刻胶层,将所述第一光刻胶层图形化以至少显露出所述第一半导体器件和所述浅沟槽邻接所述第一半导体器件的侧壁;
于所述晶圆的裸露表面以及图形化的第一光刻胶层上沉积第一氮化硅衬层;
采用光刻胶剥离液使图形化的所述第一光刻胶层去除,同时选择性去除覆于所述第二半导体器件之上的第一氮化硅衬层,留下的所述第一氮化硅衬层还延伸进入所述浅沟槽内;
通过光刻胶剥离工艺于所述第二半导体器件上形成第二氮化硅衬层,包括:
覆盖所述晶圆的裸露表面和留下的所述第一氮化硅衬层形成第二光刻胶层,采用反相光刻法将所述第二光刻胶层图形化以至少显露出所述第二半导体器件和所述浅沟槽邻接所述第二半导体器件的侧壁,图形化的所述第二光刻胶层的边界与留下的所述第一氮化硅衬层的边界对齐;
于所述晶圆的裸露表面以及图形化的第二光刻胶层上沉积第二氮化硅衬层;
采用光刻胶剥离液使图形化的所述第二光刻胶层去除,同时选择性去除覆于所述第一半导体器件之上的第二氮化硅衬层,留下的所述第一氮化硅衬层和所述第二氮化硅衬层分别形成为沿所述浅沟槽的侧壁延伸且接合于底部的中心位置;
用间隔氧化物填充所述浅沟槽。
2.根据权利要求1所述的制造方法,其特征在于:所述第一半导体器件为PMOS器件,所述第二半导体器件为NMOS器件,所述第一氮化硅衬层为压应力氮化硅层,所述第二氮化硅衬层为拉应力氮化硅层。
3.根据权利要求1所述的制造方法,其特征在于:所述第一半导体器件为NMOS器件,所述第二半导体器件为PMOS器件,所述第一氮化硅衬层为拉应力氮化硅层,所述第二氮化硅衬层为压应力氮化硅层。
4.根据权利要求1所述的制造方法,其特征在于:采用负型光致抗蚀剂形成所述第一光刻胶层,将所述第一光刻胶层图形化的步骤包括:
对所述第一光刻胶层进行曝光以形成曝光区域和非曝光区域,所述第一光刻胶层的曝光区域形成为倒梯形;
显影后第一光刻胶层的曝光区域保留而形成为图形化的所述第一光刻胶层。
5.根据权利要求1所述的制造方法,其特征在于:采用负型光致抗蚀剂形成所述第二光刻胶层,将所述第二光刻胶层图形化的步骤包括:
对所述第二光刻胶层进行曝光以形成曝光区域和非曝光区域,所述第二光刻胶层的曝光区域形成为倒梯形;
显影后所述第二光刻胶层的曝光区域保留而形成为图形化的所述第二光刻胶层。
6.根据权利要求1所述的制造方法,其特征在于,所述制造方法还包括:通过光刻胶剥离工艺于所述第一半导体器件上形成第一氮化硅衬层的步骤执行之前,于所述晶圆的表面形成氧化物衬层,所述氧化物衬层还形成于所述浅沟槽的侧壁和底部。
7.根据权利要求1所述的制造方法,其特征在于还包括:采用高密度等离子体化学气相沉积工艺形成所述间隔氧化物以填充所述浅沟槽。
8.根据权利要求2或3所述的制造方法,其特征在于:采用化学气相沉积工艺形成所述压应力氮化硅层和所述拉应力氮化硅层,其中所述压应力氮化硅层和所述拉应力氮化硅层分别具有80Å~100Å的厚度。
9.一种具有双应力衬垫结构的CMOS器件,其特征在于:所述CMOS器件根据权利要求1至8任意一项所述的具有双应力衬垫结构的CMOS器件的制造方法形成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211401810.9A CN115440666B (zh) | 2022-11-10 | 2022-11-10 | 具有双应力衬垫结构的cmos器件的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211401810.9A CN115440666B (zh) | 2022-11-10 | 2022-11-10 | 具有双应力衬垫结构的cmos器件的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115440666A CN115440666A (zh) | 2022-12-06 |
CN115440666B true CN115440666B (zh) | 2023-01-24 |
Family
ID=84252713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211401810.9A Active CN115440666B (zh) | 2022-11-10 | 2022-11-10 | 具有双应力衬垫结构的cmos器件的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115440666B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117153866B (zh) * | 2023-10-31 | 2024-03-01 | 合肥晶合集成电路股份有限公司 | 一种半导体器件及其制作方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1797736A (zh) * | 2004-12-03 | 2006-07-05 | 台湾积体电路制造股份有限公司 | 调整晶体管的浅沟渠隔离结构应力的方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004052578B4 (de) * | 2004-10-29 | 2009-11-26 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zum Erzeugen einer unterschiedlichen mechanischen Verformung in unterschiedlichen Kanalgebieten durch Bilden eines Ätzstoppschichtstapels mit unterschiedlich modifizierter innerer Spannung |
CN101201422A (zh) * | 2006-12-11 | 2008-06-18 | 联诚光电股份有限公司 | 以剥除法制作图案化膜层的方法 |
DE102007025342B4 (de) * | 2007-05-31 | 2011-07-28 | Globalfoundries Inc. | Höheres Transistorleistungsvermögen von N-Kanaltransistoren und P-Kanaltransistoren durch Verwenden einer zusätzlichen Schicht über einer Doppelverspannungsschicht |
JP2009065071A (ja) * | 2007-09-10 | 2009-03-26 | Fupo Electronics Corp | 集積回路素子の弾性バンプ表面金属膜形成方法 |
CN101393894B (zh) * | 2007-09-20 | 2011-08-17 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其制造方法 |
US7670934B1 (en) * | 2009-01-26 | 2010-03-02 | Globalfoundries Inc. | Methods for fabricating MOS devices having epitaxially grown stress-inducing source and drain regions |
CN105448914B (zh) * | 2014-08-28 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
CN105655257A (zh) * | 2016-01-13 | 2016-06-08 | 深圳市华星光电技术有限公司 | 薄膜晶体管结构的制造方法 |
-
2022
- 2022-11-10 CN CN202211401810.9A patent/CN115440666B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1797736A (zh) * | 2004-12-03 | 2006-07-05 | 台湾积体电路制造股份有限公司 | 调整晶体管的浅沟渠隔离结构应力的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN115440666A (zh) | 2022-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7705417B2 (en) | Semiconductor device and method of fabricating isolation region | |
KR20090069301A (ko) | 이중 응력 디바이스 및 방법 | |
CN115440666B (zh) | 具有双应力衬垫结构的cmos器件的制造方法 | |
US20130221480A1 (en) | Semiconductor Devices and Methods of Manufacture Thereof | |
US6667222B1 (en) | Method to combine zero-etch and STI-etch processes into one process | |
TW525265B (en) | Method for forming shallow trench isolation | |
CN112038231B (zh) | 一种半导体器件的制造方法 | |
KR20100088960A (ko) | 반도체 장치의 소자분리 구조체 형성방법 | |
US20130119506A1 (en) | Formation of sti trenches for limiting pn-junction leakage | |
KR101172436B1 (ko) | 에스오아이 기판 및 그 제조방법 | |
KR100886004B1 (ko) | 반도체 소자 제조 방법 | |
KR0172240B1 (ko) | 반도체 소자의 소자분리 방법 | |
US7479433B2 (en) | Method for manufacturing semiconductor device | |
US20230145732A1 (en) | Trench Fabrication Method | |
KR100273244B1 (ko) | 반도체소자의분리영역제조방법 | |
KR100734254B1 (ko) | 웨이퍼 정렬키 신호 감도를 유지하면서 트렌치를 이용하여반도체 소자를 분리하는 방법 | |
KR100265177B1 (ko) | 반도체소자분리방법 | |
KR20010073704A (ko) | 보이드 없는 반도체 소자의 트렌치 소자 분리 방법 | |
KR100829375B1 (ko) | 반도체 소자의 트렌치 형성 방법 | |
CN116631938A (zh) | 半导体元件的制造方法 | |
JP2023098661A (ja) | 半導体構造及びその製造方法 | |
KR0161727B1 (ko) | 반도체 소자의 소자분리방법 | |
KR101120169B1 (ko) | 반도체 소자의 제조 방법 | |
KR19980060903A (ko) | 반도체 소자의 소자분리막 형성방법 | |
KR100700283B1 (ko) | 반도체소자의 소자분리용 트랜치 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 510700 No. 28, Fenghuang fifth road, Huangpu District, Guangzhou, Guangdong Patentee after: Yuexin Semiconductor Technology Co.,Ltd. Address before: 510700 No. 28, Fenghuang fifth road, Huangpu District, Guangzhou, Guangdong Patentee before: Guangzhou Yuexin Semiconductor Technology Co.,Ltd. |