CN115132111A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN115132111A
CN115132111A CN202210063713.7A CN202210063713A CN115132111A CN 115132111 A CN115132111 A CN 115132111A CN 202210063713 A CN202210063713 A CN 202210063713A CN 115132111 A CN115132111 A CN 115132111A
Authority
CN
China
Prior art keywords
signal
clock
data
driving
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210063713.7A
Other languages
English (en)
Inventor
片奇铉
林庆镐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115132111A publication Critical patent/CN115132111A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

显示装置包括显示面板、数据驱动部、驱动控制部以及电源电压生成部。所述显示面板显示图像。所述数据驱动部向所述显示面板输出数据电压。所述驱动控制部控制所述数据驱动部的操作。所述电源电压生成部向所述显示面板输出电源电压。所述数据驱动部将表示时钟恢复是正常还是不正常的时钟恢复信号输出到所述驱动控制部。所述驱动控制部基于所述时钟恢复信号生成表示过流的过流信号来将所述过流信号输出到所述电源电压生成部。

Description

显示装置
技术领域
本发明涉及显示装置以及驱动显示装置的方法,更详细而言涉及基于时钟恢复信号来执行过流保护的显示装置以及驱动显示装置的方法。
背景技术
通常,显示装置包括显示面板和显示面板驱动部。所述显示面板包括多个栅极线和多个数据线。所述显示面板驱动部包括向所述多个栅极线提供栅极信号的栅极驱动部、向所述数据线提供数据电压的数据驱动部以及控制所述栅极驱动部和所述数据驱动部的驱动控制部。
所述驱动控制部和所述数据驱动部可收发数据信号和控制信号。在所述驱动控制部、所述数据驱动部或者所述驱动控制部和所述数据驱动部的传送路径上发生了故障的情况下,若还向所述显示面板持续施加电源电压,则所述显示面板可能会因过热而受损。
发明内容
对此,本发明的技术课题鉴于以上情况,并且本发明的目的在于提供一种可以基于时钟恢复信号来执行过流保护从而防止显示面板的过热和损伤的显示装置。
本发明的其他目的在于提供一种所述显示装置的驱动方法。
用于实现上述的本发明的目的的一实施例涉及的显示装置包括显示面板、数据驱动部、驱动控制部以及电源电压生成部。所述显示面板显示图像。所述数据驱动部向所述显示面板输出数据电压。所述驱动控制部控制所述数据驱动部的操作。所述电源电压生成部向所述显示面板输出电源电压。所述数据驱动部将表示时钟恢复是正常还是不正常的时钟恢复信号输出到所述驱动控制部。所述驱动控制部基于所述时钟恢复信号生成表示过流的过流信号来将所述过流信号输出到所述电源电压生成部。
在本发明的一实施例中,所述电源电压生成部在所述过流信号处于有效状态时可不向所述显示面板输出所述电源电压。
在本发明的一实施例中,所述驱动控制部可将表示时钟训练区间的时钟训练信号输出到所述数据驱动部。
在本发明的一实施例中,所述驱动控制部可包括接收所述时钟恢复信号和所述时钟训练信号并且输出时钟状态信号的触发器。
在本发明的一实施例中,在所述时钟恢复信号处于正常状态的情况下,在所述时钟训练信号的上升沿,所述时钟状态信号可具有高电平。
在本发明的一实施例中,在所述时钟恢复信号处于不正常状态的情况下,在所述时钟训练信号的所述上升沿,所述时钟状态信号可具有低电平。
在本发明的一实施例中,所述驱动控制部还可包括:逆变器,使所述时钟状态信号逆变以生成逆变状态信号;以及计数器,对所述逆变状态信号进行计数以生成计数信号。
在本发明的一实施例中,所述驱动控制部还可包括:过流保护控制器,在所述计数信号超过基准计数信号时使所述过流信号具有有效电平。
在本发明的一实施例中,所述驱动控制部还可包括:计数器,对所述时钟状态信号进行计数以生成计数信号。
在本发明的一实施例中,所述驱动控制部还可包括:过流保护控制器,在所述计数信号超过基准计数信号时使所述过流信号具有有效电平。
在本发明的一实施例中,从所述驱动控制部输出到所述数据驱动部的接口信号可包括与所述时钟训练区间对应的时钟训练模式以及与数据区间对应的数据信号。所述数据驱动部可在所述时钟训练区间执行时钟恢复操作。
在本发明的一实施例中,若所述时钟恢复正常,则所述时钟恢复信号可具有高电平。若所述时钟恢复不正常,则所述时钟恢复信号可具有低电平。
在本发明的一实施例中,所述显示装置还可包括:控制板,配置所述驱动控制部;第一印刷电路基板;第二印刷电路基板;柔性膜,与所述第二印刷电路基板及所述控制板连接;以及U-膜,与所述第一印刷电路基板及所述第二印刷电路基板连接。
在本发明的一实施例中,所述显示装置还可包括:多个第一数据膜,连接在所述第一印刷电路基板与所述显示面板之间;多个第一数据驱动芯片,配置在所述多个第一数据膜上;多个第二数据膜,连接在所述第二印刷电路基板与所述显示面板之间;以及多个第二数据驱动芯片,配置在所述多个第二数据膜上。
在本发明的一实施例中,从所述多个第一数据驱动芯片的第一个第一数据驱动芯片输出的所述时钟恢复信号可通过所述第一数据膜、所述第一印刷电路基板、所述U-膜、所述第二印刷电路基板、所述柔性膜和所述控制板而被传递到所述驱动控制部。
用于实现上述的本发明的其他目的的一实施例涉及的显示装置的驱动方法包括:将表示数据驱动部的时钟恢复是正常还是不正常的时钟恢复信号输出到驱动控制部的步骤;基于所述时钟恢复信号生成表示过流的过流信号的步骤;基于所述过流信号而向显示面板输出电源电压的步骤;以及利用所述数据驱动部而将数据电压输出到所述显示面板的步骤。
在本发明的一实施例中,在所述过流信号处于有效状态时,电源电压生成部可不向所述显示面板输出所述电源电压。
在本发明的一实施例中,所述驱动控制部可将表示时钟训练区间的时钟训练信号输出到所述数据驱动部。
在本发明的一实施例中,所述驱动控制部可包括:触发器,接收所述时钟恢复信号和所述时钟训练信号,并且输出时钟状态信号。在所述时钟恢复信号处于正常状态的情况下,在所述时钟训练信号的上升沿,所述时钟状态信号可具有高电平。在所述时钟恢复信号处于不正常状态的情况下,在所述时钟训练信号的所述上升沿,所述时钟状态信号可具有低电平。
在本发明的一实施例中,从所述驱动控制部输出到所述数据驱动部的接口信号可包括与所述时钟训练区间对应的时钟训练模式以及与数据区间对应的数据信号。所述数据驱动部可在所述时钟训练区间执行时钟恢复操作。若所述时钟恢复正常,则所述时钟恢复信号可具有高电平。若所述时钟恢复不正常,则所述时钟恢复信号可具有低电平。
(发明效果)
根据如上所述的显示装置及其驱动方法,所述数据驱动部可将所述时钟恢复信号输出到所述驱动控制部,并且所述驱动控制部可基于所述时钟恢复信号判断所述过流来将所述过流信号输出到所述电源电压生成部。若接收到具有有效状态的所述过流信号,则所述电源电压生成部可不向所述显示面板输出所述电源电压。
由此,在所述驱动控制部、所述数据驱动部、或者所述驱动控制部与所述数据驱动部的传送路径上发生了损坏的情况下,可执行过流保护来防止所述显示面板的过热和受损。
附图说明
图1是示出本发明的一实施例涉及的显示装置的框图。
图2是示出图1的显示装置的平面图。
图3是示出在图2的数据驱动芯片中发生了损坏的情况的概念图。
图4是示出在图1的驱动控制部和数据驱动部之间传递的时钟恢复信号和时钟训练信号的概念图。
图5是示出从图2的数据驱动芯片向所述驱动控制部传递所述时钟恢复信号的路径的平面图。
图6是示出从图2的所述驱动控制部向所述数据驱动芯片传递所述时钟训练信号的路径的平面图。
图7是在正常状态下示出图2的数据驱动芯片和所述驱动控制部之间的信号的时序图。
图8是在锁定失效(lock fail)状态下示出图2的数据驱动芯片和所述驱动控制部之间的信号的时序图。
图9是示出图2的驱动控制部、数据驱动芯片和电源电压生成部的框图。
图10是在正常状态下示出图9的触发器的输入信号和输出信号的时序图。
图11是在锁定失效状态下示出图9的触发器的输入信号和输出信号的时序图。
图12是示出本发明的一实施例涉及的显示装置的驱动控制部、数据驱动芯片和电源电压生成部的框图。
符号说明:
100:显示面板;200、200A:驱动控制部;210:传送部;220:触发器;230:逆变器;240:计数器;250:过流保护控制器;300:栅极驱动部;400:伽马基准电压生成部;500:数据驱动部;510:接收部;600:电源电压生成部。
具体实施方式
以下,参照附图来更加详细地说明本发明。
图1是示出本发明的一实施例涉及的显示装置的框图。
参照图1,所述显示装置包括显示面板100和显示面板驱动部。所述显示面板驱动部包括驱动控制部200、栅极驱动部300、伽马基准电压生成部400和数据驱动部500。所述显示面板驱动部还可包括电源电压生成部600。
所述显示面板100包括显示图像的显示部AA以及被配置成与所述显示部AA相邻的周边部PA。
所述显示面板100包括多个栅极线GL、多个数据线DL以及分别与所述栅极线GL及所述数据线DL电连接的多个像素P。所述栅极线GL在第一方向D1上延伸,并且所述数据线DL在与所述第一方向D1交叉的第二方向D2上延伸。
所述驱动控制部200从外部的装置(未图示)接收输入图像数据IMG和输入控制信号CONT。例如,所述输入图像数据IMG可包括红色图像数据、绿色图像数据和蓝色图像数据。所述输入图像数据IMG可包括白色图像数据。所述输入图像数据IMG可包括品红色(magenta)图像数据、黄色(yellow)图像数据和青色(cyan)图像数据。所述输入控制信号CONT可包括主时钟信号和数据选通信号。所述输入控制信号CONT还可包括垂直同步信号和水平同步信号。
所述驱动控制部200根据所述输入图像数据IMG和所述输入控制信号CONT,生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3、第四控制信号CONT4和数据信号DATA。
所述驱动控制部200根据所述输入控制信号CONT,生成用于控制所述栅极驱动部300的操作的所述第一控制信号CONT1来将其输出到所述栅极驱动部300。所述第一控制信号CONT1可包括垂直起始信号和栅极时钟信号。
所述驱动控制部200根据所述输入控制信号CONT,生成用于控制所述数据驱动部500的操作的所述第二控制信号CONT2来将其输出到所述数据驱动部500。所述第二控制信号CONT2可包括水平起始信号和负载信号。
在本实施例中,所述第二控制信号CONT2可包括表示时钟训练区间的时钟训练信号。在本实施例中,所述驱动控制部200可从所述数据驱动部500接收表示时钟恢复是正常还是不正常的时钟恢复信号SBC。
所述驱动控制部200根据所述输入图像数据IMG来生成数据信号DATA。所述驱动控制部200将所述数据信号DATA输出到所述数据驱动部500。
所述驱动控制部200根据所述输入控制信号CONT,生成用于控制所述伽马基准电压生成部400的操作的所述第三控制信号CONT3来将其输出到所述伽马基准电压生成部400。
所述栅极驱动部300响应于从所述驱动控制部200输入的所述第一控制信号CONT1,生成用于驱动所述栅极线GL的栅极信号。所述栅极驱动部300将所述栅极信号输出到所述栅极线GL。例如,所述栅极驱动部300可将所述栅极信号依次输出到所述栅极线GL。
在本发明的一实施例中,所述栅极驱动部300可被集成在所述显示面板100的所述周边部PA上。
所述伽马基准电压生成部400响应于从所述驱动控制部200输入的所述第三控制信号CONT3,生成伽马基准电压VGREF。所述伽马基准电压生成部400将所述伽马基准电压VGREF提供给所述数据驱动部500。所述伽马基准电压VGREF具有与各个数据信号DATA对应的值。
在本发明的一实施例中,所述伽马基准电压生成部400可配置在所述驱动控制部200内或者配置在所述数据驱动部500内。
所述数据驱动部500从所述驱动控制部200接收所述第二控制信号CONT2和所述数据信号DATA的输入,并且从所述伽马基准电压生成部400接收所述伽马基准电压VGREF的输入。所述数据驱动部500利用所述伽马基准电压VGREF而将所述数据信号DATA变换为模拟形态的数据电压。所述数据驱动部500将所述数据电压输出到所述数据线DL。
所述电源电压生成部600可将电源电压输出到所述显示面板100的所述像素P。例如,所述电源电压生成部600可输出第一电源电压ELVDD以及具有比所述第一电源电压ELVDD低的电平的第二电源电压ELVSS。
例如,所述电源电压生成部600可响应于从所述驱动控制部200输入的所述第四控制信号CONT4,生成所述第一电源电压ELVDD以及所述第二电源电压ELVSS。例如,所述第四控制信号CONT4可包括表示过电流(overcurrent)流过所述显示装置的状态的过流信号。
图2是示出图1的显示装置的平面图。
参照图1和图2,例如,所述显示装置还可包括控制板CB、第一印刷电路基板PC1、第二印刷电路基板PC2、与所述第二印刷电路基板PC2及所述控制板CB连接的第一柔性膜FF1以及与所述第一印刷电路基板PC1及所述第二印刷电路基板PC2连接的第一U-膜UF1。
例如,所述显示装置还包括第三印刷电路基板PC3、第四印刷电路基板PC4、与所述第三印刷电路基板PC3及所述控制板CB连接的第二柔性膜FF2以及与所述第三印刷电路基板PC3及所述第四印刷电路基板PC4连接的第二U-膜UF2。
例如,所述显示装置还可包括连接在所述第一印刷电路基板PC1与所述显示面板100之间的多个数据膜DF1、DF2、DF3、配置在所述多个数据膜DF1、DF2、DF3上的多个数据驱动芯片DIC1、DIC2、DIC3、连接在所述第二印刷电路基板PC2与所述显示面板100之间的多个数据膜DF4、DF5、DF6以及配置在所述多个数据膜DF4、DF5、DF6上的多个数据驱动芯片DIC4、DIC5、DIC6。
例如,所述显示装置还可包括连接在所述第三印刷电路基板PC3与所述显示面板100之间的多个数据膜DF7、DF8、DF9、配置在所述多个数据膜DF7、DF8、DF9上的多个数据驱动芯片DIC7、DIC8、DIC9、连接在所述第四印刷电路基板PC4与所述显示面板100之间的多个数据膜DF10、DF11、DF12以及配置在所述多个数据膜DF10、DF11、DF12上的多个数据驱动芯片DIC10、DIC11、DIC12。
在本实施例中示出了与所述显示面板100连接的数据驱动芯片DIC1至DIC12(以下,也可以称为第一数据驱动芯片DIC1至第十二数据驱动芯片DIC12,并且在无需特别区分时仅称为数据驱动芯片DIC)的数量为十二个的情况,但是本发明并不限于所述数据驱动芯片DIC1至DIC12的数量。另外,所述数据驱动芯片DIC1至DIC12可包括于所述数据驱动部500。
所述驱动控制部200和所述数据驱动部500可通过输入/输出接口来收发控制信号和数据信号。例如,所述驱动控制部200和所述数据驱动部500可通过USI-T(UnifiedStandard Interface for TV)收发控制信号和数据信号。
在图2中示出了第一数据驱动芯片DIC1与所述驱动控制部200之间的信号移动路径,并且示出了第十二数据驱动芯片DIC12与所述驱动控制部200之间的信号移动路径。
图3是示出在图2的数据驱动芯片(例如,DIC5)中发生了损坏的情况的概念图。
参照图1至图3,在所述驱动控制部200、所述数据驱动芯片DIC1至DIC12、或者所述驱动控制部200与所述数据驱动芯片DIC1至DIC12之间的传送路径上可能会发生损坏。
在图3中例示了在第五数据驱动芯片DIC5中发生了损坏的情况,在该情况下,在与所述第五数据驱动芯片DIC5对应的显示面板100的第五区域A5中可能无法正常地显示图像。
在所述第五数据驱动芯片DIC5中发生了损坏的情况下,若还是继续向所述显示面板100施加所述第一电源电压ELVDD,则所述显示面板100可能会因过热而受损。
图4是示出在图1的驱动控制部200和数据驱动部500之间传递的时钟恢复信号SBC和时钟训练信号SFC的概念图。
参照图1至图4,所述驱动控制部200可将表示时钟训练区间的时钟训练信号SFC分别输出到所述数据驱动部500的所述第一数据驱动芯片DIC1至所述第六数据驱动芯片DIC6。
所述第一数据驱动芯片DIC1至所述第六数据驱动芯片DIC6可在所述时钟训练区间执行时钟恢复操作。
所述第一数据驱动芯片DIC1至所述第六数据驱动芯片DIC6可将表示所述第一数据驱动芯片DIC1至所述第六数据驱动芯片DIC6各自的时钟恢复是正常还是不正常的时钟恢复信号SBC输出到所述驱动控制部200。
在图4中为了便于说明而仅示出了所述第一数据驱动芯片DIC1至所述第六数据驱动芯片DIC6,但是所述驱动控制部200可将所述时钟训练信号SFC分别输出到所述数据驱动部500的所有数据驱动芯片DIC1至DIC12,并且所述数据驱动部500的所有数据驱动芯片DIC1至DIC12可将所述时钟恢复信号SBC分别输出到所述驱动控制部200。
图5是示出从图2的数据驱动芯片DIC1至DIC12向所述驱动控制部200传递所述时钟恢复信号SBC的路径的平面图。图6是示出从图2的所述驱动控制部200向所述数据驱动芯片DIC1至DIC12传递所述时钟训练信号SFC的路径的平面图。
参照图1至图6,例如,从所述第一数据驱动芯片DIC1输出的所述时钟恢复信号SBC可通过所述第一数据膜DF1、所述第一印刷电路基板PC1、所述第一U-膜UF1、所述第二印刷电路基板PC2、所述第一柔性膜FF1和所述控制板CB而被传递到所述驱动控制部200。
从所述驱动控制部200传递到所述第一数据驱动芯片DIC1的所述时钟训练信号SFC可在从所述第一数据驱动芯片DIC1输出的所述时钟恢复信号SBC的传递路径的相反方向上被传送。
例如,从所述第四数据驱动芯片DIC4输出的所述时钟恢复信号SBC可通过所述第四数据膜DF4、所述第二印刷电路基板PC2、所述第一柔性膜FF1和所述控制板CB而被传递到所述驱动控制部200。
从所述驱动控制部200传递到所述第四数据驱动芯片DIC4的所述时钟训练信号SFC可在从所述第四数据驱动芯片DIC4输出的所述时钟恢复信号SBC的传递路径的相反方向上被传送。
例如,从所述第七数据驱动芯片DIC7输出的所述时钟恢复信号SBC可通过所述第七数据膜DF7、所述第三印刷电路基板PC3、所述第二柔性膜FF2和所述控制板CB而被传递到所述驱动控制部200。
从所述驱动控制部200传递到所述第七数据驱动芯片DIC7的所述时钟训练信号SFC可在从所述第七数据驱动芯片DIC7输出的所述时钟恢复信号SBC的传递路径的相反方向上被传送。
例如,从所述第十数据驱动芯片DIC10输出的所述时钟恢复信号SBC可通过所述第十数据膜DF10、所述第四印刷电路基板PC4、所述第二U-膜UF2、所述第三印刷电路基板PC3、所述第二柔性膜FF2和所述控制板CB而被传递到所述驱动控制部200。
从所述驱动控制部200传递到所述第十数据驱动芯片DIC10的所述时钟训练信号SFC可在从所述第十数据驱动芯片DIC10输出的所述时钟恢复信号SBC的传递路径的相反方向上被传送。
图7是在正常状态下示出图2的数据驱动芯片DIC1至DIC12和所述驱动控制部200之间的信号的时序图。图8是在锁定失效(lock fail)状态下示出图2的数据驱动芯片DIC1至DIC12和所述驱动控制部200之间的信号的时序图。
参照图1至图8,所述驱动控制部200可向所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12输出所述时钟训练信号SFC和接口信号USIT。
例如,所述时钟训练信号SFC的低电平可表示时钟训练区间,并且所述时钟训练信号SFC的高电平可表示数据区间。
所述接口信号USIT可包括与所述时钟训练区间对应的时钟训练模式TRAINING PT以及与数据区间对应的数据信号DATA。
所述数据驱动部500可在所述时钟训练区间执行时钟恢复操作。所述时钟恢复操作可表示由所述数据驱动部500生成数据时钟信号的操作。在所述驱动控制部200和所述数据驱动部500的接口为串行接口的情况下,为了读取所述数据信号DATA的逻辑电平,可能需要数据时钟信号。所述数据驱动部500可在所述时钟训练区间执行时钟恢复操作,从而生成用于读取所述数据信号DATA的逻辑电平的所述数据时钟信号。
例如,如图7所示,若所述时钟恢复正常,则所述时钟恢复信号SBC可具有高电平。若所述时钟恢复正常,则表示锁定失效的LF可被表现为低电平。
例如,如图8所示,若所述时钟恢复不正常,则所述时钟恢复信号SBC可具有低电平。若所述时钟恢复不正常,则表示锁定失效的LF可被表现为高电平。
若所述时钟恢复从不正常变化为正常,则所述时钟恢复信号SBC可从低电平变化为高电平,并且若所述时钟恢复从正常变化为不正常,则所述时钟恢复信号SBC可从高电平变化为低电平。
可将所述时钟恢复不正常的情况称为锁定失效(LOCK FAIL)。所述时钟恢复不正常的情况可为在所述驱动控制部200中发生了损坏的情况、在所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12中发生了损坏的情况、或者在所述驱动控制部200与所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12之间的传递路径中发生了损坏的情况。
例如,在所述驱动控制部200中发生了损坏的情况下,所述时钟恢复信号SBC可能会在所有的所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12中表现出不正常。
例如,在所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12中的任一个中发生了损坏的情况下,相应数据驱动芯片的所述时钟恢复信号SBC可能会表现出不正常。
例如,在所述驱动控制部200与所述第一数据驱动芯片DIC1至所述第十二数据驱动芯片DIC12之间的传递路径中的任一个中发生了损坏的情况下,相应数据驱动芯片的所述时钟恢复信号SBC可能会表现出不正常。
图9是示出图2的驱动控制部200、数据驱动芯片DIC和电源电压生成部600的框图。图10是在正常状态下示出图9的触发器220的输入信号和输出信号的时序图。图11是在锁定失效状态下示出图9的触发器220的输入信号和输出信号的时序图。
参照图1至图11,所述驱动控制部200可将表示时钟训练区间的所述时钟训练信号SFC输出到所述数据驱动部500。
所述数据驱动部500可将表示时钟恢复是正常还是不正常的时钟恢复信号SBC输出到所述驱动控制部200。所述驱动控制部200可基于所述时钟恢复信号SBC生成表示过流的过流信号OCP OUT,并将所述过流信号OCP OUT输出到所述电源电压生成部600。
所述电源电压生成部600可在所述过流信号OCP OUT处于有效状态时不向所述显示面板100输出所述电源电压(例如,ELVDD)。不同于此,所述电源电压生成部600也可在所述过流信号OCP OUT处于有效状态时减小所述电源电压(例如,ELVDD)的电平来将其输出到所述显示面板100。
所述数据驱动部500的所述数据驱动芯片DIC可包括从所述驱动控制部200接收所述时钟训练信号SFC和所述接口信号USIT的接收部510。
所述驱动控制部200可包括将所述时钟训练信号SFC和所述接口信号USIT传送到所述数据驱动芯片DIC的传送部210。
所述驱动控制部200还可包括接收所述时钟恢复信号SBC和所述时钟训练信号SFC并输出时钟状态信号DFF OUT的触发器220。例如,所述时钟恢复信号SBC可被输入到所述触发器220的输入端子。例如,所述时钟训练信号SFC可被输入到所述触发器220的时钟端子。例如,所述时钟状态信号DFF OUT可被输出到所述触发器220的输出端子。例如,所述触发器220可为D-触发器。
如图10所示,在所述时钟恢复信号SBC处于正常状态(LOCK ON,锁定正常)的情况下,在所述时钟训练信号SFC的上升沿,所述时钟状态信号DFF OUT可具有高电平。
如图11所示,在所述时钟恢复信号SBC处于不正常状态(LOCK FAIL,锁定失效)的情况下,在所述时钟训练信号SFC的上升沿,所述时钟状态信号DFF OUT可具有低电平。
在图10和图11中示出了在所述时钟训练信号SFC的上升沿之前所述时钟状态信号DFF OUT为高电平的情况,但是本发明并不限于此,也可具有在所述时钟训练信号SFC的上升沿之前所述时钟状态信号DFF OUT为低电平的情况。
所述驱动控制部200还可包括使所述时钟状态信号DFF OUT逆变以生成逆变状态信号的逆变器230。
所述驱动控制部200还可包括对所述逆变状态信号进行计数以生成计数信号LFC的计数器240。
在本实施例中,由于在所述时钟恢复信号SBC处于不正常状态(LOCK FAIL,锁定失效)的情况下,所述时钟状态信号DFF OUT具有低电平,并且向所述计数器240输入所述时钟状态信号DFF OUT被逆变的逆变状态信号,因此所述计数器240可对所述逆变状态信号的高电平进行计数以生成表示所述时钟恢复信号SBC的不正常状态的持续时间的所述计数信号LFC。
所述驱动控制部200还可包括过流保护(OCP)控制器250,所述过流保护(OCP)控制器250在所述计数信号LFC超过基准计数信号CREF时使所述过流信号OCP OUT具有有效电平。
即,所述过流保护(OCP)控制器250可在所述时钟恢复信号SBC的不正常状态的持续时间超过基准时间的情况下进行控制使得所述过流信号OCP OUT具有有效电平。
如上所述,所述电源电压生成部600可在所述过流信号OCP OUT处于有效状态时不向所述显示面板100输出所述电源电压(例如,ELVDD)。相反,所述电源电压生成部600可在所述过流信号OCP OUT处于无效状态时向所述显示面板100正常地输出所述电源电压(例如,ELVDD)。
根据本实施例,所述数据驱动部500可将所述时钟恢复信号SBC输出到所述驱动控制部200,并且所述驱动控制部200可基于所述时钟恢复信号SBC判断所述过流来将所述过流信号OCP OUT输出到所述电源电压生成部600。若接收到具有有效状态的所述过流信号OCP OUT,则所述电源电压生成部600可不向所述显示面板100输出所述电源电压(例如,ELVDD)。
由此,当在所述驱动控制部200、所述数据驱动部500、或者所述驱动控制部200与所述数据驱动部500的传送路径上发生了损坏的情况下,可执行过流保护来防止所述显示面板100的过热和受损。
图12是示出本发明的一实施例涉及的显示装置的驱动控制部、数据驱动芯片和电源电压生成部的框图。
本实施例涉及的显示装置和显示装置的驱动方法除了驱动控制部的结构以外与图1至图11的显示装置和显示装置的驱动方法实质上相同,因此对于相同或相似的构成要素使用相同的符号,并且省略重复的说明。
参照图1至图8以及图10至图12,所述显示装置包括显示面板100和显示面板驱动部。所述显示面板驱动部包括驱动控制部200A、栅极驱动部300、伽马基准电压生成部400和数据驱动部500。所述显示面板驱动部还可包括电源电压生成部600。
所述驱动控制部200A可将表示时钟训练区间的所述时钟训练信号SFC输出到所述数据驱动部500。
所述数据驱动部500可将表示时钟恢复是正常还是不正常的时钟恢复信号SBC输出到所述驱动控制部200A。所述驱动控制部200A可基于所述时钟恢复信号SBC生成表示过流的过流信号OCP OUT,并将所述过流信号OCP OUT输出到所述电源电压生成部600。
所述电源电压生成部600可在所述过流信号OCP OUT处于有效状态时,不向所述显示面板100输出所述电源电压(例如,ELVDD)。不同于此,所述电源电压生成部600也可在所述过流信号OCP OUT处于有效状态时,减小所述电源电压(例如,ELVDD)的电平来将其输出到所述显示面板100。
所述数据驱动部500的所述数据驱动芯片DIC可包括从所述驱动控制部200A接收所述时钟训练信号SFC和所述接口信号USIT的接收部510。
所述驱动控制部200A可包括将所述时钟训练信号SFC和所述接口信号USIT传送到所述数据驱动芯片DIC的传送部210。
所述驱动控制部200A还可包括接收所述时钟恢复信号SBC和所述时钟训练信号SFC并输出时钟状态信号DFF OUT的触发器220。例如,所述时钟恢复信号SBC可被输入到所述触发器220的输入端子。例如,所述时钟训练信号SFC可被输入到所述触发器220的时钟端子。例如,所述时钟状态信号DFF OUT可被输出到所述触发器220的输出端子。例如,所述触发器220可为D-触发器。
如图10所示,在所述时钟恢复信号SBC处于正常状态(LOCK ON,锁定正常)的情况下,在所述时钟训练信号SFC的上升沿,所述时钟状态信号DFF OUT可具有高电平。
如图11所示,在所述时钟恢复信号SBC处于不正常状态(LOCK FAIL,锁定失效)的情况下,在所述时钟训练信号SFC的上升沿,所述时钟状态信号DFF OUT可具有低电平。
所述驱动控制部200A还可包括对所述时钟状态信号DFF OUT进行计数以生成计数信号LFC的计数器240。
在本实施例中,在所述时钟恢复信号SBC处于不正常状态(LOCK FAIL,锁定失效)的情况下,所述时钟状态信号DFF OUT可具有低电平,并且所述计数器240可对所述时钟状态信号DFF OUT的低电平进行计数,从而生成表示所述时钟恢复信号SBC的不正常状态的持续时间的所述计数信号LFC。
所述驱动控制部200A还可包括过流保护(OCP)控制器250,所述过流保护(OCP)控制器250在所述计数信号LFC超过基准计数信号CREF时,使所述过流信号OCP OUT具有有效电平。
如上所述,所述电源电压生成部600可在所述过流信号OCP OUT处于有效状态时,不向所述显示面板100输出所述电源电压(例如,ELVDD)。相反,所述电源电压生成部600可在所述过流信号OCP OUT处于无效状态时,向所述显示面板100正常地输出所述电源电压(例如,ELVDD)。
根据本实施例,所述数据驱动部500可将所述时钟恢复信号SBC输出到所述驱动控制部200A,并且所述驱动控制部200A可基于所述时钟恢复信号SBC判断所述过流来将所述过流信号OCP OUT输出到所述电源电压生成部600。若接收到具有有效状态的所述过流信号OCP OUT,则所述电源电压生成部600可不向所述显示面板100输出所述电源电压(例如,ELVDD)。
由此,当在所述驱动控制部200A、所述数据驱动部500、或者所述驱动控制部200A与所述数据驱动部500的传送路径上发生了损坏的情况下,可执行过流保护来防止显示面板100的过热和受损。
根据以上所说明的本发明涉及的显示装置和所述显示装置的驱动方法,可防止显示面板的过热和受损。
以上,参照各实施例进行了说明,但是本领域技术人员应当能够理解在不超出权利要求书所记载的本发明的思想和领域的范围内可对本发明进行各种修正以及变更。

Claims (10)

1.一种显示装置,包括:
显示面板,显示图像;
数据驱动部,向所述显示面板输出数据电压;
驱动控制部,控制所述数据驱动部的操作;以及
电源电压生成部,向所述显示面板输出电源电压,
所述数据驱动部将表示时钟恢复是正常还是不正常的时钟恢复信号输出到所述驱动控制部,
所述驱动控制部基于所述时钟恢复信号,生成表示过流的过流信号来将所述过流信号输出到所述电源电压生成部。
2.根据权利要求1所述的显示装置,其特征在于,
所述电源电压生成部在所述过流信号处于有效状态时不向所述显示面板输出所述电源电压。
3.根据权利要求1所述的显示装置,其特征在于,
所述驱动控制部将表示时钟训练区间的时钟训练信号输出到所述数据驱动部。
4.根据权利要求3所述的显示装置,其特征在于,
所述驱动控制部包括接收所述时钟恢复信号和所述时钟训练信号并且输出时钟状态信号的触发器。
5.根据权利要求4所述的显示装置,其特征在于,
在所述时钟恢复信号处于正常状态的情况下,在所述时钟训练信号的上升沿,所述时钟状态信号具有高电平。
6.根据权利要求5所述的显示装置,其特征在于,
在所述时钟恢复信号处于不正常状态的情况下,在所述时钟训练信号的所述上升沿,所述时钟状态信号具有低电平。
7.根据权利要求4所述的显示装置,其特征在于,
所述驱动控制部还包括:
逆变器,使所述时钟状态信号逆变以生成逆变状态信号;以及
计数器,对所述逆变状态信号进行计数以生成计数信号。
8.根据权利要求7所述的显示装置,其特征在于,
所述驱动控制部还包括:过流保护控制器,在所述计数信号超过基准计数信号时使所述过流信号具有有效电平。
9.根据权利要求4所述的显示装置,其特征在于,
所述驱动控制部还包括:计数器,对所述时钟状态信号进行计数以生成计数信号。
10.根据权利要求9所述的显示装置,其特征在于,
所述驱动控制部还包括:过流保护控制器,在所述计数信号超过基准计数信号时使所述过流信号具有有效电平。
CN202210063713.7A 2021-03-25 2022-01-20 显示装置 Pending CN115132111A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210039147A KR20220134817A (ko) 2021-03-25 2021-03-25 표시 장치 및 이의 구동 방법
KR10-2021-0039147 2021-03-25

Publications (1)

Publication Number Publication Date
CN115132111A true CN115132111A (zh) 2022-09-30

Family

ID=83362745

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210063713.7A Pending CN115132111A (zh) 2021-03-25 2022-01-20 显示装置

Country Status (3)

Country Link
US (1) US20220309979A1 (zh)
KR (1) KR20220134817A (zh)
CN (1) CN115132111A (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120130355A (ko) * 2011-05-23 2012-12-03 삼성전자주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
KR20170065060A (ko) * 2015-12-02 2017-06-13 삼성디스플레이 주식회사 전원 공급부, 이를 포함하는 표시 장치 및 그 구동 방법
KR102417475B1 (ko) * 2017-07-21 2022-07-05 주식회사 엘엑스세미콘 표시장치, 센싱회로 및 소스드라이버집적회로
KR102615606B1 (ko) * 2018-11-12 2023-12-18 엘지디스플레이 주식회사 유기발광표시장치
KR20220060291A (ko) * 2020-11-04 2022-05-11 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20220068466A (ko) * 2020-11-19 2022-05-26 주식회사 엘엑스세미콘 디스플레이패널에 대한 화소구동장치
KR20220080843A (ko) * 2020-12-08 2022-06-15 엘지디스플레이 주식회사 디스플레이 장치 및 구동 회로
KR20220087752A (ko) * 2020-12-18 2022-06-27 주식회사 엘엑스세미콘 데이터 구동 회로 및 그의 클럭 복원 방법과 디스플레이 장치

Also Published As

Publication number Publication date
KR20220134817A (ko) 2022-10-06
US20220309979A1 (en) 2022-09-29

Similar Documents

Publication Publication Date Title
EP3433670B1 (en) Array substrate motherboard and fabricating method thereof
CN102033340B (zh) 液晶显示装置
CN109496062B (zh) 一种电路板及显示装置
CN105280131A (zh) 显示装置
KR101096712B1 (ko) 액정표시장치 및 이의 구동방법
CN102629457B (zh) 液晶显示器的驱动模块
WO2020042389A1 (zh) 一种过流保护电路、过流保护方法及显示装置
KR20110078713A (ko) 액정표시장치
WO2012172976A1 (ja) 半導体集積装置、表示装置、および半導体集積装置のデバッグ方法
US11594186B2 (en) Display device and driving circuit having improved stability
CN101271675A (zh) 利用自掩蔽的lcd驱动方法和掩蔽电路
CN115132111A (zh) 显示装置
KR102268461B1 (ko) 표시장치 및 타이밍 컨트롤러
CN100495492C (zh) 显示面板模块
US20230410722A1 (en) Driving structure for display panel
KR20170064170A (ko) 표시장치
EP4080498B1 (en) Display apparatus, driving chip, and electronic device
JP2014038185A (ja) 表示装置
CN212516410U (zh) 液晶显示装置
KR102315966B1 (ko) 표시장치
US11070048B2 (en) Overcurrent protection circuit, overcurrent protection method, and display device
KR102531409B1 (ko) 표시 장치
US20060114273A1 (en) Display panel
CN115206237A (zh) 显示装置
US11978383B2 (en) Data processing device, data driving device and system for driving display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination