CN114823726A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN114823726A
CN114823726A CN202210393502.XA CN202210393502A CN114823726A CN 114823726 A CN114823726 A CN 114823726A CN 202210393502 A CN202210393502 A CN 202210393502A CN 114823726 A CN114823726 A CN 114823726A
Authority
CN
China
Prior art keywords
layer
metal layer
display panel
substrate
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210393502.XA
Other languages
English (en)
Inventor
胡泽敏
王超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202210393502.XA priority Critical patent/CN114823726A/zh
Priority to PCT/CN2022/088829 priority patent/WO2023197369A1/zh
Priority to US17/756,043 priority patent/US20240153961A1/en
Publication of CN114823726A publication Critical patent/CN114823726A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明实施例公开了一种显示面板及显示装置;该显示面板包括衬底、位于该衬底一侧的第一金属层、及位于该第一金属层远离该衬底一侧的第二金属层,该第二金属层包括同层设置的多个栅极单元和多组源漏极,其中,该显示面板还包括多条数据线,任一该数据线与该第一金属层同层设置,该数据线与该源漏极电连接;本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。

Description

显示面板及显示装置
技术领域
本发明涉及显示领域,具体涉及一种显示面板及显示装置。
背景技术
近些年,为了追求更好的显示效果,不断地追求高像素密度,而高像素密度带来金属线密度增加,在工艺制程的限制下,金属线密度增多一般会通过增加金属膜层数量,通过不同膜层上下交叠,但是该方式会增加光罩张数以及制程数量,因此,针对高像素密度显示面板,如何减少制程数量及光罩数量就显得尤为重要。
因此,亟需一种显示面板及显示装置以解决上述技术问题。
发明内容
本发明提供一种显示面板及显示装置,可以降低目前显示面板的制程数量及光罩数量的技术问题。
本发明提供了一种显示面板,包括:
衬底;
第一金属层,位于所述衬底的一侧;
第二金属层,位于所述第一金属层远离所述衬底一侧,所述第二金属层包括同层设置的多个栅极和多组源漏极;
其中,所述显示面板还包括多条数据线,任一所述数据线与所述第一金属层同层设置,所述数据线与所述源漏极电连接。
优选的,所述显示面板还包括位于所述第二金属层与所述第一金属层之间的有源层;其中,任一所述数据线在所述衬底上的正投影位于所述有源层在所述衬底上的正投影之外。
优选的,所述显示面板还包括位于所述有源层和所述第一金属层之间的缓冲层、及位于所述有源层和所述第二金属层之间的层间绝缘层;所述层间绝缘层包括多个第一过孔、及多个第二过孔,所述缓冲层包括多个第三过孔,所述源漏极包括相对设置的源极和漏极,所述第一过孔与所述第三过孔贯通设置,所述源极通过所述第一过孔和所述第三过孔与所述数据线电连接,所述源极通过所述第二过孔与所述有源层电连接;其中,同一所述源极对应的所述第一过孔和所述第二过孔的连线的方向,与所述数据线的延伸方向平行。
优选的,所述数据线包括连接设置的第一段和第二段,所述第一段和所述第二段平行设置;其中,所述有源层在所述第一金属层上的正投影位于所述第一段的延长线之上,所述有源层在所述第一金属层上的正投影位于所述第二段的延长线之外,所述源极与对应所述第一段电连接。
优选的,所述层间绝缘层还包括多个第四过孔,所述漏极通过所述第四过孔与所述有源层电连接;所述显示面板还包括位于所述第二金属层远离所述衬底一侧的像素电极层、及位于所述像素电极层与所述第二金属层之间的平坦层;其中,所述平坦层包括多个第五过孔,所述像素电极层通过所述第五过孔与所述漏极电连接。
优选的,所述有源层包括沟道区、重掺杂区、位于所述沟道区和所述重掺杂区之间的轻掺杂区;其中,所述栅极与所述沟道区对应,所述源极通过所述第二过孔与所述重掺杂区对应连接,所述漏极通过所述第四过孔与所述重掺杂区对应连接。
优选的,所述第五过孔在所述衬底上的正投影位于所述漏极在所述衬底上的正投影之内,所述第五过孔在所述衬底上的正投影位于所述有源层在所述衬底上的正投影之外。
优选的,所述第一金属层包括与任一所述数据线间隔且同层设置的多个遮光单元;其中,所述有源层在所述第一金属层上的正投影位于对应所述遮光单元之内。
优选的,所述第二金属层还包括沿第一方向排布的多条扫描线;其中,任一所述数据线沿第二方向排布,所述第一方向与所述第二方向垂直。
本发明还提供了一种显示装置,包括如任一上述的显示面板及装置主体,所述装置主体与所述显示面板组合为一体。
本发明有益效果:本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的显示面板的第一种结构的结构示意图;
图2是本发明实施例提供的显示面板的第二种结构的结构示意图;
图3是本发明实施例提供的显示面板的第三种结构的俯视示意图;
图4是本发明实施例提供的显示面板的第四种结构的俯视示意图;
图5是本发明实施例提供的显示面板的第五种结构的俯视示意图;
图6是本发明实施例提供的显示面板的第六种结构的俯视示意图;
图7是本发明实施例提供的显示面板的第七种结构的俯视示意图;
图8是本发明实施例提供的显示面板的制作方法的步骤流程图;
图9A至图9E是本发明实施例提供的显示面板的制作方法的第一种流程示意图;
图10是本发明实施例提供的显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。在本发明中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
近些年,为了追求更好的显示效果,不断地追求高像素密度,而高像素密度带来金属线密度增加,在工艺制程的限制下,金属线密度增多会影响显示屏开口率,目前,通过增加金属膜层数量,通过不同膜层上下交叠可以提高开口率,但是该方式会增加光罩张数以及制程数量,因此,针对高像素密度显示面板,如何减少制程数量及光罩数量就显的尤为重要。
请参阅图1至图7,本发明实施例提供了一种显示面板100,包括:
衬底200;
第一金属层300,位于所述衬底200的一侧;
第二金属层400,位于所述第一金属层300远离所述衬底200一侧,所述第二金属层400包括同层设置的多个栅极410和多组源漏极420;
其中,所述显示面板100还包括多条数据线500,任一所述数据线500与所述第一金属层300同层设置,所述数据线500与所述源漏极420电连接。
本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
现结合具体实施例对本发明的技术方案进行描述。
本实施例中,请参阅图1、图3、图6,所述显示面板100包括衬底200、位于所述衬底200一侧的第一金属层300、及位于所述第一金属层300远离所述衬底200一侧的第二金属层400,所述第二金属层400包括同层设置的多个栅极410和多组源漏极420,其中,所述显示面板100还包括多条数据线500,任一所述数据线500与所述第一金属层300同层设置,所述数据线500与所述源漏极420电连接。
利用一道光罩制成,可以一同形成栅极410和源漏极420,而数据线500的排布走线设置在第二金属层400靠近所述衬底200一侧的第一金属层300中,利用第一金属层300进行数据线500的排布走线,数据线500和源漏极420通过第二金属层400进行桥接,减少了膜层厚度的同时,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
在一些实施例中,请参阅图3至图7,所述显示面板100还包括位于所述第二金属层400与所述第一金属层300之间的有源层600;其中,任一所述数据线500在所述衬底200上的正投影位于所述有源层600在所述衬底200上的正投影之外。
为减弱所述数据线500的信号对所述有源层600的影响,所述数据线500需要避开所述有源层600,在俯视方向上,所述数据线500与所述有源层600没有重叠,可以减小所述数据线500对所述有源层600的影响,从而提高所述显示面板100的显示效果。
在一些实施例中,请参阅图1、图3、图6,所述显示面板100还包括位于所述有源层600和所述第一金属层300之间的缓冲层210、及位于所述有源层600和所述第二金属层400之间的层间绝缘层700;所述层间绝缘层700包括多个第一过孔810、及多个第二过孔820,所述缓冲层210包括多个第三过孔830,所述源漏极420包括相对设置的源极421和漏极422,所述第一过孔810与所述第三过孔830贯通设置,所述源极421通过所述第一过孔810和所述第三过孔830与所述数据线500电连接,所述源极421通过所述第二过孔820与所述有源层600电连接;其中,同一所述源极421对应的所述第一过孔810和所述第二过孔820的连线的方向,与所述数据线500的延伸方向平行。
所述栅极410通过所述第一过孔810和所述第二过孔820分别换线至所述第一金属层300和所述有源层600,所述数据线500的排列方向为第一方向,在图中所述第一方向为Y轴方向,连接所述栅极的扫描线411的排列方向为第二方向,所述第二方向为X轴方向,将该换线部分的排列方向与所述数据线500的延伸方向平行,可以节省所述第二方向上的设置排布空间,有利于设置更多的像素及走线,有利于提高所述显示面板100的显示像素密度。
在一些实施例中,请参阅图4至图7,所述数据线500包括连接设置的第一段510和第二段520,所述第一段510和所述第二段520平行设置;其中,所述有源层600在所述第一金属层300上的正投影位于所述第一段510的延长线之上,所述有源层600在所述第一金属层300上的正投影位于所述第二段520的延长线之外,所述源极421与对应所述第一段510电连接。
所述源极421与所述第一段510电连接,可以实现所述源极421与所述数据线500的导通,从所述第一段510至所述第二段520,将所述数据线500进行绕线避开与所述源漏极420对应的所述有源层600,避免所述数据线500对所述有源层600的影响,同时方便该换线部分在所述第一方向上的排布,可以节省所述第二方向上的设置排布空间,有利于设置更多的像素及走线,有利于提高所述显示面板100的显示像素密度。
在一些实施例中,请参阅图5、图7,所述数据线500还包括连接所述第一段510和所述第二段520的第三段530、与所述第一段510平行的第四段540、及连接所述第二段520和所述第四段540的第五段550,所述第三段530可以垂直于所述第一段510,所述第五段550可以垂直于所述第四段540。
将所述数据线500进行绕线避开所述有源层600,避免所述数据线500对所述有源层600的影响,同时方便该换线部分在所述第一方向上的排布,可以节省所述第二方向上的设置排布空间,有利于设置更多的像素及走线,有利于提高所述显示面板100的显示像素密度。
在一些实施例中,请参阅图1、图6、图7,所述层间绝缘层700还包括多个第四过孔840,所述漏极422通过所述第四过孔840与所述有源层600电连接;所述显示面板100还包括位于所述第二金属层400远离所述衬底200一侧的像素电极层230、及位于所述像素电极层230与所述第二金属层400之间的平坦层220;其中,所述平坦层220包括多个第五过孔850,所述像素电极层230通过所述第五过孔850与所述漏极422电连接。
其中,图6、图7中,电极层230及平坦层220的形状及覆盖实现二者功能即可,具体形状和覆盖区域在图中只是为方便清晰作图,不做具体限定,通过对所述层间绝缘层700的图案化打孔,使所述第二金属层400的所述源极421和所述漏极422可以分别与所述有源层600电连接,同时,通过对所述平坦层220的图案化打孔,使所述像素电极层230可以与所述漏极422电连接,所述漏极422给予所述像素电极层230信号传输,实现显示。
在一些实施例中,请参阅图2、图6,所述第五过孔850在所述衬底200上的正投影位于所述漏极422在所述衬底200上的正投影之内,所述第五过孔850在所述衬底200上的正投影位于所述有源层600在所述衬底200上的正投影之外。
其中,图6画出了两种所述第五过孔850与有源层600的关系,由于所述平坦层220的厚度较厚,若所述第五过孔850的尺寸较小,容易导致所述像素电极层230在所述第五过孔850中断裂,将所述漏极422向远离对应所述有源层600中心方向延伸,将所述第五过孔850与所述第四过孔840错开,方便增加所述第五过孔850的尺寸,使所述像素电极层230与所述漏极422连接更稳定,提高显示效果。
在一些实施例中,请参阅图1,所述有源层600包括沟道区610、重掺杂区630、位于所述沟道区610和所述重掺杂区630之间的轻掺杂区620;其中,所述栅极410与所述沟道区610对应,所述源极421通过所述第二过孔820与所述重掺杂区630对应连接,所述漏极422通过所述第四过孔840与所述重掺杂区630对应连接。
同层设置的所述栅极410、所述源极421和所述漏极422,与所述有源层600的不同区域对应,所述栅极410与所述沟道区610对应,所述源极421通过所述第二过孔820与所述重掺杂区630对应连接,所述漏极422通过所述第四过孔840与所述重掺杂区630对应连接,所述栅极410可以实现对所述有源层600的所述沟道区610进行开关,所述源极421和所述漏极422均连接至重掺杂区630,有利于提高所述有源层600的半导体性能。
在一些实施例中,所述有源层600的掺杂可以为N型掺杂,所述重掺杂区630可以用N+表示,所述轻掺杂区620可以用N-表示。
在一些实施例中,请参阅图3至图7,所述第一金属层300包括与任一所述数据线500间隔且同层设置的多个遮光单元310;其中,所述有源层600在所述第一金属层300上的正投影位于对应所述遮光单元310之内。
所述第一金属层300还包括遮光单元310,用于遮挡射向所述有源层600的光线,以减小光线对所述有源层600的光电影响,同时,所述遮光单元310与任一所述数据线500间隔设置,二者绝缘,以减少所述数据线500对所述遮光单元310的信号影响。
在一些实施例中,所述第一金属层300还包括反光单元,所述反光单元位于相邻两个所述数据线500之间且与任一所述数据线500间隔设置。
当所述显示面板100为自发光显示面板100时,所述反光单元可以将从所述第一金属层300远离所述衬底200方向射向所述第一金属层300的光线进行反射,以提高所述显示面板100的出光率。
在一些实施例中,请参阅图3至图7,所述第二金属层400还包括沿第一方向排布的多条扫描线411;其中,任一所述数据线500沿第二方向排布,所述第一方向与所述第二方向垂直。
所述扫描线411与所述数据线500横纵交错排列,所述数据线500与所述栅极410电连接,以提供给所述栅极410信号。
在一些实施例中,所述显示面板100可以为液晶显示面板100,也可以为自发光显示面板100。
在一些实施例中,所述显示面板100为液晶显示面板100,所述显示面板100还包括位于所述像素电极层230上的钝化层240及位于所述钝化层240上的公共电极层250,在图1、图2中仅以所述显示面板100为液晶显示面板100为例进行说明。
所述显示面板100还包括液晶层、彩膜层及上下偏光层。
在一些实施例中,所述显示面板100为自发光显示面板100,所述显示面板100还包括位于所述像素电极层230上的发光器件层。
在一些实施例中,所述发光器件层包括位于所述第三绝缘层上的所述像素电极层230、位于所述像素电极层230上的发光材料层及位于所述发光材料层上的阴极层,所述显示面板100还包括与所述发光材料层同层设置的像素定义层、位于所述发光器件层上的偏光层、位于所述偏光层上的柔性盖板,所述显示面板100还包括位于所述偏光层与所述柔性盖板之间的、位于所述发光器件层与所述偏光层之间的及位于所述背板与所述衬底200之间的对应粘结层。
在一些实施例中,所述发光器件层可以包括OLED(Organic Light-EmittingDiode,有机发光半导体)材料,也可以包括Micro LED或Mini LED,在此不做具体限定。
在一些实施例中,所述第一金属层300和所述第二金属层400的材料可以为单层金属,也可以为叠层金属层,在此不做具体限定。
本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
请参阅图8,本发明实施例还提供了一种显示面板100的制作方法,包括:
S100、提供一衬底200;
S200、在所述衬底200上形成多条数据线500,以形成第一金属层300;
S300、在所述数据线500远离所述衬底200一侧形成包括多个第一过孔810的层间绝缘层700,所述第一过孔810使所述数据线500裸露;
S400、在所述层间绝缘层700远离所述数据线500一侧形成第二金属材料层401;
S500、将所述第二金属材料层401进行图案化处理,形成多个栅极410和多组源漏极420,以形成第二金属层400,所述源漏极420通过所述第一过孔810与所述数据线500电连接。
本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
现结合具体实施例对本发明的技术方案进行描述。
本实施例中,所述显示面板100的制作方法包括:
S100、提供一衬底200,请参阅图9A。
在一些实施例中,所述衬底200可以为刚性衬底200,例如玻璃材料,也可以为柔性衬底200,例如聚酰亚胺。
S200、在所述衬底200上形成多条数据线500,以形成第一金属层300,请参阅图9B。
在一些实施例中,步骤S200包括:
S210、在所述衬底200上形成包括缓冲层210。
在一些实施例中,步骤S210包括:在所述衬底200上形成包括多个第三过孔830缓冲层210。
S220、在所述缓冲层210上形成第一金属材料层。
S230、将所述第一金属材料层进行图案化处理,形成多条数据线500,以形成第一金属层300。
在一些实施例中,所述数据线500沿第一方向排布。
在一些实施例中,步骤S230包括:
S231a、将所述第一金属材料层进行图案化处理,形成多条数据线500和多个遮光单元310,以形成第一金属层300。
在一些实施例中,所述第一金属层300包括与任一所述数据线500间隔且同层设置的多个遮光单元310;其中,所述有源层600在所述第一金属层300上的正投影位于对应所述遮光单元310之内。
所述第一金属层300还包括遮光单元310,用于遮挡射向所述有源层600的光线,以减小光线对所述有源层600的光电影响,同时,所述遮光单元310与任一所述数据线500间隔设置,二者绝缘,以减少所述数据线500对所述遮光单元310的信号影响。
在一些实施例中,步骤S230包括:
S231b、将所述第一金属材料层进行图案化处理,形成多条数据线500、多个遮光单元310和多个反光单元,以形成第一金属层300。
在一些实施例中,所述第一金属层300还包括反光单元,所述反光单元位于相邻两个所述数据线500之间且与任一所述数据线500间隔设置。
当所述显示面板100为自发光显示面板100时,所述反光单元可以将从所述第一金属层300远离所述衬底200方向射向所述第一金属层300的光线进行反射,以提高所述显示面板100的出光率。
S300、在所述数据线500远离所述衬底200一侧形成包括多个第一过孔810的层间绝缘层700,所述第一过孔810使所述数据线500裸露,请参阅图9C。
在一些实施例中,所述第一过孔810与所述第三过孔830贯通设置,使所述数据线500裸露。
在一些实施例中,步骤S300包括:
S310、在所述数据线500远离所述衬底200一侧形成有源层600。
在一些实施例中,步骤S310包括:
S311、在所述数据线500远离所述衬底200一侧形成有源材料层。
S312、对所述有源材料层进行掺杂处理,以形成靠近所述有源材料层中心区域的沟道区610、远离所述有源材料层中心区域的重掺杂区630和所述重掺杂区630之间的轻掺杂区620。
在一些实施例中,所述有源层600包括沟道区610、重掺杂区630、位于所述沟道区610和所述重掺杂区630之间的轻掺杂区620;其中,所述栅极410与所述沟道区610对应,所述源极421通过所述第二过孔820与所述重掺杂区630对应连接,所述漏极422通过所述第四过孔840与所述重掺杂区630对应连接。
S320、在所述有源层600远离所述衬底200一侧形成包括多个第一过孔810、多个第二过孔820、多个第四过孔840的层间绝缘层700,所述第一过孔810使所述数据线500裸露,所述第二过孔820和第四过孔840使所述有源层600裸露。
在一些实施例中,所述显示面板100还包括位于所述第二金属层400与所述第一金属层300之间的有源层600;其中,任一所述数据线500在所述衬底200上的正投影位于所述有源层600在所述衬底200上的正投影之外。
S400、在所述层间绝缘层700远离所述数据线500一侧形成第二金属材料层401,请参阅图9D。
在一些实施例中,所述第一金属材料层和所述第二金属材料层401可以为单层金属,也可以为叠层金属层,在此不做具体限定。
S500、将所述第二金属材料层401进行图案化处理,形成多个栅极410和多组源漏极420,以形成第二金属层400,所述源漏极420通过所述第一过孔810与所述数据线500电连接,请参阅图9E。
在一些实施例中,步骤S500包括:
S510、将所述第二金属材料层401进行图案化处理,形成多个栅极410和多组源漏极420,以形成第二金属层400,所述源漏极420通过所述第一过孔810与所述数据线500电连接,所述源漏极420通过所述第二过孔820和所述第四过孔840与所述有源层600电连接。
在一些实施例中,所述显示面板100还包括位于所述有源层600和所述第一金属层300之间的缓冲层210、及位于所述有源层600和所述第二金属层400之间的层间绝缘层700;所述层间绝缘层700包括多个第一过孔810、及多个第二过孔820,所述缓冲层210包括多个第三过孔830,所述源漏极420包括相对设置的源极421和漏极422,所述第一过孔810与所述第三过孔830贯通设置,所述源极421通过所述第一过孔810和所述第三过孔830与所述数据线500电连接,所述源极421通过所述第二过孔820与所述有源层600电连接;其中,同一所述源极421对应的所述第一过孔810和所述第二过孔820的连线的方向,与所述数据线500的延伸方向平行。
在一些实施例中,所述数据线500包括连接设置的第一段510和第二段520,所述第一段510和所述第二段520平行设置;其中,所述有源层600在所述第一金属层300上的正投影位于所述第一段510的延长线之上,所述有源层600在所述第一金属层300上的正投影位于所述第二段520的延长线之外,所述源极421与对应所述第一段510电连接。
在一些实施例中,所述数据线500还包括连接所述第一段510和所述第二段520的第三段530、与所述第一段510平行的第四段540、及连接所述第二段520和所述第四段540的第五段550,所述第三段530可以垂直于所述第一段510,所述第五段550可以垂直于所述第四段540。
在一些实施例中,所述显示面板100的制作方法还包括:
S600、在所述第二金属层400远离所述衬底200一侧形成包括多个第五过孔850的平坦层220。
S700、在所述平坦层220远离所述衬底200一侧形成像素电极层230。
在一些实施例中,所述层间绝缘层700还包括多个第四过孔840,所述漏极422通过所述第四过孔840与所述有源层600电连接;所述显示面板100还包括位于所述第二金属层400远离所述衬底200一侧的像素电极层230、及位于所述像素电极层230与所述第二金属层400之间的平坦层220;其中,所述平坦层220包括多个第五过孔850,所述像素电极层230通过所述第五过孔850与所述漏极422电连接。
本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
请参阅图10,本发明实施例还提供了一种显示装置10,包括如任一上述的显示面板100及装置主体20,所述装置主体20与所述显示面板100组合为一体。
所述显示面板100的具体结构请参阅任一上述显示面板100的实施例及附图,在此不再赘述。
本实施例中,所述装置主体20可以包括中框、框胶等,所述显示装置10可以为手机、平板、电视等显示终端,在此不做限定。
在一些实施例中,所述显示装置10还包括多个光学器件,所述光学器件可以为摄像头、距离传感器、指纹识别器件、红外传感器中任一种或多种的组合。
本发明实施例公开了一种显示面板及显示装置;该显示面板包括衬底、位于该衬底一侧的第一金属层、及位于该第一金属层远离该衬底一侧的第二金属层,该第二金属层包括同层设置的多个栅极单元和多组源漏极,其中,该显示面板还包括多条数据线,任一该数据线与该第一金属层同层设置,该数据线与该源漏极电连接;本发明通过将栅极和源漏极同层设置,将数据线与第一金属层同层设置,利用第一金属层进行数据线的排布走线,减少了膜层厚度的同时,栅极和源漏极用一道光罩制程形成,减少了制程数量和光罩数量,提高了生产效率,提高了显示开口率,改善了显示效果。
以上对本发明实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种显示面板,其特征在于,包括:
衬底;
第一金属层,位于所述衬底的一侧;
第二金属层,位于所述第一金属层远离所述衬底一侧,所述第二金属层包括同层设置的多个栅极和多组源漏极;
其中,所述显示面板还包括多条数据线,任一所述数据线与所述第一金属层同层设置,所述数据线与所述源漏极电连接。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括位于所述第二金属层与所述第一金属层之间的有源层;
其中,任一所述数据线在所述衬底上的正投影位于所述有源层在所述衬底上的正投影之外。
3.根据权利要求2所述的显示面板,其特征在于,所述显示面板还包括位于所述有源层和所述第一金属层之间的缓冲层、及位于所述有源层和所述第二金属层之间的层间绝缘层;
所述层间绝缘层包括多个第一过孔、及多个第二过孔,所述缓冲层包括多个第三过孔,所述源漏极包括相对设置的源极和漏极,所述第一过孔与所述第三过孔贯通设置,所述源极通过所述第一过孔和所述第三过孔与所述数据线电连接,所述源极通过所述第二过孔与所述有源层电连接;
其中,同一所述源极对应的所述第一过孔和所述第二过孔的连线的方向,与所述数据线的延伸方向平行。
4.根据权利要求3所述的显示面板,其特征在于,所述数据线包括连接设置的第一段和第二段,所述第一段和所述第二段平行设置;
其中,所述有源层在所述第一金属层上的正投影位于所述第一段的延长线之上,所述有源层在所述第一金属层上的正投影位于所述第二段的延长线之外,所述源极与对应所述第一段电连接。
5.根据权利要求3所述的显示面板,其特征在于,所述层间绝缘层还包括多个第四过孔,所述漏极通过所述第四过孔与所述有源层电连接;
所述显示面板还包括位于所述第二金属层远离所述衬底一侧的像素电极层、及位于所述像素电极层与所述第二金属层之间的平坦层;
其中,所述平坦层包括多个第五过孔,所述像素电极层通过所述第五过孔与所述漏极电连接。
6.根据权利要求5所述的显示面板,其特征在于,所述有源层包括沟道区、重掺杂区、位于所述沟道区和所述重掺杂区之间的轻掺杂区;
其中,所述栅极与所述沟道区对应,所述源极通过所述第二过孔与所述重掺杂区对应连接,所述漏极通过所述第四过孔与所述重掺杂区对应连接。
7.根据权利要求5所述的显示面板,其特征在于,所述第五过孔在所述衬底上的正投影位于所述漏极在所述衬底上的正投影之内,所述第五过孔在所述衬底上的正投影位于所述有源层在所述衬底上的正投影之外。
8.根据权利要求2所述的显示面板,其特征在于,所述第一金属层包括与任一所述数据线间隔且同层设置的多个遮光单元;
其中,所述有源层在所述第一金属层上的正投影位于对应所述遮光单元之内。
9.根据权利要求1所述的显示面板,其特征在于,所述第二金属层还包括沿第一方向排布的多条扫描线;
其中,任一所述数据线沿第二方向排布,所述第一方向与所述第二方向垂直。
10.一种显示装置,其特征在于,包括如权利要求1至9中任一项所述的显示面板及装置主体,所述装置主体与所述显示面板组合为一体。
CN202210393502.XA 2022-04-14 2022-04-14 显示面板及显示装置 Pending CN114823726A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210393502.XA CN114823726A (zh) 2022-04-14 2022-04-14 显示面板及显示装置
PCT/CN2022/088829 WO2023197369A1 (zh) 2022-04-14 2022-04-24 显示面板及显示装置
US17/756,043 US20240153961A1 (en) 2022-04-14 2022-04-24 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210393502.XA CN114823726A (zh) 2022-04-14 2022-04-14 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN114823726A true CN114823726A (zh) 2022-07-29

Family

ID=82537401

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210393502.XA Pending CN114823726A (zh) 2022-04-14 2022-04-14 显示面板及显示装置

Country Status (3)

Country Link
US (1) US20240153961A1 (zh)
CN (1) CN114823726A (zh)
WO (1) WO2023197369A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100456090C (zh) * 2006-10-16 2009-01-28 友达光电股份有限公司 液晶显示器及其薄膜晶体管基板
KR101406889B1 (ko) * 2007-12-24 2014-06-13 삼성디스플레이 주식회사 박막트랜지스터 및 그의 제조 방법
CN104217994B (zh) * 2014-08-29 2017-10-03 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制备方法、显示装置
CN111029343A (zh) * 2019-11-13 2020-04-17 Tcl华星光电技术有限公司 一种阵列基板及其制备方法
CN111628003A (zh) * 2020-04-16 2020-09-04 福建华佳彩有限公司 一种晶体管结构及制作方法
CN111769123B (zh) * 2020-07-10 2023-11-28 京东方科技集团股份有限公司 一种阵列基板、显示装置和制作方法

Also Published As

Publication number Publication date
WO2023197369A1 (zh) 2023-10-19
US20240153961A1 (en) 2024-05-09

Similar Documents

Publication Publication Date Title
US11362146B2 (en) Display panel, display screen, and display terminal with plurality of film layer and multiple optical lengths
CN110767662B (zh) 显示基板、显示面板及显示装置
CN111668240B (zh) Oled显示面板及其制备方法、oled显示装置
CN114864651A (zh) 一种显示面板及显示装置
CN110265470B (zh) 显示装置、显示面板及其制造方法
CN113284911A (zh) 一种显示面板及显示装置
CN111916485B (zh) 一种显示面板及显示装置
CN110323257B (zh) 阵列基板、显示面板及显示装置
CN110308822B (zh) 触摸显示面板及其制备方法
CN113767475B (zh) 柔性显示面板、显示装置及制备方法
CN111384084B (zh) 显示面板和智能终端
CN111490181A (zh) 显示面板及其制备方法、显示装置
CN112563308A (zh) 显示基板及其制备方法、显示装置
CN210535668U (zh) 显示基板、显示面板及显示装置
CN110212111B (zh) 显示基板及制作方法、显示面板、显示装置
CN110767832B (zh) 显示面板、显示面板制备方法、显示屏及显示终端
CN114823726A (zh) 显示面板及显示装置
CN112071890B (zh) 一种阵列基板、显示面板和电子设备
CN112670302B (zh) 阵列基板及其制作方法、显示面板和显示装置
US11950454B2 (en) Display panel and display device
CN114094030A (zh) 显示基板及其制备方法、显示面板、显示装置
WO2020237902A1 (zh) 显示面板及显示装置
CN111430371A (zh) 阵列基板、显示面板、显示装置及制作方法
CN111710645B (zh) 一种显示装置制程方法和显示装置
CN114824128B (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination