CN1147070C - 无线通信装置和其中的比特同步捕获方法 - Google Patents

无线通信装置和其中的比特同步捕获方法 Download PDF

Info

Publication number
CN1147070C
CN1147070C CNB991076907A CN99107690A CN1147070C CN 1147070 C CN1147070 C CN 1147070C CN B991076907 A CNB991076907 A CN B991076907A CN 99107690 A CN99107690 A CN 99107690A CN 1147070 C CN1147070 C CN 1147070C
Authority
CN
China
Prior art keywords
correction
correct
data reception
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB991076907A
Other languages
English (en)
Other versions
CN1241071A (zh
Inventor
���。һ
多田健一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN1241071A publication Critical patent/CN1241071A/zh
Application granted granted Critical
Publication of CN1147070C publication Critical patent/CN1147070C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/046Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

一种无线通信装置,该装置包括一个无线接收电路(2),一个时钟生成电路(12),一个数据接收电路(13),一个位差检测电路(7),按照位差检测电路所检测的相位差来改变对于数据接收时钟相位的校正的一个相位差校正电路(8),建立对于数据接收时钟相位的最大校正的一个最大校正建立电路(9)。根据此无线通信装置,按照相位差改变对于数据接收时钟相位的校正,和也改变对于数据接收时钟相位的最大校正,这样保证无线信号接收的高精确度。

Description

无线通信装置和其中的比特同步捕获方法
技术领域
本发明涉及一种无线通信装置和实现比特同步捕获及相位跟踪的方法,和更具体地涉及一种选择呼叫无线接收机和实现比特同步捕获的方法。
背景技术
图1说明一种常规无线通信装置的例子。所说明的无线通信装置构成一种选择呼叫无线接收机100。此选择呼叫无线接收机100包括通过其接收无线信号的一个天线101、接收来自天线101的无线信号的一个信号接收电路102、和对从信号接收电路102传送来的无线信号解码的一个解码器103。
通过天线101接收的一个无线信号在信号接收电路中被解调,和这样解调的信号被作为一个解调的输出信号105而传送到解码器103。
解码器103包括产生数据接收时钟的一个时钟发生电路106、校正数据接收时钟相位的一个相位差校正电路107、从时钟发生电路106接收数据接收时钟和然后根据数据接收时钟从信号接收电路102接收解调的输出信号105的一个数据接收电路108、和存储在数据接收电路108中所接收数据的一个数据存储器109。
在选择呼叫无线接收机中,通常在所接收信号和数据接收时钟之间建立相位同步以便数据接收电路在适当的时间接收信号。在图1所示的常规无线通信装置中,上述相位同步是通过以某一校正来校正数据接收时钟相位而实施的,而不管接收信号或解调的输出信号105之间的相位差。
当所接收信号与数据接收时钟之间的相位差大于上述某一校正时,在图1所示的无线通信装置中所实施的同步捕获是有效的。可是,即使当相位差小于一个预定的校正时,校正保持不变,即校正保持一个固定值,这就减小了相位同步的精确性。
如果校正在初试时指定为具有一个小的值,这个问题在一定程度上解决,但是它伴随着减小相位跟踪能力的另一个问题。
日本未审查专利公开第1-284028号已经建议了一种包括一个电路的选择呼叫接收机,该电路仅在接收一个同步字信号并在检测到同步字位置后操作一个位同步电路。
日本专利第2535226号(日本未审查专利公开第1-136077号)已经建议一个择呼叫接收机,包接接收来自基站的一个选择呼叫信号和以数字信号输出所接收的信号的一个接收机、将数字信号与在内部振荡电路中产生的内部时钟相同步的一个位同步电路、接收间歇地发送的一个帧同步信号的一个帧同步信号接收电路、根据位同步电路发出的一个内部相位校正信号在信号接收开始处检测相位差的一个位差检测电路、根据帧同步信号接收电路所发出的一个输出来检测内部定时位的偏差的一个位差检测电路、根据相差检测电路和位差检测电路所发出的输出来确定校正的一个校正确定电路、和产生对于内部振荡电路的频率进行校正的一个校正电路。
日本未审查专利公开第6-152502号已经建议一个选择呼叫接收机,包括检测接收信号转折点的一个转折点检测电路、产生内部标准时钟的一个定时发生器、计算对于转折点检测电路输出与内部标准时钟之间相位的校正的一个相位比较器、和接收该校正并确定内部标准时钟的分频比和再产生一个时钟的一个可变分频器。
日本未审查专利公开第8-8811号已经建议一个同步建立设备,该设备以1/m码元的精度根据检测独特字的定时来检测空间的TDMA定时。
日本未审查专利公开第9-36737号已经建议一个相位同步电路,包括将低通滤波器所发出的电压转换为一个数字信号的一个A/D转换器、其中等于A/D转换器输出电平的一半的电平被确定为一个标准电平的一个标准值设置电路、将A/D转换器所发出的一个输入电平与标准电平进行比较的一个比较器、一个可编程乘法器、和存储根据输入电平与标准电平之间的差用来控制可编程乘法器的数据的一个存储器。
日本未审查专利公开第7-336342号已经建议一个时钟再生电路,包括检测所接收信号中的边缘和检测包含在所接收信号中的同步定时的一个边缘检测电路、产生相互具有不同相位但具有相同频率的多个标准信号的一个标准信号发生电路、在多个标准信号中选择出一个标准信号,该标准信号具有最接近于包含在接收信号中的同步定时的相位并将这样选择出的标准信号作为时钟信号发送的一个输出选择电路。根据时钟再生电路,时钟信号不是与包含在接收信号中的同步定时逐渐同步的,而是与相对接近同步定时的一个定时立即同步的。
日本未审查专利公开第6-268700号已经建议一个时钟再生电路,包括测量m样值点与过零点之间的估算距离的一个第一电路、计算所测量出的估算距离的平均值的一个第二电路、将所计算出的m个平均值转换为m个再生时钟的上升点与下一个过零点之间距离的平均值和检测再生时钟的下降沿与过零点之间相位差和在同步时控制再生时钟的相位并根据估算距离的最高位和过零检测信号控制可逆计数器和由此控制接收信号的过零点与再生时钟下降沿之间相位差的一个第三电路。
日本未审查专利公开第9-135240号已经建议一个数字相位同步电路,包括将数字VCO发出的输出分频并由此发送出N分频信号的一个N位计数器、对应转换速率将分频信号转换为一个码元时钟的一个选择器、和安放在N位计数器6与选择器7之间的一个加法器。当转换速率时,转换器向加法器发送与按照多个转换速率建立的相位偏移值,和加法器向选择器发送一个分频输出。
上述公开文件均伴随有参照图1的常规无线通信装置所解释的相同问题。
发明内容
针对上述问题,本发明的目的是提供一种无线通信装置和完成位同步的方法,该装置和方法均能够增强在接收信号与数据接收时钟之间实现相位同步的精确度,和进一步增强相位跟踪能力。
在本发明的一个方面,提供了一种无线通信装置,用于按照数据接收时钟来接收无线信号,所述无线通信装置包括一个相位差校正电路,该电路按照所接收信号与所述数据接收时钟之间的相位差来改变对于所述数据接收时钟相位的校正,其特征在于,一个最大校正建立电路,该电路预先建立对于所述数据接收时钟相位的最大校正,并在此最大校正内确定对于所述数据接收时钟相位的校正,其中,通过所述最大校正建立电路所建立的所述最大校正是可变的。
根据该无线通信装置,按照接收无线信号与数据接收时钟之间的相位差来选择对于数据接收时钟相位的适当校正,不象常规无线通信装置那样总是以一个固定校正值来校正数据接收时钟的相位。结果,有可能增强接收无线信号的精确度。
在本发明的另一个方面,提供一种在无线通信装置中建立同步的方法,包括步骤:(a)按照数据接收时钟接收无线信号;(b)按照所述无线信号与所述数据接收时钟之间的相位差来改变对于所述数据接收时钟相位的校正;(c)建立对于所述数据接收时钟相位的所述校正中最大的一个最大校正的步骤,和其中在所述步骤(b)中在所述最大校正内校正数据接收时钟的所述相位;和,(b)改变所述最大校正。
根据该方法,按照所接收的无线信号与数据接收时钟之间的相位差来选择对于数据接收时钟的适当校正,不象常规无线通信装置那样总是以一个固定校正值来校正数据接收时钟的相位。结果,有可能增强接收无线信号的精确度。
还提供了一种在无线通信装置中建立同步的方法,包括步骤:(a)接收一个无线信号,和根据由此接收的无线信号发送一个收到的信号;(b)产生一个数据接收时钟;(c)检测所述接收信号与所述数据接收时钟之间的相位差;(b)建立对于所述数据接收时钟相位的最大校正;(e)按照在所述步骤(c)中检测到的所述相位差来改变对于所述数据接收时钟相位的校正;和,(f)按照具有在所述步骤(e)中校正的相位的所述数据接收时钟来接收所述收到的信号,其中,所述步骤(e)包括:(e1)将所述相位差与所述最大校正进行比较;和,(e2)按照所述步骤(e1)的结果选择所述相位差与所述最大校正之中较小的一个,和确定如此所选择出的较小的一个作为对于所述数据接收时钟相位的校正。
该方法使得按照所接收的无线信号与数据接收时钟之间的相位差来控制对于相位的校正成为可能,和进一步控制了对于相位的最大校正,保证了接收无线信号和同步捕获或以增强速率相位跟踪的精确度。
附图说明
图1为常规无线通信装置的方框图。
图2为根据本发明的第一实施例的无线通信装置的方框图。
图3为信号接收电路例子的方框图。
图4为相位差校正电路例子的方框图。
图5为相据本发明的第二实施例的无线通信装置的方框图。
图6为一个信号接收电路例子的方框图。
图7为最大校正建立电路例子的方框图。
图8为表示相位差校正电路的操作的时序图。
图9为表示图7所示最大校正建立电路的操作的时序图。
图10为最大校正建立电路另一个例子的方框图。
图11为表示图10所示最大校正建立电路的操作的时序图。
图12为根据本发明的实施例在无线通信装置中完成同步捕获的方法的流程图。
具体实施方式
第一实施例:
图2说明了第一实施例的无线通信装置。该无线通信装置构成了一个选择呼叫无线接收机。
根据第一实施例的无线通信装置包括通过其接收无线信号的一个天线1,从天线1接收无线信号的一个信号接收电路2,和对信号接收电路2所发出的一个输出信号进行解码的一个解码器6。
信号接收电路2包括(未在图2中说明,而在图3中说明的)IF检波电路。信号接收电路2从天线1接收的无线信号被IF检波电路转换为一个解调输出信号4和一个比较器输出信号5。解调输出信号4和比较器输出信号5都被传输到解码器6。
图3说明了IF检波电路的例子。IF检波电路3包括一个混频器40,一个鉴相器41,和一个带通滤波器42。
在天线1处所接收的无线信号通过对于某一个频率的混频器转换,然后,进一步在鉴相器41中转换为一个电压信号。然后,由低通滤波器42除去电压信号中的高频。结果,获得解调的输出信号4。
另外,由此获得的输出信号4在比较器43中与一个标准电压进行比较。在此,标准电压被确定为等于解调的输出信号4的幅度的一半电压。结果,获得了比较器输出信号5。
返回参照图2,解码器6包括检测比较器输出信号5与作为数据接收时钟的码元速率时钟之间相位差的一个位差检测电路7,确定对于码元速率时钟相位的校正的一个相位差校正电路8,产生作为数据接收时钟的码元速率时钟的一个码元速率时钟发生器12,向码元速率时钟发生器12提供脉冲信号的一个振荡器10,对振荡器10发出的脉冲信号分频的一个分频器11,按照具有由相位差校正电路8所校正的相位的码元速率时钟来接收解调的输出信号4的一个数据接收电路13,和存储所接收数据的一个数据存储器14。
位差检测电路7检测比较器输出信号5的转折点与码元速率时钟上升沿之间的相位差。由位差检测电路7检测出的相位差被检测作为从振荡器10产生的脉冲信号的脉冲数量。码元速率时钟也是由对振荡器10产生的脉冲信号进行分频的分频器11来产生的。
相位差校正电路8按照相位差确定对于码元速率时钟相位的校正,该相位差是由位差检测电路7检测出的。通过使分频器11的除数改变1来校正码元速率时钟的相位。
数据接收电路13在码元速率时钟的下降沿接收解调的输出信号4,和在数据存储器14中存储所接收到的解调输出信号4。
中央处理器(CPU)15和通知器16是与解码器6电连接。当一个呼叫消息被存储在存储器14内时,通知器16向CPU15发出表示有一个呼叫的信号。
图4说明了第一实施例中的相位差校正电路8的例子。
如图4所示,相位差校正电路8包括控制电路8a和电连接到控制电路8a的控制映像图8b。控制映像图8b中存储了根据实验产生的一个映像图。控制映像图8b定义了相位差与校正之间的关系。
一旦从位差检测电路7接收到表示相位差的一个相位差信号7a,控制电路8a访问控制映像图8b,和选择对应于由相位差信号7a所表示的相位差的校正。这样选择的校正用于校正码元速率时钟的相位。控制电路8a向码元速率时钟发生器12发送表示所选择出的校正的码元速率时钟信号相位校正8c。
根据第一实施例的无线通信装置的操作解释如下。
通过天线1所接收的无线信号在信号接收电路2中被转换为解调输出信号4和比较器输出信号5,然后,解调输出信号4和比较器输出信号5被分别发送到数据接收电路13和位差检测电路7。
位差检测电路7检测以振荡器10发出的脉冲信号的脉冲数量形式的比较器输出信号5的转折点与码元速率时钟的上升沿之间的相位差。如此检测出的相位差被作为相位差信号7a发送到相位差校正电路8,如图4中所示,然后,按照所检测出的相位差来确定对于码元速率时钟相位的校正。如此确定的校正被作为码元速率时钟相位校正信号8c发送到码元速率时钟发生器12。
一旦从相位差校正电路8接收到码元速率时钟相位校正信号8c,码元速率时钟发生器12按照码元速率时钟相位校正信号8c所表示的校正来校正码元速率时钟的相位,和将校正过的码元速率时钟发送到数据接收电路13。
一旦接收到具有被相位差校正电路8所校正的相位的码元速率时钟,数据接收电路13按照校正的码元速率时钟接收解调输出信号4。所接收的解调输出信号4被存储在数据存储器14中。
如上面所述,根据无线通信装置,按照所接收的无线信号与码元速率时钟之间的相位差来选择对于码元速率时钟的适当校正,不象常规无线通信装置那样总是以一个固定校正值来校正数据接收时钟的相位。结果,有可能增强接收无线信号的精确度。
第二实施例:
图5说明了根据第二实施例的无线通信装置。该无线通信装置构成了一个选择呼叫无线接收机,类似于第一实施例。
根据第二实施例的无线通信装置包括通过其接收无线信号的一个天线1,从天线1接收无线信号的一个信号接收电路2,和对信号接收电路2所发出的一个输出信号进行解码的一个解码器6。
信号接收电路2包括如图3中所示的IF检波电路,类似于第一实施例。信号接收电路2从天线1接收的无线信号被IF检波电路转换为一个解调输出信号4和一个比较器输出信号5。解调输出信号4和比较器输出信号5都被传输到解码器6。
如图5所示,解码器6包括检测比较器输出信号5与作为数据接收时钟的码元速率时钟之间相位差的一个位差检测电路7,确定对于码元速率时钟相位的校正的一个相位差校正电路8,确定对于比较器输出信号5与码元速率时钟之间相位差的最大校正的一个最大校正建立电路9,产生作为数据接收时钟的码元速率时钟的一个码元速率时钟发生器12,向码元速率时钟发生器12提供脉冲信号的一个振荡器10,对振荡器10发出的脉冲信号分频的一个分频器11,按照具有由相位差校正电路8所校正的相位的码元速率时钟来接收解调输出信号4的一个数据接收电路13,和存储所接收的数据一个数据存储器14。
位差检测电路7检测比较器输出信号5的转折点与码元速率时钟上升沿之间的相位差。由位差检测电路7检测出的相位差被检测作为从振荡器10产生的脉冲信号的脉冲数量。码元速率时钟也是通过对振荡器10产生的脉冲信号进行分频的分频器11来产生的。
相位差校正电路8将位差检测电路7所检测到的相位差与最大校正建立电路9所确定的最大校正相比较,并选择较小的一个作为对于码元速率时钟相位的校正。特别地,如果相位差大于最大校正,相位差校正电路8通过最大校正来校正码元速率时钟的相位,反之如果最大校正大于相位差,相位差校正电路8通过相位差来校正码元速率时钟的相位。通过使分频器11的除数改变1来校正码元速率时钟的相位。
如上所述,相位差校正电路8在一个操作中校正码元速率时钟的相位的最大范围是由最大校正建立电路9所确定的。
由最大校正建立电路9所确定的最大校正也被定义为振荡器10所产生的脉冲信号的脉冲数量。
如果需要,由最大校正建立电路9确定的最大校正可改变为另一个校正。
数据接收电路13在码元速率时钟的下降沿接收解调的输出信号4,和在数据存储器14中存储所接收到的解调输出信号4。
中央处理器(CPU)15和通知器16是与解码器6电连接。当一个呼叫消息波存储在存储器14内时,通知器16向CPU15发出一个表示有一个呼叫的信号。
图6说明了第二实施例中的相位差校正电路8的例子。
如图6所示,相位差校正电路8包括一个比较器20和一个选择器21。比较器20从位差检测电路7接收表示无线信号与码元速率时钟之间相位差的一个相位差信号7a,并还从最大校正建立电路9接收表示对于码元速率时钟的最大校正的最大校正信号9a。相位差校正电路8将所接收的相位差与最大校正进行相互比较。
选择器21接收比器20所发出的一个结果20a,并且总是在相位差与最大校正之间选择较小的一个。选择器21确定这样选出的较小的一个作为对于码元速率时钟相位的校正,并向码元速率时钟发生器12发送表示这样确定的校正的码元速率时钟相位校正信号21a。
图7表示在第二实施例中的最大校正建立电路9结构的例子。
如图7所示,最大校正建立电路9包括接收由数据接收电路13产生的具有0或1值的二进制信号的一个同步信号检测电路30,由该检测电路检测通过天线1和信号接收电路2所接收的无线信号中的一个同步信号,确定对于码元速率时钟相位的校正的一个校正控制电路31,装备在校正控制电路31中的定时计数器32,存储第一校正34和第二校正35的一个存储器36,和按照校正控制电路31所发送的信号选择第一和第二校正34和35之一的一个选择器33。
校正控制电路31通过选择器33来选择第一和第二校正34和35之一,由此切换对于码元速率时钟相位的最大校正。在此,假设第一校正34大于第二校正35。
考虑到由于无线信号与码元速率时钟之间的相位在无线信号被接收后会马上偏离,校正控制电路31选择较大的校正或第一校正34。
通过同步信号检测电路30检测一个同步信号后,校正控制电路31选择较小的校正或第二校正35。
在无线通信装置所发出的无线信号中,首先发出同步信号,然后,发出一个消息信号。因此,一旦检测到一个同步信号就不再需要以较大的校正来校正码元速率时钟的相位。
允许定时计数器32将校正从第二校正35暂时切换到第一校正34,即使校正已经从第一校正34切换到第二校正35。码元速率可以根据信号传输系统而改变,和同时可以使相位偏离。在此情况下,最好再次暂时选择较大的校正或第一校正34用于校正码元速率时钟的相位。
下面解释根据第二实施例的无线通信装置的操作。
如图8所示,所接收的无线信号一般具有正弦波形式的解调波形。因此,可能通过接收在每个码元的中心,即在眼图开到最大程度的位置,的信号来增强无线信号接收的精确度。在根据第二实施例的无线通信装置中,当无线信号与码元速率时钟之间的相位差相对较大时,相位跟踪程度增加和无线信号接收的精确度保持较高,和当相位差相对较小时强调精确度。
下面参照图8解释相位差校正电路8的操作。
如图8所示,解调输出信号4具有正弦波形。因此,假设一个码元具有等于振荡器10产生的100个脉冲的长度。比较器输出信号5在每两个码元内重复一个高电平和一个低电平。即比较器输出信号5的高和低电平之间的转折点表示相邻码元的边界。码元速率时钟具有与所接收的无线信号相同速率的速率,即码元速率时钟是通过对振荡器10发出的脉冲信号分频为100节所获得的时钟。
通过将比较器输出信号5的转折点与码元速率时钟的上升沿同步,和在码元速率时钟的下降沿接收解调输出信号4,有可能在眼图开到最大程度的位置接收无线信号。
在此,假设由最大校正建立电路9所确定的最大校正为8。即最大校正等于振荡器10产生的8个脉冲。
如图8所示,第一上升沿A与比较器输出信号5之间的相位差等于20个脉冲。如图6所示,相位差校正电路8将相位差与最大校正进行比较,和选择较小的一个作为对于码元速率时钟相位的校正。因此,由于相位差等于20个脉冲和最大校正等于8个脉冲,等于8个脉冲的最大校正被选择作为对于码元速率时钟相位的校正。因此,相位差校正电路8将码元速率时钟的相位校正了8个脉冲。
结果,下一个第二上升沿B与第一上升沿A的比较器输出信号5之间的相位差变成等于12个脉冲(20-8=12)。可是,由于最大校正(8个脉冲)仍然小于相位差(12个脉冲),相位差校正电路8在下一个相位校正中对于码元速率时钟相位校正8个脉冲。
结果,第二上升沿B下一个的第三上升沿C与比较器输出信号5之间的相位差变成等于4个脉冲(12-8=4)。在此阶段,相位差(4个脉冲)变成小于最大校正(8个脉冲)。因此,相位差校正电路8在下一个相位校正中对于码元速率时钟相位校正4个脉冲,由此使第四上升沿D与比较器输出信号5的电平转折点在相位上相匹配。
这样,比较器输出信号5的转折点与第四上升沿D相互同步。通过在第四上升沿D下一个到来的下降沿处接收解调输出信号4,有可能在眼图开到最大程度位置接收无线信号。
下面参照图9解释最大校正建立电路9的操作。
图9表示假设的信号格式。如图9所示,假设首先发送一个报头信号A,和然后按顺序发送一个同步信号A,一个消息信号A,一个报头信号B,一个同步信号B,一个消息信号B。还假设当报头信号B的传输开始时同时将码元速率X切换到码元速率Y。
由此,报头信号是用于完成相位同步发送的信号,和包括1,0,1,0,....的形式。同步信号是表示跟随同步信号的消息信号开始位置的信号,和包括固定的码形。
接收信号操作开始后,无线通信装置开始搜索同步信号A。由于必须在同步信号A发送之前完成相位同步,即当接收报头信号A时,无线通信装置选择校正A1作为最大校正。
可是,如果最大校正设置太大,甚至当比较器输出信号5的转折点由于噪声等远远偏离时,按照最大校正来极大地校正码元速率时钟的相位。这将大大地减少无线信号接收的精确度。因此,在检测到同步信号A的定时,最大校正被从校正A1切换到校正A2。因此,校正A2小于校正A1。由于考虑到当检测到同步信号A时相位同步已几乎完成,在后面阶段或当消息信号A被接收时,不再需要较大的校正即最大校正A1来校正码元速率时钟的相位。
当开始接收报头信号B时,码元速率被从码元速率X切换到码元速率Y。因此,在此阶段相位可能再次偏离。因此,当接收报头信号B时设计定时计数器32(见图7)选择较大的最大校正。特别地,大于校正A2的校正A3被选择为最大校正。较大的最大校正的选择使它能够即刻随着相位偏离。
由于通常在固定的定时发送信号,如果第一同步信号开始时的定时能够被检测到,有可能估计出随后发出信号的定时。
当同步信号B和消息信号B在报头信号B后被接收时,选择小的校正用于码元速率时钟的相位。特别地,小于校正A3的校正A4被选择为最大校正。这样保证增强相位同步的精确度。
校正A1可以等于校正A3,和同样地,校正A2可以等于校正A4。
如上所述,根据即时实施例,有可能改善无线通信装置的信号接收灵敏度。根据即时实施例的无线通信装置适当地控制完成相位同步的精确度和跟踪程度,由此使得在眼图开到最大程度位置接收无线信号成为可能。结果,即使接收信号的场强变得很弱,和因此,眼图逐渐闭合,也很少误判定所接收信号。
图10说明最大校正建立电路结构的另一个例子。
如图10所示,最大校正建立电路9A包括接收由数据接收电路13产生的具有0或1值的二进制信号以便检测通过天线1和信号接收电路2所接收无线信号中的同步信号的一个同步信号检测电路30,确定对于码元速率时钟相位的校正的一个校正控制电路31,装备在校正控制电路31中一个定时计数器32,存储第一校正34、第二校正35和第三校正40的一个存储器36,和按照校正控制电路31所发送的信号选择第一、第二和第三校正34、35和40之一的一个选择器33。
第三校正40具有介于第一校正34与第二校正35之间的值。
图11的时序图表示最大校正建立电路9A操作的一个例子。
如图10所示,最大校正建立电路9A中的校正控制电路31接收由位差检测电路7所检测的表示相位差的一个相位差信号7a,第一校正34,和表示是否检测到同步信号的一个同步检测信号30a。
类似于参照图9所解释的校正控制,在校正控制电路31开始接收无线信号后,校正控制电路31马上选择第一校正34作为最大校正。
在图9所示的校正控制中,第一校正34被保持有效直到检测到同步信号A。可是,甚至在检测到同步信号A之前相位差有时变得比第一校正34小。如果此情况发生,当相位差变得小于第一校正34时校正控制电路31判断相位跟踪几乎同时完成,然后,将最大校正从第一校正34切换到第三校正40。
最大校正不从第一校正34切换到第二校正35的原因是由于尽管可能性很小但仍有可能相位偶然同步,在检测到同步信号之前最好不将最大校正切换到较小的校正。
然后,当检测到同步信号时,校正控制电路31将最大校正从第三校正40切换到第二校正35。
在下文中,类似于图9中所示的校正控制,当接收到报头信号B时校正控制电路31选择第一校正34,和当接收到同步信号B和消息信号B时选择第二校正35。
如上面所解释的,当相位差变得小于第一校正34时,即使选择了第一校正34,最大校正建立电路9A将对于码元速率时钟相位的最大校正从第一校正34切换到第三校正40。该操作保证在检测到同步信号的情况下增强相位跟踪的精确度。
第三实施例:
图12是在根据本发明实施例的无线通信装置中完成同步捕获的方法的流程图。在即时实施例中,无线通信装置构成为选择呼叫无线接收机。
在步骤110无线通信装置接收无线信号。
然后,在步骤120产生作为数据接收时钟的码元速率时钟。
在步骤130检测接收的无线信号与码元速率时钟之间的相位差。然后,在步骤140确定对于码元速率时钟相位的最大校正。在步骤140可以在在步骤130之前执行,和反之同样。
然后,在步骤150,按照已在步骤130检测到的相位差改变对于码元速率时钟相位的校正。特别地,在步骤151对相位差与最大校正进行相互比较,然后,在步骤152选择较小的一个作为对于码元速率时钟相位的校正。
然后,在步骤160,按照具有已校正的相位的码元速率时钟来接收无线信号。
下面解释在步骤150改变对于码元速率时钟相位的校正的例子。
准备了作为较大校正的第一校正和作为较小校正的第二校正。首先,在步骤153,在所接收的无线信号被引入解码器6之后马上选择第一校正。然后,在检测到所接收无线信号中的同步信号之后选择第二校正,如步骤154所示。
如果有必要,在步骤155可以暂时选择第三校正,即使在已选择第二校正之后。在此,第三校正被设计为等于第一校正。
如上所述,按照上面所提到的方法,根据所接收无线信号与码元速率时钟之间的相位差来改变对于码元速率时钟相位的校正,和也改变码元速率时钟相位的最大校正,这样保证接收无线信号的较高的精确度。结果,有可能以增强速率和较高的精确度来完成相位跟踪或同步捕获。

Claims (38)

1.一种无线通信装置,用于按照数据接收时钟来接收无线信号,所述无线通信装置包括一个相位差校正电路,该电路按照所接收信号与所述数据接收时钟之间的相位差来改变对于所述数据接收时钟相位的校正,
其特征在于,
一个最大校正建立电路,该电路预先建立对于所述数据接收时钟相位的最大校正,并在此最大校正内确定对于所述数据接收时钟相位的校正,
其中,通过所述最大校正建立电路所建立的所述最大校正是可变的。
2.如权利要求1所述的无线通信装置,其特征在于,进一步包括:
(a)接收一个无线信号,和根据所接收的无线信号发送一个接收信号的一个无线接收电路;
(b)产生一个数据接收时钟的一个时钟发生电路;
(c)按照所述数据接收时钟接收所述接收信号的一个数据接收电路;和
(d)检测所述接收信号与所述数据接收时钟之间的相位差的一个位差检测电路。
3.如权利要求2所述的无线通信装置,其特征在于,当所述无线信号与所述数据接收时钟之间的相位差等于或大于所述最大校正时,所述相位差校正电路对于所述数据接收时钟相位进行校正,该校正等于所述最大校正,反之当所述无线信号与所述数据接收时钟之间的相位差等于或小于所述最大校正时,所述相位差校正电路对于所述数据接收时钟相位进行校正,确定该校正以补偿所述无线信号与所述数据接收时钟之间的相位差。
4.如权利要求1所述的无线通信装置,其特征在于,进一步包括发送脉冲信号的一个振荡器,通过该脉冲信号产生所述数据接收时钟,以所述振荡器产生的脉冲信号数量的形式建立所述最大校正。
5.如权利要求1或2所述的无线通信装置,其特征在于,进一步包括发送脉冲信号的一个振荡器,通过该脉冲信号产生所述数据接收时钟,以所述振荡器产生的脉冲信号数量的形式检测所述相位差。
6.如权利要求2所述的无线通信装置,其特征在于,所述相位差校正电路包括:
对所述相位差与所述最大校正进行比较的一个比较器;和
一个选择器,按照由所述比较器提供的比较结果在所述相位差与所述最大校正之间选择较小的一个,和确定所述较小的一个作为对于所述数据接收时钟相位的校正。
7.如权利要求1所述的无线通信装置,其特征在于,所述最大校正建立电路包括:
一个存储器,在其中存储多个彼此具有不同值的校正;和
一个选择器,选择所述多个校正中的一个。
8.如权利要求1所述的无线通信装置,其特征在于,所述最大校正建立电路在检测到所述无线信号中的同步信号之前选择一个第一校正,和在检测到所述同步信号之后选择一个第二校正,所述第二校正小于所述第一校正。
9.如权利要求7所述的无线通信装置,其特征在于,所述最大校正建立电路接收所述相位差,和作为所述多个校正中最大校正的第一校正,
和其中当所述最大校正建立电路选择所述第一校正时,所述最大校正建立电路响应变得小于所述第一校正的相位差而将对于所述数据接收时钟相位的校正从所述第一校正切换到一个小于所述第一校正的第三校正。
10.如权利要求9所述的无线通信装置,其特征在于,所述数据接收时钟的所述相位是由所述第三校正来补偿的直到所述无线信号中同步信号的接收被完成。
11.如权利要求9所述的无线通信装置,其特征在于,所述第三校正仅小于所述多个校正中的所述第一校正。
12.如权利要求1或2所述的无线通信装置,其特征在于,所述无线通信装置构成一个选择呼叫无线接收机。
13.如权利要求1所述的无线通信装置,其特征在于,进一步包括:
一个振荡器,它向所述时钟产生电路提供一个脉冲信号;和
一个分频器,它分频所述脉冲信号。
14.如权利要求2所述的无线通信装置,其特征在于,所述位差检测电路检测所述接收信号转折点与所述数据接收时钟上升沿之间的相位差。
15.如权利要求5所述的无线通信装置,其特征在于,所述位差检测电路将所述脉冲信号的除数改变1由比校正所述数据接收时钟的相位。
16.如权利要求2所述的无线通信装置,其特征在于,所述位差检测电路校正所述数据接收时钟的相位以便所述接收信号的转折点与所述数据接收时钟的上升沿同步和所述数据接收电路在所述数据接收时钟的下降沿接收所述接收信号。
17.如权利要求1所述的无线通信装置,其特征在于,所述最大校正建立电路包括:
(a)检测构成所述接收信号一部分的同步信号的一个同步信号检测电路;
(b)存储每个具有相互不同值的多个校正的一个存储器;和
(c)在所述多个校正中选择用于所述数据接收时钟相位的校正的一个校正控制电路。
18.如权利要求17所述的无线通信装置,其特征在于,所述校正控制电路在检测到所述同步信号之前选择第一校正,和在所述同步信号检测电路检测到所述同步信号之后选择第二校正,所述第二校正小于所述第一校正。
19.如权利要求18所述的无线通信装置,其特征在于,所述校正控制电路在选择所述第二校正之后暂时选择所述第一校正。
20.如权利要求17所述的无线通信装置,其特征在于,所述校正控制电路接收由所述位差检测电路所检测的所述相位差,和作为所述多个校正中的最大校正的第一校正,
和其中当所述校正控制电路选择所述第一校正时,响应变得小于所述第一校正的所述相位差将对于所述数据接收时钟相位的校正从所述第一校正切换到小于所述第一校正的所述第三校正。
21.如权利要求20所述的无线通信装置,其特征在于,所述数据接收时钟的所述相位是由所述第三校正来补偿的直到所述同步信号的接收已完成。
22.如权利要求20所述的无线通信装置,其特征在于,所述第三校正仅小于所述多个校正中的所述第一校正。
23.一种在无线通信装置中建立同步的方法,包括步骤:
(a)按照数据接收时钟接收无线信号;
(b)按照所述无线信号与所述数据接收时钟之间的相位差来改变对于所述数据接收时钟相位的校正;
(c)建立对于所述数据接收时钟相位的所述校正中最大的一个最大校正的步骤,和其中在所述步骤(b)中在所述最大校正内校正数据接收时钟的所述相位;和
(d)改变所述最大校正。
24.如权利要求23所述的方法,其特征在于,所述相位差等于或大于所述最大校正,产生等于所述最大校正的校正,和当所述相位差小于所述最大校正时,在步骤(b)按照所述相位差产生校正。
25.如权利要求23或24所述的方法,其特征在于,多个校正的每个校正具有预先建立的相互不同的值,和其中选择所述校正之一,和在步骤(b)以如此所选择的校正来校正所述数据接收时钟的所述相位。
26.如权利要求25所述的方法,其特征在于,在检测到所述无线信号中的同步信号之前选择第一校正,和在检测到所述同步信号之后选择小于所述第一校正的第二校正。
27.如权利要求25所述的方法,其特征在于,当在步骤(b)中选择所述第一校正时,响应变得小于所述第一校正的所述相位差将对于所述数据接收时钟相位的校正从所述第一校正切换到小于所述第一校正的第三校正。
28.如权利要求27所述的方法,其特征在于,所述第三校正仅小于所述多个校正中的所述第一校正。
29.如权利要求28所述的方法,其特征在于,所述数据接收时钟的所述相位是由所述第三校正来校正的直到所述同步信号的接收已完成。
30.一种在无线通信装置中建立同步的方法,包括步骤:
(a)接收一个无线信号,和根据由此接收的无线信号发送一个收到的信号;
(b)产生一个数据接收时钟;
(c)检测所述接收信号与所述数据接收时钟之间的相位差;
(d)建立对于所述数据接收时钟相位的最大校正;
(e)按照在所述步骤(c)中检测到的所述相位差来改变对于所述数据接收时钟相位的校正;和
(f)按照具有在所述步骤(e)中校正的相位的所述数据接收时钟来接收所述收到的信号,
其中,所述步骤(e)包括:
(e1)将所述相位差与所述最大校正进行比较;和
(e2)按照所述步骤(e1)的结果选择所述相位差与所述最大校正之中较小的一个,和确定如此所选择出的较小的一个作为对于所述数据接收时钟相位的校正。
31.如权利要求30所述的方法,其特征在于,在所述步骤(c)中检测所述接收信号的转折点与所述数据接收时钟上升沿之间的相位差。
32.如权利要求30或31所述的方法,其特征在于,在所述步骤(e)校正所述数据接收时钟的相位,以便所述接收信号的转折点与所述数据接收时钟上升沿同步和在所述数据接收时钟下降沿接收所述接收信号。
33.如权利要求30或31所述的方法,其特征在于,在检测到所述无线信号中的同步信号之前选择第一校正,和在步骤(e)中检测到所述同步信号之后选择小于所述第一校正的第二校正。
34.如权利要求33所述的方法,其特征在于,在步骤(e)中选择所述第二校正之后暂时选择所述第一校正。
35.如权利要求33所述的方法,其特征在于,当在步骤(e)中选择所述第一校正时,响应变得小于所述第一校正的所述相位差将对于所述数据接收时钟相位的校正从所述第一校正切换到小于所述第一校正的第三校正。
36.如权利要求35所述的方法,其特征在于,所述数据接收时钟的所述相位是由所述第三校正来校正的直到所述同步信号的接收已完成。
37.如权利要求23或24所述的方法,其特征在于,所述无线通信装置构成一个选择呼叫无线接收机。
38.如权利要求30或31所述的方法,其特征在于,所述无线通信装置构成一个选择呼叫无线接收机。
CNB991076907A 1998-05-27 1999-05-27 无线通信装置和其中的比特同步捕获方法 Expired - Fee Related CN1147070C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP14542898A JP3262219B2 (ja) 1998-05-27 1998-05-27 無線通信装置及びその同期引き込み方法
JP145428/98 1998-05-27
JP145428/1998 1998-05-27

Publications (2)

Publication Number Publication Date
CN1241071A CN1241071A (zh) 2000-01-12
CN1147070C true CN1147070C (zh) 2004-04-21

Family

ID=15385027

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991076907A Expired - Fee Related CN1147070C (zh) 1998-05-27 1999-05-27 无线通信装置和其中的比特同步捕获方法

Country Status (4)

Country Link
US (1) US6618459B1 (zh)
JP (1) JP3262219B2 (zh)
CN (1) CN1147070C (zh)
TW (1) TW428386B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2268975A1 (en) * 1998-02-17 1999-08-17 Root Inc. Radio communication apparatus and radio communication method
JP4274469B2 (ja) * 2004-01-20 2009-06-10 Okiセミコンダクタ株式会社 データ取り込みクロック補正回路
JP4509824B2 (ja) * 2005-02-25 2010-07-21 株式会社日立国際電気 ダイバーシチ方式受信装置及びダイバーシチ方式受信装置の受信信号位相制御方法
JP4655891B2 (ja) * 2005-11-02 2011-03-23 ソニー株式会社 通信用半導体チップ、キャリブレーション方法、並びにプログラム
KR101220178B1 (ko) * 2009-10-28 2013-01-11 한국전자통신연구원 수동형 rfid 리더의 심볼 동기화 방법 및 장치
JP5516299B2 (ja) * 2010-10-01 2014-06-11 富士通セミコンダクター株式会社 分周器およびそれを有するミキサ回路
CN111585547B (zh) * 2019-02-15 2023-04-07 群联电子股份有限公司 信号校正电路、存储器存储装置及信号校正方法
JP7447593B2 (ja) * 2020-03-19 2024-03-12 株式会社Jvcケンウッド 受信装置、および補正方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4166984A (en) * 1978-05-25 1979-09-04 Rockwell International Corporation Restricted rate of change phase lock loop apparatus
US4543540A (en) * 1983-04-25 1985-09-24 Honeywell Inc. Phase locked loop with limited phase correction when in locked condition
JPH01284028A (ja) 1988-05-10 1989-11-15 Toshiba Corp 選択呼出受信機
JP2773584B2 (ja) 1992-11-04 1998-07-09 日本電気株式会社 無線選択呼び出し受信機
JP3218113B2 (ja) 1993-03-15 2001-10-15 三菱電機株式会社 タイミング再生回路
JPH07336342A (ja) 1994-06-13 1995-12-22 Fujitsu Ltd クロック再生回路
JP3176801B2 (ja) 1994-06-16 2001-06-18 株式会社日立国際電気 同期引き込み装置
JPH0936737A (ja) 1995-07-20 1997-02-07 Fujitsu General Ltd 位相同期回路
JPH09135240A (ja) 1995-11-10 1997-05-20 Kokusai Electric Co Ltd マルチレート信号受信回路用ディジタル位相同期回路
KR970068393A (ko) * 1996-03-11 1997-10-13 김광호 이산 다중 톤 시스템 수신단의 샘플링 클럭 복원 장치 및 방법
KR100281972B1 (ko) * 1997-12-23 2001-02-15 김진찬 고정도디지털처리위상동기루프장치및방법

Also Published As

Publication number Publication date
TW428386B (en) 2001-04-01
CN1241071A (zh) 2000-01-12
JPH11340958A (ja) 1999-12-10
US6618459B1 (en) 2003-09-09
JP3262219B2 (ja) 2002-03-04

Similar Documents

Publication Publication Date Title
CN1246992C (zh) 半导体集成电路
CN1666456A (zh) 时钟数据恢复电路
CN1259785C (zh) 获取时分同步cdma(td-scdma)用户终端的载波频偏的方法
CN1097922C (zh) 直接变换接收机及其移频键控解调器
CN1157905C (zh) Afc电路及载波重现电路
CN1147070C (zh) 无线通信装置和其中的比特同步捕获方法
CN1113572C (zh) 通信网络中的设备和方法
CN1085710A (zh) 多路复用分解器电路
CN1671131A (zh) 最小化通讯系统中时脉误差的系统
CN1705258A (zh) 无线接收信号装置以及天线选择方法
CN1271814C (zh) 对相位控制进行采样的方法
CN1440123A (zh) 多相时钟传送电路及多相时钟传送方法
CN101039145A (zh) 时钟的实现方法、装置
CN1267956A (zh) 自动增益控制方法和电路及采用该电路的接收装置
CN1638284A (zh) Vco电路,pll电路,和数据记录装置
CN1104114C (zh) 无线电系统的终端单元和搜索方法
CN1905372A (zh) 自动频率控制环路
CN1917489A (zh) 一种时钟数据恢复的方法及电路
CN1237307A (zh) 同步信号发生器
CN1077831A (zh) 特别用于数字数据信号时钟恢复的时钟信号的移相
CN1507174A (zh) 移动通信系统、无线基站控制系统及无线基站控制方法
CN1175695C (zh) 移动通信终端
CN101076956A (zh) 无线接收装置
CN1082777C (zh) 信号发生器和包括信号发生器的无线移动系统
CN1314276C (zh) 实现数字选择分集的方法及装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040421

Termination date: 20100527