CN114496771A - 半导体结构的制造方法 - Google Patents

半导体结构的制造方法 Download PDF

Info

Publication number
CN114496771A
CN114496771A CN202011254219.6A CN202011254219A CN114496771A CN 114496771 A CN114496771 A CN 114496771A CN 202011254219 A CN202011254219 A CN 202011254219A CN 114496771 A CN114496771 A CN 114496771A
Authority
CN
China
Prior art keywords
mask
opening
pattern
substrate
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011254219.6A
Other languages
English (en)
Other versions
CN114496771B (zh
Inventor
陈恩浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202011254219.6A priority Critical patent/CN114496771B/zh
Priority to PCT/CN2021/095412 priority patent/WO2022100055A1/zh
Priority to US17/439,002 priority patent/US11978637B2/en
Publication of CN114496771A publication Critical patent/CN114496771A/zh
Application granted granted Critical
Publication of CN114496771B publication Critical patent/CN114496771B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

该发明公开了一种半导体结构的制造方法,包括提供基底;于基底上形成第一掩膜图案和第一掩膜开口,第一掩膜开口位于相邻的第一掩膜图案之间;于第一掩膜图案和第一掩膜开口上形成第二掩膜图案和第二掩膜开口,第二掩膜开口位于相邻的第二掩膜图案之间,其中,第二掩膜图案在基底上的投影和第一掩膜图案以及第一掩膜开口在基底上的投影至少部分重叠,且第二掩膜开口在基底上的投影和第一掩膜图案以及第一掩膜开口在基底上的投影至少部分重叠;基于第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在基底上形成第一图案和第一开口。根据本发明实施例的半导体结构的制造方法能够提高图形化的精度,减小图形线宽,提高集成度。

Description

半导体结构的制造方法
技术领域
本发明涉及半导体技术领域,具体涉及一种半导体结构的制造方法。
背景技术
现有技术的半导体行业中,缩小器件尺寸,在一定面积内增加器件数量是未来发展方向,目前半导体成像制程中阶跃式缩小线宽的方法主要是自对准双重图形化(Self-Aligned Double Patterning,SADP)和自对准四重图形化(Self-Aligned QuadruplePatterning,SAQP),对于更小器件更多的芯片,关键线宽一直是制约下一代半导体的瓶颈。
发明内容
本发明的目的在于提供一种半导体结构的制造方法,能够提高图形化的精度,减小图形线宽,提高集成度。
根据本发明实施例的半导体结构的制造方法,包括:提供基底;于该基底上形成第一掩膜图案和第一掩膜开口,第一掩膜开口位于相邻的第一掩膜图案之间;于第一掩膜图案和第一掩膜开口上形成第二掩膜图案和第二掩膜开口,第二掩膜开口位于相邻的第二掩膜图案之间,其中,第二掩膜图案在基底上的投影和第一掩膜图案以及第一掩膜开口在基底上的投影至少部分重叠,且第二掩膜开口在基底上的投影和第一掩膜图案以及所述第一掩膜开口在基底上的投影至少部分重叠;基于第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在基底上形成第一图案和第一开口。
根据本发明的一些实施例,利用同一光罩形成第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口。
根据本发明的一些实施例,半导体结构的制造方法还包括:于第一掩膜图案和第一掩膜开口上形成第一介质层,第一介质层填充第一掩膜开口,且第二掩膜图案和第二掩膜开口位于第一介质层上。
可选地,基于第二掩膜图案和第二掩膜开口图形化第一介质层以形成倒L型图案,倒L型图案包括倒L型顶部和倒L型侧部。
可选地,基于第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在基底上形成第一图案和第一开口的步骤,包括:去除倒L型顶部上方的第二掩膜图案和倒L型侧部周边的第一掩膜图案;去除倒L型顶部,保留倒L型侧部;利用倒L型侧部刻蚀所述基底,在基底上形成第一图案和所述第一开口。
可选地,第一掩膜图案和第二掩膜图案的材质相同;去除倒L型顶部上方的第二掩膜图案和倒L型侧部周边的第一掩膜图案的步骤,包括:在同一刻蚀步骤中同时去除第一掩膜图案和第二掩膜图案。
根据本发明的一些实施例,该半导体结构的制造方法还包括:在基底上形成第一掩膜层;所基于所述第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在所述基底上刻蚀基底上形成第一图案和第一开口的步骤,包括:基于第一掩膜图案、第一掩膜开口、第二掩膜图案和所述第二掩膜开口在第一掩膜层上形成初始第一图案和初始第一开口;形成填充初始第一开口的第二介质层;在第二介质层上形成初始第二图案和初始第二开口;基于初始第一图案、初始第一开口、初始第二图案和初始第二开口在所述基底中形成第一图案和第一开口。
可选地,在第二介质层上形成初始第二图案和初始第二开口的步骤,包括:于第二介质层上形成第三掩膜图案和第三掩膜开口,第三掩膜开口位于相邻的第三掩膜图案之间;于第三掩膜图案和第三掩膜开口上形成第四掩膜图案和第四掩膜开口,第四掩膜开口位于相邻的第四掩膜图案之间,其中,第四掩膜图案在基底上的投影和所述第三掩膜图案以及第三掩膜开口在基底上的投影至少部分重叠,且第四掩膜开口在基底上的投影和第三掩膜图案以及第三掩膜开口在基底上的投影至少部分重叠;
基于第三掩膜图案、第三掩膜开口、第四掩膜图案和所述第四掩膜开口在第二介质层上形成初始第二图案和初始第二开口。
可选地,利用同一光罩形成第三掩膜图案、第三掩膜开口、第四掩膜图案和第四掩膜开口。
进一步地,利用同一光罩形成第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口、第三掩膜图案、第三掩膜开口、第四掩膜图案和第四掩膜开口。
可选地,初始第二图案在基底上的投影位于初始第一开口在基底上的投影的内部;初始第一图案在基底上的投影位于初始第二开口在基底上的投影的内部。
根据本发明的一些实施例,半导体结构的制造方法还包括:在基底上重复N次形成第一图案和第一开口的步骤,N为大于等于2的正整数。
根据本发明的一些实施例,半导体结构的制造方法还包括:在基底上形成第一掩膜层;基于第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在基底上形成第一图案和第一开口的步骤,包括:基于第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在第一掩膜层上形成初始第一图案和初始第一开口;利用初始第一图案和初始第一开口在基底上形成第一图案和第一开口。
根据本发明的一些实施例,半导体结构的制造方法还包括:在基底上重复N次形成第一图案和第一开口的步骤,N为大于等于2的正整数。
根据本发明的一些实施例,根据第二掩膜图案和第一掩膜开口在基底上的投影重叠部分大小确定重复次数。
根据本发明实施例的半导体结构的制备方法,通过形成第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口,且第二掩膜图案在基底上的投影和第一掩膜图案以及第一掩膜开口在基底上的投影至少部分重叠,且第二掩膜开口在基底上的投影和第一掩膜图案以及第一掩膜开口在基底上的投影至少部分重叠,由此通过交叠成像,可控制第一掩膜图案与第二掩膜开口的重叠部分以控制图形的关键线宽尺寸,进而能够获得更小线宽尺寸的图形,提高半导体制程中对线宽的精确控制和半导体结构的集成度。
附图说明
图1是根据本发明实施例的半导体结构的制造方法的流程图;
图2-图14为根据本发明实施例的半导体结构的制造方法的各步骤的剖面图。
附图标记:
1:基底,11:第一图案,12:第一开口,13:第一掩膜层,131:初始第一图案,132:初始第一开口;
2:第一掩膜图案层,21:第一掩膜图案,22:第一掩膜开口;
31:第一光刻胶层,32:第二光刻胶层;
4:第二掩膜图案层,41:第二掩膜图案,42:第二掩膜开口;
51:第一介质层,52:第二介质层,53:倒L型图案,531:倒L型顶部,532:倒L型侧部;
6:第二掩膜层,621:初始第二图案;622:初始第二开口。
具体实施方式
以下结合附图和具体实施方式对本发明提出的一种半导体结构的制造方法作进一步详细说明。
下面参考附图描述根据本发明实施例的半导体结构的制造方法。
如图1所示,根据本发明实施例的半导体结构的制造方法可以包括:提供基底1;于基底1上形成第一掩膜图案21和第一掩膜开口22,第一掩膜开口22位于相邻的第一掩膜图案21之间;于第一掩膜图案21和第一掩膜开口22上形成第二掩膜图案41和第二掩膜开口42,第二掩膜开口42位于相邻的第二掩膜图案41之间,其中,第二掩膜图案41在基底1上的投影和第一掩膜图案21以及第一掩膜开口22在基底1上的投影至少部分重叠,且第二掩膜开口42在基底1上的投影和第一掩膜图案21以及第一掩膜开口22在基底1上的投影至少部分重叠;基于第一掩膜图案21、第一掩膜开口22、第二掩膜图案41和第二掩膜开口42在基底1上形成第一图案11和第一开口12。
图2-图13为根据本发明一具体实施例的半导体结构的制造方法的各步骤的工艺流程图。
如图2所示,提供基底1,基底1可以为硅(Si)基底1、锗(Ge)、硅锗(GeSi)基底1、或碳化硅基底1(SiC);也可以是绝缘体上硅基底1(SOI),绝缘体上锗基底1(GOI);或者还可以为其它的材料,例如砷化镓等Ⅲ-Ⅴ族化合物。在该基底1上还可设置器件。在基底1上依次形成第一掩膜图案层2和图形化的第一光刻胶层31。具体的,可以采用第一光掩模板进行曝光显影形成图形化的第一光刻胶层31。如图3所示,以图形化的第一光刻胶层31为掩膜对第一掩膜图案层2进行刻蚀,将图形转移到第一掩膜图案层2上,具体可采用干法刻蚀、湿法刻蚀等,通过刻蚀第一掩膜图案层2从而形成第一掩膜图案21和第一掩膜开口22,第一掩膜开口22位于相邻第一掩膜图案21之间,然后去除第一光刻胶层31。
可选的,在基底1上还形成第一掩膜层13,所述第一掩膜层13可以为氧化硅、氮化硅或有机碳层等。第一掩膜图案层2和图形化的第一光刻胶层31依次形成在第一掩膜层13上。如图4所示,在第一掩膜图案21和第一掩膜开口22的上方形成第一介质层51,以在第一介质层51上形成第二掩膜图案41和第二掩膜开口42。
如图4所示,于第一介质层51上形成第二掩膜图案层4,在第二掩膜图案层4上形成图形化的第二光刻胶层32。以图形化后的第二光刻胶层32为掩膜对第二掩膜图案层4进行刻蚀,将图形转移到第二掩膜图案层4上,具体可采用干法刻蚀、湿法刻蚀等,通过刻蚀第二掩膜图案层4从而形成第二掩膜图案41和第二掩膜开口42,第二掩膜开口42位于相邻第二掩膜图案41之间,然后去除第二光刻胶层32。
如图5所示,在第一掩膜图案21和第一掩膜开口22上形成第二掩膜图案41和第二掩膜开口42,所述第二掩膜开口42位于相邻的所述第二掩膜图案41之间,其中,所述第二掩膜图案41在所述基底1上的投影和所述第一掩膜图案21以及所述第一掩膜开口22在所述基底1上的投影至少部分重叠,且所述第二掩膜开口42在所述基底1上的投影和所述第一掩膜图案21以及所述第一掩膜开口22在所述基底1上的投影至少部分重叠。
可选地,可利用同一光罩形成第一掩膜图案21、第一掩膜开口22、第二掩膜图案41和第二掩膜开口42,具体的,可以采用第一光掩模板进行曝光显影形成图形化的第二光刻胶层32。这样第一掩膜图案21的宽度与第二掩膜图案41的宽度相同,第一掩膜开口22的宽度与第二掩膜开口42的宽度相同,其中,第一掩膜图案21和第一掩膜开口22与第二掩膜图案41和第二掩膜开口42并不完全重合,即第二掩膜图案41在基底1上的投影和第一掩膜图案21以及第一掩膜开口22的至少部分重叠,且第二掩膜开口42在基底1上的投影与第一掩膜图案21以及第一掩膜开口22在基底1上的投影至少部分重叠,第二掩膜图案41与第一掩膜图案21重叠的面积或宽度大小可根据实际需要进行设定,采用同一光罩不仅节约成本,也便于对第二掩膜图案41和第二掩膜开口42与第一掩膜图案21和第一掩膜开口22的重叠部分的尺寸进行精确控制。
如图6所示,基于第二掩膜图案41和第二掩膜开口42图形化第一介质层51以形成倒L型图案53,该倒L型图案53包括倒L型顶部531和倒L型侧部532。由于第二掩膜图案41与第一掩膜图案21以及第一掩膜开口22在基底1上的投影至少部分重叠,通过第二掩膜图案41和第二掩膜开口42对第一介质层51图形化,剩余的第一介质层51部分位于第一掩膜图案21表面,部分位于第一掩膜开口22内,从而形成倒L型图案53,倒L型顶部531位于第一掩膜图案21的上方,倒L型侧部532位于第一掩膜开口22内。
如图7所示,去除倒L型顶部531上方的第二掩膜图案41和倒L型侧部532周边的第一掩膜图案21,即去除第一掩膜图案21和第二掩膜图案41,保留倒L型图案53,具体可采用湿法刻蚀工艺。结合图7和图8所示,对倒L型图案53进行刻蚀,去除倒L型顶部531,保留倒L型侧部532;具体的,可通过控制刻蚀时间仅去除倒L型顶部531而保留倒L型侧部532。由此保留的倒L型侧部532即第二掩膜图案41与第一掩膜开口22的重叠部分。然后可利用倒L型侧部532刻蚀基底1,在基底1上形成第一图案11和第一开口12,即可以倒L型侧部532为掩膜刻蚀基底1,以在基底1上形成第一图案11和第一开口12,具体步骤可以包括:如图7所示,基底1表面形成有第一掩膜层13,以倒L型侧部532为掩膜对第一掩膜层13进行刻蚀,以形成初始第一图案131和初始第一开口132,如图9所示,初始第一图案131和初始第一开口132形成在基底1表面,利用初始第一图案131和初始第一开口132可对基底1进行刻蚀以形成第一图案11和第一开口12。此时第一图案11的宽度即第二掩膜图案41与第一掩膜开口22重叠部分的宽度,通过控制第二掩膜图案41与第一掩膜图案21和第一掩膜开口22的重叠部分的宽度,从而能够精确控制基底1上形成的第一图案11和第一开口12的宽度,进而能够提高图形化的精度,缩小图形线宽,提高集成度。
可选地,第一掩膜图案21和第二掩膜图案41的材质相同,由此去除倒L型顶部531上方的第二掩膜图案41和倒L型侧部532周边的第一掩膜图案21的步骤,包括:在同一刻蚀步骤中同时去除第一掩膜图案21和第二掩膜图案41,从而能够简化工艺步骤。
进一步地,在基底1上可重复N次形成第一图案11和第一开口12的步骤,N为大于等于2的正整数,从而能够获得线宽更小,集成度更高的半导体结构。
结合图9-图14所示为根据本发明一个具体实施例重复上述图形化制程以获的更小线宽半导体结构的剖视图。
基于第一掩膜图案21、第一掩膜开口22、第二掩膜图案41和第二掩膜开口42刻蚀基底1形成第一图案11和第一开口12的步骤,包括:基于第一掩膜图案21、第一掩膜开口22、第二掩膜图案41和第二掩膜开口42在第一掩膜层13上形成初始第一图案131和初始第一开口132;形成填充初始第一开口132的第二介质层52;在第二介质层52上形成初始第二图案621和初始第二开口622;基于初始第一图案131、初始第一开口132、初始第二图案621和初始第二开口622在基底1中形成第一图案11和第一开口12。
在第二介质层52上形成初始第二图案621和初始第二开口622的步骤可以包括:于第二介质层52上形成第三掩膜图案和第三掩膜开口,第三掩膜开口位于相邻的第三掩膜图案之间;于第三掩膜图案和第三掩膜开口上形成第四掩膜图案和第四掩膜开口,第四掩膜开口位于相邻的第四掩膜图案之间,其中,第四掩膜图案在基底1上的投影和第三掩膜图案以及第三掩膜开口在基底1上的投影至少部分重叠,且第四掩膜开口在基底1上的投影和第三掩膜图案以及第三掩膜开口在基底1上的投影至少部分重叠;基于第三掩膜图案、第三掩膜开口、第四掩膜图案和第四掩膜开口在第二介质层52上形成初始第二图案621和初始第二开口622。
其中第三掩膜图案、第三掩膜开口以及第四掩膜图案和第四掩膜开口的形成方法与第一掩膜图案21、第一掩膜开口22以及第二掩膜图案41和第二掩膜开口42的形成方法相同。
具体地,如图11所示,在第二介质层52表面形成第二掩膜层6,在第二掩膜层6表面形成第三掩膜图案层和第三光刻胶层,对第三光刻胶层进行图形化,并以图形化后的第三光刻胶层为掩膜以对第三掩膜图案层进行刻蚀,从而形成第三掩膜图案和第三掩膜开口,第三掩膜开口形成在相邻第三掩膜图案之间。
于第三掩膜图案表面形成第三介质层,第三介质层覆盖第三掩膜图案表面且填充第三掩膜开口,在第三介质层表面形成第四掩膜图案层和第四光刻胶层,对第四光刻胶层进行图形化,并以图形化后的第四光刻胶层为掩膜以对第四掩膜图案层进行刻蚀,从而形成第四掩膜图案和第四掩膜开口,第四掩膜开口形成在相邻第四掩膜图案之间。
如图12所示,基于第三掩膜图案和第三掩膜开口、第四掩膜图案和第四掩膜开口图形化第二掩膜层6,以形成初始第二图案621和初始第二开口622。
其中,基于第三掩膜图案和第三掩膜开口以及第四掩膜图案和第四掩膜开口图形化第三介质层的步骤与基于第一掩膜图案21和第一掩膜开口22以及第二掩膜图案41和第二掩膜开口42图形化第一介质层61的步骤相同。
具体地,基于第四掩膜图案和第四掩膜开口图形化第三介质层以形成倒L型图案,然后去除第三掩膜图案和第四掩膜图案;去除倒L型顶部,保留倒L型侧部,以倒L型侧部为掩膜图形化第三介质层;然后以图形化后的第三介质层为掩膜刻蚀第二掩膜层6以形成初始第二图案621和初始第二开口622。可选地,为了节约成本,可利用同一光罩形成第三掩膜图案、第三掩膜开口、第四掩膜图案和第四掩膜开口,进一步地,第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口、第三掩膜图案、第三掩膜开口、第四掩膜图案和第四掩膜开口均可采用同一光罩形成。
如图13和图14所示,利用初始第二图案621和初始第二开口622刻蚀第二介质层52以形成图形化的第二介质层52,利用初始第一图案131、初始第一开口132以及图形化的第二介质层52在基底1中形成第一图案11和第一开口12。
如图13所示,初始第二图案621在基底1上的投影位于初始第一开口132在基底1上的投影的内部;初始第一图案131在基底1上的投影位于初始第二开口622在基底1上的投影的内部,由此可以第一掩膜图案21和第二掩膜图案41为掩膜图形对基底1进行刻蚀,以在基底1形成第一图案11和第一开口12,从而使得第一图案11的线宽和第一开口12的尺寸较小,以达到进一步地缩小第一开口12的目的,实现进一步缩小器件半导体器件尺寸。
在基底1上可重复N次上述实施例形成第一图案11和第一开口12的步骤,N为大于等于2的正整数,从而能够获取更小线宽的图形。
可选地,根据第二掩膜图案41和第一掩膜开口22在基底1上的投影重叠部分大小确定线宽的大小和重复次数,其中第二掩膜图案41和第一掩膜开口22在基底1上投影的重叠部分的大小即线宽的大小,重复次数越多,最终获得半导体结构的线宽越小,图形化精度更高。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (15)

1.一种半导体结构的制造方法,其特征在于,包括:
提供基底;
于所述基底上形成第一掩膜图案和第一掩膜开口,所述第一掩膜开口位于相邻的所述第一掩膜图案之间;
于所述第一掩膜图案和所述第一掩膜开口上形成第二掩膜图案和第二掩膜开口,所述第二掩膜开口位于相邻的所述第二掩膜图案之间,其中,所述第二掩膜图案在所述基底上的投影和所述第一掩膜图案以及所述第一掩膜开口在所述基底上的投影至少部分重叠,且所述第二掩膜开口在所述基底上的投影和所述第一掩膜图案以及所述第一掩膜开口在所述基底上的投影至少部分重叠;
基于所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口在所述基底上形成第一图案和第一开口。
2.根据权利要求1所述的半导体结构的制造方法,其特征在于,
利用同一光罩形成所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口。
3.根据权利要求1所述的半导体结构的制造方法,其特征在于,还包括:
于所述第一掩膜图案和所述第一掩膜开口上形成第一介质层,所述第一介质层填充所述第一掩膜开口,且所述第二掩膜图案和所述第二掩膜开口位于所述第一介质层上。
4.根据权利要求3所述的半导体结构的制造方法,其特征在于,
基于所述第二掩膜图案和所述第二掩膜开口图形化所述第一介质层以形成倒L型图案,所述倒L型图案包括倒L型顶部和倒L型侧部。
5.根据权利要求4所述的半导体结构的制造方法,其特征在于,所述基于所述第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在所述基底上形成第一图案和第一开口的步骤,包括:
去除所述倒L型顶部上方的所述第二掩膜图案和所述倒L型侧部周边的所述第一掩膜图案;
去除所述倒L型顶部,保留所述倒L型侧部;
利用所述倒L型侧部刻蚀所述基底,在所述基底上形成所述第一图案和所述第一开口。
6.根据权利要求5所述的半导体结构的制造方法,其特征在于,
所述第一掩膜图案和所述第二掩膜图案的材质相同;
所述去除所述倒L型顶部上方的所述第二掩膜图案和所述倒L型侧部周边的所述第一掩膜图案的步骤,包括:
在同一刻蚀步骤中同时去除所述第一掩膜图案和所述第二掩膜图案。
7.根据权利要求1所述的半导体结构的制造方法,其特征在于,还包括:
在所述基底上形成第一掩膜层;
所述基于所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口在所述基底上刻蚀所述基底上形成第一图案和第一开口的步骤,包括:
基于所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口在所述第一掩膜层上形成初始第一图案和初始第一开口;
形成填充所述初始第一开口的第二介质层;
在所述第二介质层上形成初始第二图案和初始第二开口;
基于所述初始第一图案、所述初始第一开口、所述初始第二图案和所述初始第二开口在所述基底中形成所述第一图案和所述第一开口。
8.根据权利要求7所述的半导体结构的制造方法,其特征在于,所述在所述第二介质层上形成初始第二图案和初始第二开口的步骤,包括:
于所述第二介质层上形成第三掩膜图案和第三掩膜开口,所述第三掩膜开口位于相邻的所述第三掩膜图案之间;
于所述第三掩膜图案和所述第三掩膜开口上形成第四掩膜图案和第四掩膜开口,所述第四掩膜开口位于相邻的所述第四掩膜图案之间,其中,所述第四掩膜图案在所述基底上的投影和所述第三掩膜图案以及所述第三掩膜开口在所述基底上的投影至少部分重叠,且所述第四掩膜开口在所述基底上的投影和所述第三掩膜图案以及所述第三掩膜开口在所述基底上的投影至少部分重叠;
基于所述第三掩膜图案、所述第三掩膜开口、所述第四掩膜图案和所述第四掩膜开口在所述第二介质层上形成初始第二图案和初始第二开口。
9.根据权利要求8所述的半导体结构的制造方法,其特征在于,
利用同一光罩形成所述第三掩膜图案、所述第三掩膜开口、所述第四掩膜图案和所述第四掩膜开口。
10.根据权利要求8所述的半导体结构的制造方法,其特征在于,
利用同一光罩形成所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口、所述第三掩膜图案、所述第三掩膜开口、所述第四掩膜图案和所述第四掩膜开口。
11.根据权利要求7所述的半导体结构的制造方法,其特征在于,
所述初始第二图案在所述基底上的投影位于所述初始第一开口在所述基底上的投影的内部;
所述初始第一图案在所述基底上的投影位于所述初始第二开口在所述基底上的投影的内部。
12.根据权利要求1所述的半导体结构的制造方法,其特征在于,还包括:
在所述基底上重复N次形成所述第一图案和所述第一开口的步骤,N为大于等于2的正整数。
13.根据权利要求1所述的半导体结构的制造方法,其特征在于,还包括:
在所述基底上形成第一掩膜层;
所述基于所述第一掩膜图案、所述第一掩膜开口、所述第二掩膜图案和所述第二掩膜开口在所述基底上形成第一图案和第一开口的步骤,包括:
基于所述第一掩膜图案、第一掩膜开口、第二掩膜图案和第二掩膜开口在所述第一掩膜层上形成初始第一图案和初始第一开口;
利用所述初始第一图案和所述初始第一开口在所述基底上形成所述第一图案和所述第一开口。
14.根据权利要求13所述的半导体结构的制造方法,其特征在于,还包括:在所述基底上重复N次形成所述第一图案和所述第一开口的步骤,N为大于等于2的正整数。
15.根据权利要求12或14任一项所述的半导体结构的制造方法,其特征在于,
根据所述第二掩膜图案和所述第一掩膜开口在所述基底上的投影重叠部分大小确定所述重复次数。
CN202011254219.6A 2020-11-11 2020-11-11 半导体结构的制造方法 Active CN114496771B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011254219.6A CN114496771B (zh) 2020-11-11 2020-11-11 半导体结构的制造方法
PCT/CN2021/095412 WO2022100055A1 (zh) 2020-11-11 2021-05-24 半导体结构的制造方法及半导体结构
US17/439,002 US11978637B2 (en) 2020-11-11 2021-05-24 Manufacturing method for semiconductor structure and semiconductor structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011254219.6A CN114496771B (zh) 2020-11-11 2020-11-11 半导体结构的制造方法

Publications (2)

Publication Number Publication Date
CN114496771A true CN114496771A (zh) 2022-05-13
CN114496771B CN114496771B (zh) 2024-05-03

Family

ID=81489802

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011254219.6A Active CN114496771B (zh) 2020-11-11 2020-11-11 半导体结构的制造方法

Country Status (3)

Country Link
US (1) US11978637B2 (zh)
CN (1) CN114496771B (zh)
WO (1) WO2022100055A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115955840A (zh) * 2023-03-09 2023-04-11 长鑫存储技术有限公司 半导体结构及其形成方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004157324A (ja) * 2002-11-06 2004-06-03 Fujitsu Ltd 露光用マスク及び半導体装置の製造方法
US20050214690A1 (en) * 2004-03-16 2005-09-29 Verheijden Greja Johanna A M Method for creating a pattern in a material and semiconductor structure processed therewith
US20080146031A1 (en) * 2006-12-14 2008-06-19 Nanya Technology Corporation Method for forming a semiconductor structure
CN102222640A (zh) * 2010-04-16 2011-10-19 中芯国际集成电路制造(上海)有限公司 通孔形成方法
US20130252360A1 (en) * 2012-03-23 2013-09-26 Canon Kabushiki Kaisha Method of manufacturing photonic crystal and method of manufacturing surface-emitting laser
CN103578930A (zh) * 2012-07-20 2014-02-12 中芯国际集成电路制造(上海)有限公司 多重图形化的掩膜层的形成方法、半导体结构
JP2014090029A (ja) * 2012-10-29 2014-05-15 Panasonic Corp パターン形成方法及びフォトマスク
US20140349236A1 (en) * 2013-05-22 2014-11-27 United Microelectronics Corp. Method for Forming Semiconductor Structure Having Opening
CN104593722A (zh) * 2014-12-23 2015-05-06 深圳市华星光电技术有限公司 掩膜板的制作方法
CN108630660A (zh) * 2017-03-22 2018-10-09 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN110931354A (zh) * 2018-09-19 2020-03-27 中芯国际集成电路制造(上海)有限公司 半导体结构以及半导体结构的制造方法
CN111180407A (zh) * 2018-11-12 2020-05-19 长鑫存储技术有限公司 半导体器件、焊盘结构及其制备方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6605541B1 (en) 1998-05-07 2003-08-12 Advanced Micro Devices, Inc. Pitch reduction using a set of offset masks
US20070092829A1 (en) 2005-10-21 2007-04-26 Christoph Noelscher Photosensitive coating for enhancing a contrast of a photolithographic exposure
CN101221890B (zh) 2007-01-12 2010-11-03 南亚科技股份有限公司 半导体结构形成的方法
CN102478764B (zh) 2010-11-30 2013-08-07 中芯国际集成电路制造(北京)有限公司 双重图形化方法
CN102129968A (zh) 2010-12-31 2011-07-20 上海集成电路研发中心有限公司 双重图形化方法
CN103367120B (zh) 2013-07-08 2018-01-26 上海集成电路研发中心有限公司 高分辨率沟槽图形的形成方法
TWI595556B (zh) * 2014-12-19 2017-08-11 東京威力科創股份有限公司 用於基板圖案化之遮罩的形成方法
CN110824847B (zh) 2018-08-08 2023-07-04 长鑫存储技术有限公司 提高套刻精度的刻蚀方法

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004157324A (ja) * 2002-11-06 2004-06-03 Fujitsu Ltd 露光用マスク及び半導体装置の製造方法
US20050214690A1 (en) * 2004-03-16 2005-09-29 Verheijden Greja Johanna A M Method for creating a pattern in a material and semiconductor structure processed therewith
CN1681084A (zh) * 2004-03-16 2005-10-12 Imec公司 在一种材料和用该材料加工的半导体结构中产生图形的方法
US20080146031A1 (en) * 2006-12-14 2008-06-19 Nanya Technology Corporation Method for forming a semiconductor structure
CN102222640A (zh) * 2010-04-16 2011-10-19 中芯国际集成电路制造(上海)有限公司 通孔形成方法
US20130252360A1 (en) * 2012-03-23 2013-09-26 Canon Kabushiki Kaisha Method of manufacturing photonic crystal and method of manufacturing surface-emitting laser
CN103578930A (zh) * 2012-07-20 2014-02-12 中芯国际集成电路制造(上海)有限公司 多重图形化的掩膜层的形成方法、半导体结构
JP2014090029A (ja) * 2012-10-29 2014-05-15 Panasonic Corp パターン形成方法及びフォトマスク
US20140349236A1 (en) * 2013-05-22 2014-11-27 United Microelectronics Corp. Method for Forming Semiconductor Structure Having Opening
CN104593722A (zh) * 2014-12-23 2015-05-06 深圳市华星光电技术有限公司 掩膜板的制作方法
CN108630660A (zh) * 2017-03-22 2018-10-09 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN110931354A (zh) * 2018-09-19 2020-03-27 中芯国际集成电路制造(上海)有限公司 半导体结构以及半导体结构的制造方法
CN111180407A (zh) * 2018-11-12 2020-05-19 长鑫存储技术有限公司 半导体器件、焊盘结构及其制备方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115955840A (zh) * 2023-03-09 2023-04-11 长鑫存储技术有限公司 半导体结构及其形成方法
CN115955840B (zh) * 2023-03-09 2023-06-02 长鑫存储技术有限公司 半导体结构及其形成方法

Also Published As

Publication number Publication date
WO2022100055A1 (zh) 2022-05-19
US11978637B2 (en) 2024-05-07
US20230057460A1 (en) 2023-02-23
CN114496771B (zh) 2024-05-03

Similar Documents

Publication Publication Date Title
US9904163B2 (en) Cut-mask patterning process for FIN-like field effect transistor (FINFET) device
US10049919B2 (en) Semiconductor device including a target integrated circuit pattern
US8802510B2 (en) Methods for controlling line dimensions in spacer alignment double patterning semiconductor processing
US9214356B2 (en) Mechanisms for forming patterns
CN103247575B (zh) 鳍式场效应晶体管(FinFET)器件的图案化工艺
US10930505B2 (en) Methods for integrated circuit design and fabrication
US20150380259A1 (en) Mechanisms for Forming Patterns Using Multiple Lithography Processes
US20220359304A1 (en) High voltage devices
CN114496771B (zh) 半导体结构的制造方法
US20220181215A1 (en) Gate formation process
TWI701713B (zh) 積體電路製造方法
US9711369B2 (en) Method for forming patterns with sharp jogs
CN112447504A (zh) 半导体结构及其形成方法
CN113496874B (zh) 半导体结构及半导体结构的形成方法
CN116779442A (zh) 半导体结构的形成方法
CN113078049A (zh) 半导体结构及其形成方法
CN111293039A (zh) 自对准双重图形化半导体器件的形成方法
CN115775726A (zh) 半导体结构的形成方法
CN110797257A (zh) 一种图形传递方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant